JPS6027997B2 - Flashing control device for lamp group - Google Patents

Flashing control device for lamp group

Info

Publication number
JPS6027997B2
JPS6027997B2 JP52151241A JP15124177A JPS6027997B2 JP S6027997 B2 JPS6027997 B2 JP S6027997B2 JP 52151241 A JP52151241 A JP 52151241A JP 15124177 A JP15124177 A JP 15124177A JP S6027997 B2 JPS6027997 B2 JP S6027997B2
Authority
JP
Japan
Prior art keywords
bcd
output
control device
lamp group
segment decoder
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP52151241A
Other languages
Japanese (ja)
Other versions
JPS5482863A (en
Inventor
毅 神田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP52151241A priority Critical patent/JPS6027997B2/en
Publication of JPS5482863A publication Critical patent/JPS5482863A/en
Publication of JPS6027997B2 publication Critical patent/JPS6027997B2/en
Expired legal-status Critical Current

Links

Landscapes

  • Circuit Arrangement For Electric Light Sources In General (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Illuminated Signs And Luminous Advertising (AREA)

Description

【発明の詳細な説明】 本発明は複数個のランプよりなるランプ群の点滅制御装
置に係り、これらのランプを極めてランダムに点滅させ
ることによりディスプレイ効果を高める目的を有するも
のである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a blinking control device for a lamp group consisting of a plurality of lamps, and has the object of increasing the display effect by blinking these lamps extremely randomly.

従来、こうしたランプの点滅制御はSCRまたはトラン
ジスタによるリングカウンタが最も広く用いられている
が、個々のランプを順次点滅させて行くものであるため
、点滅に規則性が生じてディスプレイ効果が単調になる
傾向があった。
Conventionally, ring counters using SCR or transistors have been most widely used to control the blinking of lamps, but since each lamp is blinked in sequence, the blinking becomes irregular and the display effect becomes monotonous. There was a tendency.

また、ランプ配置を任意にするか、もしくは各々のラン
プに別個に制御回路を装備する等でこうした欠点を免れ
ることは可能であるが、前者にあってはディスプレイ効
果が配線作業に依存する。また後者にあってはコストア
ップならびに集中制御が難しい等の欠点があって容易に
は実現し難いものであった。本発明ではこのような従来
の欠点を一挙に解決できる点滅制御装置を提供するもの
であり、各々のランプの点滅周期が適当に異なるように
設定されて全体として極めてランダムな点滅がなされ変
化のあるディスプレイ効果が得られるものである。
Further, it is possible to avoid these drawbacks by arranging the lamps arbitrarily or by equipping each lamp with a separate control circuit, but in the former case, the display effect depends on the wiring work. Furthermore, the latter method has drawbacks such as increased cost and difficulty in central control, and is therefore difficult to implement. The present invention provides a blinking control device that can solve these conventional drawbacks all at once.The blinking cycle of each lamp is appropriately set to be different, so that the blinking as a whole is extremely random, and there is no variation. A display effect can be obtained.

以下、本発明の実施回路例について説明する。Examples of circuits implementing the present invention will be described below.

第1図で1はゲートICによるパルス発生回路で、その
出力には図示するような矩形波が得られる。2は2進化
10進カウンター(以下、BCDカウンターと称す)で
前記出力を受けてA〜D出力に第3図に示す論理出力を
得ている。
In FIG. 1, reference numeral 1 denotes a pulse generation circuit using a gate IC, whose output produces a rectangular wave as shown. 2 is a binary coded decimal counter (hereinafter referred to as a BCD counter) which receives the above output and obtains the logical outputs shown in FIG. 3 at outputs A to D.

3は2進化IG隼−7セグメントデコーダ(以下、BC
D−7セグメントデコーダと称す)で、前記出力により
そのa〜g出力に第4図に示す論理出力を得るものであ
る。
3 is a binary IG Hayabusa-7 segment decoder (hereinafter referred to as BC
(referred to as a D-7 segment decoder), and the logic outputs shown in FIG. 4 are obtained from the a to g outputs of the decoder.

また、抵抗群Ra〜Rgは電源と出力端子a〜gとに接
続され、バッファー群協〜Bgを経て制御出力を得てい
る。。
Further, the resistor groups Ra to Rg are connected to a power source and output terminals a to g, and obtain control outputs via buffer groups Bg. .

第2図は複数個のランプLa〜Lgのスイッチング回路
で、商用電源4から2方向性3端子サィリスタ群Ta〜
Tg(以下、トライアックと称す)によるスイッチング
素子を介して各ランプに接続されている。トライアツク
群ra〜Tgの各ゲートは抵抗群Ra′〜Rgを通して
前記BCD−7セグメントデコーダ3の出力a〜gが印
加される。ランプ群仏〜Lgは、例えば直線配置のよう
に非8字状に配置される。このような構成では、先に示
した第4図に対応した制御信号がトライアツク群Ta〜
Tgのゲートに印加されるからランプ群La〜Lgは各
々にこれらの制御信号に応じて点滅をくり返えすことに
なる。
Figure 2 shows a switching circuit for a plurality of lamps La to Lg.
It is connected to each lamp via a Tg (hereinafter referred to as TRIAC) switching element. Outputs a to g of the BCD-7 segment decoder 3 are applied to each gate of the triax groups ra to Tg through resistor groups Ra' to Rg. The lamp group Lg is arranged in a non-figure 8 shape, such as a linear arrangement, for example. In such a configuration, the control signal corresponding to FIG.
Since the signal is applied to the gate of Tg, each of the lamp groups La to Lg repeatedly blinks in accordance with these control signals.

これらの制御信号は図示したようにa〜gの各出力がす
べて異なるものであるから、ランプ群い〜Lg全体を見
れば極めてランダムに点滅されているように見える。次
に実施回路例について説明する。
As shown in the figure, these control signals have different outputs from a to g, so when looking at the entire lamp group to Lg, it appears to be blinking extremely randomly. Next, an example of an implementation circuit will be described.

第5図では、BCD−7セグメントデコーダ3の出力を
各々モノステーフルマルチパイプレータNb〜Mgに入
力させることにより、その出力a〜gに第6図に示す論
理出力を得るものである。
In FIG. 5, by inputting the outputs of the BCD-7 segment decoder 3 to monostabilized multipipulators Nb to Mg, the logical outputs shown in FIG. 6 are obtained at the outputs a to g.

各マルチパイプレータには遅延出力を得るためのコンデ
ンサCa〜Cg、抵抗Ra″〜R〆が設けられ、これら
の時定数で定まる遅延時間だけLレベルの状態を遅延さ
せている。第6図中の点線は第4図と同じく遅延させな
い場合を示している。このような出力a〜gにより、や
はりトライアツクTa〜Tg群を点滅制御させるもので
、前記抵抗Ra″〜R〆もしくはコンデンサCa〜Cg
を変えることで異なる遅延時間が設定でき、点滅周期を
容易に変更することが可能となる。なお、Ba′〜Bg
はバッファー群である。次に示した第7図は、このよう
な変化のある制御信号を得るための他の実施回路例であ
る。
Each multipipulator is provided with capacitors Ca to Cg and resistors Ra'' to R to obtain a delayed output, and the L level state is delayed by the delay time determined by these time constants. The dotted line indicates the case where there is no delay as in Fig. 4.These outputs a to g are used to control the triacs Ta to Tg to blink, and the resistors Ra'' to R〆 or the capacitors Ca to Cg
By changing , different delay times can be set and the blinking cycle can be easily changed. In addition, Ba'~Bg
is a group of buffers. FIG. 7 shown below is another example of an implementation circuit for obtaining a control signal having such a change.

本回路は2進化IG隼−7セグメントデコーダ3の出力
の論理演算5を行って得られた制御信号で第2図のトラ
イアック群Ta〜Tgを制御するもので、デコーダ3の
任意の複数の出力を選んでそれらの論理演算を得ること
ができるから、より自由度の大きい制御信号が得られる
。なお、もちろん、第5図に示したモノステーフルマル
チパイプレータNね〜Mgの出力同士の論理演算を行う
ことも考えられる。次に本発明の相異なる実施回路例に
ついて説明する。本回路の目的は、点滅状態と平常点灯
状態の2つのモードを交互に切換えるものである。第8
図で6はBCDカウンター2の出力とBCD−70セグ
メントデコーダ3の入力間に間挿した論理糟群6であり
、各アンド回路の他方の入力は他の任意のパルス出力、
たとえばBCDカウンターのD出力を分周器7を介した
出力であり、双方の入力が同時に正論理になったときに
BCD−7セグメタントデコーダ3に入力が加わるため
、D出力のサイクルに応じて点滅状態と平常点灯状態が
くり返されるものとなる。また、BCD−7セグメント
デコーダ3の出力をこのように操作してもよい。以上の
ように本発明は、複数個のランプよりなるランプ群の極
めてランダムな点滅を可能にしたため、変化のあるディ
スプレイ効果が得られ、店舗や展示物の照明デザインに
多様性をもたらす優れたものである。
This circuit controls the triac groups Ta to Tg shown in FIG. 2 using control signals obtained by performing logical operation 5 on the outputs of the binary IG Hayabusa-7 segment decoder 3. Since you can select and obtain their logical operations, you can obtain control signals with a greater degree of freedom. Of course, it is also conceivable to perform a logical operation between the outputs of the monostabilized multipipulators N~Mg shown in FIG. Next, different examples of implementation circuits of the present invention will be explained. The purpose of this circuit is to alternately switch between two modes: a blinking state and a normal lighting state. 8th
In the figure, 6 is a logic group 6 inserted between the output of the BCD counter 2 and the input of the BCD-70 segment decoder 3, and the other input of each AND circuit is any other pulse output,
For example, the D output of the BCD counter is output via the frequency divider 7, and when both inputs become positive logic at the same time, the input is added to the BCD-7 segment decoder 3, so the D output is output according to the cycle of the D output. The flashing state and the normal lighting state will be repeated. Also, the output of the BCD-7 segment decoder 3 may be manipulated in this manner. As described above, the present invention makes it possible to blink a lamp group consisting of a plurality of lamps in an extremely random manner, so that a variable display effect can be obtained, which is an excellent product that brings diversity to the lighting design of stores and exhibits. It is.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例のランプ群の点滅制御装置の
制御回路の結線図、第2図は同スイッチング回路の結線
図、第3図および第4図は各々、BCDカウンターの出
力、BCD−7セグメントデコーダの出力波形図、第5
図〜第8図には本発明の他の実施例制御回路図および出
力波形図を示す。 1…・・・パルス発生回路、2・・・・・・BCDカウ
ンター、3・・…・BCD−7セグメントデコーダ、4
・・・・・・商用電源、5・…・・論理和もし〈は論理
積群、6・・・・・・論理縮群、7・・・・・・分周器
、Ra〜Rg,Ra′〜Rg,Ra″〜R〆・・…・抵
抗、Ca〜Cg・・・・・・コンデンサー、Ba〜Bg
,母′〜Bg・・・・・・バッファー群、Ta〜Tg.
・・・・・トライアツク、La〜Lg……ランプ。 図船 図 船 第3図 第4図 図 船 第6図 図 妹 図 船
Fig. 1 is a wiring diagram of a control circuit of a blinking control device for a lamp group according to an embodiment of the present invention, Fig. 2 is a wiring diagram of the switching circuit, and Figs. 3 and 4 respectively show the output of a BCD counter, BCD-7 segment decoder output waveform diagram, 5th
8 to 8 show control circuit diagrams and output waveform diagrams of other embodiments of the present invention. 1...Pulse generation circuit, 2...BCD counter, 3...BCD-7 segment decoder, 4
・・・・・・Commercial power supply, 5... Logical OR if < is logical product group, 6... Logical contraction group, 7... Frequency divider, Ra~Rg, Ra '~Rg, Ra''~R〆...Resistance, Ca~Cg...Capacitor, Ba~Bg
, mother'~Bg...buffer group, Ta~Tg.
...Triack, La~Lg...Lamp. Figure Boat Figure 3 Figure 4 Figure Boat Figure 6 Sister Figure Boat

Claims (1)

【特許請求の範囲】 1 パルス発生回路、BCDカウンター、BCD−7セ
グメントデコーダを順次接続し、上記BCD−7セグメ
ントデコーダの各々の出力で各々のスイツチング回路を
制御し、これらのスイツチング回路により各々のランプ
をスイツチングする構成を備え、前記ランプ群は非8字
状に配置したことを特徴とするランプ群の点滅制御装置
。 2 BCD−7セグメントデコーダの出力モノステーブ
ルマルチバイブレータを介してスイツチング回路を制御
した特許請求の範囲第1項記載のランプ群の点滅制御装
置。 3 BCD−7セグメントデコーダの出力のうち任意の
複数個の論理演算を行いこの出力によりスイツチング回
路を制御した特許請求の範囲第1項または第2項記載の
ランプ群の点滅制御装置。 4 BCDカウンターもしくはBCD−7セグメントデ
コーダの出力とパルス発生回路の出力を分周して得た信
号との論理積を得る論理積群を間挿してなる特許請求の
範囲第1項〜第3項のいずれかに記載のランプ群の点滅
制御装置。
[Claims] 1. A pulse generation circuit, a BCD counter, and a BCD-7 segment decoder are connected in sequence, and each output of the BCD-7 segment decoder controls each switching circuit. 1. A blinking control device for a lamp group, comprising a configuration for switching lamps, and wherein the lamp group is arranged in a non-figure 8 shape. 2. The lamp group blinking control device according to claim 1, wherein the switching circuit is controlled via the output monostable multivibrator of the BCD-7 segment decoder. 3. The blinking control device for a group of lamps according to claim 1 or 2, wherein a logical operation is performed on any plurality of outputs of the BCD-7 segment decoder and a switching circuit is controlled by the output. 4 Claims 1 to 3 are obtained by interpolating a logical product group to obtain a logical product of the output of a BCD counter or BCD-7 segment decoder and the signal obtained by dividing the output of the pulse generation circuit. A blinking control device for a lamp group according to any one of the above.
JP52151241A 1977-12-15 1977-12-15 Flashing control device for lamp group Expired JPS6027997B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP52151241A JPS6027997B2 (en) 1977-12-15 1977-12-15 Flashing control device for lamp group

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP52151241A JPS6027997B2 (en) 1977-12-15 1977-12-15 Flashing control device for lamp group

Publications (2)

Publication Number Publication Date
JPS5482863A JPS5482863A (en) 1979-07-02
JPS6027997B2 true JPS6027997B2 (en) 1985-07-02

Family

ID=15514329

Family Applications (1)

Application Number Title Priority Date Filing Date
JP52151241A Expired JPS6027997B2 (en) 1977-12-15 1977-12-15 Flashing control device for lamp group

Country Status (1)

Country Link
JP (1) JPS6027997B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6344862Y2 (en) * 1980-07-21 1988-11-21
JPS5895788A (en) * 1981-12-03 1983-06-07 東京都 Controller for light emitting display
JPS60100192A (en) * 1983-11-07 1985-06-04 松下電器産業株式会社 Display unit with a plurality of flashing element
JPH01311400A (en) * 1988-06-09 1989-12-15 Kyocera Corp Method for lighting light emitting symbol body

Also Published As

Publication number Publication date
JPS5482863A (en) 1979-07-02

Similar Documents

Publication Publication Date Title
JPS6027997B2 (en) Flashing control device for lamp group
US3189832A (en) Pulse train repetition rate divider that divides by n+1/2 where n is a whole number
US3610966A (en) Variable timing, control and indicating circuit
US3119071A (en) Digital pattern generator
US3209347A (en) Gray code generator
JP3289921B2 (en) Programmable controller
US3656151A (en) Digital function generation network
US3733556A (en) Compact variable time base and delayed pulse oscillator
SU387386A1 (en) FUNCTIONAL TRANSFORMER
KR800000197Y1 (en) Multipurpose automatic flickering equipment for advertisement
JPS6333236Y2 (en)
US3109928A (en) Indicating counter
SU596954A1 (en) Arrangement for shaping signals with frequency varying by n-power polynom
US3191041A (en) Photosensitive counter circuit of the binary scaler type
SU421154A1 (en) DEVICE FOR SETTING RHYTHM
SU615588A1 (en) Arrangement for stepwise inverter power regulation
JPH04365218A (en) Pulse width varying circuit
SU396827A1 (en) TO AUTHOR&#39;S CERTIFICATE. Cl. H 03k 17 / 02UDK 681.142.67 (088.8)
JPS6393209A (en) Driving voltage generating circuit
SU411594A1 (en)
SU840959A1 (en) Device for solving boundary problems of mathematical physics equations
SU464863A1 (en) Device for discrete change of phase difference of signals
JPS63224677A (en) Inverter device
JPH0261703A (en) Work factor variable circuit
SU855950A1 (en) Controllable multivibrator