JPS60251563A - Digital signal recording device - Google Patents

Digital signal recording device

Info

Publication number
JPS60251563A
JPS60251563A JP10798084A JP10798084A JPS60251563A JP S60251563 A JPS60251563 A JP S60251563A JP 10798084 A JP10798084 A JP 10798084A JP 10798084 A JP10798084 A JP 10798084A JP S60251563 A JPS60251563 A JP S60251563A
Authority
JP
Japan
Prior art keywords
bits
recording
signal
data
encoder
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10798084A
Other languages
Japanese (ja)
Inventor
Kuniharu Onozuka
小野塚 国春
Fumihiro Nagasawa
史浩 長沢
Satoru Shigetomi
重富 哲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP10798084A priority Critical patent/JPS60251563A/en
Publication of JPS60251563A publication Critical patent/JPS60251563A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

PURPOSE:To improve the recording density of a digital signal recording device, by converting 8-bit data into 9 bits so as to make the same quantizing level continuous and further converting the 9 bits into octal recording signals after dividing the 9 bits into three parts of 3 bits. CONSTITUTION:Digital video signals, whose 8 bits are set as one sample, are inputted from an input terminal 1 and converted into 9 bits by an 8 9 encoder 2 as to make the same quantizing level continuous, then, divided into three parts of 3 bits by a 9 3 converter 3. The output data of the converter 3 are supplied to a DA converter 5 through a connecting point encoder 4 and goes to octal analog data. A horizontal and vertical synchronizing signals from a terminal 7 are added to the data by a formatter 6 and the octal recording signals are recorded on a magnetic tape by means of a rotary 2-head type VTR 11. Therefore, the recording density goes to three times denser than the recording by means of bit serial data.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、ディジタルビデオ信号、ディジタルオーデ
ィオ信号などのディジタル情報信号を磁気テープ、光デ
ィスクなどの記録媒体に記録する場合に適用されるディ
ジタル信号記録装置に関する。
[Detailed Description of the Invention] [Industrial Application Field] The present invention relates to digital signal recording, which is applied when recording digital information signals such as digital video signals and digital audio signals on recording media such as magnetic tapes and optical disks. Regarding equipment.

〔背景技術とその問題点〕[Background technology and its problems]

ディジタルビデオ信号は、1サンプルデータを8ビツト
とすることが多く、ディジタルオーディオ信号は、lサ
ンプルデ゛−夕を2分して8ビツトのデータとして処理
されることが多い。通常は。
In digital video signals, one sample data is often 8 bits, and in digital audio signals, one sample data is often divided into two and processed as 8 bit data. Normally.

コノティジタル情報信号を2値のシリアルデータとして
磁気テープに記録している。
Conotidigital information signals are recorded on magnetic tape as binary serial data.

記録密度の向上を図るために、3値以上の多値記録が考
えられる。例えば8ビツトのデータを2ビツトずつに4
分割し、この各2ビツトを量子化レベルの0〜3の4値
の何れかのレベルヲ持つアナログ信号に変換し、2値の
時と等しい時間幅の区間に記録すれば、記録密度を2倍
とすることができる。同様に、4ビツトずつに8ビツト
を分割することにより、記録密度を4倍とすることがで
きる。しかしながら、この場合には、16値のレベルを
記録信号が持つことになり、再生時のレベル判別が困難
となる。実際的には、8゛値(3ビツト)程度までのレ
ベル判別が可能である。
In order to improve the recording density, multi-value recording of three or more values is considered. For example, 8-bit data is divided into 4 bits each by 2 bits.
If each of these two bits is divided into an analog signal having one of the four quantization levels of 0 to 3, and recorded in an interval with the same time width as that of binary data, the recording density can be doubled. It can be done. Similarly, by dividing 8 bits into 4 bits each, the recording density can be quadrupled. However, in this case, the recording signal has 16 levels, making it difficult to determine the level during reproduction. In reality, it is possible to discriminate levels up to about 8 degrees (3 bits).

ディジタル情報信号が8ビツトの時は、3ビツトの整数
倍でなく、そのままでは、8値の記録を行なうことがで
きない。そこで、この発明では。
When the digital information signal is 8 bits, it is not an integral multiple of 3 bits, and 8-value recording cannot be performed as it is. So, in this invention.

ディジタル情報信号の8ビツトを9ビツトに変換し、こ
の9ビツトを3ビツトずつに3分割し、各3ビツトを見
ろ、変換して、8値の記録信号とするものである。
The 8 bits of the digital information signal are converted into 9 bits, the 9 bits are divided into 3 parts of 3 bits each, and each 3 bits are converted to form an 8-value recording signal.

この8値の記録信号をFM変調して記録・する場合、記
録信号の周波数帯域は、FM変調出力の帯域が広がらな
いように、なるべく狭いことが望ましい。前述のように
得られた8値の記録信号が連続して同一の値を持つと、
低域の周波数スペクトルが発生し、また、最大値(7)
から最小値(0)への急激なレベル変化又はその逆の急
激なレベル変化が生じると9周波数スペクトルが広がっ
てしまう。
When recording this 8-value recording signal by FM modulating it, it is desirable that the frequency band of the recording signal is as narrow as possible so that the band of the FM modulation output does not widen. If the 8-value recording signal obtained as described above has the same value continuously,
A low frequency spectrum occurs, and also a maximum value (7)
If a sudden level change occurs from 0 to the minimum value (0) or vice versa, the 9-frequency spectrum will spread.

〔発明の目的〕[Purpose of the invention]

したがって、この発明の目的は、8ビツトのディジタル
情報信号を8値の記録信号に変換し、記録密度の向上が
図られたディジタル信号記録装置を提供することにある
SUMMARY OF THE INVENTION Accordingly, an object of the present invention is to provide a digital signal recording device which converts an 8-bit digital information signal into an 8-value recording signal and improves recording density.

この発明の他の目的は、8ビツトから9ビツトへの変換
を行なう時に、記録信号の帯域が広がらないようにでき
、歪の少ない再生信号を取り出すことができるディジタ
ル信号記録装置を提供することにある。
Another object of the present invention is to provide a digital signal recording device that can prevent the recording signal band from widening when converting from 8 bits to 9 bits and can extract a reproduced signal with less distortion. be.

〔発明の概要〕[Summary of the invention]

コノ発明は、8ビツトのディジタル情報信号を9ビツト
のディジタル信号に変換する8→9エンコーダと、8→
9エンコーダの出力データを3ピツトスつの3個のディ
ジタル信号DA、DB。
This invention consists of an 8→9 encoder that converts an 8-bit digital information signal into a 9-bit digital signal;
The output data of the 9 encoders are three digital signals DA and DB with three pits.

DCに分割し、この3個のディジタル信号の夫々を連続
する3個のアナログ信号SA、SB、SCに変換するル
情変換手段と、D/A変換手段の出力アナログ信号SA
、SB、SCをF’M変調するFM変調回路と、FM変
調回路からの出力信号な記録媒体に記録する手段とを備
えたものである。
DC and converting each of these three digital signals into three consecutive analog signals SA, SB, and SC; and an output analog signal SA of the D/A conversion means.
, SB, and SC, and means for recording output signals from the FM modulation circuit on a recording medium.

この発明における8→9エンコーダは、(DA!qDB
、DB#DC)で且つDA、DB、DCがθ〜6又は1
〜7の量子化レベルをなるべく持つように、ビット数変
換を行なうことを特徴とするディジタル信号記録装置で
ある。
The 8→9 encoder in this invention is (DA!qDB
, DB#DC) and DA, DB, DC are θ~6 or 1
This is a digital signal recording device characterized by converting the number of bits so as to have a quantization level of ~7 as much as possible.

〔実施例〕〔Example〕

以下、この発明の一実施例について図面を参照して説明
する。このご実施例の全体の構成を示す第1図において
、1で示す入力端子から8ビツトを1サンプルとするデ
ィジタルビデオ信号が供給される。
An embodiment of the present invention will be described below with reference to the drawings. In FIG. 1 showing the overall configuration of this embodiment, a digital video signal having 8 bits as one sample is supplied from an input terminal indicated by 1.

2は、ディジタルビデオ信号の1サンプル8ビツトを1
サンプル9ビツトに変換する8→9エンコーダである。
2 is one sample of 8 bits of digital video signal.
This is an 8→9 encoder that converts samples into 9 bits.

この8→9エンコーダ2は、後述するような規則に従っ
てビット数変換を行なうテーブルが格納されたROMに
より構成されるo8→9エンコーダ209ビットのコー
ド出力が9→3変換器3に供給され、3ビツトパラレル
のデ一点エンコーダ4を介して巧う、コンバータ5に供
給され、8値のアナログデータとされる0このD/Aコ
ンバータ5の出力信号がフォーマツタ6に供給される6
フオーマツタ6は、D/Aコンバータ5の出力信号を標
準のアナログビデオ信号と同一の信号形態に変換するた
めのものである0つまり。
This 8→9 encoder 2 is configured by a ROM that stores a table for converting the number of bits according to rules described later. A 209-bit code output from the o8→9 encoder is supplied to a 9→3 converter 3. The output signal of the D/A converter 5 is supplied to a formatter 6 via a bit-parallel digital single-point encoder 4 and converted to 8-value analog data.
The formatter 6 is for converting the output signal of the D/A converter 5 into the same signal form as a standard analog video signal.

ル情コンバータ5の出力信号のレベル調整、端子7から
の水平同期信号及び垂直同期信号の付加がフォーマツタ
6によりなされる0 第2図Aに示すように、1サンプルが9ビツトに変換さ
れた8→9エンコーダ2の出力D O、DI 。
The formatter 6 adjusts the level of the output signal of the input signal converter 5 and adds the horizontal synchronization signal and vertical synchronization signal from the terminal 7.As shown in FIG. →9 Encoder 2 output D O, DI.

D2・・・・・・が9→3変換N3によって第2図Bに
示すように、各3ビツトのデータ(DAO,DBO。
As shown in FIG. 2B, each 3-bit data (DAO, DBO.

DCO)、(DAI、DBI、DCI)、、(iDA2
.DB2゜DC2)・・・・・・に変換される。この3
ビツトごとに隻αコンバータ5によってアナログ信号(
SAO。
DCO), (DAI, DBI, DCI), (iDA2
.. DB2゜DC2)... is converted. This 3
The analog signal (
SAO.

SBO,5CO)、(SA1.SBI、5CI)、(S
A2゜SB2,5C2)・・・・・・に変換され、D/
Aコンバータ5の出力には、第2図Cに示すような階段
波状のアナログ信号が得られる。このアナログ信号は。
SBO, 5CO), (SA1.SBI, 5CI), (S
A2゜SB2,5C2)... is converted into D/
At the output of the A converter 5, a staircase-wave analog signal as shown in FIG. 2C is obtained. This analog signal.

後述のように、8→9エンコーダ2及び接続点エンコー
ダ4によって7の値を除く(0〜6)までの範囲に殆ん
ど含まれるようになされる0コf) ”/Aコンバータ
5の出力信号がフォーマツタ6に供給され、フォーマツ
タ6からは、第2図りに示すように、テレビジョン信号
と同様の水平同期信号HD、垂直同期信号9等価パルス
を有する記録信号が得られる。信号形態の変換を行なう
ことによって、破線で囲んで示す通常の回転2ヘツド形
VTRI 1によって磁気テープに記録スることができ
る。
As will be described later, the output of the 8->9 encoder 2 and the connection point encoder 4 is set so that it is almost included in the range from 0 to 6, excluding the value of 7. The signal is supplied to the formatter 6, and from the formatter 6, as shown in the second diagram, a recording signal having a horizontal synchronizing signal HD and a vertical synchronizing signal 9 equivalent pulses similar to those of the television signal is obtained.Signal format conversion By doing this, it is possible to record on a magnetic tape using a conventional rotating two-head VTRI 1 shown enclosed by a broken line.

フォーマツタ6からの記録信号がプリエンファシス回路
12を介してFM変調器13に供給され。
A recording signal from the formatter 6 is supplied to an FM modulator 13 via a pre-emphasis circuit 12.

このFM変調器13の変調出力が記録アンプ14及び回
転トランス(図示せず)を介して回転ヘッド15A、1
5Bに供給される。回転ヘッド15A、15Bは、フレ
ーム周波数で回転され。
The modulated output of this FM modulator 13 is transmitted to the rotary heads 15A and 1 via a recording amplifier 14 and a rotary transformer (not shown).
Supplied to 5B. The rotating heads 15A, 15B are rotated at the frame frequency.

回転ヘッド15A、15Bによって交互に1フィールド
期間の記録信号が1本の傾斜したトラックとして磁気テ
ープ16に記録される。
Recording signals for one field period are alternately recorded on the magnetic tape 16 as one inclined track by the rotary heads 15A and 15B.

磁気テープ16から回転ヘッド15A、15Bにより交
互に再生された信号が回転トランス(図示せス)、再生
アンプ17.リミッタ18を介してFM復調器19に供
給される。このFM復調器19の復調出力信号がディエ
ンファシス回路20を介して取り出される。ディエンフ
ァシス回路20の出力には、第2図りに示すのと同様に
、テレビジョン信号と同一の信号形態の再生信号が得ら
れる0 この再生信号がディフォーマツタ21に供給され、同期
信号の除去、レベル調整などの処理を受ける。端子22
には、再生同期信号が分離して出力され、再生回路のク
ロック発生のためなどに使用される。このディフォーマ
ツタ21の出力信号がVDコンバータ23に供給され、
3ビツトのディジタルデータに変換される。この3ビツ
トのディジタルデータが接続点デコーダ24を介して3
→9変換器25に供給され、連続する3個のディジタル
データDA、、DB、DCが9ビツトの並列データに変
換される0 この3→9変換器25の9ビツトパラレルの出力データ
が9→8デコーダ26に供給され、この9→8デコーダ
26の出力に8ビツトパラレルの再生ディジタルビデオ
信号が取り出される。
Signals alternately reproduced from the magnetic tape 16 by the rotary heads 15A and 15B are transmitted to a rotary transformer (not shown), a reproduction amplifier 17. The signal is supplied to an FM demodulator 19 via a limiter 18. The demodulated output signal of this FM demodulator 19 is extracted via a de-emphasis circuit 20. At the output of the de-emphasis circuit 20, as shown in the second diagram, a reproduced signal in the same signal form as the television signal is obtained. This reproduced signal is supplied to the deformator 21, and the synchronizing signal is removed. , undergoes processing such as level adjustment. terminal 22
The reproduction synchronization signal is separated and output, and is used for generating clocks for the reproduction circuit. The output signal of this deformator 21 is supplied to the VD converter 23,
It is converted into 3-bit digital data. This 3-bit digital data is converted into 3 bits via the connection point decoder 24.
The 9-bit parallel output data of the 3->9 converter 25 is supplied to the 9->9 converter 25, where the three consecutive digital data DA, DB, and DC are converted into 9-bit parallel data. The 8-bit parallel reproduced digital video signal is supplied to an 8-bit parallel decoder 26, and an 8-bit parallel reproduced digital video signal is output from the 9->8 decoder 26.

上述の8→9エンコーダ2のエンコード動作について説
明する。8ビツトのデータワードが3ビツトパラレルの
連続する3個のコードDA、DB。
The encoding operation of the above-mentioned 8→9 encoder 2 will be explained. An 8-bit data word consists of three consecutive 3-bit parallel codes DA, DB.

DCに変換されるものとすると、8→9エンコーダ2は
、下記の条件1及び条件2を共に満足する9ビツトの出
力データを発生する。
When converted to DC, the 8→9 encoder 2 generates 9-bit output data that satisfies both Conditions 1 and 2 below.

条件1:DANDB、DB=)DC 条件2 ニーDA、DB、DCの夫々の量子化レベルは
、(0〜6)の範囲のもので ある。
Condition 1: DANDB, DB=)DC Condition 2 The respective quantization levels of knee DA, DB, and DC are in the range of (0 to 6).

9ビツトの組合わせは、全てで2(=512)通りある
。例えば(000000000)〜(00000011
1)の全ては1条件1を満足せず、この8個の組合わせ
は除かれる。
There are a total of 2 (=512) combinations of 9 bits. For example, (000000000) to (00000011
All of 1) do not satisfy condition 1, and these 8 combinations are excluded.

また、(000001000)は1条件1及び条件20
両者を満足するので、8ビツトのデータワードのd (
0) (d (i)は、量子化レベルlのデータワード
を表わす。)に割り当てられる。
Also, (000001000) is 1 condition 1 and condition 20
Since both conditions are satisfied, d (
0) (d (i) represents a data word of quantization level l).

(000001001)は1条件1を満足せず。(000001001) does not satisfy condition 1.

この9ビツトは除かれる。(000001010)は、
2個の条件を満足するので、データワードのd (1)
に割り当てられる。
These 9 bits are removed. (000001010) is
Since two conditions are satisfied, the data word d (1)
assigned to.

このような割り当てを繰り返すことにより、下記に示す
ように、d(0)〜d(251)の252個のデータワ
ードの割り当てを行なうことができる0d(0)→ 0
00 001 000 (0,1,0)d(1〕→ 0
00 001 010 (0,1,2)d(2)→00
0 001 011 (0,1,3)d(3)→ 00
0 001 100 (0,1,4)d(4)→000
 001 101 (0’、 1.5)d(5)→00
0 001 110 (0,1,6)d(34)→ 0
00 110 100 (0,6,4,)d(35)→
 000 110 101 (0,6,5)d(36)
→ 001 000 001 (1,0,1)d (3
7)→ 001 000 010 (1,0,2)d 
(38ノー) 001 0i)0 011 (1,0,
3)d(250)→110 101 100 (6,1
5,4)d(251)−+ 110 101 11’O
(6,5,6)d(252)−) 101 110 1
11 (5,6,7)d(253)→100 101 
111 (4,5,7)d(254)−) 011 Z
oo 111 (3,4,7)d(255)→ 010
 011. 111 (2,3,7)ところで、データ
ワードは、28(=256)通りあるので、4個のデー
タワードd(252)〜d(255)と対応させる9ビ
ツトのコードが不足する。そこで、上記の表に示されて
いるように1条件1のみを満足し、且つ(DC:111
)となる9ビツトのコードがデータワードd(252)
〜d(255)に割り当てられる。
By repeating such allocation, it is possible to allocate 252 data words d(0) to d(251) as shown below.0d(0)→0
00 001 000 (0,1,0)d(1]→ 0
00 001 010 (0,1,2)d(2)→00
0 001 011 (0,1,3)d(3)→ 00
0 001 100 (0,1,4)d(4)→000
001 101 (0', 1.5)d(5)→00
0 001 110 (0,1,6)d(34)→ 0
00 110 100 (0,6,4,)d(35)→
000 110 101 (0,6,5)d(36)
→ 001 000 001 (1,0,1)d (3
7) → 001 000 010 (1,0,2)d
(38 no) 001 0i)0 011 (1,0,
3) d(250) → 110 101 100 (6,1
5,4) d(251)-+ 110 101 11'O
(6,5,6)d(252)-) 101 110 1
11 (5,6,7)d(253)→100 101
111 (4,5,7)d(254)-) 011 Z
oo 111 (3,4,7)d(255)→010
011. 111 (2, 3, 7) By the way, since there are 28 (=256) data words, there is a shortage of 9-bit codes to correspond to the four data words d(252) to d(255). Therefore, as shown in the table above, only one condition 1 is satisfied, and (DC: 111
) is the data word d (252).
~d (255).

条件1及び条件2により、9ビツトのセルの中では1等
しい量子化レベルの連続と急激な量子化レベルの変化を
防止することができる。しかし。
Conditions 1 and 2 make it possible to prevent a succession of quantization levels equal to 1 and a rapid change in quantization level in a 9-bit cell. but.

隣接する他の9ビツトのセルとの間では、量子化レベル
の連続及び急激な量子化レベルの変化が生じる。この2
つの問題の発生を低減するために。
Continuous quantization levels and rapid changes in quantization levels occur between adjacent 9-bit cells. This 2
In order to reduce the occurrence of two problems.

接続点処理エンコーダ4が設けられている。A connection point processing encoder 4 is provided.

−例として、8ビツトのデータワードが第3図Aに示す
ように、d (45)、 d (166)、 d (1
6)と連続している場合、8→9エンフーダ2及ヒ9→
3 変換R3によって、3ビツトパラレルのデータ(第
3図B)のDAO,DBO,DCO,DAI、DBI・
・・・・・は、第3図Cに示される量子化レベルを有す
るものに変換される。ここで、(DCO=DA1=4)
となり、同一レベルの連続が生じる。
- As an example, an 8-bit data word may be d (45), d (166), d (1
If consecutive with 6), 8 → 9 Enfuder 2 and Hi 9 →
3 Through conversion R3, the 3-bit parallel data (Figure 3B) is converted to DAO, DBO, DCO, DAI, DBI.
... is converted to have the quantization level shown in FIG. 3C. Here, (DCO=DA1=4)
Therefore, a continuation of the same level occurs.

接続点処理エンコーダ4は、DCi=DA(j+1)の
関係が生じる時に、DA (i+1)を強制的に7のレ
ベル(1工1の3ビツトのコード)に変換する。したが
って、接続点処理エンコーダ4の出力は、第3図りに示
すように、DAIが7のレベルに変えられたコードとな
る。
The connection point processing encoder 4 forcibly converts DA (i+1) to level 7 (3-bit code of 1 step 1) when the relationship DCi=DA (j+1) occurs. Therefore, the output of the connection point processing encoder 4 becomes a code with the DAI level changed to 7, as shown in the third diagram.

再生側に設けられた接続点処理デコーダ24は。The connection point processing decoder 24 provided on the playback side.

上述ツエンコード動作とは逆に、 DA (i+1)が
(111)+7):y−)”の時には、この3ビツトを
DClと同一のものに置き換える動作を行なう。しだが
つて、第3図りに示す再生データが接続点処理デコーダ
24に入力されると、その出力には、第3図Eに示すよ
うに、記録データと同一の再生データが得られる。
Contrary to the twin encoding operation described above, when DA (i+1) is (111)+7):y-)'', an operation is performed to replace these 3 bits with the same one as DCl.However, as shown in the third diagram. When the reproduced data shown is input to the connection point processing decoder 24, the same reproduced data as the recorded data is obtained at its output, as shown in FIG. 3E.

上述の接続点処理デコーダ24の後段に9→8デコーダ
26が設けられているので、この9→8デコーダ26は
、8→9エンコーダ2の前述のテーブルの入出力関係を
反転させたテーブルが格納されたROMによって構成で
きる。
Since the 9→8 decoder 26 is provided after the connection point processing decoder 24 described above, this 9→8 decoder 26 stores a table in which the input/output relationship of the above-mentioned table of the 8→9 encoder 2 is reversed. It can be configured with a ROM.

この発明の一実施例によって1等しい量子化レベルの連
続及び(0→7)(7→0)の急激なレベル変化の発生
を完全に無くすことができない。
According to one embodiment of the present invention, it is not possible to completely eliminate the occurrence of a succession of quantization levels equal to 1 and sudden level changes of (0→7) (7→0).

DCi及びDA (i+1)が共K (000) ノ時
ニハ。
When DCi and DA (i+1) are both K (000).

DA(i+1)が(111)とされ、したがって。DA(i+1) is (111), therefore.

(0→7)のレベル変化が記録信号中に生じてしまう。A level change (0→7) occurs in the recording signal.

また、d (252)〜d(255) と対応するコー
ドは、DC: (111)となるため、その次のコード
の最初の3ピツ)DAが(000)の時には。
Also, the code corresponding to d (252) to d (255) is DC: (111), so when the first three bits (DA) of the next code is (000).

(7→0)のレベル変化が生じてしまう。しかし。A level change (7→0) occurs. but.

これらの生じる確率は、8ビツトのままで記録する時に
比べて小さくできる。また、記録するディジタル情報信
号のレベルの連続性などの性質を利用して、上述の好ま
しくないビットパターンの発生をより抑えることができ
るよ5に、8→9変換のテーブルを構成するようにして
も良い。
The probability of these occurrences can be reduced compared to when recording is done in 8 bits. Furthermore, by making use of properties such as the continuity of the level of the digital information signal to be recorded, the generation of the above-mentioned undesirable bit patterns can be further suppressed by constructing an 8→9 conversion table. Also good.

〔発明の効果〕 この発明に依れば、8ビツトのデータを9ビツトに変換
し、更に、3ビツトごとに3分割し、8値の記録信号と
しているので、ビットシリアルデータでもって記録する
時に比べて記録密度を3倍とすることができる。また、
記録密度を増加させずに、記録信号の伝送レートを1に
下げることもできる。この発明は、8ピントを9ビツト
に変換する時に、同一の量子化レベルが連続すること。
[Effects of the Invention] According to the present invention, 8-bit data is converted to 9-bit data and further divided into 3 bits every 3 bits to create an 8-value recording signal, so when recording with bit serial data, In comparison, the recording density can be tripled. Also,
The transmission rate of the recording signal can also be lowered to 1 without increasing the recording density. In this invention, when converting 8 pints to 9 bits, the same quantization level continues.

急激なレベル変化の発生を防止するので、記録信号の周
波数スペクトルが広がることを防止でき。
Since it prevents sudden level changes from occurring, it can prevent the frequency spectrum of the recording signal from widening.

FM変調して記録する時の歪の発生を防止することがで
きる。したがって、再生信号をディジタル信号に戻した
時にエラーの発生を少なくすることができる。
It is possible to prevent distortion from occurring when recording with FM modulation. Therefore, it is possible to reduce the occurrence of errors when the reproduced signal is converted back into a digital signal.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例のブロック図、第2図はこ
の発明の一実施例の説明に用いるタイムチャート、第3
図はこの発明の一実施例の接続点処理の説明に用いるタ
イムチャートである。 2:8→9エンコーダ、4 : 接続点処理−r−ンコ
ーダ、5 : D/Aコンバータ、13:FM変調器。 15A、15B?回転ヘッド、16:磁気テープ。 i 9 : FM復調器、23:A/Dコンノく一タ、
24:接続点処理デコーダ、219→8デコーダ。 代理人 杉 浦 正 知
Fig. 1 is a block diagram of an embodiment of the present invention, Fig. 2 is a time chart used to explain an embodiment of the invention, and Fig. 3 is a block diagram of an embodiment of the invention.
The figure is a time chart used to explain connection point processing in an embodiment of the present invention. 2: 8→9 encoder, 4: Connection point processing-r-encoder, 5: D/A converter, 13: FM modulator. 15A, 15B? Rotating head, 16: magnetic tape. i9: FM demodulator, 23: A/D controller,
24: Connection point processing decoder, 219→8 decoder. Agent Masato Sugiura

Claims (1)

【特許請求の範囲】 8ビツトのディジタル情報信号を9ビツトのディジタル
信号に変換する8→9エンコーダと、上記8→9ゴンコ
ーダの出力データを3ビツトずつの3個のディジタル信
号DA、、DB、DCに分割し、この3個のディジタル
信号の夫々を連続する3個のアナログ信号SAI SB
I SCに変換する”/A変換手段と、上記隻情変換手
段の出力アナログ信号SA、SB、SCをF’M変調す
るFM変調回路と、上記FM変調回路からの出力信号を
記録媒体に記録する手段とを備え。 上記8→9エンコーダは、(DA笑DB、DB”5DC
)で且っDA、DB、DCがO〜6又は1〜7の量子化
レベルをなるべく持つように、ビット数変換を行なうこ
とを特徴とするディジタル信号記録装置。
[Claims] An 8→9 encoder converts an 8-bit digital information signal into a 9-bit digital signal, and output data of the 8→9 encoder is converted into three digital signals DA, DB, each having 3 bits each. DC, and convert each of these three digital signals into three consecutive analog signals SAI SB.
an FM modulation circuit that performs F'M modulation on the output analog signals SA, SB, and SC of the above-mentioned expression conversion means; and an output signal from the FM modulation circuit that is recorded on a recording medium. The above 8→9 encoder has a means for
), and converts the number of bits so that DA, DB, and DC have a quantization level of 0 to 6 or 1 to 7 as much as possible.
JP10798084A 1984-05-28 1984-05-28 Digital signal recording device Pending JPS60251563A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10798084A JPS60251563A (en) 1984-05-28 1984-05-28 Digital signal recording device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10798084A JPS60251563A (en) 1984-05-28 1984-05-28 Digital signal recording device

Publications (1)

Publication Number Publication Date
JPS60251563A true JPS60251563A (en) 1985-12-12

Family

ID=14472930

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10798084A Pending JPS60251563A (en) 1984-05-28 1984-05-28 Digital signal recording device

Country Status (1)

Country Link
JP (1) JPS60251563A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996024933A1 (en) * 1995-02-10 1996-08-15 Sony Corporation Digital data transfer apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996024933A1 (en) * 1995-02-10 1996-08-15 Sony Corporation Digital data transfer apparatus

Similar Documents

Publication Publication Date Title
JP3427392B2 (en) Encoding method
EP0511498B1 (en) Encoding apparatus for digital signal with improved block channel coding
JP2996252B2 (en) Device for recording digital information signals
JPH0449304B2 (en)
JPH0120568B2 (en)
JPH01102777A (en) Digital signal recording and reproducing device
US4979052A (en) Digital signal magnetic recording/reproducing apparatus
US6737996B2 (en) Information recording and reproducing method
US5699061A (en) Method and apparatus for generating NRZI code with limited runs of ones
US20020159367A1 (en) Method and apparatus of modulating/demodulating data for an optical recording medium
DE69526879T2 (en) Modulation method, recording method, playback method, recording and playback device, recording and playback method and playback device
JPS60251563A (en) Digital signal recording device
JPH11513219A (en) Transmission, recording and reproduction of digital information signals
JPH06276100A (en) Modulating device and demodulating device
KR950003636B1 (en) Digital modulation/demodulation look-up table
KR100372923B1 (en) Modulation method for high density DVD
JP3377755B2 (en) Information reproducing apparatus and information recording / reproducing apparatus
JPS5916992Y2 (en) magnetic recording and reproducing device
JP2830675B2 (en) Code conversion method
JPH04302866A (en) Magnetic recording and reproducing device
JPH04313863A (en) Clock signal reproducing device
JPH04302867A (en) Magnetic recording and reproducing device
JPS5823310A (en) Recording system for digital information signal
JPH03234146A (en) Digital modulation method
JPS581385A (en) Recording and regenerating circuit for pcm audio signal