JPS60158779A - Display - Google Patents

Display

Info

Publication number
JPS60158779A
JPS60158779A JP59013877A JP1387784A JPS60158779A JP S60158779 A JPS60158779 A JP S60158779A JP 59013877 A JP59013877 A JP 59013877A JP 1387784 A JP1387784 A JP 1387784A JP S60158779 A JPS60158779 A JP S60158779A
Authority
JP
Japan
Prior art keywords
display
grid
unit
data
display cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59013877A
Other languages
Japanese (ja)
Inventor
Yuji Watanabe
祐司 渡辺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP59013877A priority Critical patent/JPS60158779A/en
Priority to CA000471291A priority patent/CA1239468A/en
Priority to AU37291/85A priority patent/AU576807B2/en
Priority to US06/689,599 priority patent/US4682239A/en
Priority to KR1019850000065A priority patent/KR930007170B1/en
Priority to EP85300245A priority patent/EP0149550B1/en
Priority to DE8585300245T priority patent/DE3587110T2/en
Publication of JPS60158779A publication Critical patent/JPS60158779A/en
Priority to AU21537/88A priority patent/AU602236B2/en
Pending legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

PURPOSE:To perform good luminance scanning by performing luminance modulation of a display cell by a latched input data and at the same time, driving the display cell on the scan line of other fields during a jumping scan on the basis of the input data latched on the preceding field. CONSTITUTION:Input data supplied to display cells 201-212 are latched by a latch circuit 131 at a specified timing to form a PWM signal corresponding to each data through a counter 133, and the display cell is applied with intensity modulation. In addition, at a timing of a signal S38, a start pulse in the next unit is formed, and the similar procedure is performed to each unit horizontally arrayed. The display cell on the scan line of the other fields is simultaneously driven based on the input data which are latched in the previous field in case driving each of display cells on the scan line for a single field of a jumping scan by the inversion of a frame pulse on the field.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、多数の表示セルを2次元的に配列し、これら
の表示セルを夫々所望のデータで駆動して所望の画像の
表革を行うようにした表示装置に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application The present invention is directed to two-dimensionally arranging a large number of display cells and driving each of these display cells with desired data to display a desired image. The present invention relates to a display device.

背景技術とその問題点 多数の表示セルを2次元的に配列し、これらの表示セル
を人々所望のデータで駆動し“ζ所望の画像の表示を行
うようにした表示装置が提案されている。
BACKGROUND ART AND PROBLEMS There has been proposed a display device in which a large number of display cells are two-dimensionally arranged and these display cells are driven with data desired by a person to display a desired image.

このような装置に使用される表示セルとし′ζ、本願出
願人は先に以下のようなものを提案した。
As a display cell used in such a device, the applicant of the present application has previously proposed the following.

第1図、第2図、第3図及び第4図は、夫々表示セルを
不ず1面図、そのA−A線上の断面図、そのB−B線上
の断面図及び1部破断とした斜視図をネオ。同図中、+
11は前面パネル(1^)と背面板(IB)と側板(I
c)からなるガラス管体を示し、このガラス管体(11
内に螢光体層からなる複数の螢光表示セグメント+21
 ((2R)、(2G)、(211j)と、各表示セグ
メントに対応する複数のカソード(K)((KR)、(
Ka)、(KB))及び第1グリツド(制御電極)(G
り((GIR)、(Gzc)、(Gts))と、共通の
第2グリツド(加速電極(G2)が配される。螢光表示
セグメント(2)は前面パネル(LA)の内面に螢光体
層を被着して形成されるものであり、この場合赤発光、
緑発光、青発光の3つの螢光表示セグメント(2R)(
2G)、(2B)が形成される。具体的には第5図に丞
ずように前面パネル(1^)の内面に棒状に導電層であ
るカーボン層(3)が印刷され、その枠状内の各空所に
対応して各表示セグメントとなる夫々赤の螢光体層(2
1?) 、緑の螢光体!(2(i)及び青の螢光体層(
2B)が一部カーボン)蔭(3)上にまたがるようにし
て印刷によって形成され、その前面に中間膜(4)を介
しζ例えばアルミニウムよりなるメタルハック層(5)
が被着形成される。この各螢光体層による表示セグメン
ト(2R)、(2G)、(2B)に夫々対向するように
背面パ、ネル(IB)の内側に夫々ワイヤカソード(K
R)、(KG )、(Ka)とその各ワイヤカソード(
KR)、(KG )、(KB)に対向して夫々第1グリ
ツド(G 1R)、(GIG)、(01s)が配され、
更に3つの第1グリツド(G工R)、(GIG)、(G
ia)に共通に第2グリツド(G2)が配置される。各
ワイヤカソード(K)は例えばタングステンヒータの表
面に電子放出物質となる炭酸塩を塗布して形成される。
Figures 1, 2, 3, and 4 each show a display cell in its entirety as a front view, a cross-sectional view taken along the line A-A, a cross-sectional view taken along the line B-B, and a partially broken view. Neo perspective view. In the same figure, +
11 is the front panel (1^), back plate (IB) and side plate (I
c), and this glass tube (11
A plurality of fluorescent display segments consisting of a fluorescent layer inside +21
((2R), (2G), (211j) and a plurality of cathodes (K) ((KR), (
Ka), (KB)) and the first grid (control electrode) (G
(GIR), (Gzc), (Gts)) and a common second grid (acceleration electrode (G2)).The fluorescent display segment (2) is provided with a fluorescent display segment (2) on the inner surface of the front panel (LA). It is formed by attaching a body layer, and in this case, it emits red light,
Three fluorescent display segments (2R) with green and blue light emission (
2G) and (2B) are formed. Specifically, as shown in Figure 5, a bar-shaped carbon layer (3), which is a conductive layer, is printed on the inner surface of the front panel (1^), and each display is printed corresponding to each blank space within the frame. Each red phosphor layer (2
1? ), green phosphor! (2(i) and blue phosphor layer (
2B) is formed by printing so as to partially straddle the carbon layer (3), and a metal hack layer (5) made of, for example, aluminum is formed on the front side with an interlayer film (4) interposed therebetween.
is deposited. Wire cathodes (K
R), (KG), (Ka) and their respective wire cathodes (
First grids (G1R), (GIG), and (01s) are arranged opposite KR), (KG), and (KB), respectively;
Furthermore, three first grids (G Engineering R), (GIG), (G
ia), a second grid (G2) is arranged in common. Each wire cathode (K) is formed, for example, by coating the surface of a tungsten heater with carbonate, which is an electron-emitting substance.

各ワイヤカソード(KR)、(Ke)、(KB)は夫々
背向パネル(IB)の両側に配置した一対の導電性支持
部(6)、(7ンに架張される。一方の支持部(6)は
ワイヤカソードの一端を固定するものであり、他方の支
持部(7)にはスプリング部(7a)が設けられてこの
スプリング171(7a)に各ワイヤカソードの他端が
固定される。これによって温度上昇によってワイヤカソ
ードが伸びても、その伸びをスプリング部(7a)によ
って吸収し、ワイヤカソードは弛むことがない。各第1
グリツド(Gzi)、(GよG)、(GIB)は各ワイ
ヤカソードに対向するように円筒面を有したかまぼこ状
に形成され、その円筒面に長手方向に沿って所定ピンチ
をおいて多数のスリット(8)が設けられる。このス1
Nント(8)はワイヤカソード(K)から放射される電
子の透過孔である。第2グリツド(G2)は各第1グリ
ツド(GIR)、(Gle)、(G ivr )に対応
した部分に第1グリツドのスリット(8)と同じ対応位
置にスリット(9)を形成してm成される。この場合第
2グリツド(G2)のスリット部分(9R)、(9G)
、(9B)は各対応する第1グリツド(G工R)、CG
IG)、(G ig )と同心円的な円筒面を有するよ
うに構成することができる。この場合にはワイヤカソー
ドからの電子ビームが第1グリツド及び第2グリツドの
スリット(8)、(9)を通過して直線的に放射され、
スリットの長手方向に関して広げられる。一方、第2グ
リツド′としては第6図に示す様にそのスリット(9)
が形成される部分を水牛に形成してもよい。この時には
電子ビームは点IJt (30’)で丞ずように第2グ
リツドを透過してスリットの長手方向に関して多少内側
に曲げられるように放射される。
Each wire cathode (KR), (Ke), (KB) is stretched between a pair of conductive supports (6), (7) arranged on both sides of the back panel (IB). (6) is for fixing one end of the wire cathode, and the other support part (7) is provided with a spring part (7a), and the other end of each wire cathode is fixed to this spring 171 (7a). As a result, even if the wire cathode stretches due to temperature rise, the stretch is absorbed by the spring portion (7a) and the wire cathode does not loosen.
The grids (Gzi), (GyoG), and (GIB) are formed in a semicylindrical shape with a cylindrical surface facing each wire cathode. A slit (8) is provided. This space 1
Nt (8) is a hole through which electrons emitted from the wire cathode (K) can pass. The second grid (G2) has slits (9) formed at the same positions as the slits (8) of the first grid in the parts corresponding to the first grids (GIR), (Gle), and (Givr). will be accomplished. In this case, the slit portions (9R) and (9G) of the second grid (G2)
, (9B) are the corresponding first grids (G engineering R), CG
IG), (G ig ) can be configured to have a concentric cylindrical surface. In this case, the electron beam from the wire cathode passes through the slits (8) and (9) of the first grid and the second grid and is emitted in a straight line,
The slit is widened in the longitudinal direction. On the other hand, the second grid' is the slit (9) as shown in Figure 6.
The part where is formed may be formed into a buffalo shape. At this time, the electron beam is emitted at point IJt (30') so that it passes through the second grid without dropping and is bent somewhat inward with respect to the longitudinal direction of the slit.

一方、各螢光表示セグメント(2R)、(2G)、+ 
(2B)を囲むように導電性材よりなるセパレータQO
Iが配置される。このセパレータQOIは、カソードか
らの電子ビームが第1又は第2グリツド(G工)(G2
)に当ゲζそれよりの2次電子(31) (第6図参照
)が隣霧する螢光表示セグメン1を発光シナイヨうにこ
れを阻止するだめのシールドと、夫々のワイヤカソード
(K)からの電子ビーム(30)が対応する螢光表示セ
グメント(2)の全体に照射されるように電子ビームを
広げる作用いわゆる拡散レンズの形成とを兼ね、同時に
各螢光表示セグメントにItiI電圧例えば10kVを
与えるための給電手段としても用いられるものである。
On the other hand, each fluorescent display segment (2R), (2G), +
Separator QO made of conductive material surrounding (2B)
I is placed. This separator QOI means that the electron beam from the cathode is connected to the first or second grid (G2).
), a shield is provided to prevent the secondary electrons (31) (see Fig. 6) from emitting light from adjacent fluorescent display segment 1, and wires from each wire cathode (K) are used. The electron beam (30) serves to spread the electron beam so that the entire corresponding fluorescent display segment (2) is irradiated, and also serves to form a so-called diffusion lens. It is also used as a power feeding means for providing power.

このセパレータQQIは組立てに際してはガラス管体(
11の表面パネル(IA)と側&(IG)との間で支持
されフリットによって固定される。即ちセパし・−り(
1G+は第7図に示すように各螢光表示セグメントが囲
まれるように3つに仕切られた棒状態をなして、その上
端部の一方の相対向する両側に夫々外方に突出する支持
用爪(11)が設けられ、更に他方の相対向する両側に
夫々高圧(アノード電圧)を供給するためのアノードリ
ード(12)が導出される。
When assembling this separator QQI, the glass tube (
It is supported between the front panel (IA) of No. 11 and the side & (IG) and fixed by a frit. In other words, separate (
As shown in FIG. 7, 1G+ is a bar partitioned into three parts so that each fluorescent display segment is surrounded, and supporting parts protrude outward from one of the opposing sides of the upper end of the bar. A claw (11) is provided, and an anode lead (12) for supplying high voltage (anode voltage) to each of the other opposing sides is led out.

ガラス管体の側板(1c)内に上方より挿入した時、第
8図にボずように丁度支持用ホ(11)が側板(IC)
の上端面に当接してセパレークが支持されると同時に、
屈曲部(13)が側板(IC)内壁に当る。更にこのセ
パレータaωの上端815には内方に折曲する突部(1
4)が設けられ、その突部(14)の面に突起(15)
が設けられる。この突起(15)はセパレータ(101
を側・板(IG)内に収納し、側板(IC)上に表面パ
ネル(IA)を重ね合わせて封止する時に丁度カーボン
層(3)に接触する(第9図参照)。
When inserted into the side plate (1c) of the glass tube body from above, the support hole (11) will fit into the side plate (IC) as shown in Figure 8.
At the same time, the separate rake is supported by contacting the upper end surface of the
The bent portion (13) hits the inner wall of the side plate (IC). Furthermore, the upper end 815 of this separator aω has a protrusion (1
4) is provided, and a protrusion (15) is provided on the surface of the protrusion (14).
is provided. This protrusion (15) is connected to the separator (101
is housed in the side plate (IG), and when the front panel (IA) is overlaid and sealed on the side plate (IC), it just comes into contact with the carbon layer (3) (see FIG. 9).

これによってアノードリード(12)よりの高圧が各螢
光表示セグメント(2R)、(2G)、(2B)に共通
に供給さ糺るようになる。組立てられた状態において、
高圧が印加されるアノードリード(12)は表面パネル
(IA) と側&(IC)の上端面との間の封止部を通
って外部に導出される。又、ワイヤカソード(K)のリ
ード、第1グリツド(G1)のリード、第2グリツド(
G2)のリードは夫々背面板(IB)と側り、(lC)
のト端面との間の封止部を通って外部に導出される。な
お、カソード(K)、第1グリツド(C1)及び882
グリツド(G2)の各リードは支持を兼ねるために複数
本ずつ導出される。例えば各第1グリツド(GIR)、
(GnG)、(CiB)は夫々両面に2本ずつ合計4本
ずつのリード(16G1)、(11Gs )、(18G
z )が導出される。又第2グリツド(G2)は背面パ
ネルの四隅部に対応するように4本のリード(19G2
 )が導出される。又、カソード(K)のリード(20
F )は各両支持部材(6)、(7)より夫々複数本ず
つ左右に導出される。そして各カソードのリード(20
F)は夫々支持部材(6)及び(7)毎に共通接続され
、又各節1グリッド(G1)、第2グリツド(G2)も
夫々対応したリードが共通接続される。
This allows high voltage from the anode lead (12) to be commonly supplied to each of the fluorescent display segments (2R), (2G), and (2B). In the assembled state,
The anode lead (12) to which high voltage is applied is led out through the sealing portion between the front panel (IA) and the upper end surface of the side & (IC). Also, the lead of the wire cathode (K), the lead of the first grid (G1), the lead of the second grid (
G2) leads are connected to the back plate (IB), side plate (IC), respectively.
It is led out to the outside through the sealing part between the end face and the end face. In addition, the cathode (K), the first grid (C1) and the 882
A plurality of each lead of the grid (G2) is led out to also serve as support. For example, each first grid (GIR),
(GnG), (CiB) have two leads on each side, totaling four leads (16G1), (11Gs), (18G
z) is derived. The second grid (G2) has four leads (19G2) corresponding to the four corners of the back panel.
) is derived. Also, the cathode (K) lead (20
A plurality of F ) are led out to the left and right from each of the support members (6) and (7), respectively. and each cathode lead (20
F) are commonly connected to each of the support members (6) and (7), respectively, and the corresponding leads of each node of the first grid (G1) and second grid (G2) are also commonly connected.

ガラス管体(1)は前面パネル(IA)と側板(IC)
と背面板(IB)を相互にフリット(22)で封止して
構成される。背面板(IB)には排気用のチップオフ管
(21)がフリットで固定される。
The glass tube body (1) has a front panel (IA) and a side panel (IC).
and a back plate (IB) are sealed together with a frit (22). A tip-off pipe (21) for exhaust is fixed to the back plate (IB) with a frit.

次に斯る構成の動作を説明する。赤、緑及び青の各色の
螢光表示セグメント(2R)、(2G)、(2B)には
アノードリード(12)を通じて例えば10k V程度
のアノード電圧が供給される。又各節1グリッド(GI
R)、(c 1゜)、(G IB )には夫々例えば0
■〜30Vの電圧が印加され又、第2グリツド(G2〕
には例えば300Vの電圧が印加される。ワイヤカソー
ド(KR)、(Kc)、(Kn)は1本当り60〜70
m W程度である。この構成においてはアノード側と第
2グリツド(G2)は電圧が固定されており1.第1グ
リンド(G1)に与える電圧によって選択めにオン、オ
フ表示するものである。即ち第1グリツド(G1)にO
vが印加された時にはカソード(K)からの電子ビーム
がカットオフされて、その対応する表示セグメント(2
)は発光表示されない。そして第1グリツド(G1)に
例えば30Vが印加されるとカソード(K)からの電子
ビームは第1グリツド(G1)を通り・第2グリツド(
G2)で加速され°ζ対応する表示セグメント(2)の
螢光体を叩きこれを発光表示させる。
Next, the operation of such a configuration will be explained. An anode voltage of, for example, about 10 kV is supplied to the red, green, and blue fluorescent display segments (2R), (2G), and (2B) through the anode lead (12). Also, each section has one grid (GI
R), (c 1°), and (G IB ) are each set to 0, for example.
■A voltage of ~30V is applied and the second grid (G2)
For example, a voltage of 300V is applied to. Wire cathode (KR), (Kc), (Kn) is 60 to 70 per wire
It is about mW. In this configuration, the voltage on the anode side and the second grid (G2) is fixed; 1. The on/off display is selected depending on the voltage applied to the first grid (G1). That is, O in the first grid (G1)
When v is applied, the electron beam from the cathode (K) is cut off and the corresponding display segment (2
) are not displayed. When, for example, 30V is applied to the first grid (G1), the electron beam from the cathode (K) passes through the first grid (G1) and the second grid (G1).
G2) and hits the fluorescent material of the display segment (2) corresponding to °ζ, causing it to emit light.

この時第1グリツド(G1)に印加する電圧(30V)
のパルス幅(印加時間)を制御することにより発光輝度
が制御される。そして第6図で示ずようにカソード(K
)からの電子ビームはセパレータ0のによって広げられ
て表示セグメント(2)の全面に照射される。又、カソ
ードからの電子ビームが第1グリツド、第2グリツドに
当り第1グリツド、第2グリツドからの2次電子(31
)が発生するが、この2次電子(31)はセパレータ顧
によって阻止されて隣接する表示セグメント(2)を叩
くことがない。この様にして第1グリツドの重圧を選択
的に制御することによって各表示セグメント(2R)、
(2G)、(2B)が選択的に西輝度で発光表示される
ものである。
At this time, the voltage (30V) applied to the first grid (G1)
Emission brightness is controlled by controlling the pulse width (application time) of . Then, as shown in Figure 6, the cathode (K
) is spread by the separator 0 and irradiated onto the entire surface of the display segment (2). Also, the electron beam from the cathode hits the first grid and the second grid, and the secondary electrons (31
) is generated, but these secondary electrons (31) are blocked by the separator and do not hit the adjacent display segment (2). By selectively controlling the pressure on the first grid in this way, each display segment (2R)
(2G) and (2B) are selectively displayed with west luminance.

この螢光表示セル(40)では、全体が薄型に構成され
、しかもカソード、各第1グリツド、第2グリツド等の
低電圧側のリードはガラス管体(1)の背面板(IB)
側より導出され、高圧側のアノードリード(12)は前
面パネル(IA)側より導出されるので、放電、配線時
の危険が回避され、安定した発光表示が得られる。
This fluorescent display cell (40) has a thin structure as a whole, and the leads on the low voltage side of the cathode, the first grid, the second grid, etc. are connected to the back plate (IB) of the glass tube (1).
Since the anode lead (12) on the high-voltage side is led out from the front panel (IA) side, dangers during discharge and wiring are avoided, and a stable light-emitting display can be obtained.

そして、特に各螢光表示セグメント(2)を囲むように
アノード電圧が印加されたセパレータQ(11が配され
るので、このセパレータ0のによって拡散レンズが構成
され、第1グリツド(G1)だけ曲率をもたせ、第2グ
リツド(G2)は平坦であっても(第6図の場合)カソ
ード(K )からの電子ビームは横方向(スリット方向
)に拡がり、表示セグメント(2)の全曲に照射される
。同時にセパレータaのによって、第1グリツド又は第
2グリツドからの2次電子が阻止され、カットオフされ
た隣接の表示セグメントを発光させることがない。
In particular, since a separator Q (11) to which an anode voltage is applied is arranged so as to surround each fluorescent display segment (2), a diffusing lens is constituted by this separator 0, and the curvature is only the first grid (G1). Even if the second grid (G2) is flat (in the case of Fig. 6), the electron beam from the cathode (K) spreads laterally (in the direction of the slit) and is irradiated onto the entire display segment (2). At the same time, secondary electrons from the first grid or the second grid are blocked by the separator a from causing the adjacent cut-off display segment to emit light.

尚、′カラー表示を行なう場合(例えば9300”系白
色画面の場合)輝度混合比は青が約7%、赤が約13%
、緑が約80%である。又、ワイヤカソードを電子源と
して使用する時、寿命をもたせるために温度制限領域で
使用する場合が多い。そのために縁のカソードを他のカ
ソードよりも発光輝度を、上げるためにはカソードの本
数を増やすことで解決できる。例えば緑のカソード(K
G)を2本にし赤、青用のカソード(KR)及び(Kl
 )は各1本とする。これによって例えば緑の総電子量
は他の赤、青のそれよりも多(なりカラー表示が可能と
なる。尚、当然他の赤及び青のカソードも複数本用いる
ことによって寿命を長くする効果がある。この様に緑の
カソードの本数を他より増すことによって輝度を上げる
ことができ良好なホワイトバランスを得ることができる
。このことはカソードに対して無理なローディングがか
からず螢光表示セルの寿命を長くすることができる。実
際は2本を0.8〜1a+m程度離して取り付けるもの
であり、電子放出量は電子反発効果のために1本の時の
2倍にはならないが7割〜8割の増加は期待できる。尚
、緑の輝度を上げるためにはカソードの本数を増すかわ
りに例えば螢光体1−の面積を赤及び青のそれよりも広
くすることで達成することもできる。
In addition, when performing color display (for example, in the case of a 9300" white screen), the brightness mixing ratio is approximately 7% for blue and approximately 13% for red.
, green is about 80%. Furthermore, when a wire cathode is used as an electron source, it is often used in a temperature restricted region in order to extend its life. Therefore, in order to increase the luminance of the edge cathode compared to the other cathodes, it is possible to solve this problem by increasing the number of cathodes. For example, the green cathode (K
G) into two cathodes (KR) and (Kl) for red and blue.
) shall be one each. As a result, the total amount of electrons in green, for example, is larger than that in red and blue, making it possible to display in color.Of course, using multiple cathodes for other red and blue colors also has the effect of lengthening the lifespan. In this way, by increasing the number of green cathodes compared to the others, it is possible to increase the brightness and obtain a good white balance. In reality, two wires are installed at a distance of about 0.8 to 1 a+m, and the amount of electron emission is not twice that of one wire due to the electron repulsion effect, but it is ~70%. An increase of 80% can be expected.Increasing the brightness of green can also be achieved by, for example, making the area of the phosphor 1- wider than that of red and blue instead of increasing the number of cathodes. .

又、ワイヤカソードは温度制限領域で使用するために即
ちオキサイドカソードのカソードローディングを数十分
の−で使用し赤く見えない様にしているために1本当り
のカソードからの電子放出量は少ない。これを解決する
方法としては例えばタングステンワイヤを螺旋状にまい
て実質的にオキサイドの表面積を増加させることが考え
られるけれども11!1旋の長さが長い場合にはカソー
ドの弛み或いは振動等が発生ずる恐れがある。この様な
点を考え°ζワイヤカソードとしては第10図及び第1
1図に示す様な構成が考えられる。この例では1朗温材
料である例えばタングステン、モリブレン等の芯**(
35)を設け、この芯線(35)の表面にAl1[13
等の絶縁物(36)を被着し、その上にヒータとなるタ
ングステン線(37)を螺旋状に巻き、l1OIlk状
7711分に電子放出物質(38)例えば炭酸塩を吹き
付は或いは電着等で付着さセ°ζ直熱型のカソード(3
4)を構成する。この場合、芯線(35)はその両端が
夫々一方の支持部(6)と他方の支持部(7)のスプリ
ング部(7a)にスポット溶接等で固着され、張力がか
けられた状態で架張され、タングステン線は一方の支持
部(6)と他方の第2の支持部(6′)間にスポット溶
接等で固着される。
In addition, since the wire cathode is used in a temperature-limited region, that is, the cathode loading of the oxide cathode is used at a temperature of several tens of minutes, so that it does not appear red, the amount of electrons emitted from each cathode is small. One way to solve this problem is to wind the tungsten wire spirally to substantially increase the surface area of the oxide, but if the length of the 11!1 spiral is long, the cathode may become loose or vibrate. There is a possibility that this may occur. Considering these points, the wire cathode shown in Figures 10 and 1
A configuration as shown in Figure 1 can be considered. In this example, the core is made of a low-temperature material such as tungsten or molybrene** (
35) is provided, and Al1[13
A tungsten wire (37) serving as a heater is wound spirally on top of the insulator (36), and an electron-emitting substance (38) such as carbonate is sprayed or electrodeposited onto the 11OIlk shape. directly heated cathode (3
4). In this case, both ends of the core wire (35) are fixed to the spring parts (7a) of one support part (6) and the other support part (7) by spot welding or the like, and the core wire (35) is stretched under tension. Then, the tungsten wire is fixed by spot welding or the like between the support part (6) on one side and the second support part (6') on the other side.

この構成では絶縁物(36)を付着させた芯線(35)
上に螺旋状にカソードを巻き付けその芯線(35)をス
プリング部で架張することによって螺旋間のシロート、
螺旋部分の熱的変形等の問題点を、取り除くことができ
る。そして゛実質的なオキサイド表面積が増加し、また
、第11図に示すようにカソードの両端と中央との温度
差も少なくなり均一な温度分布領域(A)が広くなるこ
とと相俟って電子放出量の増加が図られ、従って全体と
して1本当りのカソードからの許容電流量の増加を図る
ことができる。曲線(1)は温度分布を示す。
In this configuration, the core wire (35) has an insulator (36) attached to it.
By winding the cathode spirally on top and stretching the core wire (35) with a spring part, the bottom between the spirals,
Problems such as thermal deformation of the spiral portion can be eliminated. Then, the ``substantive oxide surface area increases, and as shown in Figure 11, the temperature difference between both ends and the center of the cathode decreases, and the uniform temperature distribution area (A) becomes wider. The amount of emission can be increased, and therefore the amount of current allowed from each cathode can be increased as a whole. Curve (1) shows the temperature distribution.

このようにして表示セルが形成される。そしてこの場合
に、複数の螢光表示セグメントを夫々取り囲むように表
示セグメントと同じ向圧が供給されるセパレータを配し
たことにより、拡散レンズが形成され、カソードからの
電子ビームが横方向に広がって表示セグメントの全曲に
照射される。
In this way, display cells are formed. In this case, by arranging separators that are supplied with the same counterpressure as the display segments so as to surround each of the fluorescent display segments, a diffusion lens is formed, and the electron beam from the cathode is spread laterally. All songs in the display segment are illuminated.

従って高輝度の発光表示が得られる。またセパレータに
よって、制御電極又は加速電極からの2次電子が阻止さ
れカットオフされた隣接の表示セグメントを発光させる
ことがなく、安定した発光表示が行える。
Therefore, a high-intensity luminescent display can be obtained. Furthermore, the separator blocks secondary electrons from the control electrode or the accelerating electrode, preventing the cut-off adjacent display segments from emitting light, allowing stable light-emitting display.

さらに上述の表示セルを用いて表示装置を形成する場合
には以下のようにされる。
Furthermore, when forming a display device using the above-described display cell, the following procedure is performed.

すなわち、上述した様な表革セル(40)は第12図に
示すようにユニットケース(41)に複数個例えば縦6
×横4 = 2411id組込まれて1つのユニ・ノド
が構成される。ところでこの複数の表示セルをユニット
ケースに組込む時には樹脂等でモールドし固定すること
が行なわれる。しかしながらこの表示セルのアノード電
比が10kV程度と商いために固定が不完全であると表
面側のγbれ等を取るために表面から力が加わると剥れ
る恐れがある。又、経時変化で同様な故障が考えられる
。従って表示セルを確実にユニットケースに固定する必
要がある。このために表示セル(40)としてはそのガ
ラス管体illの全面パネル(lΔ)が側板(IC)よ
りも外方に張り出す様に形成する。この場合第13図A
に不ず様に全周に亘って張り出してもよく或いは第13
図Bに示す様に一方向のみ張り出す様にしてもよい。一
方、ユニットケース(41)は第14図に示す様にその
前面板(42)に表示セル(40)が臨む複数、この場
合24個の窓孔(43)を設け、その各窓孔(43)の
縁部裏面に表示セルの全面ノくネル(IA)の周辺部が
嵌合される段部(44)を形成し′(構成する。そしζ
、表示セル(40)をその前面パネル(IA)がユニッ
トケースの透孔(43)に臨むように前面板(42)の
裏面にはめ込んで裏面より樹脂モード等の固定部材(4
5)によって固定する。この時前面パネル(IA)が外
方に張り出しているためにこの張り出し部(50)にお
いて固定部材(45)とユニットケースの前面板(42
)間で挾持され全体として表示セル(40)がユニット
ケース(41)に怖固に固定される。又、必要に応じて
第15図及び第16図に示すように軸(52)を中心に
回動自在の係止片(53)を設けて、この係止片(53
)とユニットケースの前面板(42)間で表示セルの前
面パネル(l^)の張り出し部(50)を挟持する。そ
の後樹脂モード等で固定すれば更に確実な固定ができる
。また、高輝度の表示セルであるために螢光体1−の塗
布された前面パネル側は冷却する必要がある。このため
表示セルをユニットケースに装着する時にユニットケー
スの前面板(42)の段部(44)と前面パネル(IA
)との間に例えばシリコンゴム等のバンキング(54)
を介装し、更に前面に例えばポリカーボネート等よりな
る透明板(55)を配し、この透明板(55)と前面パ
ネル(LA)とユニットケースの窓孔(43)で形成さ
れる空間に冷却液(56)を充填させる。勿論この時ユ
ニットケースの前面板(42)には各窓孔(43)に連
通ずる冷却液導入溝(57)が設けられる。あるいはフ
ァンを設けて空冷し”ζ・bよい。
That is, as shown in FIG. 12, there are a plurality of leather cells (40) as described above in the unit case (41), for example, six vertically.
x horizontal 4 = 2411 ids are incorporated to form one uni-nod. By the way, when the plurality of display cells are assembled into a unit case, they are fixed by molding with resin or the like. However, since the anode voltage ratio of this display cell is about 10 kV, if the fixation is incomplete, there is a risk that it will peel off when force is applied from the surface to remove γb deviation on the front side. Also, similar failures may occur due to changes over time. Therefore, it is necessary to securely fix the display cell to the unit case. For this purpose, the display cell (40) is formed so that the entire surface panel (lΔ) of the glass tube ill projects outward from the side plate (IC). In this case, Figure 13A
It may extend all the way around as in the case of
As shown in Figure B, it may be made to project only in one direction. On the other hand, as shown in FIG. 14, the unit case (41) is provided with a plurality of window holes (43), in this case 24, through which the display cells (40) face, on its front plate (42), and each of the window holes (43) ) is formed with a stepped portion (44) into which the peripheral portion of the entire surface channel (IA) of the display cell is fitted.
, insert the display cell (40) into the back side of the front plate (42) so that its front panel (IA) faces the through hole (43) of the unit case, and insert the fixing member (4) such as resin mode from the back side.
5). At this time, since the front panel (IA) protrudes outward, the fixing member (45) and the unit case front plate (42)
), and the display cell (40) as a whole is firmly fixed to the unit case (41). In addition, if necessary, as shown in FIGS. 15 and 16, a locking piece (53) rotatable around the shaft (52) is provided, and this locking piece (53)
) and the front plate (42) of the unit case to sandwich the projecting portion (50) of the front panel (l^) of the display cell. After that, you can fix it even more securely by fixing it in resin mode or the like. Furthermore, since the display cell is a high-brightness display cell, the front panel side coated with the phosphor 1- needs to be cooled. Therefore, when installing the display cell in the unit case, the step (44) of the front plate (42) of the unit case and the front panel (IA
), for example, a banking (54) of silicone rubber, etc.
A transparent plate (55) made of, for example, polycarbonate is placed on the front, and cooling is provided in the space formed by this transparent plate (55), the front panel (LA), and the window hole (43) of the unit case. Fill with liquid (56). Of course, at this time, the front plate (42) of the unit case is provided with coolant introduction grooves (57) that communicate with the respective window holes (43). Alternatively, install a fan to air-cool it.

更にこのユニットを多数配列することによって巨大画像
の表示装置が形成される。ずなわぢ上述のユニットを例
えば縦7×横5−35(161組合せてブロックを形成
し、このブロックを横5個並べ°ζサブモジュールを形
成し、このザブモジュールを縦9×横4−36個組合せ
る。これによっζ例えば縦25m×横40mの大型表示
装置を形成することができる。面この場合のセルの総数
は、 36x 5 x 35x 24= 151,200(固
である。又、画素数はこれの3倍の約45万個である。
Furthermore, by arranging a large number of these units, a giant image display device can be formed. Zunawaji For example, the above-mentioned units are combined to form a block, 7 vertically x 5-35 horizontally (161), and these blocks are arranged 5 horizontally to form a °ζ sub-module, and this sub module is 9 vertically x 4-36 horizontally. In this way, it is possible to form a large display device of, for example, 25 m long x 40 m wide.The total number of cells in this case is 36 x 5 x 35 x 24 = 151,200 (fixed). The number of pixels is approximately 450,000, three times this number.

又、第17図は装置の全体の正向図(A)及び断面図(
B)を不ず。この全体は例えば高さ42m1幅47mの
建築物であって、この建築物の上部は表示部とされ、こ
の部分に各階の商さが2.688mの9階分の階床が設
けられる。この各階床にサブモジュールが横に4個ずつ
設けられる。又、−ト部には催事用の舞台、控室あるい
は表示及び舞台の運営のための中央制御室等が設けられ
る。
In addition, FIG. 17 shows a front view (A) and a cross-sectional view (A) of the entire device.
B) without. This entire structure is, for example, a building with a height of 42 m and a width of 47 m, and the upper part of this building is used as a display section, and this part has nine floors with a quotient of 2.688 m on each floor. Each floor is provided with four submodules horizontally. In addition, a stage for special events, a waiting room, and a central control room for display and operation of the stage are provided in the -to section.

このようにして表示装置が形成される。そしてこの場合
に、上述のように例えば24個の表革セルでユニットを
構成し、このユニットを用いて組立てを行うようにした
ので、装置の取扱いが簡便になり、組立ても容易になる
。尚ユニットは、上述の例で縦横が約40cmに構成さ
れている。
A display device is thus formed. In this case, as described above, the unit is constructed of, for example, 24 leather cells, and the assembly is performed using this unit, so that the device is easy to handle and easy to assemble. In the above example, the unit has a length and width of about 40 cm.

ところがこの装置において、各表示セルの表示信号の伝
送を行う場合に、約45万個の画素に対してこれを並列
に行うのは不可能である。そごで走査方式にて伝送を行
うことになるが、上述のようにユニット構成にされてい
るために、従来のライン順次の走査では各ユニット間の
横方向の接続が多く必要となり、dw等の作業が極めて
煩雑にな又、上述のように巨大な装置であるために、伝
送をアナログ信号で行うと、クロストークや時間軸エラ
ー等の誤りを生じ易い。そこでデジタル信号での伝送が
考えられるが、一般に伝送路としてフラットケーブルを
使用すると、伝送スピードは300kllz程度に押え
られてしまう。一方1画面全体に信号を送る時間は1/
3o秒に限られている。
However, in this device, when transmitting display signals for each display cell, it is impossible to transmit the display signals for approximately 450,000 pixels in parallel. Transmission will be performed using the horizontal scanning method, but due to the unit configuration as described above, conventional line sequential scanning requires many horizontal connections between each unit, and dw etc. The work is extremely complicated, and since the device is huge as mentioned above, if transmission is performed using analog signals, errors such as crosstalk and time axis errors are likely to occur. Therefore, transmission using digital signals may be considered, but generally when a flat cable is used as a transmission path, the transmission speed is limited to about 300kllz. On the other hand, the time to send a signal to the entire screen is 1/
Limited to 30 seconds.

更に、上述の装置において表示セルは安価に作る為に輝
度変化のりニアリティが悪く設計されており、これに対
しζはPWMにて輝度変調を行うことが考えられている
。しかしPWMを行う回路は従来複雑であり、また1/
30秒ごとのPWMでは低輝度時等に表革時間が矩くな
るとフリッカ−が目立つようになる欠点があった。
Furthermore, in the above-mentioned device, the display cells are designed to have poor brightness change linearity in order to be manufactured at low cost, and in contrast, it has been considered to perform brightness modulation with PWM for ζ. However, conventional PWM circuits have been complex, and
PWM every 30 seconds has the disadvantage that flicker becomes noticeable when the display time becomes rectangular, such as during low brightness.

発明の目的 本発明はこのような点にかんがみ、信号の伝送が簡単に
行えると共に、簡単な構成で良好な輝度変調が行えるよ
うにするものである。
OBJECTS OF THE INVENTION In view of these points, the present invention is intended to facilitate signal transmission and to perform good brightness modulation with a simple configuration.

発明の概要 本発明は、多数′の表示セルを2次元的に配列し、これ
らの表示セルを夫々所望のデータで駆動して所望の画像
の表示を行うようにした表示装置において、上記表示セ
ルに供給される人力データを所定のタイミングでラッチ
し、このラッチされた上記人力データに°(PWMして
上記表示セルの輝度変調をなすと共に、飛越走査の−の
フィールドの走査線上の各表示セルの駆動に際し、他の
フィールドの走査線上の上記表示セルを前のフィールド
にランチされた上記入力データに基づいて同時に駆動す
るようにした表示装置であって、これによれば信号の伝
送が簡単になると共に、簡単な構成で良好な輝度変調を
行うことができる。
SUMMARY OF THE INVENTION The present invention provides a display device in which a large number of display cells are two-dimensionally arranged and each of these display cells is driven with desired data to display a desired image. The latched human data is latched at a predetermined timing, and the latched human data is subjected to PWM to modulate the brightness of the display cells, and each display cell on the scanning line of the - field of interlaced scanning. When driving the display device, the display cells on the scanning lines of other fields are simultaneously driven based on the input data launched in the previous field, which facilitates signal transmission. At the same time, good brightness modulation can be performed with a simple configuration.

実施例 第18図において、カメラ(101) 、VTR(10
2)、チューナ(103’)等の信号源からの映像信号
が入力切換スイッチ(↓04)で選択される。この映像
信号は例えばNTSC方式のコンポジット信号であり、
この信号がデコーダ(105)に供給されて、赤、縁、
青の3原色信号とされる。これらの3原色信号がそれぞ
れAD変換回路(106R)、(106G)、(106
B)に供給されて、例えば8ビツトパラレルのデジタル
信号とされる。
In FIG. 18 of the embodiment, a camera (101), a VTR (10
2) A video signal from a signal source such as a tuner (103') is selected by an input selector switch (↓04). This video signal is, for example, an NTSC composite signal,
This signal is fed to a decoder (105) to
It is considered to be the three primary color signals of blue. These three primary color signals are sent to AD conversion circuits (106R), (106G), (106
B) and is converted into, for example, an 8-bit parallel digital signal.

これらのデジタルク11号が夫々1フィールド分のメモ
リ (171R) (171G) (171B)と(1
721?) (172((172B)とに交互に供給さ
れる。これらのメモリに゛C1夫々5本の走査線から4
本の走査線を形成する走査線変換が行われ、更に変換さ
れた例えば各フィールド11(9本の走査線に対しζ、
3本ごとに1ずつ計63(X8ビツトパラレル)の出力
が取り出される。
These digital cards No. 11 each have one field worth of memory (171R), (171G), (171B) and (1
721? ) (172 ((172B)) are alternately supplied to these memories.
A scan line conversion is performed to form the scan lines of the book, and each field 11 (for 9 scan lines ζ,
A total of 63 (x8 bit parallel) outputs are taken out, one for every three.

ここで取り出す順序は、上述のユニットごとに信号が完
結するように行われる。即ち第19図に示すように隣接
する2つのユニットがあった場合に−のフィールドにお
いて一方のメモリから夫々番号を附した順番で各セルに
対応した+!!I素のデジタルが順次取り出され、左側
のユニットの3走査線(201〜204 ) (205
〜20B ) (209〜212 ) ニ対応した画素
データの取り出しが完了した後に右側のユニットの3走
査線(213〜21[i) (217〜22.0) (
221〜224)に対応したII!11素のデータの取
り出しが行われ、順次右側のユニットへ移動される。尚
、ダッシュを附した間の走査線は飛越走査によって次の
フィールドに他方のメモリから取り出される。
The order of extraction here is such that the signal is completed for each unit as described above. That is, when there are two adjacent units as shown in FIG. 19, the +!! cells corresponding to each cell in the order in which they are numbered from one memory in the - field are respectively numbered. ! The digital data of the I elements are taken out sequentially, and the three scanning lines (201 to 204) (205
~20B) (209~212) D After the extraction of the corresponding pixel data is completed, the 3 scanning lines of the right unit (213~21[i) (217~22.0) (
221-224) II! Data of 11 elements is taken out and sequentially moved to the right unit. Note that the scanning lines between the dashes are taken out from the other memory into the next field by interlaced scanning.

これらの各画素のデータが、各メモリ(1711?)(
171G) (171B)または(172i1) (1
72G) (172B)から夫々同時に取り出される。
The data of each of these pixels is stored in each memory (1711?) (
171G) (171B) or (172i1) (1
72G) (172B) at the same time.

又、取り出しは3本ごとの63が同時に行われる。この
取り出されたデータがデータセレクタ(108)に供給
される。
Moreover, every three pieces 63 are taken out at the same time. This extracted data is supplied to the data selector (108).

このデータセレクタ(108)にて、各フィールドごと
に古き込み中でない側のメモリから赤、緑、青のデータ
が点順次になるように選択が行われて、63(X8ビツ
トパラレル)のデータ信号が形成される。これらのデー
タ信号がマルチプレクサに供給されて夫々8ピントパラ
レルの信号がシリアルに変換され、変換された信号が光
変換器(110)に供給されて光信号にされる。
This data selector (108) selects red, green, and blue data for each field from the memory on the side that is not in the process of becoming old, so that the data is dot-sequential, resulting in 63 (x8-bit parallel) data signals. is formed. These data signals are supplied to a multiplexer to convert the 8-pin parallel signals into serial signals, and the converted signals are supplied to an optical converter (110) to be converted into optical signals.

このようにして形成された、63の3走査線分ずフの光
信号が夫々光フアイバーケーブル(’301)(302
) ・・・ (363)を通して表示装置の各ユニット
の水平配列(401) (402) ・・・ (463
)の中央の位置に伝送される。
The optical signals of 63 three scanning lines thus formed are transmitted through optical fiber cables ('301) (302), respectively.
) ... (363) through the horizontal arrangement of each unit of the display device (401) (402) ... (463
) is transmitted to the central position.

更に例えば−運上側のユニットの水平配列(401)に
おいζ、光フアイバーケーブル(301)からの光信号
が光電変換器(111)に供給されて電気信号に復元さ
れる。この復元されたデータ信号がデマルチプレクサ(
112)に供給されてシリアルの信号が8ビツトパラレ
ルに変換される。このデータ信号がパスライン(113
)を通じ゛C水平に配列された例えば100個のユニッ
ト(1141) (1142:・・・ (114roo
 )に並列に供給される。
Furthermore, for example - in the horizontal arrangement (401) of the units on the transport side, an optical signal from an optical fiber cable (301) is supplied to a photoelectric converter (111) and restored to an electrical signal. This restored data signal is sent to the demultiplexer (
112), and the serial signal is converted into 8-bit parallel signal. This data signal is connected to the pass line (113
For example, 100 units (1141) (1142:... (114roo
) in parallel.

又、光電変換器(111)からの信号が同期分離回路(
115)に供給されて、所定パターン等による同期信号
が分離される。この同期信号がタイミング発生回路(1
16)に供給されて、第20図Aに示すようなフィール
ドごとに反転するフレームパルス(FP)、第20図B
に示すようなフレームパルスの半周期(lフィールド)
の間に255ザイクルが形成されるユニットクロック(
UCK)、第20図Cに示すようなユニットクロックの
2サイクルの間に38サイクルが形成される画素クロッ
ク(ECK) 、 ff120図りに不ずようなフレー
ムパルスの反転ごとに1画素クロック分形成されるスタ
ートパルス(SSP)が発生される。このフレームパル
ス、ユニットクロック及び画素クロックが上述のデータ
信号と共にパスライン(113)を通じて各ユニット(
1141) (1142) ・・・(114100)に
並列に供給され、スタートパルスが1番目のユニット(
1141)に供給される。
Also, the signal from the photoelectric converter (111) is sent to the synchronous separation circuit (
115), and a synchronization signal according to a predetermined pattern or the like is separated. This synchronization signal is used by the timing generation circuit (1
16) and inverts every field as shown in FIG. 20A, FIG. 20B
Half period of frame pulse (l field) as shown in
The unit clock during which 255 cycles are formed (
UCK), 38 cycles are formed between two cycles of the unit clock as shown in FIG. A start pulse (SSP) is generated. This frame pulse, unit clock, and pixel clock pass through the path line (113) to each unit (
1141) (1142) ... (114100) in parallel, and the start pulse is supplied to the first unit (
1141).

これ゛と同様のことが63の各水平配列において行われ
る。
Something similar to this is done in each of the 63 horizontal arrays.

そしてこれらのユニットにおいて、内部の信号系は第2
1図のように構成される。図において、38ステージの
シフトレジスタ(121)が設けられ、上述のタイミン
グ発生回路(116’)からの画素クロック(ECK)
がレジスタ(121)のクロック端子に供給されると共
に、スタートパルス(S S P)がレジスタ(121
)のデータ端子に供給される。
In these units, the internal signal system is
It is configured as shown in Figure 1. In the figure, a 38-stage shift register (121) is provided, and a pixel clock (ECK) from the above-mentioned timing generation circuit (116') is provided.
is supplied to the clock terminal of the register (121), and a start pulse (S S P) is supplied to the clock terminal of the register (121).
) is supplied to the data terminal of

これによってレジスタ(121)の各ステージからは第
20図Eにボずような順次シフトする信号s1、′S2
 ・・・s3@が得られる。これらの信号の81〜83
6が夫々各セル(201) −(212ンノ画素(20
1R) (201G) (201B) (2021?)
 (202G) (202B)・・・(2121?) 
(212G) (212B)と、各−L−ル(201’
)〜(212’) (201’R) (202’G) 
(201’B)(202’R’) (202’G ) 
(202’B ) ・・・(212’R)(212’G
) (212’B)とにイハ給される。尚、図中一点鎖
線内は同じ回路である。
As a result, from each stage of the register (121), signals s1 and 'S2 are sequentially shifted as shown in FIG. 20E.
...s3@ is obtained. 81-83 of these signals
6 respectively for each cell (201) - (212 pixels (20
1R) (201G) (201B) (2021?)
(202G) (202B)...(2121?)
(212G) (212B) and each -L-ru (201'
) ~ (212') (201'R) (202'G)
(201'B) (202'R') (202'G)
(202'B) ... (212'R) (212'G
) (212'B). Note that the circuits inside the dashed dotted lines in the figure are the same.

又、パスライン(113)からの第20図Fに不すよう
なデータ信号が画素(201R)〜(212’B)に並
列に供給される。又、フレームパルス(FP)が画素(
201R)〜(212B)に供給されると共に、インバ
ータ(122)で位相反転されテ+8!l!i素(20
1’R)〜(212’ B )に供給される。更にレジ
スタ(121)からの信号S3sがDフリンプソロソブ
(123)に供給されて、第20図Gに示すような次の
ユニットに供給されるスタートパルス(SSP’)が形
成すれる。
Further, data signals as shown in FIG. 20F from the pass line (113) are supplied in parallel to the pixels (201R) to (212'B). Also, the frame pulse (FP) is the pixel (
201R) to (212B), and the phase is inverted by the inverter (122). l! i element (20
1'R) to (212'B). Furthermore, the signal S3s from the register (121) is supplied to the D flimp solo sub (123) to form a start pulse (SSP') which is supplied to the next unit as shown in FIG. 20G.

そして更に各画素において、内BlHの信号系は第22
図のように構成される。図において、8ビツトのランチ
回路(131)が設けられ、パスライン(113)から
のデータ信号がデータ端子に供給される。又、フレーム
パルス(FP)またはその位相反転信号と、信号81〜
Sagの内の1つがアンド回路(132)に供給され、
このアンド出力がラッチ回路(131)の制御端子に供
給される。更に8ビツトのダウンカウンタ (133)
が設けられ、ランチ回v&(131)の出力がプリセン
ト端子に供給される。又、シフトレジスタ(121)か
らのロードパルス(信号838)がカウンタ(133)
のロード端子に供給されると共に、ユニットクロック(
UCK)がカウンタ(133)のクロック端子に供給さ
れる。このカウンタ(133)の内容カオール0でない
ことをネオ出力信号が取り出され、前述の第1グリツド
の駆動信号とされる。又、オール0でないことを示す信
号がインバータ(134,)で位相反転されてカウンタ
(133)のカウント禁市端子に供給される。
Furthermore, in each pixel, the inner BlH signal system is
It is configured as shown in the figure. In the figure, an 8-bit launch circuit (131) is provided, and a data signal from a pass line (113) is supplied to a data terminal. Moreover, the frame pulse (FP) or its phase inverted signal, and the signals 81 to
One of Sag is supplied to an AND circuit (132);
This AND output is supplied to the control terminal of the latch circuit (131). Furthermore, 8-bit down counter (133)
is provided, and the output of the launch circuit v&(131) is supplied to the present terminal. Also, the load pulse (signal 838) from the shift register (121) is sent to the counter (133).
is supplied to the load terminal of the unit clock (
UCK) is supplied to the clock terminal of the counter (133). When the content of this counter (133) is not 0, a neo output signal is taken out and used as the drive signal for the first grid. Further, a signal indicating that all the signals are not 0 is inverted in phase by an inverter (134,) and is supplied to a count prohibit terminal of a counter (133).

従ってこれらのユニソI・及びii!l+索におい”ζ
、信号81〜Sasのタイミングでパスライン(113
)からのデータが夫々対応゛」′る画素のラッチ回路(
131)にランチされ、信号Saeのタイミングでカウ
ンタ(133)にプリセントされ、このカウンタ(13
3)がオール0になるまでダウンカウントされることに
より、カウンタ(133)では各データに応じたPWM
信号が形成される。ここでカウンタ(133)はユニッ
トクロック(UCK)によってダウンカウントされ、ユ
ニットりLJ ツクは1フィールド間に255サイクル
ある′ので、データの最大値で1フイールドが連続魚釣
され、以−ト無点灯まで256階調が得られる。このP
WM信号にて各ii!!l素の第1グリツドが駆動され
る。
Therefore, these Uniso I and ii! l + rope smell”ζ
, the pass line (113
), each pixel latch circuit (
131), is preloaded to the counter (133) at the timing of the signal Sae, and this counter (13
3) is counted down until it becomes all 0, the counter (133) performs PWM according to each data.
A signal is formed. Here, the counter (133) is counted down by the unit clock (UCK), and since there are 255 cycles between one field of the unit LJ, one field is continuously fished at the maximum value of data, and the light is not lit thereafter. Up to 256 gradations can be obtained. This P
Each ii with WM signal! ! A first grid of l elements is activated.

更に信号Saeのタイミングで次のユニットのスタート
パルスが形成され、以後水平に配列された100個のユ
ニットについて順次同様の動作が行われる。なお各ユニ
ットへのデータのランチはユニットクロック(UCK)
の2サイクル期間で行われ、水平配列の100個のユニ
ットに対し°Cば200サイクルで完了する。そこで残
りの55サイクルを使って同期信号等の特別な制御信号
を伝送することができる。
Further, a start pulse for the next unit is generated at the timing of the signal Sae, and thereafter, the same operation is performed sequentially for the 100 horizontally arranged units. Note that data is launched to each unit using the unit clock (UCK).
It takes 200 cycles for 100 units in a horizontal array at 200°C. The remaining 55 cycles can then be used to transmit special control signals such as synchronization signals.

又、次のフィールドにおい°ζフレームパルス(F P
)が反転されることにより、飛越走査の他方の画素につ
いて同様の動作が行われる。そしてこのとき、前の画素
についても繰り返しプリセットパルスが供給されること
によって各画素ではフィールドごとに2度同じ表示が行
われる。
Also, in the next field, °ζ frame pulse (F P
) is inverted, and a similar operation is performed for the other pixel in the interlaced scan. At this time, the preset pulse is repeatedly supplied to the previous pixel, so that the same display is performed twice in each field in each pixel.

これにより水平に配列された100個のユニットで表示
が行われる。更にこれが垂直方向の63個のユニットに
対して並列に行われることによって全体の画像の表示が
行われる。
As a result, display is performed using 100 units arranged horizontally. Furthermore, by performing this in parallel for 63 units in the vertical direction, the entire image is displayed.

こうして例えば縦25m×横40mの巨大な画像が表示
されるわけであるが、上述の装置によれば、各ユニット
ごとにデータが連続して伝送され、−の表示ユニットへ
のデータの伝送の終了後に隣接の次の表示ユニットへの
伝送が行われるようにしたので、各ユニットにおいて表
示動作が完結される。このためユニット間の配線は、前
のユニットから次のユニットへスタートパルス(ssp
)を伝送する1ラインのみで済み、接続を極めて簡単に
行うことができる。尚、データ信号等はパスラインとの
間を多連のコネクタで接続すればよい。
In this way, a gigantic image measuring, for example, 25 m in height x 40 m in width is displayed, but according to the above-mentioned device, data is transmitted continuously for each unit, and the data transmission to the - display unit ends. Since the data is later transmitted to the next adjacent display unit, the display operation is completed in each unit. For this reason, wiring between units requires a start pulse (ssp) from the previous unit to the next unit.
), making the connection extremely simple. Note that data signals and the like may be connected to the pass line using multiple connectors.

従って、ユニットの取り付け、交換等を行う際に、作業
が簡単になり、組立てや補修が容易になる。即ち例えば
1個のユニットが故障した場合に、代替のユニットを持
参して、故障り、たユニットと交換すればよい。その際
に接続するライン数が少ないので、交換を迅速かつ容易
に行うことができる。又、接続漏れ等による事故のおそ
れも減少する。
Therefore, when installing or replacing the unit, the work becomes simple, and assembly and repair become easier. That is, for example, if one unit breaks down, a replacement unit can be brought in and replaced with the faulty unit. Since the number of lines to be connected at this time is small, replacement can be performed quickly and easily. Furthermore, the risk of accidents due to connection leakage, etc. is also reduced.

又、応急には、38のカウントのできるカウンタを持参
して、スタートパルスの入力と出力との間に接続するだ
LJで、他の部分には影響な(、故障したユニットを除
くことができる。更にユニットの検査においても、信号
がユニット内で完結するので好適である。
Also, as an emergency, bring a counter that can count 38 times and connect it between the input and output of the start pulse. Furthermore, it is suitable for unit inspection because the signal is completed within the unit.

更ニ、各ユニットの水平配列ごとにパラレルにデータを
伝送するようにしたので、伝送スピードが低下され、例
えばフラットケーブル(パスライン)でのデータの伝送
スピードは、 8 60X 255 X −= 290.7 kllzとな
って、許容範囲(300kHz)以下となる。
Furthermore, since data is transmitted in parallel for each horizontally arranged unit, the transmission speed is reduced. For example, the data transmission speed with a flat cable (pass line) is 8 60 x 255 x - = 290. 7 kllz, which is below the allowable range (300 kHz).

更に、上述の装置において、PWM回路はダウンカウン
タを用いるごとにより極めて節単に形成される。又、飛
越走査の2つのフィールドのデータが1つの伝送路で交
互に送られ、それぞれのランチ回路に交互にラッチされ
るようにしたので伝送系の構成もmsになる。更に、デ
ータの伝送は1フレ一ム間に飛越走査の2フィールド分
が送られ、各画素にば1フレームに1回のみデータが書
替えられるが、表示は各フィールドごとに繰り返し行わ
れ、表示の周波数は60Hzとなるので、フリッカ−の
発生は押えられる。
Furthermore, in the above-described device, the PWM circuit can be constructed very simply by using a down counter. Furthermore, since the data of two fields of interlaced scanning are sent alternately through one transmission path and latched alternately into the respective launch circuits, the configuration of the transmission system also becomes ms. Furthermore, two fields of interlaced scanning are sent per frame, and the data is rewritten for each pixel only once per frame, but the display is repeated for each field, and the display Since the frequency is 60 Hz, the occurrence of flicker can be suppressed.

発明の効果 本発明によれば、信号の伝送が簡単になると共に、簡単
な構成で良好な輝度変調を行うことができるようになっ
た。
Effects of the Invention According to the present invention, signal transmission is simplified and excellent brightness modulation can be performed with a simple configuration.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図〜第17図は本願出願人が先に提案した表示装置
の説明のための図、第18図は本発明の一例のブロック
図、第19図〜第22図はその説明のための図である。 (101)〜(103)は信号鯨、(104)はスイッ
チ、(105)はデコーダ、(106R) (106G
)(106B)はAD変換回路、(1711?) (1
71G) (171B)(172R) (172G) 
(172B)はメモリ、(10B)はデータセレクタ、
(109)はマルチプレクサ、(110)は光変換器、
(111)は光重変換器、(112)はデマルチプレク
サ、(113)はパスライン、(1141) (114
2) ・・・(114too )はユニット、(115
)は同期分離回路、(116)はタイミング発生回路、
(121)はシフトレジスタ、(122)はインバータ
、(123)はDフリップフロップ、(131)はラッ
チ回路、(132)はアンド回路、(133)はダウン
カウンタ、(134)はインバータ、(201)〜(2
12)はセル、<201R)〜(212B)は画素、(
301)〜(363)は光フアイバーケーブル、(40
1)〜(463)はユニットの水平配列である。 第1図 第2図 第3図 第5図 2R45訴 第7図 第8図 第6図 B 第9図 第17図 B
Figures 1 to 17 are diagrams for explaining a display device previously proposed by the applicant, Figure 18 is a block diagram of an example of the present invention, and Figures 19 to 22 are diagrams for explaining the display device. It is a diagram. (101) to (103) are signal whales, (104) are switches, (105) are decoders, (106R) (106G
) (106B) is an AD conversion circuit, (1711?) (1
71G) (171B) (172R) (172G)
(172B) is memory, (10B) is data selector,
(109) is a multiplexer, (110) is an optical converter,
(111) is a light converter, (112) is a demultiplexer, (113) is a pass line, (1141) (114
2) ...(114too) is a unit, (115
) is a synchronous separation circuit, (116) is a timing generation circuit,
(121) is a shift register, (122) is an inverter, (123) is a D flip-flop, (131) is a latch circuit, (132) is an AND circuit, (133) is a down counter, (134) is an inverter, (201) is a )~(2
12) is a cell, <201R) to (212B) are pixels, (
301) to (363) are optical fiber cables, (40
1) to (463) are horizontal arrays of units. Figure 1 Figure 2 Figure 3 Figure 5 2R45 complaint Figure 7 Figure 8 Figure 6B Figure 9 Figure 17B

Claims (1)

【特許請求の範囲】[Claims] 多数のttm−セルを2次元的に配列し、これらの表示
セルを夫々所望のデータで駆動して所望の画像の表74
<を行うようにした表示装置において、上記表示セルに
供給される入力データを所定のタイミングでランチし、
このランチされた上記人力データにζPWMして上記表
示セルの輝度変調をなすと共に、飛越走査の−のフィー
ルドの走査線上の各表示セルの駆動に際し、他のフィー
ルドの走査線上の上記表示セルを前のフィールドにラン
チされた上記入力データに基づいて同時に駆動するよう
にした表示装置。
A table 74 of a desired image is created by arranging a large number of ttm-cells two-dimensionally and driving each of these display cells with desired data.
In a display device configured to perform <, the input data supplied to the display cell is launched at a predetermined timing,
The launched manual data is subjected to ζPWM to modulate the brightness of the display cell, and when driving each display cell on the scanning line of the - field of interlaced scanning, the display cell on the scanning line of another field is moved forward. A display device that is simultaneously driven based on the input data launched in the fields of.
JP59013877A 1984-01-13 1984-01-27 Display Pending JPS60158779A (en)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP59013877A JPS60158779A (en) 1984-01-27 1984-01-27 Display
CA000471291A CA1239468A (en) 1984-01-13 1985-01-02 Video display system
AU37291/85A AU576807B2 (en) 1984-01-13 1985-01-03 Field-interlaced video matrix dispaly
US06/689,599 US4682239A (en) 1984-01-13 1985-01-08 Very large video display apparatus which can be constructed of a number of modular units
KR1019850000065A KR930007170B1 (en) 1984-01-13 1985-01-08 Video display system
EP85300245A EP0149550B1 (en) 1984-01-13 1985-01-14 Video display systems
DE8585300245T DE3587110T2 (en) 1984-01-13 1985-01-14 VIDEO DISPLAY SYSTEMS.
AU21537/88A AU602236B2 (en) 1984-01-13 1988-08-25 Video display system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59013877A JPS60158779A (en) 1984-01-27 1984-01-27 Display

Publications (1)

Publication Number Publication Date
JPS60158779A true JPS60158779A (en) 1985-08-20

Family

ID=11845442

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59013877A Pending JPS60158779A (en) 1984-01-13 1984-01-27 Display

Country Status (1)

Country Link
JP (1) JPS60158779A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1989009482A1 (en) * 1988-03-29 1989-10-05 Sony Corporation Fluorescent display tube
US5047849A (en) * 1989-04-19 1991-09-10 Mitsubishi Denki Kabushiki Kaisha Image display apparatus with image turbulence suppression

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55129399A (en) * 1979-03-29 1980-10-07 Sony Corp Xy matrix display unit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55129399A (en) * 1979-03-29 1980-10-07 Sony Corp Xy matrix display unit

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1989009482A1 (en) * 1988-03-29 1989-10-05 Sony Corporation Fluorescent display tube
US5095244A (en) * 1988-03-29 1992-03-10 Sony Corporation Fluorescent display tube
US5047849A (en) * 1989-04-19 1991-09-10 Mitsubishi Denki Kabushiki Kaisha Image display apparatus with image turbulence suppression

Similar Documents

Publication Publication Date Title
KR930000454B1 (en) Display apparatus
SE461692B (en) SET FOR ELSTRATION OF ELECTRONIC CONTROLLABLE FRAME ELEMENTS AND SHOW PRESENTATION UNIT BASED ON THE SET
JPH0614276B2 (en) Large image display device
KR930006835B1 (en) Video display apparatus
KR930007170B1 (en) Video display system
JPS60158779A (en) Display
US5010411A (en) Video display system
JPH0693162B2 (en) Image display device
JPS60149272A (en) Data transmission method of display device
JPS60158778A (en) System for transmitting data on display device
CN116189609B (en) Lamp panel display device, lamp panel display system and display
JPS60225880A (en) Display unit
JPS60225881A (en) Display unit
JPS60225879A (en) Display unit
JPS60225878A (en) Display unit
JPH0254953B2 (en)
JPS6126079A (en) Stereo scopic display unit
JPS60225877A (en) Display unit
JPS60225882A (en) Display unit
JPS6264029A (en) Picture display device
JPS60235334A (en) Picture display device
JPH02116274A (en) Picture display device
JPS58102444A (en) Planar color fluorescent display tube
JPS63131430A (en) Stretching method for wiry cathode
JPS6198077A (en) Image display device