JPS60125083A - Screen display switch circuit - Google Patents

Screen display switch circuit

Info

Publication number
JPS60125083A
JPS60125083A JP58233359A JP23335983A JPS60125083A JP S60125083 A JPS60125083 A JP S60125083A JP 58233359 A JP58233359 A JP 58233359A JP 23335983 A JP23335983 A JP 23335983A JP S60125083 A JPS60125083 A JP S60125083A
Authority
JP
Japan
Prior art keywords
signal
circuit
emitter
transistor
sign
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58233359A
Other languages
Japanese (ja)
Inventor
Hideaki Shima
嶋 英彰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP58233359A priority Critical patent/JPS60125083A/en
Publication of JPS60125083A publication Critical patent/JPS60125083A/en
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Processing Of Color Television Signals (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

PURPOSE:To improve sharpness in the sign of numbers, characters, etc., displayed on an image recording tube by mixing primary color signals and a sign signal by a couple of impedance convertig circuit which have a common load resistance and outputting the resulting signal to the image receiving tube. CONSTITUTION:Emitter follower circuits 11 and 12 have the common load resistance R10; one terminal of this load resistance R10 is connected to the emitter of the transistor Tr11 of the circuit 11 and the emitter of the Tr12 of the circuit 12, and the other terminal is grounded. Then, a switching circuit 13 for blanking is connected between the base of the Tr11 of the circuit 11 and the ground. For example, when an R signal is inputted to an R signal input terminal 16 and the sign signal is inputted to a signl signal input terminal 14, the Tr13 of the switching circuit 13 turns on with the sign signal. Consequently, a primary color signal having the sign signal superposed is led out of the load resistance R10 of the circuits 11 and 12 as two impedance converting circuits. Further, the DC level of the primary color signal is adjusted to adjust the level of the sign signal inputted to the image receiving tube.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は画面表示切換回路に関し、より詳しくは、テレ
ビジョン受像機の受像管のカソードに入力される原色信
号をブランキングしてチャンネル数字や文字等のサイン
信号を挿入する画面表示切換回路に関する。
DETAILED DESCRIPTION OF THE INVENTION (Field of Industrial Application) The present invention relates to a screen display switching circuit, and more specifically, it blanks primary color signals input to the cathode of a picture tube of a television receiver to change channel numbers and The present invention relates to a screen display switching circuit for inserting sign signals such as characters.

(従来技術) 従来より、この種の画面表示切換回路としては、たとえ
ば第1図に示すようなものが一般に知られている。第1
図において、1は赤の原色信号(以下、R信号と記す。
(Prior Art) Conventionally, as this type of screen display switching circuit, one shown in FIG. 1, for example, is generally known. 1st
In the figure, 1 is a red primary color signal (hereinafter referred to as an R signal).

)にサイン信号を挿入する画面表示切換回路、2は緑の
原色信号(以下、G信号と記す。)にサイン信号を挿入
する画面表示切換回路、3は青の原色信号(以下、B信
号と記す。)にサイン信号を挿入する画面表示切換回路
、4はテレビジョン受像機(図示せず。)の受像管であ
る。
), 2 is a screen display switching circuit that inserts a sign signal into the green primary color signal (hereinafter referred to as the G signal), and 3 is the blue primary color signal (hereinafter referred to as the B signal). 4 is a picture tube of a television receiver (not shown).

画面表示切換回路1はトランジスタ”I’r’l I 
Tr2tTr3 、バイアス調整用の可変抵抗器V R
、、ドライブ調整用の可変抵抗器VR2,サイン調整用
の可変抵抗器VR,および抵抗R1からなり、トランジ
スタTr2のベースには色差信号(RLY)が入力され
、このトランジスタTr、のエミッタとアースとの間に
可変抵抗器\7R2とともに接続されたトランジスタT
r、のベースには、輝度信号(Y)を反転した信号(−
Y)が入力され、上記トランジスタTr2のコレクタ側
から信号(−R)が取1)出される。この信号(−R)
が受像管4のカソードKHに出力される。一方、上記ト
ランジスタTr2のエミッタ側にはサインブランキング
信号が入力され、コレクタが上記トランジスタTr2の
コレクタに接続されたトランジスタ1゛r3のベースに
は、上記サインブランキング信号と同時にサイン信号が
人力される。上記ブランキング信号でトランジスタTr
2がオフされて、第2図(イ)に示すR信号中に、第2
図(ロ)に示すようにR信号がブランキングされ、この
ブランキング中に1jS2図(ハ)に示すようにサイン
信号が挿入される。
The screen display switching circuit 1 is a transistor "I'r'l I
Tr2tTr3, variable resistor V R for bias adjustment
, , consists of a variable resistor VR2 for drive adjustment, a variable resistor VR for sine adjustment, and a resistor R1.A color difference signal (RLY) is input to the base of the transistor Tr2, and the emitter of this transistor Tr is connected to the ground. Transistor T connected with variable resistor \7R2 between
The base of r is a signal (−
Y) is input, and a signal (-R) is taken out from the collector side of the transistor Tr2. This signal (-R)
is output to the cathode KH of the picture tube 4. On the other hand, a sign blanking signal is input to the emitter side of the transistor Tr2, and a sign signal is inputted to the base of the transistor 1r3 whose collector is connected to the collector of the transistor Tr2 at the same time as the sign blanking signal. Ru. With the above blanking signal, the transistor Tr
2 is turned off, and during the R signal shown in FIG.
As shown in Figure (B), the R signal is blanked, and during this blanking, a sine signal is inserted as shown in Figure (C) of 1jS2.

G信号に関する画面表示切換回路2およびB信号に関す
る画面表示切換回路3はいずれも、R信号に関する上記
画面表示切換回路1と同様の構成を有しており、その出
力は夫々受像管4のカソードKGおよびKBに夫々入力
している。
The screen display switching circuit 2 for the G signal and the screen display switching circuit 3 for the B signal both have the same configuration as the screen display switching circuit 1 for the R signal, and their outputs are connected to the cathode KG of the picture tube 4, respectively. and KB respectively.

ところで、上記の如き画面表示切換回路1,2および3
では、トランジスタTr2のエミッタとアースとの間に
接続されたバイアス調整用の可変抵抗器VR,により、
上記トランジスタ゛I゛「2のコレクタの電位を変えて
受像管4のカットオフ点を調整するようにしている。こ
のため、トランジスタTr2のコレクタ側ではサインブ
ランキング信号によるブランキングのレベルが上記バイ
アス調整用の可変抵抗器VR,の調整により変化してし
まう。
By the way, the above screen display switching circuits 1, 2 and 3
Then, by the variable resistor VR for bias adjustment connected between the emitter of the transistor Tr2 and the ground,
The cutoff point of the picture tube 4 is adjusted by changing the potential of the collector of the transistor Tr2. Therefore, on the collector side of the transistor Tr2, the blanking level by the sine blanking signal is adjusted by the bias adjustment. It changes by adjusting the variable resistor VR.

すなわち、受像管4の特性のバラツキにより、第2図(
ロ)に示すように、カットオフ電位がEaやEb等のよ
うに異なることになり、受像管4に表示される実際の画
面では、個々のテレビジョン受像機により、表示される
サインの明るさが異なる。
In other words, due to variations in the characteristics of the picture tube 4, the
As shown in b), the cut-off potential differs as Ea, Eb, etc., and the brightness of the sign displayed on the actual screen displayed on the picture tube 4 varies depending on the individual television receiver. are different.

この明るさをそろえるため、トランジスタTr3のエミ
ッタとアースとの間にサイン調整用の可変抵抗器■R3
を接続し、上記カットオフ電位Ea。
In order to equalize this brightness, a variable resistor ■R3 for sine adjustment is connected between the emitter of the transistor Tr3 and the ground.
and the above cutoff potential Ea.

Ebに応じて、サイン信号のレベルを調整することが必
要であり、可変抵抗器VR3を必要とするうえ、その調
整も必要であった。
It is necessary to adjust the level of the sine signal according to Eb, which requires the variable resistor VR3 and also requires its adjustment.

また、第1図の画面表示切換回路1,2および3では、
サイン信号はエミッタ接地されたトランジスタTr、の
コレクタ側から取り出されているため、その出力インピ
ーダンスが比較的高く、受像管4に入力する上記サイン
信号に、第2図(ハ)においで点線で示すように、いわ
ゆるなまりが生じ、受像管4に表示される数字や文字等
のサインの鮮鋭度が低いという問題があった。
In addition, in the screen display switching circuits 1, 2, and 3 of FIG.
Since the sine signal is taken out from the collector side of the transistor Tr whose emitter is grounded, its output impedance is relatively high, and the sine signal input to the picture tube 4 has a high impedance as shown by the dotted line in FIG. 2(C). Thus, there is a problem that so-called accent occurs and the sharpness of the signs such as numbers and letters displayed on the picture tube 4 is low.

(発明の目的) 本発明は従来の画面表示切換間路における上記事情に鑑
みてなされたものであって、その目的は、共通の負荷抵
抗を有する一対のインピーダンス変換回路で原色信号と
サイン信号とを合成して受像管に出力することにより、
受像管の特性のバラツキによる数字や文字等のサインの
明るさのバラツキの調整の必要をなくすとともに、出力
インピーダンスの低いインピーダンス変換回路からサイ
ン信号を取り出し、サイン信号波形のなまりをなくすこ
とである。
(Object of the Invention) The present invention has been made in view of the above-mentioned circumstances regarding the conventional screen display switching circuit, and its purpose is to convert primary color signals and sine signals by using a pair of impedance conversion circuits having a common load resistance. By combining and outputting to the picture tube,
To eliminate the need for adjusting variations in the brightness of signs such as numbers and letters due to variations in the characteristics of picture tubes, and to eliminate the rounding of the sine signal waveform by extracting the sine signal from an impedance conversion circuit with low output impedance.

(発明の構成) このため、本発明は、テレビジョン受像機の受像管のカ
ソードに入力される原色信号をブランキングして表示文
字等のサイン信号を挿入する画面表示切換回路において
、共通の負荷抵抗を有するエミツタ7オロワ回路等から
なる2つのインピーダンス変換回路が設けられ、これら
2つのインピーf>スミs回mのうちの一方のインピー
ダンス変換回路の入力端子とアースとの開にブランキン
グ用のスイッチング回路か接続され、上記一方のインピ
ーダンス変換回路に原色信号か゛入力されるとともに、
池方のインピーダンス変換回路および上記スイッチング
回路に夫々サイン信号が人力され、上記2つのインピー
ダンス変換回路の負荷抵抗からサイン信号の挿入された
原色信号が取り出されるようにしたことを特徴としてい
る。
(Structure of the Invention) For this reason, the present invention provides a screen display switching circuit that blanks primary color signals input to the cathode of a picture tube of a television receiver and inserts a sign signal such as a display character. Two impedance conversion circuits each consisting of an emitter 7 lower circuit having a resistor, etc. are provided, and a blanking wire is connected between the input terminal of one of the impedance conversion circuits of these two impedance f > Smith s times m and the ground. A switching circuit is connected, and a primary color signal is input to one of the impedance conversion circuits, and
A sine signal is manually applied to Ikekata's impedance conversion circuit and the switching circuit, respectively, and the primary color signal into which the sine signal is inserted is extracted from the load resistance of the two impedance conversion circuits.

(実施例) 以下、添付図面を参照して本発明の詳細な説明する。(Example) Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

第3図に本発明に係るR信号に関する画面表示切換回路
を示す。
FIG. 3 shows a screen display switching circuit regarding the R signal according to the present invention.

第3図において、11.12はインピーダンス変換回路
としてのエミツタ7オロワ回路、13はブランキング用
のスイッチング細路である。
In FIG. 3, 11 and 12 are emitter 7 lower circuits as impedance conversion circuits, and 13 is a switching path for blanking.

上記エミツタ7オロワ回路11および12は共通の負荷
抵抗RIGを有し、この負荷抵抗RIGは一端力吐記エ
ミッタ7オロワ回路11のトランジスタTr+1のエミ
ッタおよびエミツタ70オワ回路12のトランジスタT
r+2のエミッタに接続され、他端がアースに接続され
ている。
The emitter 7 lower circuits 11 and 12 have a common load resistance RIG, which is connected to the emitter of the transistor Tr+1 of the emitter 7 lower circuit 11 and the transistor T of the emitter 7 lower circuit 12.
It is connected to the emitter of r+2, and the other end is connected to ground.

上記トランジスタTrl+は、そのベースと電源Vcc
との間には抵抗R1が、上記ベースとアースとの間には
抵抗R12が夫々接続され、また、コレクタは電源ライ
ンVccに接続されている。
The transistor Trl+ has its base and power supply Vcc
A resistor R1 is connected between the base and the ground, and a resistor R12 is connected between the base and the ground, and the collector is connected to the power supply line Vcc.

一方、トランジスタTr12は、そのベースがサイン信
号入力端子14とアースとの間に直列に接続された抵抗
R13とR14との接続点15に接続され、コレクタが
電源ラインVccに接続されている。
On the other hand, the transistor Tr12 has its base connected to a connection point 15 between resistors R13 and R14 connected in series between the sine signal input terminal 14 and the ground, and its collector connected to the power supply line Vcc.

エミツタ7オロワ回路11のトランジスタTrl+のベ
ースとアースとの間にはブランキング用のスイッチング
回路13が接続されている。このスイッチング回路13
はトランジスタT r + 3 と抵抗RI5とからな
り、トランジスタT r + 3は、そのエミッタが抵
抗RISの一端に、また、ベースが抵抗Rl 6の一端
に夫々接続されるとともに、コレクタはトランジスタT
r++のベースに接続されている。上記抵抗RI5およ
びRI6の各一端は夫々アースおよびサイン信号入力端
子14に接続されている。
A switching circuit 13 for blanking is connected between the base of the transistor Trl+ of the emitter 7-lower circuit 11 and the ground. This switching circuit 13
consists of a transistor T r + 3 and a resistor RI5, and the emitter of the transistor T r + 3 is connected to one end of the resistor RIS, the base is connected to one end of the resistor Rl 6, and the collector is connected to the transistor T
Connected to the base of r++. One end of each of the resistors RI5 and RI6 is connected to ground and to the sine signal input terminal 14, respectively.

上記エミツタ7オロワ回路11のトランジスタTr、、
のベースとR信号入力端子16との間には抵抗Rl 7
とコンデンサC11とが直列に接続され、上記R信号入
力端子16とアースとの間には抵抗R4が接続されてい
る。
The transistor Tr of the emitter 7 lower circuit 11,
A resistor Rl 7 is connected between the base of the R signal input terminal 16 and the R signal input terminal 16.
and a capacitor C11 are connected in series, and a resistor R4 is connected between the R signal input terminal 16 and ground.

なお、エミツタ7オロワ回路11のトランジスタTri
 +のエミッタおよびエミツタ7オロワ回路12のトラ
ンジスタTr’+2のエミッタはいずれも合成信号出力
端子17に接続され、この合成信号出力端子17から原
色信号とサイン信号の合成信号が出力する。
Note that the transistor Tri of the emitter 7 lower circuit 11
The emitter of the + emitter and the emitter of the transistor Tr'+2 of the emitter 7 follower circuit 12 are both connected to a composite signal output terminal 17, from which a composite signal of the primary color signal and the sine signal is output.

次に、第3図の画面表示切換回路の動作を説明する。Next, the operation of the screen display switching circuit shown in FIG. 3 will be explained.

今、R信号入力端子16に第4図(イ)に示すようなR
信号が入力する一方、サイン信号入力端子14に第4図
(ハ)に示すようなサイン信号が入力すると、スイッチ
ング回路13のトランジスタTr+3は上記サイン信号
によってオンし、このオン期li中、エミツタ7オロワ
回路11のトランジスタTr11のベースは抵抗R、5
を通してアースに接tされ、′上記トランジスタ′I″
rllのベースの電位は、第4図(ロ)に示すように変
化する。すなわち、スイッチング回路13のトランジス
タTr13は」二記サイン信号によりオンしてサインブ
ランキング信号を発生し、このサインブランキング信号
をエミッタフォロワ回路11のトランジスタTr、。
Now, connect the R signal input terminal 16 to the R signal input terminal 16 as shown in FIG.
While the signal is input, when a sine signal as shown in FIG. The base of the transistor Tr11 of the lower circuit 11 is connected to the resistor R,5.
is connected to the ground through the ``transistor ``I''
The potential of the base of rll changes as shown in FIG. 4(b). That is, the transistor Tr13 of the switching circuit 13 is turned on by the two sign signals to generate a sign blanking signal, and this sign blanking signal is transmitted to the transistor Tr of the emitter follower circuit 11.

のベースに入力する。Enter the base of

上記R信号およびサインブランキング信号の入力により
、エミツタ7オロワ回路11のトランジスタTr++の
エミッタの電位は、第4図(ロ)に示すそのベースの電
位に追従して変化する。一方、いま一つのエミツタ7オ
ロワ回路12のトランジスタTr+2のエミッタの電位
は、第4図(ハ)に示すそのベースの電位、すなわち、
サイン信号に追従して変化する。
By inputting the R signal and the sign blanking signal, the emitter potential of the transistor Tr++ of the emitter 7 follower circuit 11 changes in accordance with the base potential shown in FIG. 4(b). On the other hand, the potential of the emitter of the transistor Tr+2 of the other seven-emitter lower circuit 12 is the potential of its base shown in FIG. 4(c), that is,
Changes according to the sine signal.

ところで、上記エミツタ7オロワ回路11のトランジス
タTr、およびエミツタ7オロワ回路12のトランジス
タTrl 2は共通の負荷抵抗R10を有している。こ
のため、上記負荷抵抗R1oに接続された合成信号出力
端子16からは、第4図(ニ)に示すように、第4図(
ロ)に示すYランジスタTr11のベースに入力される
信号波形と第4図(ハ)に示すFランジスタTr’+ 
2のベースに入力されるサイン信号波形とが合成された
第2図(ハ)と同様の信号波形を得ることができる。
By the way, the transistor Tr of the seven-emitter lower circuit 11 and the transistor Trl2 of the seven-emitter lower circuit 12 have a common load resistance R10. Therefore, from the composite signal output terminal 16 connected to the load resistor R1o, as shown in FIG.
The signal waveform input to the base of the Y transistor Tr11 shown in (b) and the F transistor Tr'+ shown in FIG. 4 (c)
It is possible to obtain a signal waveform similar to that shown in FIG. 2 (c) in which the sine signal waveform input to the base of No. 2 is synthesized.

第3図の画面表示切換回路では、合成信号出力端子17
から出力する上記信号波形は、出力インピーダンスの低
いエミッタフォロワ回路11.12から出力しているた
め、サイン信号になまりが生じることはない。
In the screen display switching circuit shown in FIG. 3, the composite signal output terminal 17
Since the signal waveform outputted from the emitter follower circuits 11 and 12 having low output impedance is outputted from the emitter follower circuits 11 and 12, no rounding of the sine signal occurs.

また、合成信号出力端子17の直流レベルは、エミツタ
7オロワ回路11の抵抗R3,およびRI2により設定
され、この抵抗R11およびR12によりサイン信号の
レベルを補正することがでbる。
Further, the DC level of the composite signal output terminal 17 is set by the resistors R3 and RI2 of the emitter 7 follower circuit 11, and the level of the sine signal can be corrected by the resistors R11 and R12.

さらに、第5図(イ)に示すように、R信号入力端子1
6にR信号が人力していない場合、合成信号出力端子1
7から出力するサイン信号のサインレベルを81 とし
、また、fIS5図(ロ)に示すように、R信号入力端
子16にIく信号が入力している場合、合成信号出力端
子17から出力するR信号のレベル−tS、、サイン信
号のサインレベルを82とすればエミツタ7オロワ回路
12のトランジスタTr12のベース入力が一定である
こと、R信号はコンデンサCI+を通してエミツタ7オ
ロワ回路11のトランジスタTr11のベースに人力し
ていることにより、S2≧S、となる。すなわち、全面
が赤の画面で赤のサイン信号が入力したとき、サインの
部分は画像の赤色よりも濃くすることができる。
Furthermore, as shown in FIG. 5(a), the R signal input terminal 1
If the R signal is not input manually to 6, the composite signal output terminal 1
If the sine level of the sine signal outputted from the synthesized signal output terminal 17 is set to 81, and an I signal is input to the R signal input terminal 16 as shown in fIS5 diagram (b), the R signal outputted from the composite signal output terminal 17 is Signal level -tS, If the sine level of the sine signal is 82, the base input of the transistor Tr12 of the emitter 7 lower circuit 12 is constant, and the R signal is input to the base of the transistor Tr11 of the emitter 7 lower circuit 11 through the capacitor CI+. Due to the manual labor, S2≧S. That is, when a red sign signal is input on an entirely red screen, the sign portion can be made darker than the red in the image.

第3図はR信号に関する画面表示切換回路であるが、G
信号およびB信号に関する画面表示切換回路も上記と全
く同一の構成を有しており、重複を避けるためにその説
明は省略する。
Figure 3 shows the screen display switching circuit for the R signal;
The screen display switching circuit for the signal and the B signal also has the same configuration as above, and the explanation thereof will be omitted to avoid duplication.

なお、上記実施例において、トランジスタTr+++T
 r l 2およびTr、3は11凹型のものであるが
、これらトランジスタ゛r’ r+1t Tr+2+お
よびTr13はpnp型のものであってもよく、また、
電界効果トランジスタ(FET)であってもよい。
Note that in the above embodiment, the transistor Tr+++T
r l 2 and Tr, 3 are of the 11 concave type, but these transistors r' r+1t Tr+2+ and Tr13 may be of the pnp type, and
It may also be a field effect transistor (FET).

(発明の効果) 以上、詳述したことからも明らかなように、本発明は、
画面表示切換回路において、一対のインピーダンス変換
回路を使用して合成した原色信号とサイン信号とを受像
管に入力するようにしたから、原色信号の直流レベルを
調整することにより受像管に入力するサイン信号レベル
を調整することができ、従来の画面表示切換回路のよう
なサインの明るさを調整する可変抵抗器も不要となる。
(Effects of the Invention) As is clear from the detailed description above, the present invention has the following effects:
In the screen display switching circuit, the primary color signal and sine signal synthesized using a pair of impedance conversion circuits are input to the picture tube, so by adjusting the DC level of the primary color signal, the sine signal input to the picture tube can be adjusted. The signal level can be adjusted, and there is no need for a variable resistor to adjust the brightness of the sign, which is required in conventional screen display switching circuits.

また、サイン信号は出力インピーダンスの低いインピー
ダンス変換回路から取り出され、サイン信号波形のなま
りもなくなり、受像管に表示される数字や文字等のサイ
ンの鮮鋭度も火11」に向上さぜることができる。
In addition, the sine signal is extracted from an impedance conversion circuit with low output impedance, eliminating the distortion of the sine signal waveform and improving the sharpness of signs such as numbers and letters displayed on the picture tube. can.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来の画面表示切換回路の回路図、第2図(イ
)は原色信号波形図、第2図(ロ)はサインブランキン
グ信号が挿入された原色信号波形図、ttS2図(ハ)
は原色信号に挿入された月ン信号波形のなまりを示す説
明図、第3図は本発明に係る画面表示切換回路の一実施
例の回路図、第4図(イ)は原色信号波形図、第4図(
ロ)はサインブランキング信号が挿入された原色信号波
形図、第4図(ハ)はサイン信号波形図、第4図(ニ)
はサイン信号が挿入された原色信号波形図、第5図(イ
)および第5図(ロ)は夫々R信号がある場合およびR
信号がない場合のサインレベルの説明図である。 11.12・・・エミツタ7オロワ回路、13・・・ス
イッチング回路、 14・・・サイン信号入力端子、 16・・・R信号入力端子、 17・・・合成信号出力端子、 RIQ・・・負荷抵抗
、R111R12・・・抵抗。 特許出願人 シャープ株式会社 代 理 人 弁理士 青 山 葆ほか2名第1図 第2図 第3図 第4図
Figure 1 is a circuit diagram of a conventional screen display switching circuit, Figure 2 (A) is a primary color signal waveform diagram, Figure 2 (B) is a primary color signal waveform diagram with a sign blanking signal inserted, and ttS2 diagram (H )
is an explanatory diagram showing the accent of the moon signal waveform inserted into the primary color signal, FIG. 3 is a circuit diagram of an embodiment of the screen display switching circuit according to the present invention, FIG. 4 (a) is a primary color signal waveform diagram, Figure 4 (
B) is a primary color signal waveform diagram with a sine blanking signal inserted, Figure 4 (C) is a sine signal waveform diagram, and Figure 4 (D) is a waveform diagram of the sine signal.
5(A) and 5(B) are primary color signal waveform diagrams with a sine signal inserted, respectively.
It is an explanatory diagram of the sine level when there is no signal. 11.12...Emitter 7 follower circuit, 13...Switching circuit, 14...Sine signal input terminal, 16...R signal input terminal, 17...Composition signal output terminal, RIQ...Load Resistor, R111R12...Resistance. Patent applicant Sharp Co., Ltd. Representative Patent attorney Aoyama Aoyama and 2 others Figure 1 Figure 2 Figure 3 Figure 4

Claims (1)

【特許請求の範囲】[Claims] (1)テレビジョン受像機の受像管のカソードに入力さ
れる原色信号をブランキングして表示文字等のサイン信
号を挿入する画面表示切換回路において、共通の負荷抵
抗を有するエミツタ7オロワ回路等からなる2つのイン
ピーダンス変換回路、 が設けられ、これら2つのイン
ピーダンス変換回路のうちの一方の不ンピーダンス変換
回路の入力端子とアースとの開にブランキング用のスイ
ッチング回路が接続され、上記一方のインピーダンス変
換回路に原色信号が入力されるとともに、他方のインピ
ーダンス変換回路および上記スイッチング回路に夫々サ
イン信号が入力され、上記2つのインピーダンス変換回
路の負荷抵抗からサイン信号の挿入された原色信号が取
り出されるようにしたことを特徴とする画面表示切換回
路。
(1) In a screen display switching circuit that blanks the primary color signal input to the cathode of the picture tube of a television receiver and inserts a sign signal such as display characters, from an emitter 7 lower circuit etc. that has a common load resistance. Two impedance conversion circuits, A primary color signal is input to the circuit, and a sine signal is input to the other impedance conversion circuit and the switching circuit, respectively, so that the primary color signal with the sine signal inserted is extracted from the load resistance of the two impedance conversion circuits. A screen display switching circuit characterized by:
JP58233359A 1983-12-09 1983-12-09 Screen display switch circuit Pending JPS60125083A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58233359A JPS60125083A (en) 1983-12-09 1983-12-09 Screen display switch circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58233359A JPS60125083A (en) 1983-12-09 1983-12-09 Screen display switch circuit

Publications (1)

Publication Number Publication Date
JPS60125083A true JPS60125083A (en) 1985-07-04

Family

ID=16953910

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58233359A Pending JPS60125083A (en) 1983-12-09 1983-12-09 Screen display switch circuit

Country Status (1)

Country Link
JP (1) JPS60125083A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0773675A3 (en) * 1995-11-09 1998-10-21 THOMSON multimedia Circuit for mixing of video and OSD signals

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57155887A (en) * 1981-03-20 1982-09-27 Matsushita Electric Ind Co Ltd Character broadcast receiver

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57155887A (en) * 1981-03-20 1982-09-27 Matsushita Electric Ind Co Ltd Character broadcast receiver

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0773675A3 (en) * 1995-11-09 1998-10-21 THOMSON multimedia Circuit for mixing of video and OSD signals

Similar Documents

Publication Publication Date Title
JPS58100579A (en) Figure display controller
JPS6127585A (en) Digital display system
US4745461A (en) R,G,B level control in a liquid crystal TV using average of composite video signal
AU656330B2 (en) Display apparatus
FI74374C (en) FRAMEWORK FOR THE IMPLEMENTATION OF THE TELEVISION IMPLEMENTATION.
JPS60125083A (en) Screen display switch circuit
JPH06105186A (en) Method and circuit for contrast correction of color television signal
JPS58159077A (en) Video signal processing system
JPS58101575A (en) Signal repeater
US5864371A (en) Luminance signal generation circuit with single clamp in closed loop configuration and horizontal synchronization pulse generation
US5489948A (en) Picture display apparatus with beam scan velocity modulation
US4503464A (en) Gamma correction circuit for television
TW382178B (en) Luminance signal generation circuit with single clamp in closed loop configuration and horizontal synchronization pulse generation
JPH0365559B2 (en)
KR200164431Y1 (en) Image signal process and control circuit for screen background color of monitor
JPH0334275B2 (en)
JPS633274Y2 (en)
JPH0527305B2 (en)
JPH0195691A (en) Video circuit
KR800000608B1 (en) Television receiver
JP3246187B2 (en) Display device
JPS633273Y2 (en)
JPS5828590B2 (en) Image processing method
JPH0331994Y2 (en)
JPS6196872A (en) Television receiver