JPS60114903A - Setting method of parameter - Google Patents

Setting method of parameter

Info

Publication number
JPS60114903A
JPS60114903A JP22218483A JP22218483A JPS60114903A JP S60114903 A JPS60114903 A JP S60114903A JP 22218483 A JP22218483 A JP 22218483A JP 22218483 A JP22218483 A JP 22218483A JP S60114903 A JPS60114903 A JP S60114903A
Authority
JP
Japan
Prior art keywords
parameter
address
input
data
parameters
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP22218483A
Other languages
Japanese (ja)
Inventor
Koichi Miyahara
宮原 孝一
Toshinori Nagasawa
長沢 利紀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chino Corp
Original Assignee
Chino Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chino Works Ltd filed Critical Chino Works Ltd
Priority to JP22218483A priority Critical patent/JPS60114903A/en
Publication of JPS60114903A publication Critical patent/JPS60114903A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0426Programming the control sequence
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/23Pc programming
    • G05B2219/23333Modify program and store it
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/23Pc programming
    • G05B2219/23334Use of table with addresses for different modules, write new table if modified

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Feedback Control In General (AREA)

Abstract

PURPOSE:To decrease the labor at input of parameters by inputting one parameter to one address. CONSTITUTION:An address data ADk-l or the like is inputted from an operating panel 1 and each data is fed to a processor 2 comprising a microprocessor or the like. When the address data AD1 is fed, it is written in an address of a memory 3. When the address data AD1 and a parameter are applied afterward, they are written similarly. The parameter is set from the input of one address and one parameter in this way. Thus, a control means 4 discriminates whether the parameter is changed or not, and an address generating means 5 stores the parameter stored in a data storage means 7 to an area of the memory 3 from the inputted address to the final address respresented by a final address setting means 8.

Description

【発明の詳細な説明】 この発明は、例えば調節計などの装置にn個のパラメー
タ全入力する場合などにおいて、ノ;ラメータの入力回
数fnより小さくし得るパラメータの設定方法に関する
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a parameter setting method that can make the number of parameter inputs smaller than fn when all n parameters are input to a device such as a controller.

プログラム方式による温度調節計などにおいては、第1
図に示すように制御開始時点P、から制御終了時点P2
までfn個のステップSPt〜SPnに分割し、これら
各ステ多プSP、〜SPn毎に、第2図に示す比例定数
P (n)、積分定数I (n)、微分定数D (n)
などの各パラメータを設定するようにしたものがある。
For program-based temperature controllers, etc., the first
As shown in the figure, from the control start point P to the control end point P2.
Up to fn steps SPt to SPn, and for each step SP, to SPn, the proportional constant P (n), the integral constant I (n), and the differential constant D (n) shown in FIG.
There is one that allows you to set various parameters such as.

ところで、このような複数のパラメータを入力する必要
がある装置では、ステップSP1のパラメータP(1)
を入力した後に、ステップS2のパラメータP (2)
 k入力し、以後同じ動作をくり返して各ステップSP
3〜3Pnのパラメータを入力するようにしていたので
、各ステップ毎に必要なパラメータの数がmであれば、
mxn回のパラメータ入力動作を行なわなければならな
かった。
By the way, in a device that requires input of multiple parameters like this, the parameter P(1) in step SP1
After inputting, the parameter P (2) in step S2
Input k, and repeat the same operation from then on to each step SP
Since I was inputting 3 to 3Pn parameters, if the number of parameters required for each step is m,
It was necessary to perform mxn parameter input operations.

この発明は上記の事情に鑑み、入力しなければならない
パラメータの数がmxn個であっても、パラメータの設
定回数4 m X n回以下にすることができるパラメ
ータの設定方法を提供することを目的とするものである
In view of the above circumstances, an object of the present invention is to provide a parameter setting method that can reduce the number of parameter settings to 4 m × n times or less even if the number of parameters that must be input is m × n. That is.

この目的を達成するためにこの発明によるパラメータの
設定方法においては、複数のパラメータのいずれか1つ
に所望の値を設定したときに、このパラメータと対応関
係にあるパラメータにも前記所望の値が設定されること
を特徴としている。
In order to achieve this object, in the parameter setting method according to the present invention, when a desired value is set to any one of a plurality of parameters, the parameter corresponding to this parameter is also set to the desired value. It is characterized by being set.

以下この発明を図面に示す実施例に基づいて説明する。The present invention will be described below based on embodiments shown in the drawings.

第3図はこの発明によるパラメータの設定方法の第1実
施例を適用したパラメータ入力装置のブロック図である
。この図において、1はアドレスデータAD、パラメー
タデータDなどを入力するための操作パネルであり、操
作者がこの操作パネル1上のパラメータ変更開始スイッ
チ(図示路)をオンにして、パラメータの種類を示す上
位アドレスADK(ただし、K(l−1,I + 2 
、・、m)と、ステップ番号を示す下位アドレスADz
 (ただし、tは1,2.・・・n)とを入力し、かつ
これらのアドレスADK、ADAによって示されるアド
レスに−tに設定したいパラメータの値D(パラメータ
データD)を入力すれば、これらの各データA DK、
 AIM。
FIG. 3 is a block diagram of a parameter input device to which the first embodiment of the parameter setting method according to the present invention is applied. In this figure, reference numeral 1 is an operation panel for inputting address data AD, parameter data D, etc., and the operator turns on the parameter change start switch (shown in the diagram) on the operation panel 1 and selects the type of parameter. upper address ADK (K(l-1,I+2
,..., m) and the lower address ADz indicating the step number.
(However, t is 1, 2...n), and if you input the parameter value D (parameter data D) that you want to set to -t in the addresses indicated by these addresses ADK and ADA, Each of these data ADK,
A.I.M.

Dが処理回路2に供給される。処理回路2はマイクロプ
ロセッサなどから構成されるものであり、操作パネル1
からアドレスデータADK、ADAおよびパラメータデ
ータDが供給されれば、第4図に示すようなマツプエリ
アを有するメモリ3のアドレスに−L (ADx−z)
からパラメータ柳にの最終アドレスK −n (A D
l(−n)までにパラメータデータDを書き込むように
構成されている。つまり、操作パネル1からアドレスデ
ータAD、 、 AD、およびパラメータ値11〃を供
給されれば、第5図(イ)に示すようにメモリ3のアド
レスト1〜1− n 7C値ゝ1“ヲ書き込み、この後
アドレスデータAD、 、Al)3゜パラメータ値12
“を供給されれば、第5図(ロ)に示すようにアドレス
ト3〜l−nに値ゝゝ2〃を書き込む。同様に、アドレ
スデータAD、 、AD7.パラメータ値SS 3 /
/が供給されれば、第5図(ハ)に示すようにアドレス
ト7〜1−nにパラメータ価SS 3 //を書き込み
、またアドレスデータAD、 、 AD、。、パラメー
タ価SS 2 //が供給されれば、第5図に)に示す
ようにアドレスト10〜l−nにパラメータ値ゝX2”
を書き込む。そして、操作パネル1上のパラメータ変更
終了スイッチ(図示路)がオンにされたときに、第1種
パラメータ(A D 1−x )の設定を終了させる。
D is supplied to the processing circuit 2. The processing circuit 2 is composed of a microprocessor, etc., and the operation panel 1
When address data ADK, ADA and parameter data D are supplied from
to the final address K −n (A D
The configuration is such that the parameter data D is written by l(-n). In other words, when address data AD, , AD, and parameter value 11 are supplied from the operation panel 1, the address data 1 to 1-n 7C value 1" of the memory 3 is set as shown in FIG. 5(a). Write, then address data AD, , Al) 3゜parameter value 12
", the value ゝゝ2〃 is written in addresses 3 to ln as shown in FIG. 5(b). Similarly, address data AD, , AD7. parameter value SS 3
If / is supplied, the parameter value SS 3 // is written in addresses 7 to 1-n as shown in FIG. 5(c), and address data AD, , AD,. , if the parameter value SS 2 // is supplied, the parameter value もX2'' is applied to the addresses 10 to l-n as shown in FIG.
Write. Then, when the parameter change end switch (shown in the figure) on the operation panel 1 is turned on, the setting of the first type parameter (A D 1-x ) is ended.

以下同様にして、第2,3.・・・0種パラメータの設
定が行なわれる。
Similarly, the second, third and so on. ...Type 0 parameters are set.

このようにこの実施例においては、例えばP定数を示す
アドレスト1〜l−nの/くラメータ値がブロック単位
(数ステップ単位)で同一の値となる点に着目し、1つ
のアドレスと1つのノくラメータ値を入力すれば、この
アドレスからこのアドレスを含むパラメータ列の最終ア
ドレスまでこのパラメータ値が設定されるようにしたの
で、入力しなければならないパラメータの数がmxn個
であっても、パラメータの設定回数f m X n回以
下にすることができ、これによってノくラメータ入力時
の作業を簡略化することができる。
In this way, in this embodiment, we focus on the fact that the /parameter values of addresses 1 to l-n, which indicate the P constant, are the same value in block units (in units of several steps), and By inputting one parameter value, this parameter value is set from this address to the last address of the parameter string that includes this address, so even if the number of parameters that must be input is mxn, , the number of parameter settings can be reduced to f m X n times or less, thereby simplifying the work when inputting parameters.

第6図は、上述した実施例の70−チャートヲ示すもの
であり、ステップSL、S2でノ(ラメータ値の変更有
りか否か、データ入力の終了を示す信号が入力されたか
否かを判別し、パラメータ変更が終了でなく、かつ新た
なアドレスが入力されたと動作を示している。
FIG. 6 shows the 70-chart of the above-mentioned embodiment, and in steps SL and S2, it is determined whether or not the parameter value has been changed and whether a signal indicating the end of data input has been input. , indicates that the parameter change has not been completed and a new address has been input.

また、第7図は上述した実施例の機能ブロック図を示す
ものであり、制御手段4が第6図に示すステップSl、
S2を実行し、アドレス発生手段5が第6図に示すステ
ップ83〜S6を実行し、入力されたアドレスから最終
アドレス設定手段6が示す最終アドレス1でメモリエリ
ア(メモリ3のメモリエリア)にデータ保持手段7で保
持されているパラメータ値を記憶させる。
Further, FIG. 7 shows a functional block diagram of the above-mentioned embodiment, and the control means 4 performs step Sl, shown in FIG.
S2 is executed, and the address generating means 5 executes steps 83 to S6 shown in FIG. The parameter values held in the holding means 7 are stored.

第8図はこの発明によるパラメータの設定方法の第2実
施例を示すフロチャートである。この図に示す実施例が
第6図に示すものと異なる点は、ステップ33−bにお
いてステップ5l−bで入力された2つのアドレスデー
タに−1,、K−12の値が小さい方のデータ、例えば
第1アドレスデータに、 −11をアドレスデータLと
するとともに、ステップ86−b でアドレスデータL
が第2アドレステータIC−12と一致したか否かを判
別するようにしたものである。
FIG. 8 is a flowchart showing a second embodiment of the parameter setting method according to the present invention. The difference between the embodiment shown in this figure and the one shown in FIG. 6 is that in step 33-b, the data with the smaller value of -1, K-12 is added to the two address data input in step 5l-b. , for example, set −11 to the first address data as address data L, and set address data L in step 86-b.
It is determined whether or not the second address data IC-12 matches the second address data IC-12.

L、かしてこの実施例では、最初のアドレスデータに−
t、と、最後のアドレスデータに−t2と、バラメ−タ
値りを入力すれば、アドレスに−1,からアドレスに−
12までのメモリエリアにパラメータ値りを一括して入
れることができる。したがって、例えば第9図(イ)に
示すようにまずアドレスト1゜1−2にパラメータ値S
S 1 //を入れ、次いで第9図←)に示すようにア
ドレスト3〜1−6にパラメータ値SS 2 //を入
れ、この後第9図(ハ)、に)に各々示すようにアドレ
スト7〜1−9に13′′、アドレスト値を入力するこ
とができる。なお、他のパラメータについても同様にし
て入力することができる。
L, and in this embodiment, the first address data is -
t, the last address data is -t2, and the parameter value is input, the address changes from -1 to the address.
Parameter values can be stored in up to 12 memory areas at once. Therefore, for example, as shown in FIG.
Input S 1 //, then enter the parameter value SS 2 // in addresses 3 to 1-6 as shown in Figure 9 ←), and then enter the parameter value SS 2 // in addresses 3 to 1-6 as shown in Figure 9 (C) and 2). Address values 13'' can be input to addresses 7 to 1-9. Note that other parameters can be input in the same manner.

第10図はこの発明によるパラメータの設定方法の第3
実施例を示すフローチャートでおる。この図に示す実施
例が第8図に示すものと異なる点は、ステップSiO〜
Si4においてアドレスに−r〜に−nに同一のパラメ
ータ値りを設定した後に、ステップ5l−b−36−b
でこれを部分的に修正するようにしたことである。した
がって、例えばパラメータ値として12〃を入れれば、
第11図(イ)に示すようにアドレスに−1〜1(−n
に寸ずこの値ゝゝ2〃が記憶すれ、次いでアドレスデー
タに−1,に、−2、パラメータ値ゝ\1〃を入力すれ
ば第11図(ロ)に示すようにアドレスx−1,に一2
7Q値がXX1 //に変更される。そしてこの後、ア
ドレスデータK ’−7+ K −9、パラメータ値S
S 3 //を入力すれば、第11図(ハ)に示すよう
にアドレスに−7〜に−9の値がXX3 //に変更さ
れる。
FIG. 10 shows the third parameter setting method according to the present invention.
This is a flowchart showing an example. The difference between the embodiment shown in this figure and the one shown in FIG.
After setting the same parameter value for addresses -r to -n in Si4, step 5l-b-36-b
This was partially corrected. Therefore, for example, if you enter 12 as the parameter value,
As shown in Figure 11 (a), the address is -1 to 1 (-n
If the value ゝゝ2〃 of the scale is memorized, then input -1, -2, and parameter value ゝ\1〃 in the address data, the address x-1, as shown in Fig. 11 (b) 2nd 2nd
7Q value is changed to XX1 //. After this, address data K'-7+K-9, parameter value S
If S3// is input, the address value from -7 to -9 is changed to XX3// as shown in FIG. 11(c).

以上説明したようにこの発明によるパラメータの設定方
法は、1つのアドレスに1つのパラメータ値を入力すれ
ば、このアドレスと対応したアドレスに前記パラメータ
値が入力されるようにしたので、パラメータの数がm 
X n個であっても、パラメータの設定回数をm×・n
回以下にすることができ、パラメータ入力時の労力を軽
減させることができる。
As explained above, in the parameter setting method according to the present invention, if one parameter value is input to one address, the parameter value is input to the address corresponding to this address, so the number of parameters is reduced. m
Even if there are
This can reduce the amount of effort required when inputting parameters.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は温度調節計などにおけるプログラム例を示す時
間一温度設定図、第2図は各プログラム定数の一例を示
す図、第3図はこの発明によるパラメータの設定方法の
第1実施例を適用したパラメータ入力装置の一例金示す
回路ブロック図、第4図は同実施例で用いられるメモリ
のメモリマツプ図、第5図(イ)〜に)は各々同実施例
でのパラメータ入力過程を示す図、第6図は同実施例の
7)づゝヤード、第7図は同実施例の機能ブロック図、
第8図はこの発明の第2実施例を示すフローチャート、
第9図(イ)〜に)は各々同実施例でのパラメータ入力
過程を示す図、第1O図はこの発明の第3実施例を示す
フローチャート、第11図(イ)〜(ハ)は各々同実施
例でのパラメータ入力過程を示す図である。 l・・・操作パネル、2・・・処理回路、3・・・メモ
リ。 特許出願人 株式会社千野製作所 代理人 弁理士 西 村 教 光
Fig. 1 is a time-temperature setting diagram showing an example of a program for a temperature controller, etc. Fig. 2 is a diagram showing an example of each program constant, and Fig. 3 is an application of the first embodiment of the parameter setting method according to the present invention. 4 is a memory map diagram of the memory used in the same embodiment, and FIGS. 5(a) to 5) are diagrams showing the parameter input process in the same embodiment, respectively. Fig. 6 is the 7) yard of the same embodiment, Fig. 7 is a functional block diagram of the same embodiment,
FIG. 8 is a flowchart showing a second embodiment of the invention;
Figures 9 (a) to (c) are diagrams showing the parameter input process in the same embodiment, Figure 1O is a flowchart showing the third embodiment of the invention, and Figures 11 (a) to (c) are each It is a figure which shows the parameter input process in the same Example. l...operation panel, 2...processing circuit, 3...memory. Patent applicant Chino Seisakusho Co., Ltd. Representative Patent attorney Norimitsu Nishimura

Claims (1)

【特許請求の範囲】[Claims] 装置に複数のパラメータを設定するときにおけるパラメ
ータの設定力法において、前記複数のノくラメータのい
ずれか1つに所望の値全設定したときに、このパラメー
タと対応関係におるノくラメータにも前記り1望の値が
設定されることを%徴とするパラメータの設定方法。
In the parameter setting method when setting a plurality of parameters in a device, when a desired value is fully set in any one of the plurality of parameters, the parameter in a corresponding relationship with this parameter is also set. A parameter setting method in which the desired value is set as a % sign.
JP22218483A 1983-11-28 1983-11-28 Setting method of parameter Pending JPS60114903A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22218483A JPS60114903A (en) 1983-11-28 1983-11-28 Setting method of parameter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22218483A JPS60114903A (en) 1983-11-28 1983-11-28 Setting method of parameter

Publications (1)

Publication Number Publication Date
JPS60114903A true JPS60114903A (en) 1985-06-21

Family

ID=16778470

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22218483A Pending JPS60114903A (en) 1983-11-28 1983-11-28 Setting method of parameter

Country Status (1)

Country Link
JP (1) JPS60114903A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62157905A (en) * 1985-12-28 1987-07-13 Yamatake Honeywell Co Ltd Controller
JPS62157906A (en) * 1985-12-28 1987-07-13 Yamatake Honeywell Co Ltd Controller
JPH07147789A (en) * 1994-07-25 1995-06-06 Matsushita Electric Ind Co Ltd Parameter setter for motor control equipment

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5741701A (en) * 1980-08-23 1982-03-09 Nissin Electric Co Ltd Setting device of control parameter

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5741701A (en) * 1980-08-23 1982-03-09 Nissin Electric Co Ltd Setting device of control parameter

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62157905A (en) * 1985-12-28 1987-07-13 Yamatake Honeywell Co Ltd Controller
JPS62157906A (en) * 1985-12-28 1987-07-13 Yamatake Honeywell Co Ltd Controller
JPH07147789A (en) * 1994-07-25 1995-06-06 Matsushita Electric Ind Co Ltd Parameter setter for motor control equipment

Similar Documents

Publication Publication Date Title
JPS60114903A (en) Setting method of parameter
JPH0864681A (en) Integrated circuit simulator and simulation method for it
JPH033200A (en) Semiconductor memory
JPS58178408A (en) Programmable controller having simulating function
JP2919841B2 (en) Testing method for data processing equipment
JPS63213200A (en) System for changing mask rom
JPS6128122B2 (en)
JP3335728B2 (en) Programmable controller
JPH07122944A (en) Program memory checking device for audio mixer
JPH04191168A (en) Air-conditioning control device
JPH0217558A (en) Input/output control system
JPS59108128A (en) Adjusting circuit of timing
JP2925791B2 (en) Cooking device
JPH0512136A (en) Rom address controller
JPS59189407A (en) Sequence control device
JPH0269826A (en) System for controlling instruction with condition
JPS5969825A (en) Method for setting address of input and output device
JPS6079450A (en) Correction system for storage device error
JPH0469736A (en) Microprogram controller
JPH0517678B2 (en)
JP2005250661A (en) Maintenance support apparatus of digital control device
JPH04268651A (en) Memory control circuit for information processor
JPH1185223A (en) Programmable controller
JPH04262402A (en) Programmable controller
JPH06236140A (en) Scheduling device for operation simulator for plant