JPS5984945U - 信号伝送システムの入力回路 - Google Patents
信号伝送システムの入力回路Info
- Publication number
- JPS5984945U JPS5984945U JP18074182U JP18074182U JPS5984945U JP S5984945 U JPS5984945 U JP S5984945U JP 18074182 U JP18074182 U JP 18074182U JP 18074182 U JP18074182 U JP 18074182U JP S5984945 U JPS5984945 U JP S5984945U
- Authority
- JP
- Japan
- Prior art keywords
- output
- signal
- circuit
- data
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Dc Digital Transmission (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Selective Calling Equipment (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来例の回路構成図、第2図、第3図は同上の
動作説明図のタイムチャート、第4図は本考案の一実施
例の回路構成図、第5図は同上の動作説明図のタイムチ
ャート、第6図は同上応用の伝盗システムの送信ユニッ
トの回路図であり、4は送信制御回路、5はラッチ回路
、6は第1の比較回路、7は第2の比較回路、Trはト
ランジスタ、FOR,FOR2は排他的オアである。
動作説明図のタイムチャート、第4図は本考案の一実施
例の回路構成図、第5図は同上の動作説明図のタイムチ
ャート、第6図は同上応用の伝盗システムの送信ユニッ
トの回路図であり、4は送信制御回路、5はラッチ回路
、6は第1の比較回路、7は第2の比較回路、Trはト
ランジスタ、FOR,FOR2は排他的オアである。
Claims (1)
- ストローブ信号の立上りがあればデータ入力端子から入
力データ゛信号を読込んで入力データ信号に基く信号を
伝送するとともに伝送終了後に入力′データ信号と一致
する出力をデータ出力端子より一発生する送信制御回路
を備えた信号伝送システムにおいて、外部入力信号をク
ロックの立上り時にラッチするとともにラッチ出力を前
記送信制御回路のデータ入力端子に出力するラッチ回路
と外部入力信号と前記送信制御回路のデータ出力端子か
−らの出力とを比較する排他的オアを有する第1の比較
回路と、データ出力端子からの出力と前記−ラッチ回路
のラッチ出力とを比較する別の排他的オアを有し、この
排他的オアの出力を送信制御回路のストローブ信号入力
端子に出力するとともに、トランジスタを介して接地す
る第2の比較回路と、送信制御回路から一定周期で出力
する同期信号と第1の比較回路の排他的オアの出力とを
入力して論理積演算を行なってそのゲート出力を上記ラ
ツーチ回路のクロックとするアンドゲートとを備え、前
記送信制御回路から出力する同期信号で上記トランジス
タをオン、オフさせることを特徴とする信号伝送システ
ムの入力回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18074182U JPS5984945U (ja) | 1982-11-30 | 1982-11-30 | 信号伝送システムの入力回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18074182U JPS5984945U (ja) | 1982-11-30 | 1982-11-30 | 信号伝送システムの入力回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5984945U true JPS5984945U (ja) | 1984-06-08 |
JPH0233418Y2 JPH0233418Y2 (ja) | 1990-09-07 |
Family
ID=30391817
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18074182U Granted JPS5984945U (ja) | 1982-11-30 | 1982-11-30 | 信号伝送システムの入力回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5984945U (ja) |
-
1982
- 1982-11-30 JP JP18074182U patent/JPS5984945U/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPH0233418Y2 (ja) | 1990-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5984945U (ja) | 信号伝送システムの入力回路 | |
JPS5922558U (ja) | 信号処理装置の入力回路 | |
JPS6020695U (ja) | 入力信号検出回路 | |
JPS59134972U (ja) | 信号伝送回路 | |
JPS60111124U (ja) | パルス発生器の出力制御回路 | |
JPS5857176U (ja) | 周波数差の弁別回路 | |
JPS6138579U (ja) | 雑音指数計の校正装置 | |
JPS58191769U (ja) | 同期信号切換回路 | |
JPS59118036U (ja) | デ−タ入力回路 | |
JPS6085490U (ja) | 遠隔操作装置 | |
JPS58164046U (ja) | マイクロプロセツサの制御装置 | |
JPS58174711U (ja) | デジタルインタ−フエ−スシミユレ−タ | |
JPS58101232U (ja) | マイクロコンピユ−タ | |
JPS5871843U (ja) | Bcd信号読み取り装置 | |
JPS601037U (ja) | 二者択一回路 | |
JPS5963739U (ja) | デジタル信号入力装置 | |
JPS59182756U (ja) | マイクロコンピユ−タ | |
JPS6074338U (ja) | クロツク発生回路 | |
JPS60126853U (ja) | 割り込み信号制御回路 | |
JPS5850542U (ja) | クロツク作成回路 | |
JPS58113139U (ja) | キ−スイツチのレスポンス回路 | |
JPS594011U (ja) | シ−ケンサ入出力信号のチエツク回路 | |
JPS59118007U (ja) | 出力回路 | |
JPS5851340U (ja) | 入力制御回路 | |
JPS6146637U (ja) | モ−ドプログラミング回路 |