JPS5977772A - Method and device for picture signal processing - Google Patents

Method and device for picture signal processing

Info

Publication number
JPS5977772A
JPS5977772A JP57188401A JP18840182A JPS5977772A JP S5977772 A JPS5977772 A JP S5977772A JP 57188401 A JP57188401 A JP 57188401A JP 18840182 A JP18840182 A JP 18840182A JP S5977772 A JPS5977772 A JP S5977772A
Authority
JP
Japan
Prior art keywords
image signal
data
pixel
pixels
scanning window
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57188401A
Other languages
Japanese (ja)
Other versions
JPS6349429B2 (en
Inventor
Hiroyoshi Tsuchiya
博義 土屋
Katsuo Nakazato
中里 克雄
Kunio Sannomiya
三宮 邦夫
Hidehiko Kawakami
秀彦 川上
Hirotaka Otsuka
大塚 博隆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP57188401A priority Critical patent/JPS5977772A/en
Priority to GB08328648A priority patent/GB2129652B/en
Priority to US06/545,926 priority patent/US4551768A/en
Priority to DE3339002A priority patent/DE3339002C2/en
Publication of JPS5977772A publication Critical patent/JPS5977772A/en
Publication of JPS6349429B2 publication Critical patent/JPS6349429B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/40Picture signal circuits
    • H04N1/405Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels
    • H04N1/4051Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels producing a dispersed dots halftone pattern, the dots having substantially the same size

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Color Image Communication Systems (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

PURPOSE:To realize artificial intermediate display without spoiling the resolution of a binary picture by allowing an original picture after data conversion to have a regular distribution where its density distribution is flat, and weakening contour emphasizing effect. CONSTITUTION:A digital signal obtained from an input terminal 16 through an A/D converter 17 is stored in a picture data storage device 20 after an additional data adding circuit superposes a regular pattern thereupon. This picture signal is also stored in a picture data storage device 22. Data after data conversion processing for reallocation is all completed is read out of the device 22 and outputted as an output picture signal to an output terminal 25 through a binary coding circuit 24. A data adding circuit 26 obtains data in a scanning window from the device 22 to find the total sum of scanning window position data. A sequencing circuit 27 obtains the data in the scanning window from the device 20 to determine data addresses at scanning window position corresponding to the device 22 in decreasing order and reports them to an address control circuit 23. A reallocating circuit 28 generates conversion data and writes them in the device 22 in order.

Description

【発明の詳細な説明】 産業上の利用分野 本発明はファクシミリ電送装置などのように一度画像を
走査分解した後再度画像を構成する一般の画像走査・記
録装置または画像走査・表示装置に用いられる画信号処
理方法および画信号処理装置に関するものである。
[Detailed Description of the Invention] Industrial Application Field The present invention is used in general image scanning/recording devices or image scanning/display devices that once scan and decompose an image and then compose the image again, such as a facsimile transmission device. The present invention relates to an image signal processing method and an image signal processing device.

従来例の構成とその問題点 近年日常業務におけるファクシミリ利用がますます拡大
の一途であシ、それとともに従来の白黒二値の他に中間
調の再現に対する要望も強まシっつある。中間調の再現
に関しては記録装置と伝送方式の両面から制約されるこ
とが多い。例えば写真に使われる銀塩の印画紙に記録す
る装置や感熱記録装置などは中間調記録が可能であるが
、静電記録装置やインクジェット記録装置などは本質的
に二値記録に向いているものと言える。伝送方式ではこ
れまでのアナログ電送からディジクル電送に変りつつあ
り、データ圧縮技術などを駆使してより高速に効率よい
電送を行なおうという傾向にある。そこで白黒2値の記
録装置を用いる擬似中間調表示に良い方式があればこれ
からのディジタルデータ電送の方向とも符合し、より最
適なファクタεり電送システムを構成できるようになる
Conventional configurations and their problems In recent years, the use of facsimiles in daily work has been expanding more and more, and along with this, there has been an increasing demand for reproduction of halftones in addition to the conventional black and white binary. Reproduction of halftones is often restricted by both recording devices and transmission methods. For example, devices that record on silver halide photographic paper used in photography and thermal recording devices are capable of halftone recording, but electrostatic recording devices and inkjet recording devices are essentially suited for binary recording. I can say that. The transmission method is changing from the conventional analog transmission to digital transmission, and there is a trend toward faster and more efficient transmission using data compression technology. Therefore, if there is a good method for pseudo-halftone display using a black and white binary recording device, it will be compatible with the future direction of digital data transmission, and a more optimal factor ε transmission system can be constructed.

擬似中間調表示の代表的なものには新聞・雑誌などの印
刷画像にみられる網点化の方法と、閾値のマトリクステ
ーブルに従って画像を二値化していくディザ法というの
がある。これら従来の方法は文字や線画などの二値画像
に対してはその分解能全劣化させる欠点があり、従って
中間濃度と二値画像が混在する画像に対してはいずれか
を犠牲にした伝送を行なわざるをえない。
Typical examples of pseudo-halftone display include the halftone method seen in printed images of newspapers and magazines, and the dither method that binarizes the image according to a matrix table of threshold values. These conventional methods have the disadvantage of completely deteriorating the resolution for binary images such as characters and line drawings, and therefore, for images containing a mixture of intermediate density and binary images, it is necessary to perform transmission at the expense of one or the other. I have no choice.

従来例の一つとして、二値画像の分解能劣化が比較的少
ない擬似中間調表示であるディザ法について第1区金柑
いて説明する。第1図(A)において1は童子化された
原画データ、2は閾値データ、3は二値化データを示す
パターンである。原画データDz、y ld対応する位
置の閾値データSX、yと大小比較され、太きければ黒
(=1)、大きくなければ白(=0)として閾値処理さ
れ二値化デークPx、アに変換される。閾値データ2は
例えば第1図(B)に示すような4×4の大きさをもつ
閾値データが繰返し展開されている。閾値の窓が4×4
の場合は16種の閾値を設定でき従って原画データ1に
対して擬似的に17レベルを表わす中間調表示が可能と
なる。第1図(B)の@値データにおけるDmaxは原
画データ1の最大値を表わしている。
As one of the conventional examples, the dither method, which is a pseudo-halftone display that causes relatively little deterioration in the resolution of binary images, will be explained in detail in the first section. In FIG. 1(A), 1 is a pattern showing original image data converted into a doji, 2 is a pattern showing threshold data, and 3 is a pattern showing binarized data. The original image data Dz, y ld is compared in size with the threshold data SX, y at the corresponding position, and if it is thicker, it is black (=1), if it is larger, it is thresholded as white (=0) and converted into a binarized data Px, a. be done. For example, the threshold data 2 has a size of 4×4 as shown in FIG. 1(B), and is repeatedly developed. The threshold window is 4x4
In this case, 16 types of threshold values can be set, and therefore, halftone display that pseudo-expresses 17 levels for original image data 1 is possible. Dmax in the @ value data in FIG. 1(B) represents the maximum value of the original image data 1.

第1図(A)の例に示したディザ法は原画データ1の各
画素毎独立に閾値処理されて二値データに変換されるが
、原画データ1のレベルに応じた黒の数が閾値の窓毎に
表われて平均的に中間調1[現することになる。閾値の
窓の大きさと表示画質との関係は、窓が小さいと画像の
分解能は良いが表示できる中間調レベルが少なくなシ、
窓を大きくすると画像の分解能は悪いが表示できる中間
調レベルが多くなるという関係にある。いずれにしても
白黒二値の原画に対しては普通の二値化処理の表示画質
より分解能を悪くする方向となる。
In the dither method shown in the example in Figure 1 (A), each pixel of original image data 1 is subjected to threshold processing independently and converted to binary data, but the number of blacks corresponding to the level of original image data 1 is the threshold value. It will appear in each window and will appear as halftone 1 on average. The relationship between the size of the threshold window and display image quality is that the smaller the window, the better the image resolution, but the lower the number of halftone levels that can be displayed.
If the window is made larger, the resolution of the image will be lower, but the number of intermediate tones that can be displayed will increase. In any case, for a black-and-white binary original image, the resolution tends to be worse than the display image quality of ordinary binarization processing.

発明の目的 本発明は上記二値画像の分解能劣化による画質低下のな
い擬似中間調表示を行なうことのできる画信号処理方法
および画信号処理装置を提供することを目的とする。
OBJECTS OF THE INVENTION It is an object of the present invention to provide an image signal processing method and an image signal processing apparatus that can perform pseudo halftone display without deterioration in image quality due to deterioration in resolution of the binary image.

発明の構成 本発明は入力画像信号データを記憶する第1の記憶装置
と、入力画像信号データに別途用意され゛たる付加デー
タを加算した結果の信号データを記憶する第2の記憶装
置とを有し、それぞれの記憶装置の対応する位!を第1
および第2の走査窓でそれぞれ走査しながら、第1の走
査窓内の画素データの総和を第2の走査窓内の画素デー
タの太きさに応じて第1の走査窓内に再配分していくデ
ータ変換を行なうものである。
Structure of the Invention The present invention has a first storage device that stores input image signal data, and a second storage device that stores signal data that is a result of adding separately prepared additional data to the input image signal data. And the corresponding place of each storage device! The first
While scanning with the second scanning window and the second scanning window, the total sum of pixel data within the first scanning window is redistributed within the first scanning window according to the thickness of the pixel data within the second scanning window. It performs various data conversions.

実施例の説明 以下に本発明の実施例全図面を用いて説明する。Description of examples Embodiments of the present invention will be described below with reference to all the drawings.

第2図(ム)は窓走査とデータ変換を説明する図で、6
は原画データであり走査窓6が原画データ6の右側に主
走査、下側に副走査されながら走査窓6内で遂−データ
変換が行なわれていく。走査窓6の大きさは任意である
が、例えば2×2画素、3×3画素、4×4画素という
程度の大きさである。
Figure 2 (m) is a diagram explaining window scanning and data conversion.
is original image data, and as the scanning window 6 is main-scanned to the right side of the original image data 6 and sub-scanned to the lower side, data conversion is finally performed within the scanning window 6. Although the size of the scanning window 6 is arbitrary, it is, for example, about 2×2 pixels, 3×3 pixels, or 4×4 pixels.

走査窓6は主走査方向、副走査方向とも1画素づつ走査
していくのを基本とするが、必ずしもその限りではない
。本実施例では1画素づつの走査で説明する。走置窓6
’12X2画素とすると原画デークロの111is]の
画素1例えば走査窓6内の画素Dm、 nは走査窓6の
移動につれて4回のデータ変換を受けることになる。デ
ータ変換に次のように行なわれる。第2図(B)は走査
窓6の所定位置における原画データであり、同(qば1
つ前の走査窓位置においてデータ変換が行なわれた状態
である。
The scanning window 6 basically scans one pixel at a time in both the main scanning direction and the sub-scanning direction, but this is not necessarily the case. This embodiment will be explained by scanning one pixel at a time. Traveling window 6
For example, pixels Dm and n in the scanning window 6 will undergo data conversion four times as the scanning window 6 moves. Data conversion is performed as follows. FIG. 2(B) shows the original image data at a predetermined position of the scanning window 6;
This is a state in which data conversion has been performed at the previous scanning window position.

”″の数は過去においてその画素がデータ変換を受けた
回数金示している。同(D)は現走査窓6の位置におい
てデータ変換が行なわれた後の状態である。ここで、変
換されたデータは原画データを書換えるのではなく別途
記憶されているものと考える。走査窓6内のデータ変換
は次の手順によりて行なう。
The number "" indicates the number of times that pixel has undergone data conversion in the past. (D) shows the state after data conversion has been performed at the current scanning window 6 position. Here, it is assumed that the converted data is not rewritten to the original image data but is stored separately. Data conversion within the scanning window 6 is performed by the following procedure.

手順1(C)に示すデータの総和sl求める。Determine the total sum sl of the data shown in step 1(C).

S” DK−+、 n−+ +DL+、 n+DQ n
−1+ Dm、 n手順2 次式におけるNとAを求め
る。
S” DK-+, n-+ +DL+, n+DQ n
-1+ Dm, n Procedure Find N and A in the quadratic equation.

S二しN+A ただしCは定数で例えばQ = Dmaxとする。S2 N+A However, C is a constant, for example, Q=Dmax.

Nは正の整数である。N is a positive integer.

手順3(B)に示すデータの大きさ順を調べる。Check the order of data size shown in step 3 (B).

同じ値の時は予じめ定められた順に決 める。When the values are the same, they are determined in a predetermined order. Melt.

手順4(0)に示すデータを(B)に示すデータの大き
さ順に対応する所をN個分Cに変換 し、次をムに変換し、残pを0に変換 する。
Step 4: Convert N portions of the data shown in (0) corresponding to the size of the data shown in (B) into C, convert the next into M, and convert the remaining p into 0.

例えば手順2において、N==1が求まり、手順3IF
−おいて”m、 n−1〉” m、 n >Dm−+、
 r> Drn−1,n−1の関係であることが知れる
と同(E)のデータのようにデータ変換されることにな
る。
For example, in step 2, N==1 is found, and step 3IF
−, “m, n-1〉” m, n > Dm-+,
If it is known that the relationship is r> Drn-1, n-1, the data will be converted as shown in (E).

上記のデータ変換を原画の全データについて行なうと、
原画データ6のデータ値が小さい所ではOの数が多く、
データ値の大きい所Haの数が多く、原画データ6のデ
ータ値に比例して変換されていく。従ってデータ変換さ
れた値に対して通常の閾値処理を行ない二値化データに
すると擬似中間調表示のデータを得ることができる。上
記データ処理の大きな特徴は変換データが原画データの
大きい順に配置(再配分)されていくため白黒二値の原
画に対しての分解能劣化は発生しないのみならず、原画
の中の細線が量子化のために通常の閾値処理では点線に
なるような所も連続した線で再生される傾向にある。こ
れは上記データ処理は原画の中の大きな値のデータは周
辺の小さな値のデータを引寄せて更に大きくなる効果を
も2ことによる。
When the above data conversion is performed on all the data of the original image,
Where the data value of original image data 6 is small, the number of O's is large,
Where the data value is large, the number of Ha is large, and the data is converted in proportion to the data value of the original image data 6. Therefore, if normal threshold processing is performed on the data-converted values to create binarized data, pseudo-halftone display data can be obtained. The major feature of the above data processing is that the converted data is arranged (redistributed) in the order of the original image data, so not only does resolution deterioration for the black and white binary original image not occur, but the thin lines in the original image are quantized. Therefore, areas that would be dotted lines in normal threshold processing tend to be reproduced as continuous lines. This is because the above data processing has the effect that large value data in the original image attracts surrounding small value data and becomes even larger.

しかしながら、上記データ処理を行った中間調の画像に
上記引寄せ効果により強めに輪郭強調されたような画像
となる傾向にある。また、原画の平担な濃度分布の所は
変換されたデータの分布が砂目のようにランダムになる
傾向もある。従って本発明では原画の平担な濃度分布の
所がデータ変換後に少しに規則的な分布となるように、
かつ輪郭強調効果を多少弱めるようにするだめの工夫全
行なっており、以下にその処理の仕方を説明する。
However, there is a tendency for the halftone image that has been subjected to the data processing described above to have its outlines strongly emphasized due to the above-mentioned pulling effect. Furthermore, where the original image has a flat density distribution, the converted data tends to have a random distribution like grain. Therefore, in the present invention, the flat density distribution of the original image becomes a slightly regular distribution after data conversion.
In addition, we have taken every possible measure to weaken the edge enhancement effect to some extent, and we will explain how to do this below.

上記データ処理では走査窓内の(B)に示す原画データ
の大きい順に新データを配置してきた。従って順位付用
のデータに規則性を導入すると変換後のデータ分布にも
規則性全もたせることが可能となる。第3図(ム)には
規則性をもたせる一例を示している。11は原画データ
、12は原画データ11Vc加算すべき加算データ、1
3は原画データ11に加算データ12を加算したデータ
である。
In the data processing described above, new data has been arranged in descending order of the original image data shown in (B) within the scanning window. Therefore, if regularity is introduced into the data for ranking, it becomes possible to have complete regularity in the data distribution after conversion. FIG. 3(m) shows an example of providing regularity. 11 is original image data, 12 is original image data 11Vc addition data to be added, 1
3 is data obtained by adding addition data 12 to original image data 11.

この第3図(A)のデータ13を第2図(B)に示す原
画データの代りに順位づけデータとして使用することが
上述の走査窓内のデータ変換手順1〜4と異なる部分で
ある。これは順位付データのみにすることであり、上述
の手順1の針具データには加算データ成分を含1せてい
ない。第3図の加算データ12は規則的な配列のパター
ンであり、作り方に任意であるが、−例として第3図@
)、 (C)に示すような4×4のバター7を展開して
加算データ12としている。この例では加算データ12
の大きさは原画データ11の最大値の殉以下に設定して
いるが、その理由はこの1[金大きくしすぎると原画デ
ータ11の輪郭強調効果を弱くしすぎるためである。
The difference from the data conversion procedures 1 to 4 within the scanning window described above is that the data 13 in FIG. 3(A) is used as ranking data instead of the original image data shown in FIG. 2(B). This is to use only ranked data, and the needle tool data in step 1 described above does not include the addition data component. The addition data 12 in Figure 3 is a regular array pattern, and can be created in any way, but as an example, Figure 3 @
), 4×4 butter 7 as shown in (C) is expanded to provide addition data 12. In this example, the addition data 12
The size of 1 is set to be less than the maximum value of the original image data 11, because if this value 1 is made too large, the edge enhancement effect of the original image data 11 becomes too weak.

上記実施例においては第3図(A)の加算データ12を
規則的な配列パターンとして説明したが、原理的に任意
のパター/で良く、特殊効果を持たせるために別の画像
バク−7を用意して順位づけのための加算パターンとす
ることも可能である。
In the above embodiment, the addition data 12 in FIG. 3(A) was explained as a regular array pattern, but in principle any pattern may be used, and another image background 7 may be used to create a special effect. It is also possible to prepare an addition pattern for ranking.

上記の画像処理手順を1とめると次のようになるO 手順1 原画像を走査分解して得られた画信号列を主走
査方向および副走査方向に従い画信号記憶部G1 に記
憶する。
If the above image processing procedure is taken as 1, it becomes as follows. Procedure 1: An image signal sequence obtained by scanning and decomposing the original image is stored in the image signal storage section G1 according to the main scanning direction and the sub-scanning direction.

手順2 信号記憶部G1に対応した画信号記憶部G2の
記憶位置には別途用意されたる付加データと画信号記憶
部G1のデータを加算したデータを記憶する。
Step 2 Data obtained by adding separately prepared additional data and data in the image signal storage section G1 is stored in a storage location of the image signal storage section G2 corresponding to the signal storage section G1.

手順3 画信号記憶部G1を走査する(m++)x(n
++)ノ走査窓Wi、jの各画素Pi+u、j+、(u
=Q〜ill、 v==o−<)の画1言号レベルLi
刊2.+7に対して ただし、Cは出力信号最大値 Nは整数 人は○くム〈C なるNおよびAを求める。
Step 3 Scan the image signal storage section G1 (m++)x(n
Each pixel Pi+u, j+, (u
=Q~ill, v==o-<) stroke 1 word level Li
Publication 2. For +7, however, C is the maximum output signal value N is an integer.

手順4 画信号記憶部G1 と対応する位置の画信号記
憶部G2を同時に走査する走査窓W2j内の各画素Pi
+u、 j+vの画信号レベルL′1+0.j+vの降
順値’l” K(P=+u、 j+v)と定める。
Step 4 Each pixel Pi within the scanning window W2j simultaneously scans the image signal storage section G1 and the image signal storage section G2 at the corresponding position.
+u, j+v image signal level L'1+0. The descending value of j+v is defined as 'l'' K (P=+u, j+v).

手順6 走査窓−j内の各画素Pi+u、 j+vに対
して降順値K(P工+。、j+、)k用いてK(Pi+
u、 j+v )≦Nの時Li+u、 j+v = C
’  (Pl−)u、 j+v )二N+1の時Li+
u、j+v  −λK  (Pi+u、j+v)>N+
1の時Li+u、 j+v =0なる置換を施す。
Step 6 For each pixel Pi+u, j+v in the scanning window -j, use the descending value K(P+.,j+,)k to calculate K(Pi+
When u, j+v)≦N, Li+u, j+v = C
'(Pl-)u, j+v) When 2N+1, Li+
u, j+v −λK (Pi+u, j+v)>N+
When it is 1, perform the replacement such that Li+u, j+v =0.

手順6 主走査方向に対し、工が1からiの終りまで手
順39手順41手順6を繰り返す。
Step 6 Repeat steps 39, 41, and 6 in the main scanning direction from 1 to the end of i.

手順7 副走査方向に対し、コが1からjの終9まで手
順32手順41手順61手順6を繰り返す。
Step 7 Repeat Step 32, Step 41, Step 61, and Step 6 from 1 to 9 for j in the sub-scanning direction.

なお、上述の処理説明は走査窓Wt、および走査窓Wi
、j が矩形の場@について述べたが、これは円、だ円
、三角形等の任意の形についても可能である。
Note that the above processing description is based on the scanning window Wt and the scanning window Wi.
, j is a rectangular field, but this is also possible for any shape such as a circle, ellipse, or triangle.

また、c6出力信号最大値と定義したが、これは人力画
信号レベルの最大値あるいはその近傍の値でもよい。
Further, although the maximum value of the c6 output signal is defined as the maximum value, this may be the maximum value of the human-powered image signal level or a value in the vicinity thereof.

また手順4および6において降順値を用いて説明したが
昇順値を用いて置換する事も可能である。
Furthermore, although steps 4 and 6 are explained using descending values, it is also possible to replace using ascending values.

また手順6および手順7の処理において、主走査方向お
よび副走査方向について走査の周期が1画素周期で説明
しているが、走査の周期、走査の方向ともに任意の周期
と方向でも可能である。
Further, in the processing of Steps 6 and 7, the scanning period in the main scanning direction and the sub-scanning direction is described as one pixel period, but both the scanning period and the scanning direction can be arbitrary periods and directions.

更に上記説明では画信号利金てを一担画信号記憶部G1
およびG2に記憶したが走査窓Wi、、 。
Furthermore, in the above explanation, the image signal interest rate is stored in one image signal storage section G1.
and scanning window Wi, , which was stored in G2.

W/工jに必要な画信号列だけを記憶し、走査に従って
遂次入れ換える方法も可能である。
It is also possible to store only the image signal sequences necessary for W/J and to replace them one after another as the scans are performed.

第4図はデータ変換回路ブロック図で、本発明を実現す
る基本動作の概略を説明する図である。
FIG. 4 is a block diagram of a data conversion circuit, and is a diagram illustrating an outline of the basic operation for realizing the present invention.

15はタイミング信号発生回路で各ブロック間またはブ
ロック内のタイミング信号を発生し供給している。(た
だし同図の各ブロックへの信号線は省略している。)入
力端子16から入る原画像を走査して得たアナログ画像
信号はム/D変換器1γによりディジタル画像信号とな
り、付加データ加算回路18で規則性パターンが重畳さ
れた後、ゲート回路19を通って画像データ記憶装置2
゜に記憶される。また上記ディジクル画像信号はゲート
回路21を通り画像データ記憶装置22にも記憶される
。ゲート回路19,21はアドレス制御回路により制御
されており、それぞれ記憶装置20.22のデータ書込
み読出し番地などが制御されることになる。後述する処
理において記憶装置2oに記憶されたデータは順位付用
のデータとして用いられ、記憶装置22のデータは再配
分によるデータ変換で遂−書換えられていくことになる
。再配分のデータ変換処理が全て終了したデータは記憶
装置22がらゲート回路21全通して読出され、二値化
回路24を通り画像記録装置で記録される出力画像信号
として出力端子26に出力される。データ加算回路26
は記憶装置22がらゲート回路21全通して走査窓内の
データを得、走査窓位置データの総和を求めるところで
ある。
Reference numeral 15 denotes a timing signal generation circuit which generates and supplies timing signals between or within each block. (However, the signal lines to each block in the figure are omitted.) The analog image signal obtained by scanning the original image input from the input terminal 16 becomes a digital image signal by the mu/D converter 1γ, and is added to the additional data. After the regular pattern is superimposed in the circuit 18, it passes through the gate circuit 19 to the image data storage device 2.
It is stored in ゜. Further, the digital image signal passes through the gate circuit 21 and is also stored in the image data storage device 22. The gate circuits 19 and 21 are controlled by an address control circuit, and the data write and read addresses of the memory devices 20 and 22 are respectively controlled. In the process to be described later, the data stored in the storage device 2o will be used as ranking data, and the data in the storage device 22 will be finally rewritten by data conversion by reallocation. The data for which all data conversion processing for redistribution has been completed is read out from the storage device 22 through the gate circuit 21, passed through the binarization circuit 24, and outputted to the output terminal 26 as an output image signal to be recorded by the image recording device. . Data addition circuit 26
The data in the scanning window is obtained through all the gate circuits 21 from the memory device 22, and the sum of the scanning window position data is determined.

順位付回路27は記憶装置20がら走査窓内のデータを
ゲート回路19全通して得、データの大きい順に記憶装
置22の対応する走査窓位置におけるデータ番地を全て
決定し、アドレス制御回路23に通知する。再配分回路
28は加算回路26で得た総和から変換データを作成し
、アドレス制御回路23で指定された記憶装置22の番
地にゲート回路21全通して順次変換データを書込んで
いく。次に第4図における順位付回路27と再配分回路
28と付加データ加算回路18について説明する。
The ranking circuit 27 obtains the data within the scanning window from the storage device 20 through all the gate circuits 19, determines all data addresses in the corresponding scanning window position of the storage device 22 in descending order of data, and notifies the address control circuit 23. do. The redistribution circuit 28 creates converted data from the summation obtained by the addition circuit 26, and sequentially writes the converted data to the address of the storage device 22 designated by the address control circuit 23 through all the gate circuits 21. Next, the ranking circuit 27, redistribution circuit 28, and additional data addition circuit 18 in FIG. 4 will be explained.

第6図は順位付回路の構成である。2×2走査窓内の4
個のデータはデータ入力端子29から入り、ゲート回路
30を通り、走査窓内の位置と対応した4個のデータレ
ジスタ31の所定の位置に記憶される。このときの所定
の位置はlイミ/グ信号入力端子32から入るパルスを
カウントするアドレスカウンタ33の出力をゲート回路
34を介してレジスタ31に設定することにより指定さ
れる。タイミング信号入力端子32から入るパルスはゲ
ート回路36を通りレジスタ31のデータ書込みクロッ
クにもなると同時にタイミング制御回路36に入9信号
線37にゲート切換え信号を出す。信号線37のゲート
切換え信号はゲート回路3oとゲート回路34とゲート
回路36を駆動し、レジスタ31にデータ入力端子29
から入る4個のデータを取込む入力モードの状態を作り
だしている。最大値検出回路38はレジスタ31の4個
のデータに対して最大値を検出しその最大値のデータア
ドレスを出力する。この時タイミング制御回路36は信
号線37のゲート切換え信号でゲート回路3oとゲート
(ロ)路34とゲート回路36を駆動し、レジスタ31
の内容書換えモードの状態を作り出している。この状態
において上記最大値のデータアドレスはゲート回路34
全介してレジスタ31に設定され、またレジスタ39の
負の定数値がゲート回路30を介してレジスタ31に設
定され、さらにタイミング制御回路36から信号線40
全通して出る内部クロック信号がゲート回路36全通シ
レジスタ31のデータ書込みクロックとなることにより
レジスタ31の最大値データが負のデータに書換えられ
る。この状態において信号線4oに内部クロックが4岡
山たときレジスタ31の内容は全て負の値に変わること
になる。この内部クロックが出る順に最大値検出回路3
8の出力に、最初にレジスタ31VC取込んだデータの
大きい順の対応するデータアドレスが出力することにな
る。このアドレスは4イ固のアドレスレジスタ41の書
込みデータとなり順次記憶されるのであるが、このとき
信号線4oの内部クロックはレジスタ41の書込みクロ
ックになると同時にアドレスカウンタ42に入る。アド
レスカウンタ42の出力はゲート回路43を通ジアドレ
スレジスタ41にアドレスデータを記憶する位置の指定
を行なう。このときタイミング制御回路36から出る信
号勝44から出る信号はゲート回路43を駆動しデータ
の書込み状態に、っまシアドレスカラ/り42の出力を
アドレスレジスタ41に与えている。アドレスレジスタ
41vc4(@Jのアドレスデータが書込まれた後、信
号a44がら出る信号はゲート回路43全駆動し、アド
レスレジスタ41をデータの読出し状態にする。このあ
とタイミング制御回路36が信号線46に読出L’70
ツク全出力するとアドレスカウンタ4614このクロッ
クをカウントし、その出力をゲート回路43全通してア
ドレスレジスタ41に与え、アドレスデータの読出し位
置を指定することになる。
FIG. 6 shows the configuration of the ranking circuit. 4 in 2x2 scanning window
The data enters from the data input terminal 29, passes through the gate circuit 30, and is stored in predetermined positions of the four data registers 31 corresponding to the positions within the scanning window. At this time, the predetermined position is specified by setting the output of an address counter 33 that counts pulses input from the l imitation signal input terminal 32 to the register 31 via the gate circuit 34. A pulse input from the timing signal input terminal 32 passes through the gate circuit 36 and becomes a data write clock for the register 31. At the same time, the pulse enters the timing control circuit 36 and outputs a gate switching signal to the 9 signal line 37. The gate switching signal on the signal line 37 drives the gate circuit 3o, the gate circuit 34, and the gate circuit 36, and inputs the data input terminal 29 to the register 31.
It creates an input mode state that takes in four pieces of data from . The maximum value detection circuit 38 detects the maximum value of the four data items in the register 31 and outputs the data address of the maximum value. At this time, the timing control circuit 36 drives the gate circuit 3o, the gate (ro) path 34, and the gate circuit 36 with the gate switching signal on the signal line 37, and drives the register 31
is in content rewrite mode. In this state, the data address of the maximum value is the gate circuit 34.
The negative constant value of the register 39 is set to the register 31 via the gate circuit 30, and the signal line 40 is set from the timing control circuit 36.
The internal clock signal output throughout the gate circuit 36 becomes the data write clock for the register 31, so that the maximum value data in the register 31 is rewritten to negative data. In this state, when the internal clock signal reaches 4 Okayama on the signal line 4o, the contents of the register 31 all change to negative values. The maximum value detection circuit 3
The data addresses corresponding to the data first taken in by the register 31VC in descending order are outputted to the output of the register 31VC. This address becomes the write data of the 4-bit address register 41 and is stored sequentially, but at this time, the internal clock of the signal line 4o enters the address counter 42 at the same time as the write clock of the register 41. The output of the address counter 42 passes through a gate circuit 43 and specifies the location where address data is to be stored in the address register 41. At this time, the signal output from the signal output 44 output from the timing control circuit 36 drives the gate circuit 43 to enter the data writing state, and provides the output of the rear address register 42 to the address register 41. After the address data of the address register 41vc4 (@J is written, the signal output from the signal a44 fully drives the gate circuit 43 and puts the address register 41 in the data read state. After that, the timing control circuit 36 Read L'70
When the clock is fully output, the address counter 4614 counts this clock, and its output is passed through the gate circuit 43 and given to the address register 41 to designate the read position of the address data.

このようにして順位は回路からのアドレスデータが出力
端子47に出力することになる。
In this way, the order of address data from the circuit is outputted to the output terminal 47.

第6図は第4図の再配分回路の構成図である。FIG. 6 is a block diagram of the redistribution circuit of FIG. 4.

走査窓内データの総和sH第6図の入力端子48からゲ
ート回路49を介してレジスタ60にセットされる。入
力端子51から入るタイミング信号はゲート回路49を
小側し、総和Sをレジスタ50にセットするときに入力
端子48からの信号全通過させ、それ以外は減算器62
の出力信号全通過させる。レジスタ6oにデータを取込
むタイミングは入力端子63から入るタイミング信号で
行なわれる。減算器62はレジスタ60の内容からレジ
スタ64にセットされている定数Cを減算して出力する
。従ってレジスタ60の出力は入力端子53からタイミ
ング信号が入る毎に最初の総和Sから定数Cを順次減算
していくことになる。
The total sum sH of the data within the scanning window is set in the register 60 from the input terminal 48 in FIG. 6 via the gate circuit 49. The timing signal that enters from the input terminal 51 is passed through the gate circuit 49, and when setting the sum S in the register 50, all the signals from the input terminal 48 are passed through, and otherwise the signal is passed through the subtracter 62.
Pass all output signals. The timing for reading data into the register 6o is determined by a timing signal input from the input terminal 63. A subtracter 62 subtracts a constant C set in a register 64 from the contents of the register 60 and outputs the result. Therefore, the output of the register 60 is to sequentially subtract the constant C from the initial sum S every time a timing signal is input from the input terminal 53.

比較器66はレジスタ6oの内容とレジスタ54の内容
を比較し、レジスタ5oの内容が大きいか同じ時はゲー
ト回路66を駆動してレジスタ64の内容をゲート回路
66の出力とし、レジスタ50の内容が小さい時はゲー
ト回路56を駆動してレジスタ6Qの内容をゲート回路
66の出力とする。正負判定回路57はゲート回路58
を駆動し、レジスタ60の出力が正の時はゲート回路5
6の出力をゲート回路68の出力とし、レジスタ60の
出力が負の時にはレジスタ59にセットされている定数
0をゲート回路68の出力とすることにより出力端子6
0に再配分されたデータとして出力する。
A comparator 66 compares the contents of the register 6o and the contents of the register 54, and if the contents of the register 5o are greater or the same, the comparator 66 drives the gate circuit 66 to make the contents of the register 64 the output of the gate circuit 66, and the contents of the register 50. When is small, the gate circuit 56 is driven and the contents of the register 6Q are made the output of the gate circuit 66. The positive/negative determination circuit 57 is a gate circuit 58
and when the output of the register 60 is positive, the gate circuit 5
6 is set as the output of the gate circuit 68, and when the output of the register 60 is negative, the constant 0 set in the register 59 is set as the output of the gate circuit 68.
Output as data redistributed to 0.

第7図は第4図の付加データ加算回路を説明する図であ
る。−例として第8図に示す4×4マトリクスのデータ
を原画像データに対して裸り返し加算していくものとす
る。そのマトリクスデータを第8図(B) I/4示す
配列で記憶しているのが記憶装置63である。入力端子
64から入る画像データは加算回路65で記憶装置63
から読出したデータと加算され、出力端子66に出力さ
れる。記憶装置63からデータを読出すためのアドレス
は2ビツトカウンタ67の出力を下位アドレス、2ビツ
トカウ/り68の出力を上位アドレスとして設定する。
FIG. 7 is a diagram illustrating the additional data addition circuit of FIG. 4. - As an example, assume that the 4×4 matrix data shown in FIG. 8 is repeatedly added to the original image data. The storage device 63 stores the matrix data in the arrangement shown in FIG. 8(B) I/4. Image data input from the input terminal 64 is sent to the storage device 63 by the addition circuit 65.
The data is added to the data read from the input terminal 66 and output to the output terminal 66. As for the address for reading data from the storage device 63, the output of the 2-bit counter 67 is set as the lower address, and the output of the 2-bit counter 68 is set as the upper address.

カラ/り67は入力端子69から入る画素クロックパル
スをカウントしており、カラ/り68は入力端子70か
ら入る主走査同期パルスをカウントしている。従って画
像信号データと同期して配列61に示すデータを主走査
方向、副走査方向に展開したように読出すことができる
Color/return 67 counts pixel clock pulses input from input terminal 69, and color/return 68 counts main scanning synchronization pulses input from input terminal 70. Therefore, the data shown in the array 61 can be read out in synchronization with the image signal data as if it were expanded in the main scanning direction and the sub-scanning direction.

    − 7% 発明の効果 不発明による画像処理は画像読取り側でのみ行えばよい
ので、既存のファクシミリシステム等では送信側に一部
回路を付加することにより実施することが可能となる。
- 7% Effect of the invention Image processing according to the invention only needs to be performed on the image reading side, so it can be implemented in existing facsimile systems by adding some circuits to the sending side.

それにより従来は文字、線画などの二値画像と中間調画
像の混在する画像ではその片方の画質低下をさけられな
力・つたことが一本発明によシ両者とも良質の画像を伝
送することが可能となった。また従来のディザ法では表
現できる擬似中間調のレベル数は走査窓サイズで限定さ
れ、レベル数を多くするために走査窓サイズを大きくす
ると分解能が劣化することになり、従ってカラー画像を
処理するときには再現できる色の数が少なくなるため実
用的でなかったが、本発明では原理的に表現できるレベ
ルが連続的であるためカラー画像処理にも最適となる。
As a result, in conventional images where binary images such as characters and line drawings and halftone images are mixed, the image quality of one side inevitably deteriorates, but with the present invention, it is possible to transmit images of high quality for both. became possible. In addition, with the conventional dither method, the number of pseudo-halftone levels that can be expressed is limited by the scanning window size, and increasing the scanning window size to increase the number of levels degrades the resolution. Therefore, when processing color images, This method was not practical because the number of colors that can be reproduced is small, but since the levels that can be expressed in principle are continuous in the present invention, it is also suitable for color image processing.

またカラー画像処理においてイエロー(Y)2 シアン
(C)、マゼンタ(ロ)、フ゛ラック(B)それぞれの
1言号金得るとき、付加データのレベル分布をズラして
配置することにより、各色の重なりを少なくするなどの
工夫も容易に可能なことは明らかである。
In addition, when obtaining one word each for yellow (Y), cyan (C), magenta (B), and black (B) in color image processing, by shifting the level distribution of additional data and arranging it, it is possible to overlap each color. It is clear that measures such as reducing the amount of noise can be easily made.

【図面の簡単な説明】[Brief explanation of drawings]

第1図(A)、 CB)は従来の擬似中間調表示の一例
であるディザ法全説明する図、第2図(A)〜(K)は
本発明による窓走査とデータ変換を説明する図、第3図
(A)〜(C)は本発明のデータ再配分に規則性を与え
る方法を説明する図、第4図は本発明の画信号処理方法
および画信号処理方法の一実施例を示す構成図、第5図
は順位付回路の一実施例を示す構成図、第6図は再配分
回路の一実施例を示す構成図。 第7図は付加データ加算回路の一実施例を示す構成図、
第8図(A)、 (B)は第7図のデータを示す図であ
る。 1・・・・・・量子化された原画データ、2・・・・・
・閾値データ、3・・・・・・二値化データ、5・・・
・・・原画データ、6・・・・・・走査窓、11・・・
・・・原画データ、12・・・・・・加filデータ、
13・・・・・・加算後のデータ、16・川・・タイミ
ノグ信号発生回路、16・川・・アナログ画像信号入力
端子、17・・・・・・A/D変換器、18・・・・・
・付加データ加算回路、19・・・・・・ゲート回路、
2o・・・・・・画像データ記憶装置、21・・・・・
・ゲート回路、22・・・・・・画像データ記憶装置、
23・・・・・・アドレス制御回路、24・・・・・・
二値化回路、25・川・・画像信号出力端子、26・・
・・・・データ加算回路、27・・・・・・順位付回路
、28・・・・・・再配分回路、29・・・・・・デー
タ入力端子、30・・・・・・ゲート回路、31・・・
・・・41周のデータレジスタ、32・・・・・・タイ
ミング信号入力端子、33・・・・・・アドレスカウン
タ、34・・・・・・ゲート回路、36・・・・・・ゲ
ート回路、36・川・・タイミング制御回路、37・・
・・・・ゲート切換え信号の信号線、38・・・・・・
最大値検出回路、39・・川・負の定数値をもつレジス
タ、40・・・・・・内部クロック信号の信号線、41
・・・・・・4個のアドレスレジスタ、42・・・・・
・アドレスカウンタ、43・・・・・・ゲート回路、4
4・・・・・・ゲート回路駆動信号の信号線、45・・
・・・・読出しクロックの信号線、46・・・・・・ア
ドレスカウンタ、47・・・・・・アドレスデータ出力
端子、48・・・・・・総和Sのデータ入力端子、49
・・・・・・ゲート回路、  50・・・・・・レジス
タ、61・曲・タイミング信号入力端子、62・・・・
・・減算器、53・・・・・・タイミング信号入力端子
、64・・・・・・定数Cのレジスタ、55・・・・・
・比較器、66・・・・・・ゲート回路、67・・・・
・・正負判定回路、68・・・・・・ゲート回路、69
・・・・・・定数Qのレジスタ、60・・・・・・再配
分データの出力端子、63・・・・・・記憶装置、64
・・・・・・画像データ入力端子、66・・・・・・加
算回路、66・・・・・・加算後データーの出力端子、
6了・・・・・・下位アドレス用カウンタ、68・川・
・上位アドレス用カウンタ、69・・・・・・画素クロ
ックパルスの入力端子、7o・・・・・・主走査同期パ
ルス入力端子。 代理人の氏名 弁理士 中 尾 敏 男 はが1名第1
図 第2図 匂フ 手続補正書 1事件の表示 昭和67年特許願第188401、 発明の名称 画信号処理方法および画信号処理装置 3補正をする者 事件との関係      特   許   出   願
  人任 所  大阪府門真市大字門真1006番地名
 称 (582)松下電器産業株式会社代表者    
山  下  俊  彦 4代理人 〒571 住 所  大阪府門真市大字門真1006番地松下電器
産業株式会社内 6、補正の内容 (1)明細書第8頁第18行の1所定位置」を「現在の
位置」に補正します。 ?)同第8頁第19行の「1つ前」を「現在」に補正し
ます。 (3)同第8頁第20行の「行なわれた」を「行なわれ
る前の」に補正します。 (4)同第13頁第3行の「信号記憶部G+ Jを「画
信号記憶部G1」に補正します。 (5)同第14頁第8行の「iが1からiの」を「jが
1からjの」に補正します。 (6)同第14頁第11行の「jが1からjの」を「i
が1からiの」に補正します。 (7)同第16頁第3行〜同頁第4行の1アドレス制御
回路」を「アドレス制御回路23」に補正します。 (8)同第18頁第4行の[している。]を「している
。データの取込みが終ると」に補正します。 (9)同第20頁第4行の「順位は回路」を「順位付回
路」に補正します。 3ベーソ (1o)同第21頁第14行の「第8図」を「第8図C
k)」に補正します。 (11)同第22頁第8行の「配列61]を「第8図体
)」に補正します。 (12)同第26頁第12行の「定数Qのレジスタ」を
「定数0のレジスタ」に補正します。
FIGS. 1(A) and CB) are diagrams fully explaining the dithering method, which is an example of conventional pseudo-halftone display, and FIGS. 2(A) to (K) are diagrams explaining window scanning and data conversion according to the present invention. , FIGS. 3(A) to 3(C) are diagrams illustrating a method of imparting regularity to data redistribution according to the present invention, and FIG. 4 illustrates an embodiment of the image signal processing method and image signal processing method of the present invention. FIG. 5 is a block diagram showing an embodiment of a ranking circuit, and FIG. 6 is a block diagram showing an embodiment of a redistribution circuit. FIG. 7 is a configuration diagram showing an example of an additional data addition circuit;
8(A) and 8(B) are diagrams showing the data of FIG. 7. 1... Quantized original image data, 2...
・Threshold data, 3... Binarized data, 5...
...Original image data, 6...Scanning window, 11...
...Original image data, 12...Additional file data,
13... Data after addition, 16... Timing signal generation circuit, 16... Analog image signal input terminal, 17... A/D converter, 18...・・・
・Additional data addition circuit, 19...gate circuit,
2o... Image data storage device, 21...
・Gate circuit, 22... Image data storage device,
23...Address control circuit, 24...
Binarization circuit, 25... Image signal output terminal, 26...
... Data addition circuit, 27 ... Ranking circuit, 28 ... Redistribution circuit, 29 ... Data input terminal, 30 ... Gate circuit , 31...
...41st cycle data register, 32...timing signal input terminal, 33...address counter, 34...gate circuit, 36...gate circuit , 36. River... timing control circuit, 37...
...Signal line for gate switching signal, 38...
Maximum value detection circuit, 39... register with negative constant value, 40... signal line for internal clock signal, 41
...4 address registers, 42...
・Address counter, 43...Gate circuit, 4
4... Signal line for gate circuit drive signal, 45...
... Read clock signal line, 46 ... Address counter, 47 ... Address data output terminal, 48 ... Data input terminal for sum S, 49
......Gate circuit, 50...Register, 61, song/timing signal input terminal, 62...
...Subtractor, 53...Timing signal input terminal, 64...Register for constant C, 55...
・Comparator, 66... Gate circuit, 67...
...Positive/negative judgment circuit, 68...Gate circuit, 69
...Register for constant Q, 60...Redistribution data output terminal, 63...Storage device, 64
...... Image data input terminal, 66... Addition circuit, 66 ...... Output terminal of data after addition,
6 completed... Counter for lower address, 68・kawa・
- Upper address counter, 69... pixel clock pulse input terminal, 7o... main scanning synchronization pulse input terminal. Name of agent: Patent attorney Toshio Nakao (1st person)
Figure 2 Display of Nioufu Procedure Amendment 1 Case 1988 Patent Application No. 188401, Title of Invention Image Signal Processing Method and Image Signal Processing Device 3 Relationship with the Amendment Person Case Patent Application Person Place Osaka 1006 Kadoma, Fukadoma City Name (582) Representative of Matsushita Electric Industrial Co., Ltd.
Toshihiko Yamashita 4th Agent 571 Address 6, Matsushita Electric Industrial Co., Ltd., 1006 Oaza Kadoma, Kadoma City, Osaka Prefecture Contents of the amendment (1) 1 predetermined position on page 8, line 18 of the specification" position. ? ) Correct "previous" to "current" on page 8, line 19. (3) On page 8, line 20, "done" is corrected to "before it was done." (4) Correct "Signal storage section G+J" in the third line of page 13 to "Image signal storage section G1". (5) Correct "i from 1 to i" in line 8 of page 14 to "j from 1 to j." (6) On page 14, line 11, change “j from 1 to j” to “i
is corrected from 1 to i'. (7) Correct "1 address control circuit" from line 3 to line 4 of page 16 of the same page to "address control circuit 23". (8) [Does] on page 18, line 4. ] to "Yes. After data import is complete." (9) Correct "ranking circuit" on page 20, line 4 of the same page to "ranking circuit." 3 Baso (1o) "Figure 8" on page 21, line 14 of the same page is changed to "Figure 8 C.
k)”. (11) Correct "Array 61" in the 8th line of page 22 to "8th figure)". (12) Correct the "constant Q register" on page 26, line 12 of the same page to "constant 0 register."

Claims (1)

【特許請求の範囲】[Claims] (1)原画像を走査分解して得られた各画素の画信号レ
ベルを第1の画信号記憶部に記憶させる第1の手順と、
前記第1の画信号記憶部に対応した第2の画信号記憶部
の記憶位置に前記画信号レベルに別の付加データを重畳
してなるデータを記憶する第2の手順と、前記第1の画
信号記憶部を走査する画素数Mの第1の走査窓内の全て
の画素の画信号レベルの総和Sを求め、5=CxN+人 ただし、cH所定の画信号レベル Nは整数 人はO<A<C なるNとAi求める第3の手順と、前記第2の画信号記
憶部を走査する画素数Mの第2の走査窓内の各画素を画
信号レベルの降順または昇順に番号設定する第4の手順
と、前記第2の走査窓に対応する前記第1の走査窓内の
各画素に対し、前記降順の時は、前記第4の手順で設定
した番号順に1番目からH番目の前記画素は画信号レベ
ルとしてCを、(N+1)番目の前記画素は画信号レベ
ルとしてムを、残りの前記画素は画信号レベルとして0
を割当てる置換を施し前記昇順の時は、前記第4の手順
で設定した番号順に、1番目から(M−N−1)番目の
前記画素は画信号レベルとして0を、(M−N)番目の
前記画素は出力画信号レベルとして人を、残9の前記画
素は画信号レベルとしてC′f:割当てる置換を施す第
6の手順とを有し、前記第3の手順、第4の手順、第6
の手順を前記第1の画信号記憶部および前記第2の画信
号記憶部の全域に対し前記第1の走査窓および前記第2
の走査窓をそれぞれ所定画素分ずつ移動させながら繰シ
返すことを特徴とする画信号処理方法。 (財)原画像を走査分解して得られた各画素の画信号レ
ベルを第1の画信号記憶部に記憶させる手段と、前記第
1の画信号記憶部に対応した第2の画信号記憶部の記憶
位置に前記画信号レベルに別の付加データを重畳してな
るデータを記憶する手段と、前記第1の画信号記憶部を
走査する画素数Mの第1の走査窓内の全ての画素の画信
号レベルの総和sl求め、 S : CX N+人 ただし、aB所定の画信号レベル Nは整数 人にO≦人〈C なるNと人を求める手段と、前記第2の画信号記憶部を
走査する画素数Vの第2の走査窓内の各画素を画信号レ
ベルの降順または昇順に番号設定する手段と、前記第2
の走査窓に対応する前記第1の走査窓内の各画素に対し
、前記降順の時は、前記番号設定する手段で設定した番
号順に、1番目からN番目の前記画素は画信号レベルと
してCを、(N+1)番目の前記画素は画信号レベルと
してムを、残りの前記画素は画信号レベルとして0を割
当てる置換を施じ、前記昇順の時は、前記番号設定する
手段で設定した番号順に1番目から(M−N−1)番目
の前記画素は画信号レベルとして0を、(M−N)番目
の前記画素は出力画信号レベルとして人を、残シの前記
画素は画信号レベルとしてCを割当てる置換を施す手段
と、前記第1の画信号記憶部および前記第2の画信号記
憶部の全域に対し前記第1の走査窓および前記第2の走
査窓をそれぞれ所定画素分ずつ移動させる手段とを備え
たことを特徴とする画信号処理装置。
(1) a first procedure of storing the image signal level of each pixel obtained by scanning and decomposing the original image in a first image signal storage unit;
a second step of storing data obtained by superimposing another additional data on the image signal level in a storage position of a second image signal storage section corresponding to the first image signal storage section; Calculate the sum S of the image signal levels of all pixels within the first scanning window of M pixels to scan the image signal storage unit, and calculate the sum S of the image signal levels of all pixels within the first scanning window of M pixels, and calculate the sum S of the image signal levels of all pixels, 5 = C x N + people. A third step of finding N and Ai such that A<C, and setting a number for each pixel in the second scanning window of M pixels, which scans the second image signal storage section, in descending or ascending order of the image signal level. In the fourth step, for each pixel in the first scanning window corresponding to the second scanning window, in the case of the descending order, the first to Hth pixels are selected in the numerical order set in the fourth step. The pixel has a pixel signal level of C, the (N+1)th pixel has a pixel signal level of M, and the remaining pixels have a pixel signal level of 0.
In the ascending order, the 1st to (M-N-1)th pixels are assigned 0 as the image signal level, and the (M-N)th pixel is assigned 0 in the numerical order set in the fourth step. a sixth step of assigning C′f: to the pixels as the output image signal level, and assigning C′f: to the remaining nine pixels as the image signal level; 6th
The procedure of
An image signal processing method characterized by repeatedly moving each scanning window by a predetermined pixel amount. means for storing the image signal level of each pixel obtained by scanning and decomposing an original image in a first image signal storage section; and a second image signal storage corresponding to the first image signal storage section. means for storing data obtained by superimposing other additional data on the image signal level in a storage location of the section; Determining the sum sl of the image signal levels of the pixels, S: CX N+person, where aB predetermined image signal level N is an integer person, O≦person<C means for determining N and person, and the second image signal storage section. means for setting a number for each pixel within a second scanning window of the number of pixels V to be scanned in descending order or ascending order of the image signal level;
For each pixel in the first scanning window corresponding to the scanning window, in the descending order, the 1st to Nth pixels are set to C as the image signal level in the numerical order set by the number setting means. , the (N+1)th pixel is assigned a pixel signal level of 0, and the remaining pixels are assigned a pixel signal level of 0, and when the pixel is in the ascending order, the pixels are assigned in the numerical order set by the number setting means. The 1st to (M-N-1)th pixels have an image signal level of 0, the (M-N)th pixel has an output image signal level of 0, and the remaining pixels have an image signal level of 0. means for performing replacement for allocating C; and moving the first scanning window and the second scanning window by a predetermined pixel amount with respect to the entire area of the first image signal storage section and the second image signal storage section. An image signal processing device characterized by comprising: means for controlling the image signal.
JP57188401A 1982-10-27 1982-10-27 Method and device for picture signal processing Granted JPS5977772A (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP57188401A JPS5977772A (en) 1982-10-27 1982-10-27 Method and device for picture signal processing
GB08328648A GB2129652B (en) 1982-10-27 1983-10-26 Method and apparatus for processing image signal
US06/545,926 US4551768A (en) 1982-10-27 1983-10-27 Method and apparatus for processing image signal
DE3339002A DE3339002C2 (en) 1982-10-27 1983-10-27 Method and device for processing an image signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57188401A JPS5977772A (en) 1982-10-27 1982-10-27 Method and device for picture signal processing

Publications (2)

Publication Number Publication Date
JPS5977772A true JPS5977772A (en) 1984-05-04
JPS6349429B2 JPS6349429B2 (en) 1988-10-04

Family

ID=16222992

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57188401A Granted JPS5977772A (en) 1982-10-27 1982-10-27 Method and device for picture signal processing

Country Status (1)

Country Link
JP (1) JPS5977772A (en)

Also Published As

Publication number Publication date
JPS6349429B2 (en) 1988-10-04

Similar Documents

Publication Publication Date Title
US4185304A (en) Electronic halftone screening
JP3339725B2 (en) Higher addressable image generation method using pseudo-interpolation of video and screen data
US20010030769A1 (en) Apparatus and method for halftone hybrid screen generation
US4551768A (en) Method and apparatus for processing image signal
JPS6198069A (en) Image processor
JPH03193472A (en) Highly definite image generating system of image processor
JPS59156070A (en) Picture processing device
US5715329A (en) Digital copying machine with memory for compressed image data
JPS5977772A (en) Method and device for picture signal processing
US6356360B1 (en) Apparatus and method for rendering halftone dot structures using grey level dots
JPH027113B2 (en)
JPS58153455A (en) Processing system of half tone signal
JPH042034B2 (en)
JPH0354913B2 (en)
JPS6029089A (en) Method and device for processing picture signal
JP2635306B2 (en) Image processing device
JPH0211063A (en) Picture processor
JPS60248072A (en) Method and device for processing picture signal
JPH05169720A (en) Color image forming apparatus
JP2001086358A (en) Method and device for gradation processing of image data
JPH0451773A (en) Picture processing unit
JPS6052163A (en) Picture processing device
JPH091866A (en) Image forming apparatus
JPS60248071A (en) Method and device for processing picture signal
JPS61161071A (en) Image data storing system