JPS597115B2 - アドレス作成方法 - Google Patents

アドレス作成方法

Info

Publication number
JPS597115B2
JPS597115B2 JP10665678A JP10665678A JPS597115B2 JP S597115 B2 JPS597115 B2 JP S597115B2 JP 10665678 A JP10665678 A JP 10665678A JP 10665678 A JP10665678 A JP 10665678A JP S597115 B2 JPS597115 B2 JP S597115B2
Authority
JP
Japan
Prior art keywords
display
character
bits
kanji
characters
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP10665678A
Other languages
English (en)
Other versions
JPS5534710A (en
Inventor
次夫 小寺
章 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP10665678A priority Critical patent/JPS597115B2/ja
Publication of JPS5534710A publication Critical patent/JPS5534710A/ja
Publication of JPS597115B2 publication Critical patent/JPS597115B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】 本発明はラスタスキャン方式のCRT(陰極線管)表示
装置であつて、更に詳しくは文字発生器(メモリ)をア
クセスするための改良された方式に関する。
本発明の目的は通常の文字表示装置にも使え、かつ漢字
ディスプレイ、簡易画像ディスプレイにも使える表示装
置を実現することにある。
第1図は従来のCRTディスプレイの構成例である。
本図により従来のアクセス方式を説明する。1はリフレ
ッシュメモリでCRT表示面上に表示する情報を所定の
時間記憶するためのメモリである。
ラスタスキャン方式においては、上記リフレッシュメモ
リの読出し動作を毎秒数十回の割で行うことにより、C
RT表示面に文字情報等を表示している。2は文字選択
コードでキャラクタジェネレータ3の記憶容量に対応し
た6ビットコードで構成されている。
CSはキャラクタジェネレータを複数個使用する場合の
キャラクタジェネレータの選択に使用する。3のキャラ
クタジェネレータは通常5×7または7×9ドットより
なる表示文字64文字を収容することができる。
本例は第2図に示す如く一文字が5×7ドットで表現さ
れる場合である。
4はライン選択回路で5はその出力であるライン選択信
号であつて、第2図の文字パターンのラインo、1、・
・・・・・・・・、7を選択するための信号である。
前記の文字選択コード2とライン選択信号5により文字
を表示することができる。
いま文字選択コード2が文字゛A’’を示し、ライン選
択信号5がライン゛01’’を示したとすると、キャラ
クタジェネレータ3の出力6は00100となり、この
出力6はパラレル−シリアル変換回路7、ビデオ回路8
を通つてドッドイ’’を表示する(第2図)。
次に文字選択コードが第2番目の文字゜゜B’’に変つ
ても、ライン選択信号は変らず(ラスタスキャン方式故
)、文字発生器3の出力は11110となる。
この場合ドッド゛口’’、゜゛ハ’’、゛゛ホ’’がC
RT表示面上に現われる。以下同様にライン゛゛1’’
に関する表示が左から右へ移行してすべて完了すると、
次はライン゛゛2’’に移つて同様の動作が続行される
。9はタイミング回路で上記動作のタイミングを調整す
る。
10は走査回路、11はCRTである。
以上従来のキヤラクタデイスプレイについて説明したが
、従来はキヤラクタデイスプレイと漢字デイスプレイは
別のものと考えられていた。
本発明はこれらの壁を破つて同一表示装置で英数字は勿
論、漢字をも表示しようというものである。即ち、本発
明は英数字を1ワードで表現し、漢字には4ワードを割
当てると共に、英数字と漢字、画像と文字、16ラスタ
表示と32ラスタ表示等の選択ビツト(付加情報)を付
加することにより、通常の文字表示装置として使えるの
みならず、漢字デイスプレイ、簡易画像デイスプレイと
しても使える表示装置を提供するものである。即ち文字
選択コード、ライン選択コード、前記付加情報とを組合
せて、文字発生器をアクセスする方式を提供する。以下
図面を用いて詳細に説明する。
第3図は本発明が表示装置のどの部分に当るかを説明す
るための図である。
第3図において21はマイクロプロセサでリフレツシユ
メモリ22からの表示情報の読出しを制御する。23は
マイクロプロセサバス、24はアドレス線で文字選択コ
ード等を転送する。
25は表示コントローラ(CRTC)でライン選択信号
26等を生成する。
27は文字選択コード、28は英数字、漢字、画像のい
ずれ力・を選択するための付加情報である。
29はバツフアで上記制御情報のタイミングをCRT走
査に同期させるためのものである。
30はデータ線でリフレツシユメモリより読出されたC
RT画面上に表示するドツトパターン情報を文字発生器
31に転送する。
文字発生器31はRAMで構成される。
32はシリアル・パラレル変換回路、33はCRT(陰
極線管)デイスプレイである。
上記のようなCRTデイスプレイ装置を用いて、通常の
キャラクタデイスプレイ動作と漢字デイスプレイ動作を
させるための新規なアクセス方式について説明する。
第4図は第3図中の本発明に直接関係する部位の拡大図
である。
第4図において、41はラインアドレスレジスタで、最
大1行当り32ラスタとすると5ビツトが必要である。
42は文字選択コード用レジスタで256文字種を選択
するために8ビツト構成となつている。
43は付加情報用レジスタでアンダーカーソル表示や、
リバース表示、通常の数字表示のために2ビツトで構成
される。
44は漢字をアクセスするための1ビツト、45は16
ラスタ表示とするか、32ラスタ表示とするかを決める
1ビツトで構成されている。
合計16ビツトで64キロワードの文字発生器の英数字
、漢字等を指定することができる。
その他の番号は第2図と同様である。ここで一文字を表
わすのに必要なビツト数について説明する。
第5図に示すようにαベツト等の英数字は横10ビツト
、縦16ビツトあれば十分鮮明に表示できるので、これ
を1ワードの領域とする。一方漢字は横20ビツト、縦
32ビツト必要であるので、4ワード分の領域を必要と
する。このように文字発生器の占有領域が違う文字をア
クセスする方法を次に述べる。(1)漢字表示の場合 この場合32ラスタが必要であるから、ライン選択信号
26は5ビツトすべて必要である。
このライン選択信号26は文字発生器31内の文字のア
ドレス指定のための信号であると共に、ライン走査信号
として用いられることは言うまでもない。次に文字選択
コード27は8ビツトすべてを漢字指定に使用できる。
数字指定ビツト46はこの場合゛0゜゛に固定される。
漢字指定ビツト47ば1゛に固定される。ラスタ数指定
ビツト48は32ラスタ側に固定される。以上を合計す
ると漢字指定のために13ビツトを使うことができ、8
キロワードの漢字を指定することができる。(2)英数
字表示の場合 英数字表示の場合16ラスタあれば十分鮮明な文字表示
を行うことができる。
従つて漢字表示に必要な32ラスタで表示すると必要以
上に大きな文字で表示することになる。また単に16ラ
スタ表示にすると、文字発生器のメモリが半分しか使わ
れず、無駄になる。そこで本発明ではラスタ数指定ビツ
ト48とライン選択信号26との組合せでアクセスする
と、第5図に示すように、文字発生器31のメモリ領域
は無駄なく使用される。
具体的には、ライン選択信号26の5ビツトのうち、最
上位ビツトの代りにラスタ数指定ビットを使用すること
により本発明の目的が達成される。
この場合ラスタ数指定ビツトは字単位に゛1゛が0”に
設定することにより実質的にライン選択信号26は4ビ
ツトとなり、16ラスタ表示ができることになる。
漢字表示の時は漢字指定ビツト47ば1゛に固定され、
ライン選択信号26の最上位ビツトが選択される。英数
字表示の場合、漢字指定ビツト47ばO”に固定され、
ラスタ数指定ビツト48が選択される。ラスタ数指定ビ
ツト47は表示コントローラ25の制御により各々の文
字ごとに゛1゛又は゛O゛に設定されるので、文字発生
器メモリを全部使用することができる。文字発生器31
に収容される英数字と漢字の大小関係は第5図に示すと
おりである。この大小関係に応じて、32ラスタ表示、
16ラスタ表示を切換えることにより、漢字表示、英数
字表示を最適な大きさで実現することが出来る。本発明
ではライン選択信号の1ビツトをラスタ数指定ビツトで
おき変えたが、ライン選択信号の2ビツト以上をおき変
えるような構成が可能なことは明らかである。
またグラフイツク表示等の簡易画像表示は、表示プロツ
ク単位を漢字の場合(例えば10X32ビツト)に等し
く選ぶことにより容易に行うことができる。
本発明により従来のキャラクタデイスプレイのほか漢字
デイスプレイ、簡易画像デイスプレイ等の機能を供えた
デイスプレイが誕生したことになり、その経済効果は極
めて大きい。
今まで3台必要であつたのが1台で済むことになつた訳
である。また本発明の構成では文字発生器31に RAMを使用しているので、表示情報の書き換えは、リ
フレツシユメモリ22の内容を変えれば、前述と全く同
じアクセスで所定の文字の書換えを瞬時に行える利点が
ある。
以上詳細に説明したように、本発明はライン選択ビツト
とラスタ数指定ビツトとの組合せにより、1文字当り1
6ラスタ表示32ラスタ表示を可能とし、その結果英数
字表示と漢字表示簡易画像表示を同一表示装置で行える
ようにしたものである。
【図面の簡単な説明】
第1図は従来の表示方式を説明するための図、第2図は
リフレツシユメモリのドツトパターンの1例を示す図、
第3図は本発明表示装置の1構成例を示す図、第4図は
文字発生器のアドレス選択のためのビツト配列を示すた
めの第3図の部分拡大図、第5図は本発明装置に使用さ
れる文字発生器に収容される英数字、漢字の大小関係を
示す図である。

Claims (1)

    【特許請求の範囲】
  1. 1 キャラクタディスプレイにおいて文字選択のために
    のみ使用される文字選択ビットと、文字ドットパターン
    を走査するために使用されるライン選択ビットと、特殊
    表示をさせるための複数個の付加ビットとの組合せで新
    たなアドレスを作成すると共に、かつ前記付加ビットの
    状態によつては、前記ライン選択ビットの上位から複数
    ビットを前記付加ビットの状態に固定させ、残りの下位
    ビットと、前記文字選択ビットと、前記付加ビットとの
    組合せでアドレスを作成することを特徴とするアドレス
    作成方法。
JP10665678A 1978-08-31 1978-08-31 アドレス作成方法 Expired JPS597115B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10665678A JPS597115B2 (ja) 1978-08-31 1978-08-31 アドレス作成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10665678A JPS597115B2 (ja) 1978-08-31 1978-08-31 アドレス作成方法

Publications (2)

Publication Number Publication Date
JPS5534710A JPS5534710A (en) 1980-03-11
JPS597115B2 true JPS597115B2 (ja) 1984-02-16

Family

ID=14439136

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10665678A Expired JPS597115B2 (ja) 1978-08-31 1978-08-31 アドレス作成方法

Country Status (1)

Country Link
JP (1) JPS597115B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02180139A (ja) * 1988-12-23 1990-07-13 Ibe Seisakusho:Kk ワンタッチ組立箱

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS607275B2 (ja) * 1978-12-04 1985-02-23 三菱電機株式会社 表示装置
US5107259A (en) * 1989-06-12 1992-04-21 Motorola, Inc. Means and method of displaying a message in a plurality of scripts
WO1997019429A1 (en) * 1995-11-20 1997-05-29 Motorola Inc. Displaying graphic messages in a radio receiver

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02180139A (ja) * 1988-12-23 1990-07-13 Ibe Seisakusho:Kk ワンタッチ組立箱

Also Published As

Publication number Publication date
JPS5534710A (en) 1980-03-11

Similar Documents

Publication Publication Date Title
EP0004554B1 (en) Scanned screen layouts in display system
US4069511A (en) Digital bit image memory system
US4511267A (en) Method for changing the supply of characters in an ideographic typewriter by combining and storing individual characters
JPS6055393A (ja) カラー・グラフィック・システムとともに使用するカーソル発生装置
JPS6261277B2 (ja)
US4744046A (en) Video display terminal with paging and scrolling
JPS5833557B2 (ja) 表示システム
JPS6049391A (ja) ラスタ走査表示システム
US4870491A (en) Display control apparatus for supplying display data to raster scanning type display device
US4309700A (en) Cathode ray tube controller
US4441105A (en) Display system and method
EP0215984B1 (en) Graphic display apparatus with combined bit buffer and character graphics store
JPS5858674B2 (ja) 陰極線管表示装置
EP0140555B1 (en) Apparatus for displaying images defined by a plurality of lines of data
US6281876B1 (en) Method and apparatus for text image stretching
US4737780A (en) Display control circuit for reading display data from a video RAM constituted by a dynamic RAM, thereby refreshing memory cells of the video RAM
JP3578533B2 (ja) 画像表示制御装置
JPS597115B2 (ja) アドレス作成方法
JPH037957B2 (ja)
JPS58129473A (ja) メモリ制御方式
JP2846357B2 (ja) フォントメモリ装置
JPS6239739B2 (ja)
JPS6352390B2 (ja)
JPS587999B2 (ja) 表示装置
JPH03192294A (ja) 表示制御装置