JPS5949746B2 - 搬送電信装置の直流入力結合回路 - Google Patents

搬送電信装置の直流入力結合回路

Info

Publication number
JPS5949746B2
JPS5949746B2 JP11921176A JP11921176A JPS5949746B2 JP S5949746 B2 JPS5949746 B2 JP S5949746B2 JP 11921176 A JP11921176 A JP 11921176A JP 11921176 A JP11921176 A JP 11921176A JP S5949746 B2 JPS5949746 B2 JP S5949746B2
Authority
JP
Japan
Prior art keywords
photocoupler
output
input
circuit
photocouplers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP11921176A
Other languages
English (en)
Other versions
JPS5344102A (en
Inventor
渉 岡島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP11921176A priority Critical patent/JPS5949746B2/ja
Publication of JPS5344102A publication Critical patent/JPS5344102A/ja
Publication of JPS5949746B2 publication Critical patent/JPS5949746B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Dc Digital Transmission (AREA)

Description

【発明の詳細な説明】 本発明は直流ベースバンドの搬送電信回線と装置との結
合回路の改良に関する。
回線を接地電位から分離するとともに、波形整形を行な
うための入力結合回路に関するものである。搬送電信回
線では、電話回線等への雑音の影響を軽減するために、
回線に装置の接地電位が結合されないように、入力回路
で共通電位点を分離する必要がある。
従来装置では、直流バイポーラで伝送されてくる電信信
号を、一度振幅変調(AM)信号に変換し、それを整流
してから波形整形を行なうものが一般的である。
このような装置では、高周波発振器、変成器、ダイオー
ドスイッチ等が必要である。また接地電位の分離された
’特別な電源を必要とする場合もあり、実装容量が大き
くなるとともに高価になる欠点があつた。これを改良す
るためにフォトカプラの使用が考えられたが、フォトカ
プラは素子感度が悪くバラツキが大きいために、再生波
形に歪の生じる欠点があり、従来は十分有効に利用され
ていなかつた。本発明は、フォトカプラを利用した共通
電位点分離形の入力結合回路であつて、小形経済化をは
かるとともに、電信歪および雑音の小さい搬送電信装置
の入力結合回路を提供することを目的とする。本発明は
、バイポーラ電信信号が入力する入力回路と、この入力
回路に発光素子が接続されたフオトカプラと、このフオ
トカプラの受光素子が接続され前記入力回路と共通電位
が分離された出力回路とを備えた搬送電信装置の直流入
力結合回路において、前記フオトカプラは3個のフオト
カプラを含み、前記入力回路には、前記バイポーラ電信
信号が入力端子に接続され、前記3個のフオトカプラの
内の第一のフオトカプラの発光素子が一辺に接続され、
前記3個のフオトカプラの内の第二のフオトカプラの発
光素子が上記一辺に隣接する一辺に接続された四辺整流
器を備え、この四辺整流器の負荷回路に前記3個のフオ
トカプラの内の第三のフオトカプラの発光素子が順方向
に接続され、前記第三のフオトカプラの有効出力を得る
ために必要な入カスレシホルドレベルは、前記第一およ
び第二のフオトカプラの有効出力を得るためにそれぞれ
必要な入カスレシホルドレベルより高いレベルに設定さ
れ、前記出力回路には、前記第一のフオトカプラの受光
素子の出力および前記第三のフオトカプラの受光素子の
出力の論理積を一方の出力論理値とし、前記第二のフオ
トカプラの受光素子の出力および前記第三のフオトカプ
ラの受光素子の出力の論理積を他方の出力論理値とする
論理回路を備えたことを特徴とする。
実施例図面によりくわしく説明する。
第1図は本発明実施例回路の構成図である。
図のTは送信装置で、ここで送信されるバイポーラ電信
信号は、伝送路Lを経て本発明による直流入力結合回路
に接続される。この直流入力結合回路は入力回路1Nお
よび゛出力回路0UTを含み、この入力回路1Nと出力
回路0UTとの間は3個のフオ.トカプラP1、P2、
P3により結合されている。入力回路1Nにはダイオー
ドD1およびD2、上記フオトカプラP1およびP2の
発光素子ダイオードにより構成された四辺整流器を備え
、その四辺整流器の入力端子には伝送路Lに到来するバ
イポーラ電信が接続され、その四辺整流器の出力負荷回
路には上記フオトカプラP3の発光素子ダイオードが順
方向になるように接続されている。フオトカプラP1お
よびP2の発光素子ダイオードは、入カバイポーラ信号
の両方向の極性でそれぞれ導通するように隣接辺に挿入
されている。出力回路0UTで゛はこの3個のフオトカ
プラP1、P2および゛P3の出力はそれぞれインバー
タ11、12および13を介して取り出され、第一のフ
オトカプラP1の出力および゛第三のフオトカプラP3
の出力はアンドゲートG1に、第二のフオトカプラP2
の出力および第三のフオトカプラP3の出力はアンドゲ
ートG2にそれぞれ接続されている。
さら7にアンドゲートG1の出力はRSフリツプフロツ
プFのセツト入力Sに、アンドゲートG2の出力はRS
フリツプフロツプFのリセツト入力Rにそれぞれ接続さ
れ、このフリツプフロツプFの出力QはアンドゲートG
3を介して出力端子0に接続されている。このアンドゲ
ートG3の他方の入力にはインバータ13の出力が遅延
回路DLを介して結合されている。このように構成され
た回路の動作を、第2図のタイムチヤートを用いて説明
する。
第2図に示すa−gは、第1図に×印を付して示した対
応する記号の点の電圧波形図を示す。第1図に示す装置
の入力点aには、第2図aに示すように伝送路でやや鈍
化されたバイポーラ電信波形が到来している。
この波形が正のスレシホルドを越えている間は、bに出
力が現われ、負のスレシホルドを越えている間はCに出
力が現われる。また、a点に正または負の信号のある間
には、dに出力が現われる。もつとも、このフオトカプ
ラP3の信号有無を検出するためのスレシホルドは、正
負ともそれぞれフオトカプラP1またはP2よりやや巌
しく通過範囲が狭くなるように設定されている。これは
、第1図で抵抗器R3をR1またはR2よりやや小さく
設定することにより実現できる。従つて、各ナンドゲー
トG1,G2の出力e,f点には、正または負の入力信
号に対応して、やや狭い範囲のスレシホルドで制限され
た波形が現われることになる。この狭い範囲のスレシホ
ルドで制限された波形は、低レベルの雑音が除去された
信頼度の高い信号であり、これでRSフリツプフロツプ
Fを駆動すると、その出力点gには、入力信号に対応し
、時間t1だけ遅れた確実な矩形波が現われることにな
る。第1図に示す遅延回路D,とアンドゲートG3は、
入力信号がある一定の時間だけ到達しない場合に、出力
を停止させて雑音出力の送出を防止するためのものであ
る。
すなわち、伝送路Lの障害その他により、入力信号が無
い状態が一定時間持続すると、遅延回路DLが動作して
アンドゲートG3を不通にするように動作する。この遅
延回路D1とアンドゲートG3は、使用される装置や伝
送路の条件によつては必ずしも必要なものではない。以
上述べたように、フオトカプラの各素子にバラツキその
他の不確定な要素があつても、狭い範囲のスレシホルド
で制限されたフオトカプラP3の1個の動作で動作が規
制されることになり、これら不確定な要素による影響を
免れることができる効果がある。
また、ここに使用される回路は極めて一般的な素子で安
価にかつ小形に構成することができる。以上述べたよう
に本発明により、フオトカプラを利用した共通電位点分
離形の入力結合回路であつて、電信歪および雑音の小さ
い小形で経済的な回路が得られる。
なお、3個のフオトカプラ出力を論理合成するための回
路は、上記例に述べたもの以外にも構成することができ
、これらによつても同様に本発明を実施することができ
る。
【図面の簡単な説明】
第1図は本発明実施例回路の構成図。 第2図は上記実施例の動作波形図。T・・・送信装置、
L・・・伝送路、D1,D2・・・ダイオ−ド、P1,
P2,P3・・・フオトカプラ、11,12,13・・
・インバータ、G1,G2・・・ナンドゲート、G3・
・・アンドゲート、F・・・RSフリツプフロツプ、R
1,R2,R3・・・抵抗器、O・・・出力端子。

Claims (1)

  1. 【特許請求の範囲】 1 バイポーラ電信信号が入力する入力回路と、この入
    力回路に発光素子が接続されたフォトカプラと、このフ
    ォトカプラの受光素子が接続され前記入力回路と共通電
    位が分離された出力回路とを備えた搬送電信装置の直流
    入力結合回路において、前記フォトカプラは3個のフォ
    トカプラを含み、前記入力回路には、前記バイポーラ電
    信信号が入力端子に接続され、前記3個のフォトカプラ
    の内の第一のフォトカプラの発光素子が一辺に接続され
    、前記3個のフォトカプラの内の第二のフォトカプラの
    発光素子が上記一辺とは別の一辺に接続された四辺整流
    器を備え、この四辺整流器の負荷回路に前記3個のフォ
    トカプラの内の第三のフォトカプラの発光素子が順方向
    に接続され、前記3個のフォトカプラの発光素子の接続
    方向は、前記バイポーラ電信信号の正または負極性の電
    流に対応して前記第一または第二のフオトカプラのうち
    のいずれか一方が発光し、前記バイポーラ電信信号の正
    負いずれの極性の電流に対しても前記第三のフォトカプ
    ラが発光する接続であり、前記第三のフォトカプラの有
    効出力を得るために必要な入力スレシホルドレベルは、
    前記第一および第二のフォトカプラの有効出力を得るた
    めにそれぞれ必要な入力スレシホルドレベルより高いレ
    ベルに設定され、前記出力回路には、 前記第一のフォトカプラの受光素子の出力および前記第
    三のフオトカプラの受光素子の出力の論理積を一方の出
    力論理値とし、前記第二のフォトカプラの受光素子の出
    力および前記第三のフォトカプラの受光素子の出力の論
    理積を他方の出力論理値とする論理回路を備えたことを
    特徴とする搬送電信装置の直流入力結合回路。
JP11921176A 1976-10-04 1976-10-04 搬送電信装置の直流入力結合回路 Expired JPS5949746B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11921176A JPS5949746B2 (ja) 1976-10-04 1976-10-04 搬送電信装置の直流入力結合回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11921176A JPS5949746B2 (ja) 1976-10-04 1976-10-04 搬送電信装置の直流入力結合回路

Publications (2)

Publication Number Publication Date
JPS5344102A JPS5344102A (en) 1978-04-20
JPS5949746B2 true JPS5949746B2 (ja) 1984-12-04

Family

ID=14755677

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11921176A Expired JPS5949746B2 (ja) 1976-10-04 1976-10-04 搬送電信装置の直流入力結合回路

Country Status (1)

Country Link
JP (1) JPS5949746B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS582498B2 (ja) * 1979-03-13 1983-01-17 沖電気工業株式会社 複流式の信号受信回路

Also Published As

Publication number Publication date
JPS5344102A (en) 1978-04-20

Similar Documents

Publication Publication Date Title
US5949659A (en) Galvanically isolated transmission of power and information to an electronic unit
CA1189138A (en) Bi-lateral four quadrant power converter
US3810034A (en) Optoelectric signal coupler
US3476879A (en) Line relay for d.c. telegraph systems
US3970870A (en) Signal rectifying circuit
JP4055115B2 (ja) ゲートドライブ回路
KR860000985B1 (ko) 시리얼 신호 전송장치
JPS5949746B2 (ja) 搬送電信装置の直流入力結合回路
US4009341A (en) Device for regenerating telegraphic signals
US8754698B2 (en) Circuit and method for signal voltage transmission within a driver of a power semiconductor switch
US4908857A (en) Isolated drive circuit
KR102028391B1 (ko) 신호절연회로
US4114054A (en) Coupling circuit using a photocoupler
US4297595A (en) Signal regenerating circuit with improved input-output isolation
SU379988A1 (ru) Входное телеграфное устройство
JP2675742B2 (ja) ピーク検出機能付きクランプ回路
SU1088150A1 (ru) Устройство дл передачи и приема цифровой информации
US3618128A (en) Two-way signaling circuit employing a common oscillator having a feedback transformer toy providing dc isolation between signal sources
JPH0756521Y2 (ja) デジタル信号送信装置の誤動作防止回路
JP2718183B2 (ja) ユニポーラ・バイポーラ変換回路の保護回路
JP3338162B2 (ja) 受信装置
JPH09145751A (ja) 停電検出回路
JP2539700Y2 (ja) ディジタル信号転送回路
SU936310A1 (ru) Инвертор
JPH05300010A (ja) 位相比較回路