JPS594390A - Video tape reproduction system - Google Patents

Video tape reproduction system

Info

Publication number
JPS594390A
JPS594390A JP57113224A JP11322482A JPS594390A JP S594390 A JPS594390 A JP S594390A JP 57113224 A JP57113224 A JP 57113224A JP 11322482 A JP11322482 A JP 11322482A JP S594390 A JPS594390 A JP S594390A
Authority
JP
Japan
Prior art keywords
circuit
output
signal
video signal
video
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57113224A
Other languages
Japanese (ja)
Inventor
Mineo Mizukami
嶺雄 水上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
NEC Corp
Original Assignee
NEC Home Electronics Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd, Nippon Electric Co Ltd filed Critical NEC Home Electronics Ltd
Priority to JP57113224A priority Critical patent/JPS594390A/en
Publication of JPS594390A publication Critical patent/JPS594390A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/911Television signal processing therefor for the suppression of noise

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To reduce a transient noise included in a video signal, by extracting an output of an adder via a delay circuit in a transient noise generating circuit. CONSTITUTION:An output of a reproducing head 1 of a magnetic tape 2 is amplified at an amplifier 3 and a video signal is extracted at a demodulation circuit 4. A constant alpha is multiplied for the video signal at a multiplier 6 and the video signal is summed with an output of a multiplier 7 multiplying a conatant beta to a signal of the delay circuit 10. An analog switch 9 selects an output of the circuit 4 and that of a circuit 8 and fetches them according to an output signal of a bridge over noise detecting circuit 5. The delay circuit 10 delays an output of the switch 9 for one horizontal scanning period. An analog switch 12 selects an output of the circuit 4 and that of the circuit 10 and fetches them according to the output of the circuit 5. A control head 14 reproduces a signal recorded on a control track of the magnetic tape 2.

Description

【発明の詳細な説明】 本発明はビデオテーゾ再生方式に関し、特にヘリカルス
キャンタイプによるビデオテープレコーダを用いてピク
チャーサーチを行なう場合に画面に生ずるトラック渡シ
ノイズを見立たなくするだめの再生方式に関するもので
ある。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a video tape recorder, and more particularly to a playback method for making track passing noise that occurs on the screen less noticeable when performing a picture search using a helical scan type video tape recorder. be.

近年、電子技術の急速な発達に伴なってビデオテープレ
コーダも急速に発達し、これに伴なって種々の機能が附
加されている。そして、この附加機能の1つとして、再
生スピードを早めてサーチ時間を短縮するためのピクチ
ャーサーチ機能がある。この場合、ヘリカルスキャンタ
イプによるビデオテープレコーダに於いテ、通常再生速
度に対してN倍速のピクチャーサーチを行なうと、再生
ヘッドがN本の記録トラックを斜めに横切シながら再生
を行なうことになる。
In recent years, with the rapid development of electronic technology, video tape recorders have also rapidly developed, and various functions have been added accordingly. One of these additional functions is a picture search function for increasing playback speed and shortening search time. In this case, in a helical scan type video tape recorder, if a picture search is performed at N times the normal playback speed, the playback head will perform playback while diagonally crossing N recording tracks. Become.

そして、一般のフオームビデオテープレコーダに於いて
は互いにアジマス角度を異にした2つの回転ヘッドを用
いてガードイ々ンドのないアジマス記録が行なわれてい
る。その関係上、ピクチャーサーチ時には2トラツク毎
にトラック渡シノイズが発生するとともに、偶数フィー
ルドと奇数フィールドに於いてトラック渡りノイズが画
面上に交互に発生するため画面を乱してしまう問題を有
している。
In a general form video tape recorder, azimuth recording without a guard band is performed using two rotary heads having different azimuth angles. Due to this, there is a problem in that during picture search, track passing noise occurs every two tracks, and track passing noise occurs alternately on the screen in even and odd fields, disturbing the screen. There is.

従って、本発明による目的は、互いにアジマス角度を異
にした2つの回転ヘッドを用いるヘリカルスキャンタイ
プのビデオテープレコーダを使用してピクチャーサーチ
を行なう場合に於けるトラック渡りノイズが目に付かな
い様に軽減することである。以下、図面を用いて本発明
によるビデオテープ再生方式を詳細に説明する。
Therefore, an object of the present invention is to prevent track crossing noise from becoming noticeable when performing a picture search using a helical scan type video tape recorder that uses two rotary heads with different azimuth angles. It is to reduce. Hereinafter, the videotape playback method according to the present invention will be explained in detail with reference to the drawings.

第1図は本発明によるビデオテープ再生方式の一実施例
を説明するだめの回路図である。同図に於いて1は磁気
テープ2の走行路に近接して設けられたビデオ再生ヘラ
Pの一方を示し、他方については省略しである。3はビ
デオ再生ヘッド1の出力を増幅するアンプ、4はこのア
ンプ3の出力信号を復調してビデオ信号を取り出す復調
回路、5はアンプ3の出力信号が設定範囲にまで減少し
た事を検出して出力を発生する渡シノイズ検出回路であ
って、例えばウィンドコンパレータによって構成されて
いる。6は復調回路4から出力されるビデオ信号に定数
αを乗算する乗算回路、7は後述する遅延回路10の出
力信号に定数βを乗算する乗算回路であって、定数α、
βはα+β=1の範囲内で可変することが出来る様に構
成されている。8は乗算器6,7の出力信号を加算する
加算回路、9は渡りノイズ検出回路5の出力信号に応じ
て復調回路4の出力信号と加算回路8の出力信号を選択
して取り込むアナログスイッチ回路、10はこのアナロ
グスイッチ回路9の出力信号を1水平走査期間(IH)
遅延する遅延回路であって、バッファアンプllaを介
して供給されるビデオ信号をIH遅延させるディレーラ
インllbと、このディレーラインllbの出力信号を
バッファアンプllcを介して取シ込むことによシ輝度
信号Yを出力するローパスフィルタ11dと、バッファ
アンプllcの出力信号を取シ込むことによりクロマ信
号Cを出力するバイパスフィルタlieと、輝度信号Y
と反転アンプ11fを介して供給されるクロマ信号Cを
加算してIH遅延したビデオ信号を出力する加算回路1
1gとによって構成されていて、その出力信号の一部は
乗算器7を介してフィードバックされる様に構成されて
いる。12は渡りノイズ検出回路5の出力信号に応じて
復調回路4の出力信号と遅延回路10の出力信号とを選
択して取り込むアナログスイッチ回路、13はアナログ
スイッチ回路12の出力信号を増幅して出力するライン
アンプ、14は磁気テープ2のコントロールトラックに
記録されている信号を再生するコントロールヘッド、(
以下OILヘッドと称す。)l、5はOTLヘッド14
の出力信号が予め定められた周波数となる様にキャップ
スタフ16を駆動するだめのキャップスタンモータ17
をサージ制御するキャップスタンサーブ回路である。
FIG. 1 is a circuit diagram illustrating an embodiment of a video tape playback system according to the present invention. In the figure, numeral 1 indicates one of the video playback spatulas P provided close to the running path of the magnetic tape 2, and the other is omitted. 3 is an amplifier that amplifies the output of the video playback head 1; 4 is a demodulation circuit that demodulates the output signal of the amplifier 3 to extract a video signal; and 5 is a demodulation circuit that detects that the output signal of the amplifier 3 has decreased to a set range. This is a transient noise detection circuit that generates an output based on the noise, and is constituted by, for example, a window comparator. 6 is a multiplication circuit that multiplies the video signal output from the demodulation circuit 4 by a constant α; 7 is a multiplication circuit that multiplies the output signal of the delay circuit 10 (described later) by a constant β;
The configuration is such that β can be varied within the range of α+β=1. 8 is an adder circuit that adds the output signals of the multipliers 6 and 7; 9 is an analog switch circuit that selects and takes in the output signal of the demodulation circuit 4 and the output signal of the adder circuit 8 according to the output signal of the crossover noise detection circuit 5; , 10 is the output signal of this analog switch circuit 9 for one horizontal scanning period (IH)
It is a delay circuit that delays the video signal supplied via the buffer amplifier lla, and the delay line llb delays the video signal supplied through the buffer amplifier lla. A low-pass filter 11d that outputs the signal Y, a bypass filter lie that outputs the chroma signal C by receiving the output signal of the buffer amplifier LLC, and a luminance signal Y.
and a chroma signal C supplied via an inverting amplifier 11f, and outputs an IH-delayed video signal.
1g, and a part of its output signal is fed back through the multiplier 7. 12 is an analog switch circuit that selects and takes in the output signal of the demodulation circuit 4 and the output signal of the delay circuit 10 according to the output signal of the crossover noise detection circuit 5; 13 is an analog switch circuit that amplifies the output signal of the analog switch circuit 12 and outputs the amplified signal; 14 is a control head for reproducing signals recorded on the control track of the magnetic tape 2 (
Hereinafter, it will be referred to as an OIL head. )l, 5 is OTL head 14
a cap stan motor 17 that drives the cap stub 16 so that the output signal thereof has a predetermined frequency;
It is a cap stun serve circuit that controls surge.

なお1は、互いに180°の角度差を持って回転ドラム
に取り付けられたアジマス角度の異なる2つのビデオヘ
ッドであり、この回転ドラムは、lフレームに1回転す
る様にサージ制御されている。(図は省略しである。) この様に構成されたビデオテープレコーダの再生回路に
於いて、図示しないモードセレクトスイッチを操作して
ピクチャーサーチにセットすると、モータ駆動回路12
はキャップスタンヤツブスタンモータ17を駆動する。
Note that reference numeral 1 indicates two video heads having different azimuth angles, which are attached to a rotating drum with an angular difference of 180 degrees from each other, and this rotating drum is surge-controlled so that it rotates once every l frame. (The figure is omitted.) In the playback circuit of the video tape recorder configured in this way, when the mode select switch (not shown) is operated to set the picture search, the motor drive circuit 12
drives the cap stan motor 17.

従って、移動することになシ、これに伴なって再生ヘッ
ドlは記録トラックを横切りながら出力を発生するため
に、アンプ3の出力波形は第2図(a)に示す様に、記
録トラックを横切る毎に出力レベルが変化して2トラツ
ク毎に出力レベルが最小となる。そして、この出力レベ
ルが最小となる部分がトラックの渡)ノイズとなる部分
である。
Therefore, since the reproducing head l generates an output while crossing the recording track without moving, the output waveform of the amplifier 3 crosses the recording track as shown in FIG. 2(a). The output level changes every time the track is crossed, and the output level becomes the minimum every two tracks. The portion where this output level is the minimum is the portion where the track noise occurs.

このようにして発生されたアンプ3の出力信号は、復調
回路4に於いて復調されることにより第2図(b)に示
すビデオ信号が取り出されるが、このビデオ信号にも上
述したトラックの渡り部分に於いてノイズ人が含まれて
いる。そして、この再生されたビデオ信号は、アナログ
スイッチ9を介して遅延回路10に供給されるとともに
、アナログスイッチ12およびラインアンプ13を介し
て出力されることになる。しかし、アンプ3の出力信号
に渡シノイズが含まれてそのレベルが第2図(a)に示
す設定レベルvr1.Vrzの範囲にまで低下すると、
ウィンドコンパレータによって構成されている渡りノイ
ズ検出回路5から第2図(C)に示す出力が発生され、
渡りノイズが含まれている期間に於いてアナログスイッ
チ回路9,12を図示と反対側に切り替える。
The output signal of the amplifier 3 generated in this way is demodulated in the demodulation circuit 4 to obtain the video signal shown in FIG. 2(b). Some parts contain noise. The reproduced video signal is then supplied to the delay circuit 10 via the analog switch 9 and output via the analog switch 12 and line amplifier 13. However, the output signal of the amplifier 3 contains noise, and its level is set at the setting level vr1. shown in FIG. 2(a). When it drops to the range of Vrz,
The output shown in FIG. 2(C) is generated from the transition noise detection circuit 5 composed of a window comparator,
The analog switch circuits 9 and 12 are switched to the side opposite to that shown in the figure during a period in which cross-over noise is included.

従って、アナログスイッチ回路9,12は、復調回路4
かも出力されるビデオ信号のうちで渡シノイズが低減さ
れて遅延回路10およびラインアンプ13に供給してい
ることになる。
Therefore, the analog switch circuits 9 and 12 are connected to the demodulation circuit 4.
Moreover, the signal transmission noise of the output video signal is reduced and the signal is supplied to the delay circuit 10 and the line amplifier 13.

遅延回路lOはアナログスイッチ回路9を介して供給さ
れるビデオ信号をバッファアンプ11aを介してディレ
ーラインllbに供給することによりLHにわたって遅
延させている。そして、このIH遅延されたビデオ信号
は、・々ツ7アアンプllcを介してローノぐスフィル
タ11dに供給されることによって輝度信号Yが取り出
され、また一部はハイノぞスフィルタlieに供給され
ることによってクロマ信号Cが取シ出されている。クロ
マ信号Cは、次の反転アンプ11fに入り位相反転され
ている。この様にして取り出された輝度信号Yおよび反
転アンプ11fを介して取り出されたクロマ信号Cは、
加算回路lugに於いて加算されることによってビデオ
信号として再び出力される。そして、この遅延回路10
に於いてIH期間にわたって遅延されたビデオ信号は、
乗算器7に於いて定数βが乗算された後に加算回路8に
供給される。一方、乗算器6は復調回路4から出力され
るビデオ信号に定数αを乗算した後に加算回路8に供給
している。従って、加算回路8はα倍されたビデオ信号
と、LH前の信号を1倍したビデオ信号との合成ビデオ
信号を送出していることになる。ここで、アナログスイ
ッチ回路9は、渡シノイズ検出回路5が作動しない期間
、つまシ渡シノイズが発生されない期間に於いてのみ復
調回路4から出力されるビデオ信号を選択して遅延回路
11に・供給している。従って、α+β=1なる条件の
定数α、βをα=0.β=1に設定すると、渡シノイズ
が含まれないLH期間遅れたビデオ信号のみが加算回路
8から出力されることになり、これに伴なって渡りノイ
ズの軽減量は最大となる。これに対し、定数αの値を増
加させ、これに応じて定数βの値を減少させると、渡9
ノイズが含まれたビデオ信号と10遅れたビデオ信号が
混合されて出力されることになり、この混合されたビデ
オ信号を用いて画面表示を行なった場合には渡υノイズ
が目立たなくなる。従って、定数α、βの値を適当に選
定することにより、渡シノイズが最も目立たなくなるよ
うに混合されたビデオ信号が加算回路8から出力される
ことになる。つまり、渡シノイズの発生期間に於いては
、アナログスイッチ9が加算回路8から出力される渡り
ノイズが軽減されたビデオ信号を選択して遅延回路io
に供給しておシ、アナログスイッチ回路12はこの遅延
回路10の出力信号を選択してラインアンプ13に供給
している。
The delay circuit lO delays the video signal supplied via the analog switch circuit 9 over LH by supplying it to the delay line llb via the buffer amplifier 11a. This IH-delayed video signal is then supplied to the low-noise filter 11d via the amplifier llc to extract the luminance signal Y, and a part of it is supplied to the low-noise filter 11d. The chroma signal C is extracted by this. The chroma signal C enters the next inverting amplifier 11f and has its phase inverted. The luminance signal Y extracted in this way and the chroma signal C extracted via the inverting amplifier 11f are as follows:
The signals are added in the adder circuit lug and output again as a video signal. And this delay circuit 10
The video signal delayed for the IH period in
After being multiplied by a constant β in a multiplier 7, the signal is supplied to an adder circuit 8. On the other hand, the multiplier 6 multiplies the video signal output from the demodulation circuit 4 by a constant α and then supplies the signal to the addition circuit 8 . Therefore, the adder circuit 8 sends out a composite video signal of the video signal multiplied by α and the video signal multiplied by 1 the signal before LH. Here, the analog switch circuit 9 selects the video signal output from the demodulation circuit 4 only during the period when the transition noise detection circuit 5 is not operating and the period when no transition noise is generated, and supplies it to the delay circuit 11. are doing. Therefore, the constants α and β for the condition α+β=1 are α=0. When β=1 is set, only the video signal delayed by the LH period that does not include transition noise is outputted from the adding circuit 8, and accordingly, the amount of reduction in transition noise is maximized. On the other hand, if we increase the value of constant α and decrease the value of constant β accordingly,
The video signal containing noise and the video signal delayed by 10 times are mixed and output, and when this mixed video signal is used for screen display, the cross noise becomes less noticeable. Therefore, by appropriately selecting the values of the constants α and β, the adder circuit 8 outputs a video signal that is mixed so that the transition noise is least noticeable. In other words, during the period when transition noise occurs, the analog switch 9 selects the video signal with reduced transition noise output from the adder circuit 8, and selects the video signal output from the adder circuit 8 to
The analog switch circuit 12 selects the output signal of the delay circuit 10 and supplies it to the line amplifier 13.

従って、上記構成による回路に於いては、乗算器6,7
.加算器8.アナログスイッチ回路9および遅延回路l
Oが1水平期間にわたって遅延する出力を発生するとと
もに、その出力信号を帰還するくし型フィルタを構成し
ていることになり、渡りノイズの発生期間に於いてのみ
このくし型フィルタを介してビデオ信号を取り出すこと
によって渡シノイズを軽減させ、これによって7リツカ
ーの生じない自然な画像を送出させている。また、乗算
器6,7の定数(α。
Therefore, in the circuit with the above configuration, the multipliers 6 and 7
.. Adder 8. Analog switch circuit 9 and delay circuit l
This means that O generates an output that is delayed for one horizontal period and also forms a comb filter that feeds back the output signal, and the video signal is passed through this comb filter only during the period in which transition noise occurs. By extracting the image, the transition noise is reduced, thereby transmitting a natural image without any noise. Also, the constant (α) of the multipliers 6 and 7.

β)は、アンプ3の出力レベルに応じて自動的に変化す
る様にすれば、更に自然な画像を送出させることが出来
る。例えば、アンプ3出力が十分に大きな場合にはα=
1.β=0となり、レベル低下にしたがってα=1よ#
)Oへ、βは0から1に変化する様にすれば良い。この
具体例については省略する。
If β) is automatically changed according to the output level of the amplifier 3, a more natural image can be transmitted. For example, if the output of amplifier 3 is sufficiently large, α=
1. β=0, and as the level decreases, α=1#
)O, and β may change from 0 to 1. This specific example will be omitted.

以上説明した様に、本発明によるピデオテーゾ再生方式
によれば、ピクチャーサーチモードに於ける再生時に生
ずるトラックの渡り部分に於いて発生される渡シノイズ
を軽減することが出来、これに伴なってフリッカ−のな
い自然な画像が得られる優れた効果を有する。
As explained above, according to the video teso playback method according to the present invention, it is possible to reduce transition noise generated at transition portions of tracks that occur during playback in picture search mode, and accordingly, flicker can be reduced. It has an excellent effect of obtaining natural images without -.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明によるピデオテーゾ再生方式の一実施例
を説明するための回路図、第2図(、)〜(c)は第1
図に示す回路の各部動作波形図である。 1・−・ビデオ再生ヘッド、2・・・磁気テープ、3−
・アンプ、4・・・復調回路、5・−・渡シノイズ検出
回路、6,7・・・乗算器、8’、l1g・・・加算回
路、9.12・・・アナログスイッチ回路、10・・・
遅延回路、lla、11c・=バッファアンプ、11b
・・・ディレーライン、lid・・・ローパスフィルタ
、lie・・・ハイノにスフイルタ、11f・・−反転
アンプ、13・・・ラインアンプ、14・・・OTLヘ
ツr115・・・キヤがスタンサーゼ回路、16・・・
キャップスタン、17・・・キャップスタンモータ。 出 願 人 新日本電気株式会社 l
FIG. 1 is a circuit diagram for explaining an embodiment of the video tesso reproduction method according to the present invention, and FIGS.
FIG. 3 is a waveform diagram showing the operation of each part of the circuit shown in the figure. 1... Video playback head, 2... Magnetic tape, 3-
- Amplifier, 4... Demodulation circuit, 5 - Transmission noise detection circuit, 6, 7... Multiplier, 8', l1g... Addition circuit, 9.12... Analog switch circuit, 10.・・・
Delay circuit, lla, 11c = buffer amplifier, 11b
...delay line, lid...low-pass filter, lie...high filter, 11f...-inverting amplifier, 13...line amplifier, 14...OTL head r115...kiya is stance surge circuit, 16...
Cap stan, 17...Cap stan motor. Applicant ShinNippon Electric Co., Ltd.

Claims (1)

【特許請求の範囲】[Claims] (1)互いにアジマス角度を異にした回転ヘッドを用い
るヘリカルスキャンタイプのビデオテープレコーダに於
いて、ピクチャーサーチモード時に於ける再生ヘッド出
力信号のレベルが設定範囲に減少したことを判別してト
ラック渡シノイズ含有部分を検出する渡シノイズ検出回
路と、入力信号を1水平期間にわたって遅延して出力す
る遅延回路と、前記ビデオ信号と前記遅延回路の出力と
を加算して出力する加算回路と、前記渡りノイズ検出回
路の出力に応じて前記ビデオ信号と前記加算回路の出力
を選択して前記遅延回路に供給する第1アナログスイツ
チと、前記渡シノイズ検出回路の出力に応じて前記ビデ
オ信号と前記遅延回路の出力を選択して出力する第2ア
ナログスイツチとを備え、渡シノイズ発生期間に於いて
は前記加算回路の出力を前記遅延回路を介して取シ出す
ことに上りビデオ信号に含まれる渡シノイズを軽減する
ことを特徴とするビデオテーゾ再生方式。
(1) In a helical scan type video tape recorder that uses rotating heads with different azimuth angles, track transfer is performed by determining that the level of the playback head output signal in picture search mode has decreased to a set range. a delay circuit that delays the input signal over one horizontal period and outputs the signal; an adder circuit that adds the video signal and the output of the delay circuit and outputs the result; a first analog switch that selects the video signal and the output of the adder circuit according to the output of the noise detection circuit and supplies the selected signal to the delay circuit; and a second analog switch that selects and outputs the output of the adder circuit, and during the transition noise generation period, the output of the adder circuit is taken out through the delay circuit, thereby eliminating the transition noise contained in the video signal. A video teso playback method that is characterized by reducing
JP57113224A 1982-06-30 1982-06-30 Video tape reproduction system Pending JPS594390A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57113224A JPS594390A (en) 1982-06-30 1982-06-30 Video tape reproduction system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57113224A JPS594390A (en) 1982-06-30 1982-06-30 Video tape reproduction system

Publications (1)

Publication Number Publication Date
JPS594390A true JPS594390A (en) 1984-01-11

Family

ID=14606709

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57113224A Pending JPS594390A (en) 1982-06-30 1982-06-30 Video tape reproduction system

Country Status (1)

Country Link
JP (1) JPS594390A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61185283U (en) * 1985-05-08 1986-11-19

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61185283U (en) * 1985-05-08 1986-11-19

Similar Documents

Publication Publication Date Title
JPH0754571B2 (en) Video signal playback device
JPH0795365B2 (en) Information signal reproducing device
US4686589A (en) Recording and reproducing apparatus having an automatic tracking control system using multiple pilot signals
JPS594390A (en) Video tape reproduction system
US5878185A (en) Apparatus for recording/reproducing a video signal using a rotary head
JP2878528B2 (en) Magnetic recording / reproducing device
JPS6126380A (en) Recording and reproduing device of video signal
JPS59141880A (en) Automatic tracking method
EP0482666A2 (en) Adaptive deemphasis and reemphasis of high frequencies in a video signal utilizing a recorded control signal
JP2789826B2 (en) Tracking device
KR920002582B1 (en) Noise removing circuit for picture searching
JPH0232834B2 (en)
JPS5853811Y2 (en) Color video signal magnetic recording and reproducing device
JPS58143685A (en) Color signal processing device for color recorded information reproducing device
JPH01296871A (en) Video signal recording/reproducing device
JPH0370283A (en) Magnetic recording and reproducing device
JPH05314594A (en) Tracking device
JPS5820193B2 (en) color television
JPS6194477A (en) Recording and reproducing device for video signal
JPH04216351A (en) Tracking device
JPS6097798A (en) Color signal processor with pal system
JPH05182104A (en) Magnetic recording and reproducing device
JPH06338106A (en) Tracking controller
JPS63187783A (en) Recording and reproducing device
JPS6393292A (en) Digital chrominance signal processing circuit