JPS5942353B2 - 積分回路 - Google Patents
積分回路Info
- Publication number
- JPS5942353B2 JPS5942353B2 JP75186A JP18675A JPS5942353B2 JP S5942353 B2 JPS5942353 B2 JP S5942353B2 JP 75186 A JP75186 A JP 75186A JP 18675 A JP18675 A JP 18675A JP S5942353 B2 JPS5942353 B2 JP S5942353B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- integrating
- capacitor
- mos
- negative feedback
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000003990 capacitor Substances 0.000 claims description 14
- 239000004065 semiconductor Substances 0.000 claims description 5
- 230000010354 integration Effects 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 244000145845 chattering Species 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06G—ANALOGUE COMPUTERS
- G06G7/00—Devices in which the computing operation is performed by varying electric or magnetic quantities
- G06G7/12—Arrangements for performing computing operations, e.g. operational amplifiers
- G06G7/18—Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals
- G06G7/184—Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals using capacitive elements
- G06G7/186—Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals using capacitive elements using an operational amplifier comprising a capacitor or a resistor in the feedback loop
- G06G7/1865—Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals using capacitive elements using an operational amplifier comprising a capacitor or a resistor in the feedback loop with initial condition setting
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Software Systems (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Amplifiers (AREA)
- Exposure Control For Cameras (AREA)
- Shutter-Related Mechanisms (AREA)
- Analogue/Digital Conversion (AREA)
Description
【発明の詳細な説明】
本発明は、電気シャッターカメラの露出制御回路等に使
用されている積分回路に於いて、積分切換スイッチング
回路のオフ時の漏洩電流による積分コンデンサーへのチ
ャージの影響を除去するための積分回路の正帰還回路に
関するものである。
用されている積分回路に於いて、積分切換スイッチング
回路のオフ時の漏洩電流による積分コンデンサーへのチ
ャージの影響を除去するための積分回路の正帰還回路に
関するものである。
従来、積分作用と他の作用を同一の演算増幅器により行
なう場合メカニカルスイッチが使用されてきたが、メカ
ニカルスイッチはチャツタリングや応答の面で誤動作を
生ずる原因であった。
なう場合メカニカルスイッチが使用されてきたが、メカ
ニカルスイッチはチャツタリングや応答の面で誤動作を
生ずる原因であった。
そこで最近は半導体スイッチによってスイッチングが行
なわれだした。
なわれだした。
しかし半導体スイッチはオフ抵抗が比較的低いために電
気シャッターカメラ等の微少電流による積分回路のスイ
ッチとしては好ましくなイカ本発明は、半導体スイッチ
の低いオン抵抗にもかかわらず積分回路の積分用コンデ
ンサーの両端の電位差を等制約に零にすることにより、
半導体スイッチの漏洩電流による積分コンデンサーへの
チャージを防止することを目的としている。
気シャッターカメラ等の微少電流による積分回路のスイ
ッチとしては好ましくなイカ本発明は、半導体スイッチ
の低いオン抵抗にもかかわらず積分回路の積分用コンデ
ンサーの両端の電位差を等制約に零にすることにより、
半導体スイッチの漏洩電流による積分コンデンサーへの
チャージを防止することを目的としている。
以1妃本発明の積分回路〇一実施例に基いて詳述すると
、図において1は演算増幅器で正入力端子(以下リファ
レンス入力端子)には明るさによって自身を流れる電流
が異なる光ダイオード等の電流制限素子2の一端とリフ
ァレンス電圧源3と正帰還抵抗1の一端が接続され、負
入力端子には電流制限素子2の他端と積分コンデンサー
5の一端と他の負帰還素子4の一端が接続されている。
、図において1は演算増幅器で正入力端子(以下リファ
レンス入力端子)には明るさによって自身を流れる電流
が異なる光ダイオード等の電流制限素子2の一端とリフ
ァレンス電圧源3と正帰還抵抗1の一端が接続され、負
入力端子には電流制限素子2の他端と積分コンデンサー
5の一端と他の負帰還素子4の一端が接続されている。
負帰還素子4の他端は演算増幅器1の出力端子8に接続
され、積分コンデンサー5の他端はスイッチング装置の
MOS−FET6のソースと正帰還抵抗Tの他端とに接
続され、前記抵抗7ばMOS−FET6のオン抵抗より
非常に太き(オフ抵抗より非常に小さいものとする。
され、積分コンデンサー5の他端はスイッチング装置の
MOS−FET6のソースと正帰還抵抗Tの他端とに接
続され、前記抵抗7ばMOS−FET6のオン抵抗より
非常に太き(オフ抵抗より非常に小さいものとする。
MOS−FET6のドレインは前記出力端子8に接続さ
れ、MOS −FET6のゲート9に与えられる電圧に
よりMOS−FET6はスイッチング作用を行なう。
れ、MOS −FET6のゲート9に与えられる電圧に
よりMOS−FET6はスイッチング作用を行なう。
以上の構成をもつ本発明積分回路の作用に於いては、ス
イッチング装置であるMOS −FET6がオンの時は
、MOS −FET6のオン抵抗は前記抵抗7より非常
に小さく積分電流の MOS−FET6のオン抵抗による電圧降下は無視でき
るため、上述した回路は正常に積分回路を構成し、MO
S−FET6がオフの時は MOS−FET6のオフ抵抗は前記抵抗7より非常に太
きいため積分用コンテンサー5と MOS−FET6の接続点の電位は演算増幅器1のリフ
ァレンス入力端子とほぼ等しくなる。
イッチング装置であるMOS −FET6がオンの時は
、MOS −FET6のオン抵抗は前記抵抗7より非常
に小さく積分電流の MOS−FET6のオン抵抗による電圧降下は無視でき
るため、上述した回路は正常に積分回路を構成し、MO
S−FET6がオフの時は MOS−FET6のオフ抵抗は前記抵抗7より非常に太
きいため積分用コンテンサー5と MOS−FET6の接続点の電位は演算増幅器1のリフ
ァレンス入力端子とほぼ等しくなる。
ここで、演算増幅器1の両入力端子はほぼ零電位差であ
るから前記コンデンサー5の両端の電位差はほぼ零とな
り、前記コンデンサー5は等制約には短絡の状態となり
、積分回路を構成する負帰還回路はMOS −FET6
のオフ抵抗のみとなり上述した回路の作用は他の負帰還
素子4によって決められる。
るから前記コンデンサー5の両端の電位差はほぼ零とな
り、前記コンデンサー5は等制約には短絡の状態となり
、積分回路を構成する負帰還回路はMOS −FET6
のオフ抵抗のみとなり上述した回路の作用は他の負帰還
素子4によって決められる。
以上詳述した如く、本発明の積分回路によると、スイッ
チング装置であるMOS−FE’l’5のオフ時の漏洩
電流の積分コンデンサー5におよぼす影響は無視できる
とともに積分コンデンサーの短絡も同時に行なうため積
分回路の誤動作防止に有効でありひいては応答時間短縮
にもつながるとともにスイッチが一つ削減される。
チング装置であるMOS−FE’l’5のオフ時の漏洩
電流の積分コンデンサー5におよぼす影響は無視できる
とともに積分コンデンサーの短絡も同時に行なうため積
分回路の誤動作防止に有効でありひいては応答時間短縮
にもつながるとともにスイッチが一つ削減される。
特に狭い空間と微少電流を扱う電気シャッターカメラに
於いて非常に都合の良いものである。
於いて非常に都合の良いものである。
図は本発明の積分回路の一実施例を示す回路結線図であ
る。 1・・・・・・演算増幅器、2・・・・・・電流制限素
子、3・・・・・・リファレンス電圧源、4・・・・・
・負帰還素子、5・・・・・・積分用コンデンサー、6
・・・・・・MOS−FET、γ・・・・・・正帰還抵
抗。
る。 1・・・・・・演算増幅器、2・・・・・・電流制限素
子、3・・・・・・リファレンス電圧源、4・・・・・
・負帰還素子、5・・・・・・積分用コンデンサー、6
・・・・・・MOS−FET、γ・・・・・・正帰還抵
抗。
Claims (1)
- 1 演算増幅器1の負帰還回路として、積分用コンデン
サー5と半導体スイッチング素子6の直列回路およびこ
の直列回路と並列に接続された他の負帰還素子4を備え
、前記半導体スイッチング素子6のスイッチングにより
、負帰還回路として前記積分コンデンサー5が選択的に
接続される積分回路において、前記コンデンサー5と前
記スイッチング素子6との接続点と前記演算増幅器1の
正入力端子に抵抗γを介して接続することにより、前記
スイッチング素子60オフ時の漏洩電流による影響を前
記コンデンサー5の両端の電位差ヲ等価的に零にするこ
とにより取除いたことを特徴とする積分回路。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP75186A JPS5942353B2 (ja) | 1974-12-25 | 1974-12-25 | 積分回路 |
US05/643,814 US4020363A (en) | 1974-12-25 | 1975-12-23 | Integration circuit with a positive feedback resistor |
DE2558299A DE2558299C3 (de) | 1974-12-25 | 1975-12-23 | Integrationsschaltung |
FR7539764A FR2296225A1 (fr) | 1974-12-25 | 1975-12-24 | Circuit integrateur |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP75186A JPS5942353B2 (ja) | 1974-12-25 | 1974-12-25 | 積分回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5175439A JPS5175439A (en) | 1976-06-30 |
JPS5942353B2 true JPS5942353B2 (ja) | 1984-10-15 |
Family
ID=11466954
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP75186A Expired JPS5942353B2 (ja) | 1974-12-25 | 1974-12-25 | 積分回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US4020363A (ja) |
JP (1) | JPS5942353B2 (ja) |
DE (1) | DE2558299C3 (ja) |
FR (1) | FR2296225A1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4313067A (en) * | 1979-07-16 | 1982-01-26 | Miles Laboratories, Inc. | Sensor-integrator system |
USRE31766E (en) * | 1979-07-16 | 1984-12-11 | Miles Laboratories, Inc. | Sensor integrator system |
US4444481A (en) * | 1980-12-26 | 1984-04-24 | Olympus Optical Company Ltd. | Exposure control circuit for a camera |
US5025224A (en) * | 1989-12-08 | 1991-06-18 | The United States Of America As Represented By The Secretary Of The Air Force | Incremental integrator circuit |
CN107251436B (zh) | 2015-02-24 | 2021-08-06 | 欧姆尼设计技术有限公司 | 具有电压放大器的差分开关电容器电路和相关联的方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3142803A (en) * | 1960-07-29 | 1964-07-28 | Gen Electric | Drift compensated d. c. integrator having separate selectively insertable feedback loops |
US3541320A (en) * | 1968-08-07 | 1970-11-17 | Gen Electric | Drift compensation for integrating amplifiers |
US3543049A (en) * | 1968-08-26 | 1970-11-24 | Hughes Aircraft Co | Ramp generator with clamp |
US3667055A (en) * | 1969-06-03 | 1972-05-30 | Iwatsu Electric Co Ltd | Integrating network using at least one d-c amplifier |
US3586874A (en) * | 1969-08-13 | 1971-06-22 | Gen Electric | Integrated circuit periodic ramp generator |
US3942036A (en) * | 1970-09-05 | 1976-03-02 | Daimler-Benz Aktiengesellschaft | Brake force control system for vehicles especially motor vehicles |
US3906381A (en) * | 1974-01-24 | 1975-09-16 | Westinghouse Electric Corp | Integrator circuit and low frequency two phase oscillator incorporating same |
-
1974
- 1974-12-25 JP JP75186A patent/JPS5942353B2/ja not_active Expired
-
1975
- 1975-12-23 DE DE2558299A patent/DE2558299C3/de not_active Expired
- 1975-12-23 US US05/643,814 patent/US4020363A/en not_active Expired - Lifetime
- 1975-12-24 FR FR7539764A patent/FR2296225A1/fr active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS5175439A (en) | 1976-06-30 |
DE2558299A1 (de) | 1976-07-22 |
DE2558299B2 (de) | 1979-11-29 |
US4020363A (en) | 1977-04-26 |
DE2558299C3 (de) | 1980-08-14 |
FR2296225B1 (ja) | 1978-05-19 |
FR2296225A1 (fr) | 1976-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6244597Y2 (ja) | ||
JPS5942353B2 (ja) | 積分回路 | |
JPS587618A (ja) | 測光回路の温度補償方式 | |
JPH0521445B2 (ja) | ||
US4037236A (en) | Switching circuit for electric shutter | |
US3699415A (en) | Constant speed drive units for driving devices | |
JP2950885B2 (ja) | 測光装置 | |
JPH0112252Y2 (ja) | ||
JP2678669B2 (ja) | 基準電圧入力回路 | |
JPS6114275Y2 (ja) | ||
KR100489587B1 (ko) | 시간지연회로 | |
JPS599299Y2 (ja) | 定エネルギ−供給制御回路 | |
JPS6122345Y2 (ja) | ||
JPS6338694Y2 (ja) | ||
JPH0318269A (ja) | プリチヤージ回路 | |
JPS62130013A (ja) | 遅延装置 | |
JPH0474881B2 (ja) | ||
JPS6217851Y2 (ja) | ||
JPH0518821A (ja) | 積分回路 | |
JPS5878129A (ja) | 電気シヤツタ−制御回路 | |
JPS5826210B2 (ja) | 接点情報入力回路 | |
JPS59208937A (ja) | 半導体スイツチ素子の駆動制御装置 | |
JPS6251007B2 (ja) | ||
JPH03218227A (ja) | スイッチング電源の放電回路 | |
JPH02310601A (ja) | 手動操作回路 |