JPS5938765Y2 - FM receiver pulse noise removal device - Google Patents

FM receiver pulse noise removal device

Info

Publication number
JPS5938765Y2
JPS5938765Y2 JP4554978U JP4554978U JPS5938765Y2 JP S5938765 Y2 JPS5938765 Y2 JP S5938765Y2 JP 4554978 U JP4554978 U JP 4554978U JP 4554978 U JP4554978 U JP 4554978U JP S5938765 Y2 JPS5938765 Y2 JP S5938765Y2
Authority
JP
Japan
Prior art keywords
noise
circuit
control signal
detection
impedance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP4554978U
Other languages
Japanese (ja)
Other versions
JPS54148419U (en
Inventor
義郎 菅井
栄治 上野
Original Assignee
パイオニア株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パイオニア株式会社 filed Critical パイオニア株式会社
Priority to JP4554978U priority Critical patent/JPS5938765Y2/en
Publication of JPS54148419U publication Critical patent/JPS54148419U/ja
Application granted granted Critical
Publication of JPS5938765Y2 publication Critical patent/JPS5938765Y2/en
Expired legal-status Critical Current

Links

Landscapes

  • Noise Elimination (AREA)

Description

【考案の詳細な説明】 本考案はFM受信機のパルス性雑音除去装置に関するも
のである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a pulse noise removing device for an FM receiver.

FM受信機においては特に自動車の点火プラグによるノ
イズや、ワイパー等のモータによるノイズ等のいわゆる
パルス性雑音が問題となる。
In FM receivers, so-called pulse noise, such as noise caused by automobile spark plugs and noise caused by motors such as wipers, poses a particular problem.

か\るパルス性雑音は中間周波増幅後にリミッタ回路を
通すことによりある程度の除去は可能であるが十分では
ない。
Although such pulse noise can be removed to some extent by passing the intermediate frequency through a limiter circuit after amplification, it is not sufficient.

従って当該雑音をより完全に除くためにパルス性雑音除
去回路が用いられている。
Therefore, a pulse noise removal circuit is used to remove the noise more completely.

すなわち第1図に示す如<FM検波回路10FM検波信
号は雑音除去回路100入カバツフアアンプ2を介して
ローパスフィルタ(L−P−F)より戒る遅延回路3へ
人力される。
That is, as shown in FIG. 1, the FM detection signal from the FM detection circuit 10 is inputted to the delay circuit 3 from the low-pass filter (L-P-F) via the noise removal circuit 100 and the buffer amplifier 2.

遅延回路3により所定時間遅延されたFM検波信号はゲ
ート回路4へ入力される。
The FM detection signal delayed by a predetermined time by the delay circuit 3 is input to the gate circuit 4.

他方、バンファアンプ2の出力はゲート回路4のゲート
動作を制御する制御信号を発生するノイズ検出部へ入力
される。
On the other hand, the output of the banfa amplifier 2 is input to a noise detection section that generates a control signal for controlling the gate operation of the gate circuit 4.

すなわちノ・イバスフィルタ(H−P−F)5を介して
ノイズ検出回路6へ入力され、当該検出回路6により雑
音成分に応じたパルス信号が増幅出力される。
That is, the signal is inputted to a noise detection circuit 6 via a noise filter (H-P-F) 5, and a pulse signal corresponding to the noise component is amplified and outputted by the detection circuit 6.

この出力は波形整形のための単安定マルチIのトリガ入
力となる。
This output becomes the monostable multi-I trigger input for waveform shaping.

従って単安定マルチ7の出力には雑音成分の発生に応じ
て一定期間制御信号が発生される。
Therefore, a control signal is generated at the output of the monostable multiplier 7 for a certain period of time in response to the generation of noise components.

この制御・信号の発生期間中ゲート回路4はFM検波信
号の伝送を遮断し、それ以外はFM検横張号を次段の出
力バンファ回路9へその昔\伝送する。
During the control/signal generation period, the gate circuit 4 interrupts transmission of the FM detection signal, and otherwise transmits the FM detection signal to the output bumper circuit 9 at the next stage.

ゲート回路4の遮断動作期間中は、その動作直前のFM
検波信号レベルるホールド回路11により記憶して出力
バッファ回路9へ入力することになろう従って、出カバ
ソファ回路9の出力にはパルス性雑音が除去されたFM
検波信号が発生され、次段のマルチプレクスFM復調回
路(図示しない)へ印加される。
During the cutoff operation period of the gate circuit 4, the FM immediately before the operation
The detected signal level will be stored by the hold circuit 11 and input to the output buffer circuit 9. Therefore, the output of the output buffer circuit 9 will be an FM signal from which pulse noise has been removed.
A detected signal is generated and applied to the next stage multiplex FM demodulation circuit (not shown).

こ\でFMアンテナ入力レベルが中弱レベルの場合いわ
ゆるホワイトノイズが増えそのホワイトノイズによって
ゲート回路4が頻繁に動作し、その結果FM検波信号そ
のものを大幅に削ってし1うことになり、かえってS/
Nが悪化することになる。
In this case, when the FM antenna input level is at a medium-low level, so-called white noise increases, and this white noise causes the gate circuit 4 to operate frequently, resulting in the FM detection signal itself being significantly reduced. S/
N will get worse.

そのために、ノイズAGC8を図の如く設けてノイズ検
出回路6のアング部に負帰環をかけて、検出能力を落と
し比較的大きなパルス性ノイズだけを検出するようにし
ている。
To this end, a noise AGC 8 is provided as shown in the figure, and a negative feedback ring is applied to the Ang part of the noise detection circuit 6 to reduce the detection capability and detect only relatively large pulse noise.

更には、ノイズ検出部の検出感度を設定するための感度
設定回路12が設けられ必要に応じて所定レベル以上の
ノイズレベルを検出するように設定される。
Furthermore, a sensitivity setting circuit 12 is provided for setting the detection sensitivity of the noise detection section, and is set to detect a noise level equal to or higher than a predetermined level as necessary.

当該設定回路12は第2図にその具体例を示す如く、直
流阻止用コンデンサC1及び抵抗、。
The setting circuit 12 includes a DC blocking capacitor C1 and a resistor, as shown in a specific example in FIG.

の直列接続回路より成り、ノイズ検出回路6を構成する
差動トランジスタQ2のベースと接地間に設けられてい
る。
It is provided between the base of the differential transistor Q2 constituting the noise detection circuit 6 and the ground.

ノイズ検出回路6は、一対の差動トランジスタQ1
sQ2 s定電流源■ 、コレクタ抵抗R3,R4及
び入力抵抗R1,R2より成る差動増幅器を含んでおり
、トランジスタのコレクタ出力が更に増幅回路(図示し
ない)へ入力される。
The noise detection circuit 6 includes a pair of differential transistors Q1
It includes a differential amplifier consisting of a constant current source sQ2, collector resistors R3 and R4, and input resistors R1 and R2, and the collector output of the transistor is further input to an amplifier circuit (not shown).

フィルタ5の出力は同一の抵抗直を有する入力抵抗R1
、R2を介して差動トランジスタのベース入力へ印加さ
れている。
The output of the filter 5 is connected to the input resistor R1 with the same resistance value.
, R2 to the base inputs of the differential transistors.

か\る構成において、抵抗R’toの値が零のときトラ
ンジスタQ2のベース入力は交流的に接地状態となるか
ら差動増幅器の感度は最良であり、小さいノイズも検出
可能であり、抵抗’RtoO値をωとするとトランジス
タQ1=Q20ベース入力は同電位となるから感度は零
となる。
In such a configuration, when the value of the resistor R'to is zero, the base input of the transistor Q2 is grounded in AC terms, so the sensitivity of the differential amplifier is the best, and even small noises can be detected. When the RtoO value is ω, the base inputs of transistors Q1 and Q20 have the same potential, so the sensitivity becomes zero.

従って、抵抗R1oの値を変えることにより、ベース入
力と接地間の交流インピーダンス値が所定値に設定され
、その1人力信号のレベルが可変できるから、ノイズ検
出感度が設定できることになる。
Therefore, by changing the value of the resistor R1o, the AC impedance value between the base input and the ground is set to a predetermined value, and the level of the single input signal can be varied, so that the noise detection sensitivity can be set.

か\る従来のノイズ除去装置にトいては、先述した如く
入力信号レベルが中弱レベルの場合、AGC8によりノ
イズ検出能力が低下するようになされているために、入
力レベルが更に低下した弱レベルの場合には、前段のI
F(中間周波)アンプ部ではり□ツタがかからず、よっ
てパルス性ノイズ成分が増大するにもかかわらず、ゲー
ト4が遮断動作を行わなくなる。
Regarding such conventional noise removal devices, as mentioned above, when the input signal level is a medium-weak level, the noise detection ability is reduced by the AGC8, so the input level is further reduced to a weak level. In the case of
In the F (intermediate frequency) amplifier section, the gate 4 does not perform the cutoff operation even though the pulse noise component increases.

一方、感度設定回路12により、中弱入力レベル時にホ
ワイトノイズによるゲート回路の誤動作を防止し、かつ
弱入力レベル時でもパルス性ノイズに応動して正常動作
を行うようにノイズ検出回路6の検出感度を設定すれば
、すなわち検出感度をある程度低下させれば、中弱入力
レベル時にむいてはIFアンプでリミッタが十分にか\
つている関係上パルス性ノイズが抑圧されそのレベルは
小となっているから、ノイズ検出回路6の検出レベルに
は至らず、よって単安定マルチ7ヘトリガ信号が出力さ
れず十分なノイズ除去動作が行なわれえない。
On the other hand, the detection sensitivity of the noise detection circuit 6 is set by the sensitivity setting circuit 12 to prevent the gate circuit from malfunctioning due to white noise at moderate to weak input levels, and to operate normally in response to pulse noise even at weak input levels. If you set , that is, if you lower the detection sensitivity to some extent, the IF amplifier will be sufficient as a limiter for medium to weak input levels.
Since the pulse noise is suppressed and its level is low due to the noise level, it does not reach the detection level of the noise detection circuit 6, so the monostable multi-7 trigger signal is not output and sufficient noise removal operation is performed. I can't.

従って、かかる生残入力時には、FM復調出力のS/N
が良好であるだけにパルス性ノイズが少しでも混入して
いるとかえって目立つという欠点がある。
Therefore, at the time of such a survival input, the S/N of the FM demodulated output is
Although the signal quality is good, there is a drawback that even a small amount of pulse noise is more noticeable.

このように、従来の回路方式では、アンテナ入力レベル
が中弱レベルのときホワイトノイズの増加によりAGC
が動作してノイズ抑圧動作を抑えるよう作用するために
、上記した如く中弱レベルのときにホワイトノイズが多
くなればノイズ抑圧動作は停止してし昔い、これを解決
するために検出感度を調整すれば中張入力レベルでノイ
ズ抑圧動作が十分とならない。
In this way, in the conventional circuit system, when the antenna input level is at a medium-low level, the increase in white noise causes AGC to
operates to suppress the noise suppression operation, and as mentioned above, if there is a lot of white noise at a medium-low level, the noise suppression operation stops.To solve this, the detection sensitivity has to be increased. If adjusted, the noise suppression operation will not be sufficient at the neutral input level.

従って、従来方式では中張入力レベル時よりもパルス性
ノイズの影響をより多く受ける中弱入力レベル時に重点
をおハて感度設定を行っているのが現状である。
Therefore, in the conventional system, sensitivity is currently set with emphasis placed on medium-weak input levels, which are more affected by pulse noise than on medium-high input levels.

本考案の目的は入力レベルのいかんにか\わらずパルス
性ノイズを除去することの可能なFM受信機のパルス性
雑音除去装置を提供することである。
An object of the present invention is to provide a pulse noise removing device for an FM receiver that can remove pulse noise regardless of the input level.

以下本考案について図面を用いて説明する。The present invention will be explained below with reference to the drawings.

第3図は本考案の一実施例のブロック図であり、第1図
と同等部分は同一符号をもって示している。
FIG. 3 is a block diagram of an embodiment of the present invention, and parts equivalent to those in FIG. 1 are designated by the same reference numerals.

図において、バイパスフィルタ5の出力はホワイトノイ
ズを検出して制御信号を発生する制御信号発生回路13
へ印加される。
In the figure, the output of the bypass filter 5 is a control signal generation circuit 13 that detects white noise and generates a control signal.
applied to.

その制御信号はインピーダンス制御回路14へ入力され
、この制御回路は例えばダイオードの可変インピーダン
ス特性を用いており、そのインピーダンス値を先の制御
信号により可変せしめ、このインピーダンス値と感度設
定回路12内のインピーダンスとを組合せて、先述した
ノイズ検出回路6の1差動入力の交流インピーダンスを
調整するものである。
The control signal is input to the impedance control circuit 14, and this control circuit uses, for example, the variable impedance characteristic of a diode.The impedance value is varied by the previous control signal, and the impedance value and the impedance in the sensitivity setting circuit 12 are In combination, the AC impedance of one differential input of the noise detection circuit 6 described above is adjusted.

他の回路構成は第1図の場合と同等であるためその説明
は省略する。
The other circuit configurations are the same as those shown in FIG. 1, and therefore their explanation will be omitted.

第4図は制御信号発生回路13とインピーダンス制御回
路14の具体例を示す図であり、図において、バイパス
フィルタ5の出力はコンデンサC2及び抵抗R5の直列
接続回路を介して、トランジスタQ3 t R4s抵
抗R6−R14及びコンデンサC3,C4より成る増幅
器により増幅される。
FIG. 4 is a diagram showing a specific example of the control signal generation circuit 13 and the impedance control circuit 14. In the figure, the output of the bypass filter 5 is connected to the transistor Q3tR4s resistor via a series connection circuit of a capacitor C2 and a resistor R5. It is amplified by an amplifier consisting of R6-R14 and capacitors C3 and C4.

増幅出力はダイオードD1.D2.コンテ゛ンサC5よ
り威る負の整流回路により整流され、その出力は抵抗R
15及びR’taと共にトランジスタQ5のベースバイ
アスを決定する。
The amplified output is provided by diode D1. D2. It is rectified by a negative rectifier circuit that is stronger than the capacitor C5, and its output is connected to the resistor R.
15 and R'ta together determine the base bias of transistor Q5.

尚、抵抗R1□はトランジスタQ5のエミッタ抵抗であ
る。
Note that the resistor R1□ is the emitter resistor of the transistor Q5.

この整流回路の時定数は犬に選定されており、ある時間
間隔をもって発生するパルス性ノイズは検出されずに時
間に無関係に一様に生ずるホワイトノイズのみが検出さ
れるようになっている。
The time constant of this rectifier circuit is selected to be constant, so that pulse noise that occurs at certain time intervals is not detected, but only white noise that occurs uniformly regardless of time is detected.

トランジスタQ5のエミッタ出力は可変インピーダンス
素子としてのダイオードD3及びD4の直列接続構成へ
抵抗R18を介して印加される。
The emitter output of transistor Q5 is applied via resistor R18 to a series connection configuration of diodes D3 and D4 as variable impedance elements.

従って抵抗R18はダイオードD1.D2の動作点を定
めるバイアス抵抗として作用している。
Therefore, resistor R18 is connected to diode D1. It acts as a bias resistor that determines the operating point of D2.

ダイオードD3 とD4の直列接続点は直流阻止用コン
デンサC6及び抵抗R19を介して、感度設定回路12
の抵抗RIOに接続されている。
The series connection point of diodes D3 and D4 is connected to the sensitivity setting circuit 12 via a DC blocking capacitor C6 and a resistor R19.
is connected to the resistor RIO.

かSる構成に釦いて、アンテナ入力が中強レベルのとき
には、リミッタが十分か\つているためにFM検波信号
にはホワイトノイズ成分は含有されておらず、よってト
ランジスタQ3 、Q4を有するアンプ部の出力に信号
は発生されない。
In this configuration, when the antenna input is at a medium-high level, the limiter is sufficiently strong and the FM detection signal does not contain white noise components. Therefore, the amplifier section including transistors Q3 and Q4 No signal is generated at the output of

従って、トランジスタQ5のベースは、抵抗R15゜R
16及びダイオードD1 、D2の順方向電圧で定する
分圧比による電圧が印加されており、よってトランジス
タQ5のエミッタには当該ベース電圧に比例した電圧が
出力されている。
Therefore, the base of transistor Q5 is connected to resistor R15°R
16 and a voltage determined by the forward voltage of the diodes D1 and D2, and a voltage proportional to the base voltage is output to the emitter of the transistor Q5.

この電圧によって抵抗R18,ダイオードD3 、D4
よりなる直列回路に電流を供給する。
This voltage causes resistor R18, diodes D3, D4
Supplies current to a series circuit consisting of:

このときダイオードD4の動作抵抗は最小(RDMIN
) となっている。
At this time, the operating resistance of diode D4 is the minimum (RDMIN
).

ここで抵抗R19に対して抵抗Rto (設定回路12
)の値は数10倍に選定されているから、トランジスタ
Q2のベース入力信号に対する当該設定回路の等価イン
ピーダンスはダイオードD4のROM’INと抵抗R1
,とのシリーズ抵抗が支配的になる。
Here, resistor Rto (setting circuit 12
) is selected to be several tens of times larger, so the equivalent impedance of the setting circuit for the base input signal of transistor Q2 is the value of ROM'IN of diode D4 and resistor R1.
, the series resistance becomes dominant.

このインピーダンス値は抵抗RIO単独の場合のそれに
対し数10分の1となっているから差動増幅器6の感度
は高くなっている。
Since this impedance value is several tenths of that when the resistor RIO is used alone, the sensitivity of the differential amplifier 6 is high.

よってアンテナ入力レベルが中強レベルのときは、リミ
ッタが十分にかXってホワイトノイズは存在しないがS
/Nに影響を与えるパルス性ノイズ(これもリミッタに
よりそのレベルは抑えられている)に対して十分ノイズ
検出動作が行われることになり、正常に雑音除去動作が
なされることになる。
Therefore, when the antenna input level is medium-high, white noise does not exist even if the limiter is sufficient, but S
The noise detection operation is performed sufficiently for the pulse noise that affects /N (the level of which is also suppressed by the limiter), and the noise removal operation is performed normally.

次に、アンテナ入力が中弱レベル時はリミッタがかりに
くいために、FM検波出力信号にホワイトノイスカ現わ
れ、よってバイパスフィルタ5の出力にもホワイトノイ
ズに応じた信号が出力される。
Next, when the antenna input is at a medium-low level, it is difficult to apply the limiter, so white noise appears in the FM detection output signal, and therefore, a signal corresponding to the white noise is also output from the bypass filter 5.

この出力はトランジスタQ3 、Q4を有するアンプ部
により増幅される。
This output is amplified by an amplifier section including transistors Q3 and Q4.

この増幅出力をダイオードD1.D2により負の半波整
流し、コンデンサC5により平滑化する。
This amplified output is connected to diode D1. Negative half-wave rectification is performed by D2, and smoothing is performed by capacitor C5.

このコンデンサC5の負電圧によってトランジスタQ5
のベースバイアス電圧が降下してダイオードD4に流れ
る電流が減少する。
This negative voltage of capacitor C5 causes transistor Q5 to
The base bias voltage of diode D4 decreases, and the current flowing through diode D4 decreases.

そのためにダイオードD4の抵抗RDは増大し、その結
果設定回路12のインピーダンスも増大するから、差動
増幅器6の感度が低下する。
Therefore, the resistance RD of the diode D4 increases, and as a result, the impedance of the setting circuit 12 also increases, so that the sensitivity of the differential amplifier 6 decreases.

更にホワイトノイズが増加するとトランジスタQ5がオ
フして設定回路のインピーダンスは抵抗RIOのみに依
存し、最大となるから、そのときの差動増幅器6の感度
は抑えられる。
When the white noise further increases, the transistor Q5 is turned off and the impedance of the setting circuit depends only on the resistor RIO and becomes maximum, so that the sensitivity of the differential amplifier 6 at that time is suppressed.

従って、アンテナ入力が弱レベルのときのホワイトノイ
ズによる誤動作はさけられると共に抵抗’Rtoの値を
適当に設定してむけば、弱入力レベル時にはパルス性ノ
イズが犬となっているから、その犬なるノイズに対して
検出可能なようにすることができる。
Therefore, malfunctions due to white noise when the antenna input is at a weak level can be avoided, and if the value of the resistor 'Rto is set appropriately, the pulse noise becomes a dog when the antenna input is at a weak level. It can be made detectable against noise.

以上述べた如く、本考案によれば、ホワイトノイズレベ
ルに応じてパルス検出器の検出感度を制御するものであ
るから、アンテナ入力信号レベルが生残レベル時には、
その感度を高くすることによってリミッタ効果によりダ
イ1ズレベルが抑圧されているにもかかわらず混入して
いるパルス性ノイズを確実に除去することができる。
As described above, according to the present invention, since the detection sensitivity of the pulse detector is controlled according to the white noise level, when the antenna input signal level is at the survival level,
By increasing the sensitivity, it is possible to reliably remove mixed pulse noise even though the die level is suppressed by the limiter effect.

一方、アンテナ入力レベルが中弱レベル時には、ホワイ
トノイズが増加しても自動的にノイズ検出回路6の感度
を下げるものであるから、このホワイトノイズによる誤
動作もなり、捷たこの場合には前段のIF771部では
リミッタがかからず、パルス性ノイズレベルは犬きぐな
る傾向にあるから、感度を少々落しても当該パルス性ノ
イズを除去しうる。
On the other hand, when the antenna input level is at a medium-low level, even if white noise increases, the sensitivity of the noise detection circuit 6 is automatically lowered, so this white noise can also cause malfunctions. Since a limiter is not applied to the IF771 section and the pulse noise level tends to be low, the pulse noise can be removed even if the sensitivity is lowered a little.

従って、FM受信機のアンテナ入力レベルが弱しヘルか
ら強レベルに至る全領域に亘って確実にパルス性ノイズ
を除去可能となる。
Therefore, it is possible to reliably remove pulsed noise over the entire range of the antenna input level of the FM receiver from the weak level to the strong level.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来のパルス性雑音除去装置のブロック図、第
2図は第1図における一部具体的回路を示す図、第3図
は本考案の一実施例を示すブロック図、第4図は第3図
における一部具体例を示す回路図である。 主要部分の符号の説明、4・・・ゲート、5・・・バイ
パスフィルタ、6・・・ノイズ検出回路、8・・・ノイ
ズAGC回路、9・・・出力バッファ、10・・・パル
ス性雑音除去装置、11・・・ホールド回路、12・・
・感度設定回路、13・・・制御信号発生回路、14・
・・インピーダンス、Dl 〜D4・・・ダイオード。
Fig. 1 is a block diagram of a conventional pulse noise removal device, Fig. 2 is a diagram showing a part of the specific circuit in Fig. 1, Fig. 3 is a block diagram showing an embodiment of the present invention, and Fig. 4 3 is a circuit diagram showing a specific example of part of FIG. 3. FIG. Explanation of symbols of main parts, 4... Gate, 5... Bypass filter, 6... Noise detection circuit, 8... Noise AGC circuit, 9... Output buffer, 10... Pulse noise Removal device, 11...Hold circuit, 12...
・Sensitivity setting circuit, 13... Control signal generation circuit, 14.
... Impedance, Dl ~ D4... Diode.

Claims (1)

【実用新案登録請求の範囲】 (1)FM検波信号に含lれるノイズ成分を検出して所
定制御信号を発生するノイズ検出手段と、前記ノイズ検
出手段の制御信号に応答して所定期間前記FM検波信号
の次段への伝送を遮断するゲート回路と、前記所定制御
信号に応じて前記ノイズ検出手段のノイズ検出能力を制
御するノイズ検出手段と、前記所定期間中前記ゲート回
路の遮断動作直前の前記FM検波信号のレベルを保持す
るホールド回路と、前記ゲート回路と前記ホールド回路
との出力をFM復調回路へ供給する出力回路とを含むF
M受信機のパルス性雑音除去装置であって、前記FM検
波信号に含捷れるホワイトノイズレベルに応じて前記ノ
イズ検出手段のノイズ検出感度を制御するノイズ検出感
度制御手段を有することを特徴とするFM受信機のパル
ス性雑音除去装置。 (2)前記ノイズ検出手段は前記FM検波信号からホワ
イトノイズを抽出する抽出手段と、この抽出されたホワ
イトノイズを入力とする差動増幅器と、前記差動増幅器
の一対の作動入力の一端と基準電位点との間に設けられ
た交流インピーダンス素子とからなり、ノイズ検出感度
制御手段は、前記抽出手段の出力信号に応じて所定制御
信号を発生する制御信号発生回路と、前記制御信号発生
回路の制御信号に応じて前記交流インピーダンス素子の
インピーダンスを制Uするインピーダンス制御手段とを
含むことを特徴とする実用新案登録請求の範囲第1項記
載のFM受信機のパルス性雑音除去装置。 (31前記インピーダンス制御手段は前記交流インピー
ダンス素子と並列接続された可変インピーダンス素子を
有し、前記制御信号発生回路の制御信号に応じて前記交
流インピーダンスのインピーダンスが可変されることを
特徴とする実用新案登録請求の範囲第2項記載の雑音除
去装置。 (4)前記可変インピーダンス素子はダイオードであっ
て、前記制御信号に応じた電流が前記ダイオードに印加
されることを特徴とする実用新案登録請求の範囲第3項
記載の雑音除去装置。
[Claims for Utility Model Registration] (1) Noise detection means for detecting a noise component included in an FM detection signal and generating a predetermined control signal; a gate circuit that interrupts transmission of the detection signal to the next stage; a noise detector that controls the noise detection capability of the noise detector according to the predetermined control signal; An F including a hold circuit that holds the level of the FM detection signal, and an output circuit that supplies the outputs of the gate circuit and the hold circuit to an FM demodulation circuit.
A pulse noise removal device for an M receiver, characterized by comprising noise detection sensitivity control means for controlling noise detection sensitivity of the noise detection means according to a white noise level included in the FM detection signal. Pulse noise removal device for FM receiver. (2) The noise detection means includes an extraction means for extracting white noise from the FM detection signal, a differential amplifier that receives the extracted white noise as input, and one end of the pair of operating inputs of the differential amplifier and a reference. The noise detection sensitivity control means includes a control signal generation circuit that generates a predetermined control signal according to the output signal of the extraction means, and a control signal generation circuit that generates a predetermined control signal according to the output signal of the extraction means. 2. The pulse noise removing device for an FM receiver according to claim 1, further comprising impedance control means for controlling the impedance of the AC impedance element in accordance with a control signal. (31) A utility model characterized in that the impedance control means has a variable impedance element connected in parallel with the AC impedance element, and the impedance of the AC impedance is varied in accordance with a control signal of the control signal generation circuit. Noise removal device according to claim 2. (4) The utility model registration claim, wherein the variable impedance element is a diode, and a current according to the control signal is applied to the diode. Noise removal device according to scope 3.
JP4554978U 1978-04-07 1978-04-07 FM receiver pulse noise removal device Expired JPS5938765Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4554978U JPS5938765Y2 (en) 1978-04-07 1978-04-07 FM receiver pulse noise removal device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4554978U JPS5938765Y2 (en) 1978-04-07 1978-04-07 FM receiver pulse noise removal device

Publications (2)

Publication Number Publication Date
JPS54148419U JPS54148419U (en) 1979-10-16
JPS5938765Y2 true JPS5938765Y2 (en) 1984-10-29

Family

ID=28924010

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4554978U Expired JPS5938765Y2 (en) 1978-04-07 1978-04-07 FM receiver pulse noise removal device

Country Status (1)

Country Link
JP (1) JPS5938765Y2 (en)

Also Published As

Publication number Publication date
JPS54148419U (en) 1979-10-16

Similar Documents

Publication Publication Date Title
EP0066110B1 (en) Noise removing apparatus in an fm receiver
JPH0750861B2 (en) Pulse noise suppression device for FM receiver
JPS5938765Y2 (en) FM receiver pulse noise removal device
JPS6217910B2 (en)
JPS6143889B2 (en)
JP3108220B2 (en) Pulse noise detection circuit
JPS6224979Y2 (en)
JP3213495B2 (en) Noise removal circuit
US2145372A (en) Detector for radio receiving systems
JPH01232831A (en) Impulsive noise elimination device in fm receiver
JPH026696Y2 (en)
JP3286355B2 (en) Noise canceller
JPH0438567Y2 (en)
JPS5842965B2 (en) limiter circuit
JPS6138271Y2 (en)
EP0131055B1 (en) Automatic gain control circuit
JPS6133483B2 (en)
JPS6244620Y2 (en)
JPH07321706A (en) Agc circuit
JPS6223497B2 (en)
JPH0634321U (en) Temperature compensation circuit for power amplifier
JPS6143890B2 (en)
JPS60130907A (en) Agc circuit
JPS6145448Y2 (en)
JPS6128408Y2 (en)