JPS59213009A - Pcm recording and reproducing device - Google Patents

Pcm recording and reproducing device

Info

Publication number
JPS59213009A
JPS59213009A JP8541183A JP8541183A JPS59213009A JP S59213009 A JPS59213009 A JP S59213009A JP 8541183 A JP8541183 A JP 8541183A JP 8541183 A JP8541183 A JP 8541183A JP S59213009 A JPS59213009 A JP S59213009A
Authority
JP
Japan
Prior art keywords
recording
odd
code
error
sample
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8541183A
Other languages
Japanese (ja)
Other versions
JPH087946B2 (en
Inventor
Takeshi Onishi
健 大西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP58085411A priority Critical patent/JPH087946B2/en
Publication of JPS59213009A publication Critical patent/JPS59213009A/en
Publication of JPH087946B2 publication Critical patent/JPH087946B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1806Pulse code modulation systems for audio signals
    • G11B20/1809Pulse code modulation systems for audio signals by interleaving

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

PURPOSE:To execute a processing of a mean value interpolation against a burst error exceeding a correcting capacity by delaying one of an odd sample and an even sample against the other by a constant interval of time, and encoding it. CONSTITUTION:An odd sample is delayed against an even sample by a constant interval of time C by a delaying circuit 46, and when for instance, an address (n) is made an even sample by an error correcting encoder 48, two error correcting words P, Q are added. As for each sample word to which the error correcting word has been added, an interleave of D=16 blocks is performed to each sampling signal word in one error correcting code block, and error correcting words of P and Q by an interleave circuit 50, and also an odd sampling signal word and its error correcting word are delayed by a constant interval of time C. Thereafter, a cyclic code is added by an error detecting encoder 52, and recorded in a recording medium through a modulator 54 and rotary heads 56, 58.

Description

【発明の詳細な説明】 本発明はPCM記録及び再生装置、特に符号化復号化手
段におけるデータの配列と符号データとのインターリー
ブを行うPCM記録及び再生装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a PCM recording and reproducing apparatus, and more particularly to a PCM recording and reproducing apparatus that interleaves coded data and data arrangement in an encoding/decoding means.

この種のPCM記録及び再生装置としては、DAD (
ディジタルオーディオディスク)プレーヤ、日本電子機
械工業会(EIAJ)のステレオ技術委員会・ビデオ技
術委員会ファイル5TC−007の民生用PCMエンコ
ーダ・デコーダに基づ(PCMアダプタ、あるいは業務
用の2チヤンネルもしくはマルチチャンネルのPCM記
録再生装置等がある。そして、前記各装置には、誤り訂
正等の符号化復号化手段と、その前後に記録媒体上のバ
ースト誤りを分散させるインターリーブを施している。
This type of PCM recording and playback device is DAD (
Based on the Stereo Technology Committee/Video Technology Committee File 5TC-007 of the Electronic Machinery Industries Association of Japan (EIAJ) consumer PCM encoder/decoder (PCM adapter, or two-channel or multi-channel for professional use) There are channel PCM recording and reproducing devices, etc. Each of the devices is provided with an encoding/decoding means for error correction, etc., and interleaving to disperse burst errors on the recording medium before and after the encoding/decoding means.

従来のPCM記録及び再生装置として、例えば前記KI
A、Tの5TC−007に基づ(PCMアダプタについ
て第1図及び第2図を伴って説明する。
As a conventional PCM recording and reproducing device, for example, the above-mentioned KI
A, T 5TC-007 (PCM adapter will be explained with reference to FIGS. 1 and 2.

第1図において、10L及びlQRはオーディオ信号の
左及び右チャンネルの入力端子、12は帯域制限のだめ
の低域通過形フィルタ、14はアナログ・ディジタル変
換器、16は誤シ訂正用の符号器、18はインターリー
ブ回路、20は誤シ検出用のサイクリック符号(CRC
)を付加する誤り検出符号器、22は疑似ビデオ信号発
生回路、24は疑似ビデオ信号の出力端子であって、出
力端子24にビデオテープレコーダが接続される。
In FIG. 1, 10L and lQR are input terminals for left and right channels of audio signals, 12 is a low-pass filter for band limiting, 14 is an analog-to-digital converter, 16 is an encoder for error correction, 18 is an interleave circuit; 20 is a cyclic code (CRC) for detecting false signals;
), 22 is a pseudo video signal generation circuit, 24 is an output terminal for the pseudo video signal, and a video tape recorder is connected to the output terminal 24.

また、26はビデオテープレコーダから再生される疑似
ビデオ信号が供給される入力端子、28は同期信号分離
回路、30はサイクリック符号の検査を行う誤り検出復
号器、32はディンターリーブ回路、34は誤り訂正復
号器、36は誤りが訂正されなかったデータを補正する
補正回路、38はディジタル・アナログ変換器、40は
低域通過形フィルタ、42L及び42Rはオーディオ信
号の左及び右チャンネルの出力端子、44は前記各回路
にクロックを供給するクロック発生回路である。
Further, 26 is an input terminal to which a pseudo video signal reproduced from a video tape recorder is supplied, 28 is a synchronization signal separation circuit, 30 is an error detection decoder that checks a cyclic code, 32 is a dinterleave circuit, and 34 is an error correction decoder, 36 is a correction circuit for correcting data whose errors are not corrected, 38 is a digital-to-analog converter, 40 is a low-pass filter, and 42L and 42R are outputs of the left and right channels of the audio signal. A terminal 44 is a clock generation circuit that supplies clocks to each of the circuits.

次に動作について説明する。入力端子10L及びIQR
に供給された左及び右チャンネルのオーディオ信号は、
低域通過形フィルタI2を介してアナログ・ディジタル
変換器14でディジタル信号に変換され、次いで誤り訂
正符号器16で下記の二つの誤シ訂正ワードP、Qが付
加される。
Next, the operation will be explained. Input terminal 10L and IQR
The left and right channel audio signals supplied to
The signal is converted into a digital signal by an analog-to-digital converter 14 via a low-pass filter I2, and then the following two error correction words P and Q are added by an error correction encoder 16.

Pn = AnOBn■An++■Bn++■An+t
■Bn+tQn=T’An■T 5BnOT ’ An
+ l■T ’ Bn+ 1■T 2An+ 2 (’
9TBn+2 ここで、An及びBnは左及び右チャンネル信号のアナ
ログ・ディジタル変換された標本化信号ワード、nは標
本化された信号のアドレス、■は各ワードの対応するビ
ット毎の“2”を法とする加算、TはQ生成マトリック
スである。
Pn = AnOBn■An++■Bn++■An+t
■Bn+tQn=T'An■T 5BnOT' An
+ l■T' Bn+ 1■T 2An+ 2 ('
9TBn+2 where An and Bn are the analog-to-digital converted sampled signal words of the left and right channel signals, n is the address of the sampled signal, and ■ is the modulus of “2” for each corresponding bit of each word. , where T is the Q generation matrix.

誤シ訂正符号が付加された信号は、インターリーブ回路
18で、第2図に示すように、一つの誤り訂正ブロック
内の各標本化信号ワード及びPlQの誤り訂正ワードに
D=16ブロツクのインクIJ−ブ(交錯)が施される
。第2図において、N、N+l、・・・・・・・・・は
ブロック番号であり、Anを含むブロックは誤り検出符
号器20で誤り検出ワード(CRC)が付加されて、ブ
ロック番号順にビデオ信号発生回路22によって疑似ビ
デオ信号に変換されて出力端子24に送出され、ビデオ
テープレコーダに記録される。  − 一方、ビデオテープレコーダに記録された疑似ビデオ信
号が再生されて入力端子26に供給されると、まず、同
期信号分離回路28で同期信号が分離され、誤シ検出復
号器30で誤シ検出が行われ、ディンターリーブ回路3
2で前記インターリーブ回路18と全く逆の操作が行わ
れて誤り訂正ワードを発生したデータ列に戻される。そ
の後、誤り訂正復号器34で訂正可能な誤シは訂正され
、訂正不可能な誤りは補正回路36で平均値内挿等の補
正が行われ、次いでディジタル・アナログ変換器38で
アナログ信号に変換され、これが低域通過形フィルタ4
0を介して出力端子42L及び42Rに送出される。
The signal to which the error correction code has been added is processed by the interleaving circuit 18, as shown in FIG. - A cross is applied. In FIG. 2, N, N+l, . The signal generating circuit 22 converts the signal into a pseudo video signal, sends it to the output terminal 24, and records it on a video tape recorder. - On the other hand, when the pseudo video signal recorded on the video tape recorder is reproduced and supplied to the input terminal 26, the synchronization signal is first separated in the synchronization signal separation circuit 28, and the false signal detection decoder 30 detects the false signal. is performed, and the dinterleave circuit 3
At step 2, an operation completely opposite to that of the interleave circuit 18 is performed to return the data string that generated the error correction word. Thereafter, the error correction decoder 34 corrects correctable errors, the correction circuit 36 performs correction such as average value interpolation, and the digital-to-analog converter 38 converts the signals into analog signals. This is the low-pass filter 4
0 to output terminals 42L and 42R.

ガお、インターリーブは、バースト誤り訂正能力を高め
るために行われ、この場合誤り検出符号を併用すると2
Dブロツクまでのバースト誤りが訂正可能である。
However, interleaving is performed to increase burst error correction capability, and in this case, when combined with an error detection code, 2
Burst errors up to D block can be corrected.

従来のPCM記録再生装置は以上のように構成されてい
るので、2Dより大きいバースト誤シが発生した場合は
訂正を行うことができず、補正回路36で補正されるこ
とになる。この補正回路36として簡易な構成で効果の
ある補正方法は平均値内挿である。この平均値内挿を行
うためには、前後のデータが正しいデータである必要が
ある。ここで、第2図においてN番目のブロックから2
D+1の長さのバースト誤りが発生したとすると、一つ
の誤り訂正符号の中で二つの誤りまでしか訂正できない
ので、An、 Bn、 Ann+1Bn−so、 Bn
+1−3D1・・・・・・・・・の標本化ワードは補正
となる。ところが、AnXAn+1等は連続データであ
るだめ平均値内挿を行うことができず、このため聴取し
やすい雑音を発生するという欠点があった。
Since the conventional PCM recording/reproducing apparatus is configured as described above, if a burst error larger than 2D occurs, it cannot be corrected and is corrected by the correction circuit 36. A simple and effective correction method for the correction circuit 36 is average value interpolation. In order to perform this average value interpolation, the data before and after must be correct data. Here, in FIG. 2, from the Nth block, 2
If a burst error of length D+1 occurs, only up to two errors can be corrected in one error correction code, so An, Bn, Ann+1Bn-so, Bn
The sampling words +1-3D1... are corrections. However, since AnXAn+1 and the like are continuous data, it is not possible to perform average value interpolation, and this has the disadvantage of generating audible noise.

また、一般のPCM記録再生装置では、誤り訂正能力を
超える誤りが発生した場合、誤り訂正符号を構成してい
る全データを補正することが多く、その場合はより雑音
を発生しやすいという欠点があった。
In addition, in general PCM recording and reproducing devices, when an error exceeding the error correction capability occurs, all the data that makes up the error correction code is often corrected, which has the disadvantage that it is more likely to generate noise. there were.

本発明は、前述した従来の課題に鑑み為されたものであ
り、その目的は符号手段の手前で奇数標本及び偶数標本
の何れか一方を他方に対して遅延させることにより、誤
シ訂正能力を超えるバースト誤りに対しても雑音の発生
を低減し得るPCM記録及び再生装置を提供することに
ある。
The present invention has been made in view of the above-mentioned conventional problems, and its purpose is to improve error correction ability by delaying either an odd number sample or an even number sample with respect to the other before the encoding means. It is an object of the present invention to provide a PCM recording and reproducing device that can reduce the generation of noise even when burst errors occur.

上記目的を達成するために、本発明は、オーディオ信号
を標本化し、ディジタル信号に変換して磁気テープ等の
記録媒体に記録し、かつ当該記録媒体から再生するPC
M記録及び再生装置において、前記ディジタル信号の奇
数標本及び偶数標本の何れか一方を他方に対して遅延さ
せる遅延手段、一つの符号を構成する1個以上の奇数シ
ンボル及び偶数シンボルから誤り訂正あるいは誤9検出
等の符号を発生する符号化手段、及び一つの符号を構成
する各ディジタル信号を夫々異なった時間だけ遅延させ
てインターリーブを施す手段を備えだ記録系と、記録媒
体からの再生ディジタル信号を記録時におけるインター
リーブを施す前の一つの符号の時間列に戻すディンター
リーブを施す手段、誤りを検出あるいは訂正する復号化
手段、奇数標本と偶数標本とを前記記録系における遅t
IF手段と逆に遅延させる遅延手段、及び訂正不能な誤
りに対して補正を行う手段を備えた再生系との少くとも
何れか一方を具備することを特徴とする。
In order to achieve the above object, the present invention provides a PC that samples an audio signal, converts it into a digital signal, records it on a recording medium such as a magnetic tape, and reproduces it from the recording medium.
M recording and reproducing apparatus includes a delay means for delaying one of the odd and even samples of the digital signal with respect to the other, and error correction or error correction from one or more odd and even symbols constituting one code. A recording system comprising an encoding means for generating a code such as 9 detection, and a means for interleaving each digital signal constituting one code by delaying each one by a different time, and a recording system that reproduces a reproduced digital signal from a recording medium. means for applying dinterleaving to return to the time sequence of one code before interleaving during recording; decoding means for detecting or correcting errors;
The present invention is characterized in that it includes at least one of the following: a delay means for delaying the IF means, and a reproduction system equipped with means for correcting uncorrectable errors.

以下、図面に基づいて本発明の好適な実施例を説明する
Hereinafter, preferred embodiments of the present invention will be described based on the drawings.

第3図は、本発明による回転ヘッド形PCM記録再生装
置のブロック図、第4図はそのデータ配置図である。
FIG. 3 is a block diagram of a rotary head type PCM recording/reproducing apparatus according to the present invention, and FIG. 4 is a data arrangement diagram thereof.

第3図において、46はアナログ・ディジタル変換器1
4からのディジタル信号の奇数標本ワードを偶数標本ワ
ードに対して一定時間C(標本ワード時間)遅延させる
遅延回路、48は各標本ワードに対して誤り訂正ワード
を付加する誤り訂正符号器、50は誤シ訂正符号器48
から送出される誤り訂正ワードと、各標本ワードとを分
散させると共に、奇数標本ワードを偶数標本ワードに対
して遅延させるインターリーブ回路、52は誤り検出符
号器、54は磁気テープ等の記録媒体への記録に適した
信号系列に変換する変調器、56.58は記録及び再生
用回転ヘッド、60は記録及び再生を選択する切換スイ
ッチであり、これらによって記録系が構成されている。
In FIG. 3, 46 is the analog-to-digital converter 1
48 is an error correction encoder that adds an error correction word to each sample word; Error correction encoder 48
52 is an error detection encoder, and 54 is an interleaving circuit that distributes the error correction word sent from the source and each sample word, and delays the odd sample word with respect to the even sample word; 52, an error detection encoder; A modulator for converting into a signal sequence suitable for recording, 56 and 58 a rotary head for recording and reproduction, and 60 a changeover switch for selecting recording and reproduction, these constitute a recording system.

62は再生信号を入力する回転ヘッドを選択する切換ス
イッチ、64は記録媒体から再生された再生信号をディ
ジタル信号に変換する復調器、66は誤り検出復号器、
68はインターリーブ回路50と逆の操作を行い誤り訂
正符号を発生した時間列に戻すディンターリーブ回路、
70は誤り訂正復号器、72は偶数標本ワードを奇数標
本ワードに対して前記遅延回路46の遅延時間Cだけ遅
延させる遅延回路、74は平均値内挿を施す補正回路で
あり、これらとディジタル・アナログ変換器38、低域
通過形フィルタ40を含んで再生系が構成されている。
62 is a changeover switch that selects a rotary head to which a reproduction signal is input; 64 is a demodulator that converts the reproduction signal reproduced from a recording medium into a digital signal; 66 is an error detection decoder;
68 is a dinterleave circuit which performs the opposite operation to the interleave circuit 50 and returns the error correction code to the generated time sequence;
70 is an error correction decoder, 72 is a delay circuit that delays the even sample word with respect to the odd sample word by the delay time C of the delay circuit 46, and 74 is a correction circuit that performs mean value interpolation. A reproduction system includes an analog converter 38 and a low-pass filter 40.

76は各回路にクロック信号を供給するり一、ツク発生
回路である。
Reference numeral 76 is a clock generation circuit for supplying clock signals to each circuit.

次に動作を説明する。遅延回路46で、奇数標本が偶数
標本に対して一定時間Cだけ遅延されているので、誤り
訂正符号器48で例えばアドレスnを偶数標本としたと
き、下記の二つの誤り訂正ワードP、Qが付加される。
Next, the operation will be explained. In the delay circuit 46, the odd samples are delayed by a fixed time C with respect to the even samples, so when the error correction encoder 48 takes address n as an even sample, the following two error correction words P and Q are will be added.

すなわち、偶数標本ワードについては、 Pn == AnOBn■An++−C■Bn+1−c
■An+2■Bn+2Qn=T’An■T’Bn■T’
An++−c■T3Bn+1−c■T’An+2■T 
Bn+ を 次の奇数標本ワードについては、 Pn+ 1 = An+s −cOBn+3− cOA
n+4■Bn+4■An+ s −C0Bn+ s −
c Qn+1 = T’An+3−c■T’Bn+3−c■
T’An+4■T′Bn+4■T’An+5−c■TB
n+4+ −Cで表わされる誤り訂正ワードが夫々付加
される。
That is, for even sample words, Pn == AnOBn■An++-C■Bn+1-c
■An+2■Bn+2Qn=T'An■T'Bn■T'
An++-c■T3Bn+1-c■T'An+2■T
For the next odd sample word of Bn+, Pn+ 1 = An+s −cOBn+3− cOA
n+4■Bn+4■An+ s -C0Bn+ s -
c Qn+1 = T'An+3-c■T'Bn+3-c■
T'An+4■T'Bn+4■T'An+5-c■TB
Error correction words denoted by n+4+ -C are added to each.

これら誤り訂正ワードが付加された各標本ワードは、イ
ンターリーブ回路50で、第4図に示すように、一つの
誤り訂正符号ブロック内の各標本化信号ワード及びP、
 Qの誤シ訂正ワードに、D=16ブロツクのインター
リーブが施されると共に、奇数標本化信号ワードとその
誤り訂正ワードとを一定時間だけ遅延させる。
Each sample word to which these error correction words have been added is processed by an interleave circuit 50, as shown in FIG.
The Q error correction words are interleaved by D=16 blocks, and the odd sampled signal words and their error correction words are delayed by a certain amount of time.

その後、誤り検出符号器52でサイクリック符号(CR
C)が付加されて、変調器54及び回転ヘッド56.5
8を経て記録媒体に記録される。
After that, the error detection encoder 52 uses a cyclic code (CR
C) is added to the modulator 54 and the rotary head 56.5.
8 and is recorded on the recording medium.

前記記録系によって記録媒体に記録された記録信号を回
転ヘッド56.58によって再生した再生信号は、復調
器64でディジタル信号に復調され、誤シ検出復号器6
6で誤シ検出が行われ、ディンターリーブ回路68でイ
ンターリーブ回路50と全く逆の操作が行われて誤り訂
正ワードが発生したデータ列に戻される。その後、誤り
訂正復号器70で、訂正可能な誤りは訂正され、訂正不
能な誤りは消失情報として補正回路74に送られる。
A reproduced signal obtained by reproducing the recording signal recorded on the recording medium by the recording system by the rotary head 56, 58 is demodulated into a digital signal by the demodulator 64, and is converted into a digital signal by the error detecting decoder 6.
In step 6, error detection is performed, and a dinterleave circuit 68 performs an operation completely opposite to that of the interleave circuit 50 to return the error correction word to the generated data string. Thereafter, the error correction decoder 70 corrects the correctable errors, and sends the uncorrectable errors to the correction circuit 74 as erasure information.

その後、遅延回路72で、遅延回路46と全く逆に偶数
標本ワードを奇数標本ワードに対して一定時間Cだけ遅
延されて記録系のアナログ・ディジタル変換器14から
出力される元の時間列に戻され、消失情報のある場合は
、補正回路74で平均値内挿が行われ、ディジタル・ア
ナログ変換器38、低域通過形フィルタ40を介して出
力端子42L、42Rに送出される。
Thereafter, in the delay circuit 72, in the exact opposite manner to the delay circuit 46, the even sample word is delayed by a fixed time C with respect to the odd sample word and is returned to the original time sequence output from the analog-to-digital converter 14 of the recording system. If there is erasure information, average value interpolation is performed in the correction circuit 74, and the result is sent to the output terminals 42L and 42R via the digital-to-analog converter 38 and the low-pass filter 40.

而して、再生データにブロック番号Nから長さ2D+1
のバーストiりが発生したとすると、前述したように、
誤り訂正符号では、消失情報を利用しても二つまでの誤
りしか訂正できないので、第4図から理解されるように
、ブロック番号N。
Therefore, the playback data has a length of 2D+1 from block number N.
Assuming that a burst i-fri occurs, as mentioned above,
In the error correction code, even if erasure information is used, only up to two errors can be corrected, so as can be understood from FIG. 4, block number N.

N+D、N+2Dのブo7りのうちAnXBn。AnXBn out of 7 of N+D and N+2D.

An−z−c、  Bn−sDAn++−5n−c、 
Bn++−3o−c、 −−−−−−・・・・・・、B
n+2−15oの標本化ワードは補正となるが、遅延時
間Cを適当に選択することにより、標本化ワードが連続
して補正されることがなくなり、平均値内挿により雑音
の発生を少くすることができる。
An-z-c, Bn-sDAn++-5n-c,
Bn++-3o-c, --------...,B
The sampling words of n+2-15o are corrected, but by appropriately selecting the delay time C, the sampling words are not corrected continuously, and the generation of noise can be reduced by mean value interpolation. I can do it.

遅延時間Cを大きくとればとる程、平均値内挿を施せる
バースト誤シの長さが大きくなる。特に、遅延時間Cを
インターリーブにおける標本化ワードの最大遅延量15
Dよりも大きく選定すると、誤り訂正nP力と平均値内
挿による補正能力のバランスのとれたPCM記録再生装
置を構成することができる。
The longer the delay time C is set, the longer the burst error length that can be subjected to average value interpolation becomes. In particular, we set the delay time C to the maximum delay amount of the sampled word in interleaving, which is 15
If D is selected to be larger than D, it is possible to construct a PCM recording/reproducing apparatus that has a well-balanced error correction nP power and correction ability based on average value interpolation.

なお、上記実施例では、遅延回路46で奇数標本を偶数
標本に対して遅延させたが、偶数標本を奇数標本に対し
て遅延させても良いことは言うまでもない。
In the above embodiment, the odd samples are delayed with respect to the even samples by the delay circuit 46, but it goes without saying that the even samples may be delayed with respect to the odd samples.

また、一つの符号をM個のシンボルで構成しているとす
ると、上記実施例では、lシンボルを1標本としたが、
複数の標本を1シンボルあるいはl標本をいくつかに分
割して1シンボルとしてもよいこと明らかである。
Also, assuming that one code is composed of M symbols, in the above embodiment, l symbols were used as one sample, but
It is clear that a plurality of samples may be one symbol, or one sample may be divided into several parts to form one symbol.

さらに、上記実施例では、遅延時間Cを一定にしたがシ
ンボル単位で遅延時間をC7、C7、・・・・・・・・
・c、  と設定してもよい。
Furthermore, in the above embodiment, the delay time C is constant, but the delay time C7, C7, . . . in symbol units.
・c, may be set.

また、上記実施例では、記録及び再生系を兼備したPC
M記録再生装置について説明したが、再生系又は記録系
の何れか一方を省略し、PCM記録装置又はPCM再生
装置にも本発明を適用し得ること勿論である。
In addition, in the above embodiment, a PC equipped with a recording and reproducing system is used.
Although the M recording/reproducing apparatus has been described, it goes without saying that the present invention can also be applied to a PCM recording apparatus or a PCM reproducing apparatus by omitting either the reproducing system or the recording system.

以上のように、本発明によれば、奇数標本及び偶数標本
の何れか一方を他方に対して一定時間だけ遅延させて符
号化することにより、訂正能力を超えるバースト誤りに
対して平均値内挿を施すことができ、雑音が少く信頼性
の高いPCM記録及び再生装置を提供できる優れた効果
がある。
As described above, according to the present invention, by encoding one of the odd-numbered samples and even-numbered samples by delaying the other by a certain period of time, the average value interpolation is performed for burst errors exceeding the correction ability. This has the excellent effect of providing a PCM recording and reproducing device with low noise and high reliability.

【図面の簡単な説明】[Brief explanation of the drawing]

#!1図は従来のPCM記録再生装置を示すブロック図
、第2図はそのデータ配置図、第3図は本発明によるP
CM記録再生装置の一実施例を示すブロック図、第4図
はそのデータ配置図である。 各図中同一部材には同一符号を付し、46は遅延回路、
48は誤シ訂正符号器、5oはインターリーブ回路、5
2は誤シ検出符号器、66は誤り検出復号器、68はデ
ィンターリーブ回路、7゜は誤シ訂正復号器、72は遅
延回路、74け補正回路である。 代即人  弁理士  大 岩 増 雄 (ほか2名)
#! Fig. 1 is a block diagram showing a conventional PCM recording/reproducing device, Fig. 2 is a data arrangement diagram thereof, and Fig. 3 is a PCM according to the present invention.
FIG. 4 is a block diagram showing an embodiment of the CM recording and reproducing apparatus, and a data arrangement diagram thereof. Identical members in each figure are given the same reference numerals, and 46 is a delay circuit;
48 is an error correction encoder, 5o is an interleave circuit, 5
2 is an error detection encoder, 66 is an error detection decoder, 68 is a dinterleave circuit, 7° is an error correction decoder, 72 is a delay circuit, and 74 is a correction circuit. Deputy Sokujin Patent Attorney Masuo Oiwa (and 2 others)

Claims (1)

【特許請求の範囲】[Claims] (1) オーディオ信号を標本化し、ディジタル信号に
変換して磁気テープ等の記録媒体に記録し、かつ当該記
録媒体から再生するPCM記録及び再生装置において、
前記ディジタル信号の奇数標本及び偶数標本の何れか一
方を他方に対して遅延させる遅延手段、一つの符号を構
成する1個以上の奇数シンボル及び偶数シンボルから誤
り訂正あるいは誤シ検出等の符号を発生する符号化手段
、及び一つの符号を構成する各ディジタル信号を夫々異
なった時間だけ遅延させてインターリーブを施す手段を
備えた記録系と、記録媒体からの再生ディジタル信号を
記録時におけるインターリーブを施す前の一つの符号の
時間列に戻すディンターリーブを施す手段、誤シを検出
あるいは訂正する復号化手段、奇数標本と偶数標本とを
前記記録系における遅延手段と逆に遅延させる遅延手段
、及び訂正不能な誤りに対して補正を行う手段を備えた
再生系との少くとも何れか一方を具備することを特徴と
するPCM記録及び再生装置。 (2、特許請求の範囲第1項記載の装置において、記録
系の遅延手段における遅延時間が、イン、ターリーブを
施す手段における遅延時間より長く選定されているPC
M記録及び再生装置。
(1) In a PCM recording and reproducing device that samples an audio signal, converts it into a digital signal, records it on a recording medium such as a magnetic tape, and reproduces it from the recording medium,
Delay means for delaying one of the odd and even samples of the digital signal with respect to the other, and generating a code for error correction or error detection from one or more odd and even symbols constituting one code. a recording system equipped with an encoding means for performing interleaving, and a means for interleaving each digital signal constituting one code by delaying each digital signal by a different time, and before interleaving a reproduced digital signal from a recording medium during recording. means for applying dinterleaving to return to a time sequence of one code, decoding means for detecting or correcting errors, delay means for delaying odd samples and even samples in the opposite manner to the delay means in the recording system, and correction means. 1. A PCM recording and reproducing apparatus comprising at least one of a reproducing system having means for correcting irreversible errors. (2. In the apparatus according to claim 1, the delay time of the delay means of the recording system is selected to be longer than the delay time of the interleaving means.
M recording and reproducing equipment.
JP58085411A 1983-05-16 1983-05-16 PCM recording and reproducing device Expired - Lifetime JPH087946B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58085411A JPH087946B2 (en) 1983-05-16 1983-05-16 PCM recording and reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58085411A JPH087946B2 (en) 1983-05-16 1983-05-16 PCM recording and reproducing device

Publications (2)

Publication Number Publication Date
JPS59213009A true JPS59213009A (en) 1984-12-01
JPH087946B2 JPH087946B2 (en) 1996-01-29

Family

ID=13858058

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58085411A Expired - Lifetime JPH087946B2 (en) 1983-05-16 1983-05-16 PCM recording and reproducing device

Country Status (1)

Country Link
JP (1) JPH087946B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS623469A (en) * 1985-06-28 1987-01-09 Akai Electric Co Ltd Multichannel pcm recording and reproducing device

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53114413A (en) * 1976-12-24 1978-10-05 Indep Broadcasting Authority Method and device for transmitting or recording digital signal
JPS5545111A (en) * 1978-09-22 1980-03-29 Sony Corp Pcm signal transmitting method
JPS5654140A (en) * 1979-10-09 1981-05-14 Sony Corp Transmission method for pcm signal
JPS56149320U (en) * 1980-04-04 1981-11-10
JPS5736410A (en) * 1980-08-14 1982-02-27 Sony Corp Error correcting method for multitrack recording
JPS58185012A (en) * 1982-04-23 1983-10-28 Sony Corp Recorder of pcm signal

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53114413A (en) * 1976-12-24 1978-10-05 Indep Broadcasting Authority Method and device for transmitting or recording digital signal
JPS5545111A (en) * 1978-09-22 1980-03-29 Sony Corp Pcm signal transmitting method
JPS5654140A (en) * 1979-10-09 1981-05-14 Sony Corp Transmission method for pcm signal
JPS56149320U (en) * 1980-04-04 1981-11-10
JPS5736410A (en) * 1980-08-14 1982-02-27 Sony Corp Error correcting method for multitrack recording
JPS58185012A (en) * 1982-04-23 1983-10-28 Sony Corp Recorder of pcm signal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS623469A (en) * 1985-06-28 1987-01-09 Akai Electric Co Ltd Multichannel pcm recording and reproducing device

Also Published As

Publication number Publication date
JPH087946B2 (en) 1996-01-29

Similar Documents

Publication Publication Date Title
KR860000821B1 (en) Digital signal processing system
US4393502A (en) Method and apparatus for communicating digital information words by error-correction encoding
KR920008229B1 (en) Digital data signal recording method
US4497055A (en) Data error concealing method and apparatus
JPH07111815B2 (en) Digital signal recording system
JP2821223B2 (en) Playback device
US6055664A (en) Encoding device and decoding device suitable for dubbing
EP0234354B1 (en) Apparatus for decoding a digital signal
JPS63187469A (en) Rotary head type recording and reproducing device
EP0395125A2 (en) A PCM recording and reproducing apparatus
EP0354065A2 (en) Digital data modulation circuit and method and digital data demodulation circuit
JPS6136311B2 (en)
JPS59213009A (en) Pcm recording and reproducing device
US5065260A (en) Method for recording/reproducing expanded digital signals in conventional format
JPH053773B2 (en)
JPH0846526A (en) Coding method and coder decoder for digital signal and coding decoding method
JPS59213008A (en) Pcm recording and reproducing device
JPH07106976A (en) Code converting method, code transmitter and magnetic recording/reproducing device
JP3259359B2 (en) Data reproducing apparatus and method
JP2540804B2 (en) Digital signal recording / reproducing device
JPH0252350B2 (en)
JPS62271535A (en) Digital signal processing method
JPH04370582A (en) Digital signal recording and reproducing device
JPS63104261A (en) Information signal recorder
JPS6366097B2 (en)