JPS59205127A - Method of producing display panel - Google Patents

Method of producing display panel

Info

Publication number
JPS59205127A
JPS59205127A JP7827884A JP7827884A JPS59205127A JP S59205127 A JPS59205127 A JP S59205127A JP 7827884 A JP7827884 A JP 7827884A JP 7827884 A JP7827884 A JP 7827884A JP S59205127 A JPS59205127 A JP S59205127A
Authority
JP
Japan
Prior art keywords
layer
forming
electrode
cathode
insulating material
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7827884A
Other languages
Japanese (ja)
Inventor
ニコラス・クリアンシス・アンドレアダキス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Unisys Corp
Original Assignee
Burroughs Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Burroughs Corp filed Critical Burroughs Corp
Publication of JPS59205127A publication Critical patent/JPS59205127A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J17/00Gas-filled discharge tubes with solid cathode
    • H01J17/38Cold-cathode tubes
    • H01J17/48Cold-cathode tubes with more than one cathode or anode, e.g. sequence-discharge tube, counting tube, dekatron
    • H01J17/49Display panels, e.g. with crossed electrodes, e.g. making use of direct current
    • H01J17/492Display panels, e.g. with crossed electrodes, e.g. making use of direct current with crossed electrodes

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 Σ皿 メモリ付きドットマ1〜リクスディスプレイを備える、
最近発明された表示パネル&J、比較的複利であり、正
確な製造および組立(を’Bt ”Jるいくっかの支持
プレー1−1絶縁層、およびN極配列を含んでいる。そ
のパネルは1 ’−) 79 )I 6月2311出願
の係属中のアメリカ合衆国特r1出願連続番号第051
.313号に記載され特許請求されている。
[Detailed Description of the Invention] Equipped with a dot matrix display with Σ pan memory,
The recently invented display panel is relatively compound and includes several supporting layers, an insulating layer, and a north-pole arrangement, with precise manufacturing and assembly. 1 '-) 79 ) I June 2311 Application Pending United States Patent R1 Application Serial Number 051
.. No. 313 is described and claimed.

この発明はそのパネルについて、製造を簡11i 1J
:するための改善に関するものである。
This invention simplifies manufacturing of the panel.
: Concerning improvements to be made.

11因11 この発明は、ここに参考として援用覆るQ eorge
  E 、 l−t olzおよび、J ames  
Δ、○qICによる係属中の出願である、1979η−
6月22日出願のアメリカ合衆国特許出願連続番号第0
5)1.313号J3 J、びそこに引用された特許と
刊行物に記載され4!i #l請求された形式のディス
プレイパネル10を製造するために用いられる。この出
願は、自流の2[合部と交流の表示部を含むドツト−7
1ヘリツタスメしり表示パネルを記載している。
11 Factor 11 This invention is hereby incorporated by reference.
E., l-tolz and James
Pending application by Δ,○qIC, 1979η-
United States patent application serial number 0 filed on June 22nd
5) No. 1.313 J3 J, as described in the patents and publications cited therein 4! i #l is used to manufacture a display panel 10 of the claimed type. This application is based on the self-current 2 [dot-7 including joint and AC display parts]
1. Describes the display panel.

表示パネル10は、絶縁ベースプレート20とカラスの
−)1−スフ゛レート30とでできたガス充j眞容:耐
を含み、絶縁ベースプレート20とガラスのノL−スフ
レ−1−30は、第2図に示すように、パネルの内部動
作部をそこに設りられた種々のガスレルを囲む閉した周
辺部lに沿って一緒に密月封11されている。l\−ス
プレート【よ上面22を有し、その1−面22に(ま、
複数の比較的深い平行な長手ツノ向のス[二1ツl−4
0が形成され、その各々には走査/ツノドレス7ノード
電極、たとえばワイヤ50が設置JられC固定されてい
る。
The display panel 10 includes a gas-filled body made of an insulating base plate 20 and a glass sphere 30, and the insulating base plate 20 and the glass sphere 1-30 are shown in FIG. As shown, the internal working parts of the panel are hermetically sealed 11 together along a closed perimeter l surrounding the various gas rails provided therein. l\-sprate [Y] has an upper surface 22, and on its 1-surface 22 (Ma,
Multiple relatively deep parallel longitudinal horns [21tsu l-4
0 are formed, each of which has a scan/horn dress seven node electrode, for example a wire 50, installed and fixed to it.

ワイVまlごはストリップ60の形式の複数の走査カッ
−1−電極かベースプレートの上面の上、また(よ浅い
ス1」ツ[−70に据え付(−〕られている。走C【カ
ッ−1−6C’)は走査アノード50を横切って配置さ
れ、1個のカソード60および1個の77−ド40の各
交差点は、走査セルフ2を規定づる(第2図)。走査セ
ルは行と列に配列さねでいることが示されている。すな
わち、カソード部分61、アノード50の壬にある部分
、J−3J、ひ中間のガス領域は走査セルを規定する。
A plurality of scanning cups in the form of a strip 60 are mounted on the upper surface of the electrode or base plate and also in a shallower slot [70]. The cells 1-6C') are disposed across the scan anode 50, with each intersection of one cathode 60 and one 77-word 40 defining a scan cell 2 (FIG. 2). They are shown arranged in rows and columns, ie, the cathode portion 61, the portion at the bottom of the anode 50, J-3J, and the middle gas region define the scan cell.

走査カソード60A、B、Cなどkl、走査サイクルで
連続的に付勢できる一連のカッ−(・を椙成丈る。この
ときカソード60△が走査サイクルにおいて付勢される
最初のカッ−1−である。
The scanning cathodes 60A, B, C, etc. are made up of a series of caps that can be continuously energized in a scan cycle. At this time, the cathode 60 is the first cap to be energized in a scan cycle. It is.

リセットカソード電極62が最初の走査カソード60Δ
に隣接してベースプレートのJ−+i’iiのスロット
64内に配置され、付勢されると後述の走査サイクルの
開始時にカッ−160八に励起粒j′を与える。リセッ
トカソードが各走査アノ−1〜に交差するところにリセ
ットセルか形成され、リセ・ントカソードとすべての走
査アノードとの交差点によって1列のりセツ]ヘセルが
設iJられている。これらのリセットセルは各走査サイ
クルの開始II、1にオンにされ、または付勢され、最
初のカッ−(−〇0△に関連した形初の列の走査セルが
Aンになるように促り−。
The reset cathode electrode 62 is the first scanning cathode 60Δ
is positioned in the slot 64 of the base plate J-+i'ii adjacent to the base plate, and when energized provides an excited grain j' to the cup 1608 at the beginning of a scan cycle to be described below. A reset cell is formed where the reset cathode intersects each scan anode, and a row of cells is defined by the intersections of the reset cathode and all scan anodes. These reset cells are turned on or energized at the beginning of each scan cycle, prompting the scan cells of the first column of the shape associated with the first card (-〇0△ to become A). Ri-.

パネル10にJ5い【、カソード60、または少イpく
どら走査レル内に配@されたカソード60の部分61は
、カソードの上に位置した後)本の電極80から均一に
隔てlうれていることが望ましい。
The cathode 60, or the portion 61 of the cathode 60 disposed within the scan rail, is spaced uniformly from the electrode 80 on the panel 10 (after being positioned above the cathode). It is desirable to be present.

このJ:うに、カソードの溝またはスロット6oは、一
様な深さでな(Jればならない。また、カソードグロー
か))ソードの動作部61がら中間部に広がるのをμJ
II: Jる手段を設けることも望ましい。これらの条
イ′口よ、l\−スプレー!〜の土面22およびカソー
ド(50と点火ブ1ノー1〜である隣接した電極プレー
1−80どの間に絶縁ストリップ74を設けることにJ
ζっ−(満たされる。ストリップはアノードスロワl−
,10と並んでおり、これらのスロットの間のラシ1−
に設置6されている。
The grooves or slots 6o in the cathode must be of uniform depth (also known as cathode glow)).
II: It is also desirable to provide a means to These lines, mouth, l\-spray! An insulating strip 74 is provided between the soil surface 22 of ~ and the adjacent electrode plate 1-80 which is the cathode (50) and the ignition bulb 1 no.
ζ- (filled. The strip is anode thrower l-
, 10, and the rashi 1- between these slots
It is installed in 6.

ここよ−(・述べてきたパネルの部分はベースプレー1
−アセン1りを含んでいる。これは向流部分であり、パ
ネルの走査および77ドレス部である。
Here it is (・The part of the panel I mentioned is base play 1
- Contains 1 acene. This is the countercurrent section, the scanning and 77 dressing section of the panel.

l\−スノ゛レー1−アセンブリに隣接して、準交流部
分であるパネルの第2の部分かある。−リなわら、その
部分は交流と直流の特性を協えている。パネルのこの部
分は、各々か走査セルの1個のトにある比較的小さいア
パーチャ92の(−1および列の配列を有する薄い金属
プレート80の形(゛電極を含んでいる。プレート80
はカッ−1” 60に接近して設(ノられており、絶縁
シー!−74の十に訪いてもよい。電極プレート80は
゛電極接続を1ノるため端子88を備えている。
Adjacent to the 1-Snowley 1-assembly is a second portion of the panel, which is a quasi-AC section. -However, that part has the same characteristics as AC and DC. This part of the panel contains electrodes in the form of thin metal plates 80 (') having an array of relatively small apertures 92 (-1 and 1 and 2) in each side of one of the scan cells.
The electrode plate 80 is provided with terminals 88 for making electrode connections.

プレート80に隣接;ノで、好ましく(まプレ−1−8
0の上面に接触して、アバーチト92 、I、りか4r
り大きいアパーチャ94の行お31、ひ列をイj−Jる
)′パーヂャ付きのプレートまた(ユ層8Gがある。)
′パーチャ94はパネル10の表・jXヒルを含む1.
シート86は第2図に示すように、絶縁月利(゛構成し
てもよいし、金属であ−)てもよい。金属−Cある場合
は、プレー1へ80および861.L、望」、し・く(
,1、そして可能ならば、一体として構成してしJ、い
Adjacent to plate 80; preferably (ma plate 1-8
In contact with the upper surface of 0, avertite 92, I, Rika 4r
The large apertures 94 in the rows 31 and 31 and the columns are also plated with perforations (there is a layer 8G).
'Percha 94 includes the front of panel 10/jX hill 1.
Sheet 86 may be insulated or metal, as shown in FIG. Metal-C if present, go to play 1 80 and 861. L, Nozomi”, Shi・ku (
, 1, and if possible, configure them as a single unit.

準交流アセンブ1)はまたフ]−−スブIノー1−ノ1
センブリを含む。このフェースプレー1〜ノ7レンブリ
はフェースプレート30およびプレート30の内側表面
に、1シいて広範囲の透明な導電電極100を含むどと
もに電極層100を囲んで補強して、その導゛、1i牢
を増づ銀などの狭い導体を含んでいる。
Semi-AC assembly 1) is also F]--Sub I No 1-No 1
Contains assembly. This face plate 1-7 layer includes a face plate 30 and an extensive transparent conductive electrode 100 on the inner surface of the plate 30, and also surrounds and reinforces the electrode layer 100, so that its conductor Contains narrow conductors such as silver.

導体110 L、1部分114を踏み、この部分に対し
て外部からの接続ができる。広範囲の電極100(−L
、プレート86にお1)る表示セルの全配列の上に置か
れ゛(いる。カラスなどの絶縁被覆120が電極100
を覆い、望ましくは、酸化マグネシウム、酸化1〜リウ
ムなとの誘電体層132が層120十に被覆されている
The conductor 110L, 1 part 114 is stepped on, and an external connection can be made to this part. Wide range electrode 100 (-L
, an insulating coating 120 such as a crow is placed over the entire array of display cells on the plate 86 (1).
The layer 120 is coated with a dielectric layer 132, preferably of magnesium oxide, monolithium oxide, or the like.

パネル10に、13いて、プレー1−86のアバーヂ1
79 /Iは表示セルを含み、第2図から明らかなよう
に、各人示しルは絶縁層132の一部分で形成された一
方の端部壁134と、プレート80の上面の一部分で形
成さねた対向する端部壁13Gを(1している。ヒルに
均一性を持たせ、カソードスパッタリングを最小限に覆
るため、第2図の層133ご3 q) 、J、)((、
層−132の材料の被覆を各表示セル94のベースJ、
たは下部壁136にも施さなければならない。
On panel 10, 13, play 1-86 average 1
79 /I includes a display cell, and as is clear from FIG. The opposing end walls 13G (1) are coated with layers 133 (3q), J, ((,
A coating of material of layer-132 is applied to the base J of each display cell 94,
or lower wall 136.

パネル10はキープアライフ配列をイコしており、この
配列【よ、透明な導電電極100の−jf)の仝ν、;
部に隣接したフェースプレート330の内部表面に設け
られた銀などの不透明な金属の線形導電++<y J、
たけ層の形で交流電極140を含んでいる。交流キープ
アライブ電極140は、それによって、励起粒子が与え
られるリセッl−tルとりUツ1〜カソード62の列に
対して最適の作動関係にあるように位置決めされる。交
流キープアライツ゛電(→i ’1710は絶縁層12
0および13:IfNわれている。プレート86には、
スロット142か段Ijらね、プレート80には1列の
穴150が設りられて5旬り、スロット142は穴15
0の列の十にあっ(!If、んでおり、これらはともに
交流電極140の+(こあってこれと並んでいる。プレ
ー1〜836内のスロット142は不透明な交流電極1
/IOより狭く、スロワ1〜142および穴150にあ
るグI:I −4]■〜スプレート30を通して全く見
ることかくきない。電極140はプレート80ととしに
動作し、それらの間にグロー1J9.電を生じさせ、ス
ロット142おJ、び穴150に励起粒子を生じさせる
。これらの励起粒子はリセットカン−ドロ2に用いられ
、リレットセルの列の点火を助ける。
The panel 10 has a keep-a-life arrangement, and this arrangement (-jf of the transparent conductive electrode 100) is:
linear conduction of an opaque metal, such as silver, provided on the interior surface of the faceplate 330 adjacent to the portion ++<y J,
It includes an AC electrode 140 in the form of a bamboo layer. The AC keep-alive electrode 140 is thereby positioned in optimal working relationship with the row of reset ports 1-cathode 62 to which the excited particles are applied. AC keepalize power (→i '1710 is insulating layer 12
0 and 13: IfN. On the plate 86,
The plate 80 is provided with a row of holes 150, and the slot 142 is connected to the hole 15.
The slots 142 in the plays 1 to 836 are filled with the opaque AC electrode 1.
/IO and cannot be seen through the spray plate 30 at all. Electrode 140 operates in conjunction with plate 80, with glow 1J9. An electric current is generated to generate excited particles in the slots 142 and holes 150. These excited particles are used in the reset candro 2 to assist in igniting the row of ret cells.

バ♀ルー10内のガス充填は、好ましくは、たとえば、
約4001−ルの圧力のネオンと少量の割合の4−[!
ノンのペニングがス混合物がよい。パネルが製造され、
中が空にされているとき、ガス充填はベースプレート2
0に取付けられた管を通して導かれるかく第2図)、ま
たは管のないM43@+を用いてしよい。
The gas filling in the barrel 10 is preferably, for example,
Neon at a pressure of about 4001-L and a small proportion of 4-[!
A mixture of non-penning gas is good. The panel is manufactured
When empty, gas filling is done on base plate 2
2), or an M43@+ without a tube may be used.

パネル1001裂迄において、プレート201アノード
50 J3よびカソード60を含むベースフ゛レー1〜
ノルングリが適当な方法で、たとえばここに援用するN
 1cholas  (:、 、△ndreadaki
sのアメリッツ会衆11、I Q’l 3’lり!/l
、352,050号に記載したにうに製)告される。こ
の発明に従うと、点火プレート80、グfコー?イソレ
ータ86および絶縁ス1ヘリツノ゛74のアセンブリは
、下記のように、1ノー−lアしンノリとして用意され
る。穴92および150が形成された金属プレート80
は、イの1面がコーニング7575ガラスのようなカラ
スλ゛フ、他のエツチング可能な誘電口利の薄い層(覆
やねている。同様な層170が底面に設けられている。
Up to the panel 1001 split, the base plate 1 to 1 including the plate 201 anode 50 J3 and cathode 60
Nornguri uses an appropriate method, for example, N
1cholas (:, , △ndreadaki
Ameritz Congregation 11 of s, I Q'l 3'l! /l
, No. 352,050). According to this invention, the ignition plate 80, the spark plug? The isolator 86 and insulating helix 74 assembly is provided as a one-north assembly as described below. Metal plate 80 with holes 92 and 150 formed therein
In this case, one side of the substrate is covered with a glass layer such as Corning 7575 glass and another thin layer of etchable dielectric material. A similar layer 170 is provided on the bottom side.

誘電体層160および170は、とも1= 、適゛旨な
フォトレジス1への層180および190e覆われてい
る。
Dielectric layers 160 and 170 are both covered with layers 180 and 190e of suitable photoresist 1.

底部のフオトレジス(一層190(沫、次(こず純11
され現像されて、穴92の行の間にフA1−レシス1〜
喘に沿って広がる除去できないストリッグ状の141戚
200を設け、最終的にスI〜リッツ゛7/1を形成す
る。上部のフォトレジスト層1ε30は、露出され現像
されて、領域のパターンを設()、これは後に層がエツ
チングされるときにアバーチ1?まl(t、Lセル94
を形成づる。このように説明しl、:アレンブリは、次
に、適当な醸に処理され、If<i 170おJ:び1
80にエツチングを施し、 1iJjl+、’l (こ
、414図に示すようにス1−リップ77′lおよびセ
ル9/Iの1)vlを設りる。そして、このサブアセン
ノリは、第4図の鎖線で示づように、ベースプレーl−
ノ7ヒンブリと」記のフ−[−スグレーl〜アセンブリ
に結合され、各部分(ま−緒に封止されて処理され完全
なパネルを形成りる。
The bottom photoresist (1 layer 190), the next (Kozu Jun 11)
between the rows of holes 92.
A non-removable string-like 141 layer 200 is provided that extends along the strut to finally form slits I to 7/1. The top photoresist layer 1ε30 is exposed and developed to establish a pattern of areas (), which will later become amorphous 1? when the layer is etched. M (t, L cell 94
form. As explained above, the whole assembly is then treated with a suitable brewing method, and If<i 170 and J: and 1
80 to provide 1iJjl+,'l (as shown in FIG. 414, slip 77'l and 1 of cell 9/I)vl. As shown by the chain line in Fig. 4, this sub-assembly
The parts are then sealed together and processed to form a complete panel.

パネル10の動作(ユ上記の出願に詳細に説明されてい
るので、ここでは詳細に説明しない。し力)し、以IZ
にパネルの動作の簡単な説明をする。励起粒子を11シ
る−1−−ブアライブ電極と、走査アノ−l” 50に
加えられる動作電圧にJ:つて、リヒット電極62がイ
q9+!されリセツ1〜の列を点火し、次に走査カソー
ド60か順に付勢されてパネルの下部において走査動作
を行なう。同′時に、走査セルの各列か(=1勢される
とさ、電極80および100の間に向えられる持続パル
スによって、情報または表小仁に′Jが苅)・シ、の走
査アノード50に与えられ、持続パルス(、l、リグロ
ーを維持する関連した表示しル9/Iにおい(グローが
発生覆る。走査ヒルの1べてのクリがイ・1勢され正し
い関連表示セルが付勢さtrると、持続的<7可視メツ
ヒージがパネルの上yel1表示部に現われる。
The operation of panel 10 (which is described in detail in the above-mentioned application and will not be described in detail here) is described below.
gives a brief explanation of the panel's operation. When the operating voltage is applied to the live electrode 50, which carries the excited particles 11, and the scanning electrode 50, the rehit electrode 62 is activated to ignite the reset column 1 and then scan. The cathodes 60 are sequentially energized to perform a scanning operation at the bottom of the panel. At the same time, each column of scan cells (=1 when energized) is energized by a sustained pulse directed between electrodes 80 and 100. The scanning anode 50 is given a sustained pulse (, l, which maintains the re-glow and the associated display 9/I odor (glow occurs and covers the scanning hill). When all the clears are activated and the correct associated display cells are activated, a persistent <7 visible mesh appears in the upper yel1 display of the panel.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明を実施した表ン]\1<ネルの’r′
)VR斜視図である。 第2図は線2−2に沿った第1図のパネルの[θ1面図
で、組立てられた状態のパネルをi)zし−(−(\る
。 第3図はこの発明の表示パネルの!ll!I i外の1
段階におりるパネルの点火プレートゲ[コーシ′イソレ
ータアセンブリの断面図である。 第4図は後の製造段階における第3図の装置σ)図であ
る。 第5図は後の製造段階における第4図のフ′ヒンブリの
一部分の斜視図で必る。 図において、10は表示パネル、20は絶V& r\−
スプレート、30 &;Lフェースノ゛レー1−122
 t、z上面、60はストリップ、40はス【−1ツ1
〜、巳)Oはワイヤを示づ。 特許出願人 バロース・コーボレーシElン代  理 
 人  弁理士  深  児  久  部  、、″ 
゛(ほか2名) 手続補正書(方式) 1.事件の表示 昭和59年特許願第78278号 2、発明の名称 表示パネルの製造方法 3、補正をする者 事件との関係 特許出願人 住 所  アメリカ合衆国、ミシガン州、デトロイトバ
ロース・ブレイス (番地なし) 名 称  バロース・コーポレーション代表者  ウォ
ルター・ジェイ・ウィリアムス4、代理人 住 所 大阪市北区天神橋2丁目3番9号 八千代第一
ビル電話 大阪(06)351−6239 (代)自発
補正 6、補正の対象 図面全図 7、補正の内容 a墨で描いた図面全図を別紙のとおり補充致します。な
お内容についての変更はありません。 以上
Figure 1 shows a diagram of the embodiment of this invention]\1<Nel's 'r'
) is a VR perspective view. FIG. 2 is a [θ1 view of the panel of FIG. 1 taken along the line 2-2, showing the assembled panel i) z -(-(\). FIG. 3 shows the display panel of the present invention. of!ll!I i outside 1
FIG. 3 is a cross-sectional view of the panel spark plate isolator assembly in stages; FIG. 4 is a diagram of the device of FIG. 3 at a later stage of manufacture. FIG. 5 is a perspective view of a portion of the structure of FIG. 4 at a later stage of manufacture. In the figure, 10 is a display panel, 20 is an absolute V&r\-
Spray plate, 30 &;L face spray 1-122
t, z top surface, 60 is strip, 40 is strip
〜、巳)O indicates a wire. Patent Applicant Burroughs Corbolesi Elon Agent
Patent attorney Kube Fukaji
(2 others) Procedural amendment (formality) 1. Indication of the case 1982 Patent Application No. 78278 2, Manufacturing method of name display panel 3, Person making the amendment Relationship to the case Patent Applicant Address Detroit Burroughs Brace, Michigan, United States of America (no street address) Name Name: Burroughs Corporation Representative: Walter Jay Williams 4, Agent address: 2-3-9 Tenjinbashi, Kita-ku, Osaka, Yachiyo Daiichi Building Telephone: Osaka (06) 351-6239 (Main) Voluntary amendment 6, Subject of amendment Complete drawings 7, Contents of correction a All drawings drawn in ink will be supplemented as shown in the attached sheet. There are no changes to the content. that's all

Claims (3)

【特許請求の範囲】[Claims] (1) 表示パネルを製造りる方法であって、上面、上
端11.1) J、ひ下端縁、ならびに左端部および左
端部をイ、」りるガラスのベースプレートにおいて複数
個の比較的深い平行な長手方向の第1のス[」ツ1−を
形成りるステップと、 前記第1のス[]ットの各々にアノード電極を取イ・」
りるスラップと、 前記ヘースーグレー1〜の上面に複数個の比較的浅い第
2のスILIツトを形成するステップとを備え、前記第
2のスロワ1〜は一般に前記第1のスロットを横切る方
向に冒かれており、 前記第2のス[−lットの各々にカソードワイヤを取刊
(Jるスーシツノ゛をさらに備え、前記カソードはりへ
て前記ベースプレートにおいて深さが実質的に均一にイ
il Vr3決めされ、イのベースプレートの上面の十
に均一に間隔を隔−Cられており、前記カソード電極V
が前記アノ−1〜′ノイパノ(、:、交差して各交差点
において第1のグローt?ルを形成するステップをざら
に備え、前記り)1のりLl−ヒルは第1の層に行と列
で配置されU Ll3す、小さな穴の行および列の配列
を有し、かつり、 if+iおよび底面を有する電極プ
レー1−を含む電極ノアセンブリを形成するステップを
さらに備え、前記1i’C面は前記穴の行間に配置され
たりいに間隔を隔てられた平行な絶縁材料のストリップ
を支え−(おり、前記上面は前記層さな穴の各々と1個
り”つ並/υt、i表示セルを含む比較的大きい)7バ
ーチヤの配列を有する絶縁材料の層を支えており、 カソード電極を横切って配置された絶縁月j′;1の前
記ストリップとともに前記ベースプレート]−に前記ア
センブリを配置するステップと、前記電極アセンブリト
にノ丁−スプレー1 ’/’レンブリを据えイq(プる
ステップとをざらに値!え、前記フェースプレートアセ
ンブリは表示しルの前記層と接触するガラスの層で覆わ
れ/ζ広範囲の透明な電極を支える底面を有づるカラス
の)]、−スブレーl〜を含む、表示パネルの製造方法
(1) A method of manufacturing a display panel, comprising forming a plurality of relatively deep parallel holes in a glass base plate that extends from the upper surface, the upper edge 11.1), the lower edge, and the left edge. forming a longitudinal first slot 1-; and installing an anode electrode in each of the first slots.
forming a plurality of relatively shallow second slots in the upper surface of the lower slot, the second slot extending generally transversely to the first slot; and further comprising a cathode wire in each of the second slots, the cathode wire being substantially uniform in depth in the base plate. Vr3 is determined, and the cathode electrodes V
The anno-1~'neupano (,:, roughly comprising the step of intersecting to form a first global t?le at each intersection, as described above) 1 glue Ll-hill is a row in the first layer. forming an electrode assembly comprising an electrode plate 1- arranged in columns and having an array of rows and columns of small holes, and having an if+i and bottom surface; supports spaced apart parallel strips of insulating material placed between the rows of said holes, said upper surface having one layer with each of said small holes. placing said assembly on said base plate with one said strip of insulation supporting a layer of insulating material having an arrangement of relatively large (7) vertices containing cells and disposed across the cathode electrode; Step 1: Place a notch-spray 1'/' glass on the electrode assembly. CLAIMS 1. A method of manufacturing a display panel, comprising: a glass having a bottom surface supporting a wide range of transparent electrodes.
(2) 前記電極プレートの上面に絶縁材料の第1の被
覆を設()、前記電極プレートの底面に絶縁月利の第2
の被覆を設()るステップと、前記第1の被覆」にフォ
1ヘエッチング可能な拐オ゛(1の第1の層を設(〕、
前記絶縁材料の前記第2の層の一1二に:ノ、+1−:
Uツチング可能な材料の第2の層を設()るスノーツブ
と、 前記土面に前1,11第2のノ4トエッチング司能な層
を露出して現像し、露出、現像された領域の平4−1 
’Jス(−リップを形成りるステップと、前記低面に第
2の)Aトエツヂング可能な層を露出して現像し、前記
表示セルを規定リーる領域を形成づるステップと、 前記第1の層の双方J3よひ前記第2の居の双方を処理
し、前記層の不所望な材料を除去し前記り面に絶KAA
利r−tきた互いに間隔を隔てた平行なス1ヘリツブを
残し、他方の面にアパーチVの配列を石りる絶縁層を残
すステップを含むプロセスによって、前記電極アピンブ
リが準備される、特許請求の範囲第1項に記載の方法。
(2) A first coating of insulating material is provided on the top surface of the electrode plate, and a second coating of insulating material is provided on the bottom surface of the electrode plate.
forming a first layer of a photo-etchable film (1) on the first coating;
1-12 of the second layer of the insulating material: +1-:
a snow grove for depositing a second layer of etchable material; exposing and developing a second etchable layer on the soil surface; and exposing and developing the exposed and developed area. Nohei 4-1
forming a lip on the lower surface; exposing and developing a second etchable layer on the lower surface to form a region defining the display cell; Both layers of J3 and the second layer are treated to remove undesired material from the layer and to remove any unwanted material from the surface.
The electrode assembly is prepared by a process comprising the steps of leaving spaced apart parallel threaded helices on the other side and an insulating layer forming an arrangement of apertures V on the other side. The method described in item 1 of the scope.
(3) 前記処理ステップが両方の組のHLJJ5いて
同時に行なわれる、特許請求の範囲第21fJ +J記
載の方法。
(3) The method of claim 21fJ+J, wherein said processing step is performed simultaneously on both sets of HLJJ5.
JP7827884A 1983-04-21 1984-04-17 Method of producing display panel Pending JPS59205127A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US48700783A 1983-04-21 1983-04-21
US487007 1983-04-21

Publications (1)

Publication Number Publication Date
JPS59205127A true JPS59205127A (en) 1984-11-20

Family

ID=23934029

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7827884A Pending JPS59205127A (en) 1983-04-21 1984-04-17 Method of producing display panel

Country Status (4)

Country Link
EP (1) EP0123496B1 (en)
JP (1) JPS59205127A (en)
CA (1) CA1249120A (en)
DE (1) DE3472735D1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0770289B2 (en) * 1991-11-29 1995-07-31 株式会社ティーティーティー Display discharge tube
JPH09199039A (en) * 1996-01-11 1997-07-31 Hitachi Ltd Gas discharge type display panel and its manufacture
WO1998012728A1 (en) * 1996-09-18 1998-03-26 Technology Trade And Transfer Corporation Plasma display discharge tube and method for driving the same
TW392186B (en) * 1997-12-01 2000-06-01 Hitachi Ltd Plasma display panel and image display using the same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4352040A (en) * 1980-07-14 1982-09-28 Burroughs Corporation Display panel with anode and cathode electrodes located in slots of base plate

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4352040A (en) * 1980-07-14 1982-09-28 Burroughs Corporation Display panel with anode and cathode electrodes located in slots of base plate

Also Published As

Publication number Publication date
EP0123496B1 (en) 1988-07-13
EP0123496A3 (en) 1985-11-21
DE3472735D1 (en) 1988-08-18
CA1249120A (en) 1989-01-24
EP0123496A2 (en) 1984-10-31

Similar Documents

Publication Publication Date Title
US4853590A (en) Suspended-electrode plasma display devices
US3787106A (en) Monolithically structured gas discharge device and method of fabrication
JPH04229530A (en) Plasma display element and manufacture thereof
JPS5927432A (en) Display panel
JPS59205127A (en) Method of producing display panel
US4329616A (en) Keep-alive electrode arrangement for display panel having memory
JPH0512991A (en) Manufacture of plasma display panel
US4352040A (en) Display panel with anode and cathode electrodes located in slots of base plate
US3654507A (en) Display panel with keep alive cells
US4414490A (en) Display panel
EP0124099B1 (en) Display panel and method of making it
US4464135A (en) Method of making a display panel
US3684909A (en) Display panel having particle source
JP2689068B2 (en) Gas discharge display panel
US4490647A (en) Gas-filled dot matrix display panel
US3699376A (en) Keep-alive electrode for display panel
JP2681445B2 (en) Gas discharge display tube
JPH0458436A (en) Plasma display panel
JP2727157B2 (en) Gas discharge display panel
CA1201154A (en) Display panel having memory
JPS596613Y2 (en) Flat plate multi-digit display device
JPH0748352B2 (en) Plasma display device and manufacturing method thereof
JPH09129137A (en) Plasma display panel
JPH09312134A (en) Gas discharge display device and manufacture thereof
JPH0317400Y2 (en)