JPS59185160A - Dc−dc変換回路の擬似負荷回路 - Google Patents
Dc−dc変換回路の擬似負荷回路Info
- Publication number
- JPS59185160A JPS59185160A JP5952283A JP5952283A JPS59185160A JP S59185160 A JPS59185160 A JP S59185160A JP 5952283 A JP5952283 A JP 5952283A JP 5952283 A JP5952283 A JP 5952283A JP S59185160 A JPS59185160 A JP S59185160A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- transistor
- load
- dummy load
- output voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/22—Conversion of dc power input into dc power output with intermediate conversion into ac
- H02M3/24—Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
- H02M3/28—Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
この発明はIJ C−D C変換回路(コンバータ)の
出力回船に用いられる擬似負荷回路の改良に関する。
出力回船に用いられる擬似負荷回路の改良に関する。
一般に、出力側から入力側に出力′電圧安定化の為のフ
ィードバックを施していないDC−DC変換回路では、
軽負荷又は無負荷時にトランスの電圧変換比に応じて出
力電圧が上昇する間頭があり、この問題を防ぐため、負
荷と並列に抵抗を接紗して擬似負荷全構成する方法がし
ばしば用いられている。
ィードバックを施していないDC−DC変換回路では、
軽負荷又は無負荷時にトランスの電圧変換比に応じて出
力電圧が上昇する間頭があり、この問題を防ぐため、負
荷と並列に抵抗を接紗して擬似負荷全構成する方法がし
ばしば用いられている。
第1図は従来のvc−vc変換回路の出力部の回路図で
あシ、出カドランスTlの出力′電圧はダイオードDl
、L)zによシ整流さね、コイルL1とコンデンサCI
、C2とからなる平滑回路2全通って出力され、この平
滑回路2の出力に並列に抵抗R1からなる擬似負荷1が
用いられたものである。しかし、この方法は正常負荷電
流時においても肇似負荷に電流が流れていることによシ
、その′電力損が相当あるという欠点があった。
あシ、出カドランスTlの出力′電圧はダイオードDl
、L)zによシ整流さね、コイルL1とコンデンサCI
、C2とからなる平滑回路2全通って出力され、この平
滑回路2の出力に並列に抵抗R1からなる擬似負荷1が
用いられたものである。しかし、この方法は正常負荷電
流時においても肇似負荷に電流が流れていることによシ
、その′電力損が相当あるという欠点があった。
この発明の目的は、このような欠点全改良し、正常負荷
電流時においても電力損全少くしたvC−DC変換回路
の擬似負荷回路を提供することにある。
電流時においても電力損全少くしたvC−DC変換回路
の擬似負荷回路を提供することにある。
この発明のL)C−DC変換回路の擬似負荷回路の構成
は、L)C−DC変換回路の出力電圧と所定基準電圧と
を比較する比較器と、この比較器の出力電圧によりオン
・オフ制(財)さ九るスイッチ素子と、このスイッチ素
子に旧刊に挿入される抵抗器とkBみ、前記スイッチ素
子と前記抵抗器との直列回路が前記DC−DC変換回路
の出力端に並列に1ザ絖をねること全特徴とする。
は、L)C−DC変換回路の出力電圧と所定基準電圧と
を比較する比較器と、この比較器の出力電圧によりオン
・オフ制(財)さ九るスイッチ素子と、このスイッチ素
子に旧刊に挿入される抵抗器とkBみ、前記スイッチ素
子と前記抵抗器との直列回路が前記DC−DC変換回路
の出力端に並列に1ザ絖をねること全特徴とする。
この発明にも・いては、1)C−1)C変換回路の擬似
負荷回路ヲ、トランジスタ等のスイッチ素子と、このス
イッチ素子に直列に挿入された抵抗とにより構成し、こ
のスイッチ素子金制呻して、軽負荷時又は無荷荷時のみ
擬似負荷回路に電流τ流し、正′帛負荷時はスイッチ素
子(Il−OFFすることにより擬似負荷で消費される
電力損を少なくするようにしている。
負荷回路ヲ、トランジスタ等のスイッチ素子と、このス
イッチ素子に直列に挿入された抵抗とにより構成し、こ
のスイッチ素子金制呻して、軽負荷時又は無荷荷時のみ
擬似負荷回路に電流τ流し、正′帛負荷時はスイッチ素
子(Il−OFFすることにより擬似負荷で消費される
電力損を少なくするようにしている。
以下図面により本発明の詳細な説明する。
第2図は本発明の実施例金言むIJc−DCコンバータ
の出力回路図である。図中、3は抵抗R2゜R3からな
る分圧回路、4はヒステリシス特性?有する比較器、5
は電源端子である。図のように、比較器4は増幅器A1
、定電圧ダイオードD3.D4゜抵抗器D4〜D8から
構成される。この比較器は、第3図に示すようなヒステ
リシス特性を有し、DC−DC変換回路の出力電圧が1
■31より犬となると、分圧回路3の電圧が比較器4の
定電圧ダイオードDsによる所定基準電圧より大となる
。その結果比較器4の出力電圧がVHとなり、トランジ
スタQ1からなるスイッチが導通し、抵抗線)ts 。
の出力回路図である。図中、3は抵抗R2゜R3からな
る分圧回路、4はヒステリシス特性?有する比較器、5
は電源端子である。図のように、比較器4は増幅器A1
、定電圧ダイオードD3.D4゜抵抗器D4〜D8から
構成される。この比較器は、第3図に示すようなヒステ
リシス特性を有し、DC−DC変換回路の出力電圧が1
■31より犬となると、分圧回路3の電圧が比較器4の
定電圧ダイオードDsによる所定基準電圧より大となる
。その結果比較器4の出力電圧がVHとなり、トランジ
スタQ1からなるスイッチが導通し、抵抗線)ts 。
及びRIGに電流が流れる。この時、抵抗器RIOを適
当な値に選ぶことによりDC−DC変換回路の出力電圧
を1■!1と1■41の間に設定しうるので、軽負荷あ
るいは無負荷の状態にある間はスイッチ素子(Ql)は
導通状態にある。この負荷が正常状態となり出力電圧が
1v21より小となると比較器4の出力電圧はVLとな
り、スイッチ素子(Qりを開放とするように制御し、抵
抗器几l。、 )(11,には電流が流れなくなる。従
って、このlol路によれば、負荷が正常な場合には、
擬似負荷回路の電力損を軽減することができる。
当な値に選ぶことによりDC−DC変換回路の出力電圧
を1■!1と1■41の間に設定しうるので、軽負荷あ
るいは無負荷の状態にある間はスイッチ素子(Ql)は
導通状態にある。この負荷が正常状態となり出力電圧が
1v21より小となると比較器4の出力電圧はVLとな
り、スイッチ素子(Qりを開放とするように制御し、抵
抗器几l。、 )(11,には電流が流れなくなる。従
って、このlol路によれば、負荷が正常な場合には、
擬似負荷回路の電力損を軽減することができる。
以上のことから、この発明によれは、軽負荷及び無負荷
時の出力電圧の上昇全抑え、かつ正常負荷時の電力損を
少なくすることが可能である。
時の出力電圧の上昇全抑え、かつ正常負荷時の電力損を
少なくすることが可能である。
第1図は従来のDC−1)C変換回路の出力回路を示す
回路図、第2図は本発明の一実施例を含む回路図、第3
図は第2図に示される比較器の特性を示すグラフである
。図において 1・・−・抵抗による擬似負荷回路、2・・・・・・平
滑回路、3・・・・・・出力電圧の分圧回路、4・・・
・・・比較器、5・・・・・・電瀞端子、A1・・・・
・・増幅回路、CI、C2・・・・・・コンデンサ、D
I、D2・・・・・・ダイオード、L)3゜D4・・・
・定電圧ダイオード、Ll・・・・・・コイル、R1〜
R】1・・・・・・抵抗器、Ql・・・・・トランジス
タ(スイッチ素子) である。 ゝ〈−−−′ 半1図 卒2図 条〕何
回路図、第2図は本発明の一実施例を含む回路図、第3
図は第2図に示される比較器の特性を示すグラフである
。図において 1・・−・抵抗による擬似負荷回路、2・・・・・・平
滑回路、3・・・・・・出力電圧の分圧回路、4・・・
・・・比較器、5・・・・・・電瀞端子、A1・・・・
・・増幅回路、CI、C2・・・・・・コンデンサ、D
I、D2・・・・・・ダイオード、L)3゜D4・・・
・定電圧ダイオード、Ll・・・・・・コイル、R1〜
R】1・・・・・・抵抗器、Ql・・・・・トランジス
タ(スイッチ素子) である。 ゝ〈−−−′ 半1図 卒2図 条〕何
Claims (1)
- L)C−DC変換回路の出力電圧と所定基準電圧とを比
較する比較器と、この比較器の出力′電圧によりオン・
オフ制呻されるスイッチ素子と、このスイッチ素子Kl
fi列に挿入される抵抗器と全含み、前記スイッチ素子
と前記抵抗器との直列回路が前記1)C−DC変換回路
の出力端に並列に接続されること全fi、gとする1J
c−DC変換回路の擬似負荷回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5952283A JPS59185160A (ja) | 1983-04-05 | 1983-04-05 | Dc−dc変換回路の擬似負荷回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5952283A JPS59185160A (ja) | 1983-04-05 | 1983-04-05 | Dc−dc変換回路の擬似負荷回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59185160A true JPS59185160A (ja) | 1984-10-20 |
Family
ID=13115677
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5952283A Pending JPS59185160A (ja) | 1983-04-05 | 1983-04-05 | Dc−dc変換回路の擬似負荷回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59185160A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4752865A (en) * | 1986-01-27 | 1988-06-21 | Mitsubishi Denki Kabushiki Kaisha | Power source device for circuit breaker |
WO2000038304A1 (en) * | 1998-12-18 | 2000-06-29 | Koninklijke Philips Electronics N.V. | Switched-mode power supply with a dummy load |
-
1983
- 1983-04-05 JP JP5952283A patent/JPS59185160A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4752865A (en) * | 1986-01-27 | 1988-06-21 | Mitsubishi Denki Kabushiki Kaisha | Power source device for circuit breaker |
WO2000038304A1 (en) * | 1998-12-18 | 2000-06-29 | Koninklijke Philips Electronics N.V. | Switched-mode power supply with a dummy load |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH07118918B2 (ja) | Dc/dc電源装置 | |
US20050035746A1 (en) | Voltage regulator with adjustable output impedance | |
JP6398773B2 (ja) | 制御回路およびスイッチング電源装置 | |
JPS59185160A (ja) | Dc−dc変換回路の擬似負荷回路 | |
JP2000358336A (ja) | バッテリ充電電圧の温度補正回路 | |
JP4244283B2 (ja) | Dc/dcコンバータ | |
JPS57135679A (en) | Dc/dc converter with quasi-load | |
JPH11144887A (ja) | 高圧放電ランプ用電子バラスト装置 | |
JPH01318549A (ja) | 多出力型スイッチングレギュレータ | |
JPH04364358A (ja) | Dc−dcコンバータ | |
JP3571959B2 (ja) | スイッチング電源装置 | |
JPH03253260A (ja) | 過電流垂下点制御方式 | |
JPH0312030Y2 (ja) | ||
JP3391201B2 (ja) | Dc−dcコンバータ | |
KR0134704Y1 (ko) | 전원공급장치의 출력전압 안정화 회로 | |
JP3490327B2 (ja) | スイッチング電源装置 | |
JP3071697B2 (ja) | 出力電流補正方式 | |
CA1284819C (en) | Converter circuit | |
SU1130850A1 (ru) | Импульсный стабилизатор напр жени с защитой от перегрузок | |
JP2000184702A (ja) | 電源装置 | |
JPH0119590Y2 (ja) | ||
JPH04255459A (ja) | スイッチングレギュレータ | |
JPH053674A (ja) | スイツチング電源回路 | |
JPH01303055A (ja) | リモートセンシング端子付スイツチング電源装置 | |
JPH05211763A (ja) | Dc−dcコンバータの過電流保護回路 |