JPS59167145A - Error correcting system - Google Patents

Error correcting system

Info

Publication number
JPS59167145A
JPS59167145A JP59038554A JP3855484A JPS59167145A JP S59167145 A JPS59167145 A JP S59167145A JP 59038554 A JP59038554 A JP 59038554A JP 3855484 A JP3855484 A JP 3855484A JP S59167145 A JPS59167145 A JP S59167145A
Authority
JP
Japan
Prior art keywords
code
error
error correction
circuit
errors
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59038554A
Other languages
Japanese (ja)
Other versions
JPS6412127B2 (en
Inventor
Yasuhiro Hirano
裕弘 平野
Yoshizumi Eto
江藤 良純
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Denshi KK
Original Assignee
Hitachi Denshi KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Denshi KK filed Critical Hitachi Denshi KK
Priority to JP59038554A priority Critical patent/JPS59167145A/en
Publication of JPS59167145A publication Critical patent/JPS59167145A/en
Publication of JPS6412127B2 publication Critical patent/JPS6412127B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes

Landscapes

  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Television Signal Processing For Recording (AREA)
  • Digital Magnetic Recording (AREA)
  • Error Detection And Correction (AREA)

Abstract

PURPOSE:To prevent erroneous correction when correction is performed with an error correction code by reducing the modification part for a code error and unrecoverable error to limit the modification part to positions, where code errors exist actually, as much as possible in a digital signal processing circuit. CONSTITUTION:An error correcting circuit 7 has the operation of error correction controlled by one output of a counting circuit 8. The counting circuit 8 uses the output of a deinterleave processing circuit 6 to count the number of detected code errors with respect to individual code words of the error correction code, and the counting circuit 8 generates such control signal that the error correcting circuit 7 performs the correcting operation if this counted value is less than the number of code errors which can be corrected by the error correction code. Meanwhile, if the number of detected code errors exceeds the number of code errors which can be corrected by the error correcting circuit, the counting circuit 8 generates such control signal that the correcting operation of the error correcting circuit 7 is inhibited. The other output of the counting circuit 8 controls a selecting circuit 9 so that only the detected code error part is substituted with a modification code only when the number of counted code errors exceeds the number of errors which can be corrected by the error correction code.

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は誤り訂正方式、更に詳しく言えば、ディジタル
信号に誤り訂正符号を付加し、伝送、又は記録再生する
場合に使用する誤り訂正方式に係る。
[Detailed Description of the Invention] [Field of Application of the Invention] The present invention relates to an error correction method, and more specifically, to an error correction method used when transmitting, recording, or reproducing a digital signal by adding an error correction code to it. .

〔発明の背景〕[Background of the invention]

PCM符号化されたテレビ信号を記録、再生するディジ
タルVTRなどのディジタル磁気記録装置においては、
再生時に発生する符号誤りを訂正するため誤り訂正符号
が用いられている。一般に、誤り訂正符号では、訂正可
能な符号誤りビット数には上限があり、これを越えてし
まうような符号などでは、雑音等に起因するランダムな
符号誤りの他にも、テープ等の傷で発生するドロップア
ウトによって、誤りが−ケ所に集中して発生するバース
ト誤りがある。このようなバースト誤りは、誤り訂正符
号の訂正範囲を越えるような符号誤りとなるものが多い
が、このような誤りに対しても誤まった部分をテレビ信
号の冗長性を利用して前ラインの情報で置換するといっ
たいわゆる修整を行なう必要がある。ところが7、単に
誤り訂正符号な のみでは、訂正不能となるようg14りに対しては、そ
の符号語に含まれる誤りを含まない情報ビットも全部修
正せねばならないこと、また、誤まった訂正を行なった
場合には、誤りを含んだままになるため、画質劣化をき
たすこと等の問題がある。
In digital magnetic recording devices such as digital VTRs that record and reproduce PCM encoded television signals,
Error correction codes are used to correct code errors that occur during reproduction. Generally, in error correction codes, there is an upper limit to the number of code error bits that can be corrected, and in codes that exceed this limit, in addition to random code errors caused by noise, etc., there is also a limit to the number of code error bits that can be corrected. Due to dropouts that occur, there are burst errors in which errors are concentrated in several places. Many of these burst errors are code errors that exceed the correction range of the error correction code, but even for such errors, the erroneous part can be corrected by using the redundancy of the TV signal to correct the error on the previous line. It is necessary to perform so-called modification such as replacing the information with the information. However, in order for G14 to become uncorrectable with just an error correction code, all information bits that do not contain errors in the code word must also be corrected, and it is also necessary to correct erroneous corrections. If this is done, errors will still be included, resulting in problems such as deterioration of image quality.

〔発明の目的〕[Purpose of the invention]

本発明の目的は、上述の如きディジタル信号処理回路に
おいて、符号誤りでかつ訂正が不可能な場合に行う修整
部分を少なくしてなるべく修整部分は現実に符号誤りの
ある所に限定し、誤り訂正符号によって訂正する場合に
、誤った訂正を行なわないようにする誤り訂正方式を実
現することである。
An object of the present invention is to reduce the correction portion to be performed when a code error occurs and cannot be corrected in a digital signal processing circuit as described above, and to limit the correction portion to the area where the code error actually occurs as much as possible. An object of the present invention is to realize an error correction method that prevents erroneous correction when correcting by code.

〔発明の概要〕 本発明は上記目的を達成するため、誤り訂正符号で符号
構成し、上記誤り訂正符号で訂正可能な符号誤りの上限
を越えない符号の符号数毎に、上記符号構成に誤り検出
符号を付加して記録又は伝送し、上記記録又は伝送した
符号の再生時に、上記誤り検出符号により誤りを検出し
、符号誤りのある部分で、少なくとも上記訂正可能範囲
を越える場合にはその部分を修整信号によって置換し、
誤りのある部分で、他の部分、すなわち上記訂正可能範
囲を越えない部分は誤り訂正符号によって訂正するもの
である。
[Summary of the Invention] In order to achieve the above object, the present invention configures a code with error correction codes, and corrects errors in the code configuration for each code number that does not exceed the upper limit of code errors that can be corrected by the error correction code. A detection code is added and recorded or transmitted, and when the recorded or transmitted code is reproduced, an error is detected by the error detection code, and if the code error exceeds at least the above correctable range, that part is corrected. is replaced by the modified signal,
Other parts of the erroneous part, ie, parts that do not exceed the above correctable range, are corrected using an error correction code.

特に好ましい形態としては以下の実施例によって詳細に
説明するように符号構成として、複数個の誤り訂正符号
の符号語をブロックとし、そのブロック内の符号を時間
的にインターリーブした後に、訂正可能なパース長に相
当する符号数(ビット数)毎に誤り検出符号を付加し、
前述の再生処理を行なう。このようにすれば、バースト
誤りのように長いロドツプアウトがあっても信号再生時
に誤り訂正符号語の中に有る符号誤り区間が短くなり、
その短くなった符号誤り長さが、誤り訂正符号の訂正可
能な上限より長いときは修整を、短いときは誤り訂正符
号によって訂正を行なうため、修整部′分は符号誤りが
あった所に限定され、かつ、誤りがあっても、その誤り
が短いときは誤り訂正符号によって正しい符号に訂正で
き1画像信号の伝送あるいは記録再生において再生画像
の面質が向−ヒされる。
As a particularly preferred form, as will be explained in detail in the following embodiment, the code structure is such that code words of a plurality of error correction codes are made into a block, and after temporally interleaving the codes within the block, a correctable parse is created. Add an error detection code to each number of codes (bits) corresponding to the length,
Perform the above-mentioned playback process. In this way, even if there is a long dropout such as a burst error, the code error section in the error correction code word during signal reproduction will be shortened.
If the shortened code error length is longer than the correctable upper limit of the error correction code, it is corrected, and if it is shorter, it is corrected by the error correction code, so the correction part is limited to the area where the code error occurred. Moreover, even if there is an error, if the error is short, it can be corrected to a correct code by an error correction code, and the surface quality of the reproduced image is improved during transmission or recording/reproduction of one image signal.

〔発明の実施例〕[Embodiments of the invention]

以下、図面を用いて詳細に説明する。 Hereinafter, it will be explained in detail using the drawings.

第1図は本発明の原理説明のためのタイムチャート図で
ある。図(、)は、誤り訂正符号の4個の符号語Ws 
、W2− Ws 、W4を1つのブロックとする符号で
ある。ここで、誤り訂正符号は単−誤りの訂正が可能な
符号とする。このブロックに含まれる符号を時間的にイ
ンターリーブさせ図(b)に示す符号系列を構成する。
FIG. 1 is a time chart diagram for explaining the principle of the present invention. The figure (,) shows four code words Ws of the error correction code.
, W2-Ws, and W4 are one block. Here, the error correction code is assumed to be a code capable of correcting a single error. The codes included in this block are temporally interleaved to construct the code sequence shown in Figure (b).

この場合、単−誤り訂正の符号であるため、訂正可能な
バースト長は4となり、長さ4までのバースト誤りまで
は訂正可能である。したがって付加する誤り検出符号で
は、情報点の数は最大4となる。ここでは、訂正可能な
バースト長に等しい符号数、すなわち、この場合には4
ごとに、符号誤りの検出が可能となるような誤り検出符
号を付加することを考えると、同図(C)に示すような
符号系列となり、この符号系列を記録する。再生時には
、同図(c)に示すようなバースト誤りが発生したとす
る。再生符号に対して、訂正可能なバースト長に等しい
′符号数、すなわち4ごとに付加した誤り検出符号を用
いて、符号誤りの有無の検出を行なうと、同図の(e)
のような符号誤りの位置を示す信号が得られる。一方、
付加した誤り検出のための符号を除去したものとして同
図(d)に示す符号系列が得られる。この(d)、(e
)をディンターリーブ処理((a)から(b)の逆処理
)して、もどの時系列の符号に変換すると、それぞれ同
図(f)、・(g)といった信号が得られる。次に、復
号器で各符号語に対し誤り訂正を行なうが、この訂正の
際には、同図(g)に示す符号誤りの位置を示す信号を
誤り訂正の動作の制御に用いる。
In this case, since it is a single error correction code, the correctable burst length is 4, and burst errors up to length 4 can be corrected. Therefore, the number of information points in the added error detection code is four at most. Here we use the number of codes equal to the correctable burst length, i.e. 4 in this case.
If we consider adding an error detection code that enables the detection of code errors to each time, we will obtain a code sequence as shown in FIG. Assume that during reproduction, a burst error as shown in FIG. 4(c) occurs. If the presence or absence of a code error is detected using an error detection code added to the reproduced code every ' code equal to the correctable burst length, that is, every 4, the result is shown in (e) in the same figure.
A signal indicating the position of the code error is obtained. on the other hand,
After removing the added code for error detection, the code sequence shown in FIG. 3(d) is obtained. This (d), (e
) is subjected to dinterleave processing (inverse processing from (a) to (b)) and converted to the code of the time series, signals such as (f) and (g) in the same figure are obtained, respectively. Next, the decoder performs error correction on each code word, and during this correction, a signal indicating the position of the code error shown in FIG. 3(g) is used to control the error correction operation.

すなわち、各符号語に対し、(g)の符号誤りの位置を
示す信号から得られる符号誤りの数が、各符号語の誤り
訂正範囲以下であれば、通常の誤り訂正符号によって誤
り訂正の動作を行なう。一方、(g)の信号から得られ
る符号誤りの数が訂正範囲をこえる場合には、訂正不能
、あるいは誤り訂正動作により誤まった訂正となるため
、訂正の動作は行なわず、そのかわり(g)の符号誤り
の位置を示す部分のみの修整を行なう。本図面の場合に
は、各符号語V/+ 、W2 、W3.W4について、
(g)の信号は全て訂正可能な範囲(単−誤り)を越え
る符号誤りの数となるため、同図(h)に示するように
W、、Wsl= W3.W4の(g)の誤り部分に対応
した符号のみが修整される。すなわち、本実施例では、
修整においては、実際の符号誤りの近傍のみが修整され
る。一方、従来の方式では、各符号語ごとに訂正の動作
を行ない、同図(i)に示すように、訂正不能となった
Wl。
That is, for each code word, if the number of code errors obtained from the signal indicating the position of code errors in (g) is less than the error correction range of each code word, error correction is performed using a normal error correction code. Do the following. On the other hand, if the number of code errors obtained from the signal (g) exceeds the correction range, it is impossible to correct or the error correction operation results in incorrect correction, so no correction operation is performed, and instead (g) ) only the part indicating the position of the code error is corrected. In the case of this drawing, each code word V/+, W2, W3 . Regarding W4,
Since all the signals in (g) have code errors exceeding the correctable range (single error), as shown in (h) of the figure, W, , Wsl = W3. Only the code corresponding to the error part in (g) of W4 is corrected. That is, in this example,
In correction, only the vicinity of the actual code error is corrected. On the other hand, in the conventional system, a correction operation is performed for each code word, and as shown in FIG. 2(i), Wl becomes uncorrectable.

W s = W 4の符号語に対しては、各符号語全て
の内容を修正することになるし、また、誤まって訂正さ
れたW2は、誤りがそのまま残った状態のままになって
しまう。
For the code word W s = W 4, the contents of all code words will be corrected, and W2, which was incorrectly corrected, will remain in a state with the error intact. .

なお、本発明において、最大でも訂正可能なノペースト
長に相当する符号数ごとに誤り検出符号を付加する理由
は、訂正可能なバースト長以下の誤りに対しては誤り訂
正符号による誤り訂正の動作を行なわせるためである。
In addition, in the present invention, the reason why an error detection code is added for each number of codes corresponding to the correctable burst length at most is that the error correction operation using the error correction code is performed for errors smaller than the correctable burst length. This is to make them do it.

つぎに、本発明による誤り訂正回路の一実施例を第2図
に示す。符号器lで誤り訂正符号が付加された符号語の
複数個を−・つのブロックとして、インターリーブ処理
回路2において、第1図(b)に示すような符号系列に
変換する。そして、パリティ付加回路3において、最大
でも訂正可能なバースト長の符号数ごとに、検査点数が
1、あるいは複数の誤り検出符号を付加し、第1図(c
)に示すような符号を記録する。一方、再生時には、再
生符号は、誤り検出回路4において、各々、最大でも訂
正可能なバースト長の符号数ごとに付加された誤り検出
符号により、誤りの有無を検出する。誤り検出回路4の
一方の出力は、第1図(d)に示すように、誤り検出の
ために付加された検査点の符号を除去した符号で、ディ
ンターリーブ処理回路5の入力となる。残る一方の出力
は、第1図(e)に示すように、例えば、符号誤りが検
出された場合は′1″、それ以外は′0″といった信号
で、ディンターリーブ処理回路6の入力となる。
Next, an embodiment of an error correction circuit according to the present invention is shown in FIG. A plurality of code words to which error correction codes have been added by the encoder l are converted into one block in the interleave processing circuit 2 into a code sequence as shown in FIG. 1(b). Then, in the parity addition circuit 3, an error detection code having one or more check points is added for each code having a burst length that can be corrected at most.
) Record the code as shown in . On the other hand, during reproduction, the error detection circuit 4 detects the presence or absence of errors in the reproduced code using error detection codes added for each code having a maximum correctable burst length. As shown in FIG. 1(d), one output of the error detection circuit 4 is a code obtained by removing the code of the check point added for error detection, and is input to the dinterleave processing circuit 5. The remaining output is a signal such as '1' when a code error is detected and '0' otherwise, as shown in FIG. 1(e), and is input to the dinterleave processing circuit 6. Become.

ディンターリーブ処理回路5,6は構成が全く同一のも
ので、もとの符号系列に変換する。したがって、ディン
ターリーブ処理回路5の出力番ま第1図(f)、ディン
ターリーブ処理回路6の出力は(g)に示すものとする
。誤り訂正回路7は誤り訂正の動作を行なうが、この動
作は計数回路8の一方の出力で制御される。すなわち、
計数回路8では、ディンターリーブ処理回路6の出力を
用し)で、誤り訂正符号の各々の符号語に対して、検出
された符号誤りの数をカウントし、この数が誤り訂正符
号で訂正可能な数似下の場合には、誤り訂正回路7が訂
正動作を行なうような制御信号を発生する。一方、カウ
ントされた符号誤りの数が誤り訂正回路で訂正可能な数
を越える場合には、誤り訂正回路7の訂正動作を禁止す
るような制御信号を発生する。また、計数回路8のもう
一方の出力は、カウントされた符号誤りの数が誤り訂正
符号で訂正可能な数を越える場合・のみは、検出されて
いる符号誤りの部分のみを修整符号で置換するように、
選択回路9の制御を行なう。したがって、選択回路9の
出力は第1図(h)に示すように、修整の領域が限定さ
れた出力符号が得られる。
The dinterleaving processing circuits 5 and 6 have exactly the same configuration, and convert into the original code sequence. Therefore, the output number of the dinterleaving processing circuit 5 is shown in FIG. 1(f), and the output number of the dinterleaving processing circuit 6 is shown in FIG. 1(g). The error correction circuit 7 performs an error correction operation, and this operation is controlled by one output of the counting circuit 8. That is,
The counting circuit 8 uses the output of the dinterleave processing circuit 6) to count the number of code errors detected for each code word of the error correction code, and this number is corrected by the error correction code. In the case where the possible numbers are similar, the error correction circuit 7 generates a control signal to perform a correction operation. On the other hand, if the number of code errors counted exceeds the number that can be corrected by the error correction circuit, a control signal is generated to inhibit the correction operation of the error correction circuit 7. In addition, the other output of the counting circuit 8 indicates that only when the number of counted code errors exceeds the number that can be corrected by the error correction code, only the detected code error part is replaced with the correction code. like,
Controls the selection circuit 9. Therefore, as shown in FIG. 1(h), the output of the selection circuit 9 provides an output code with a limited modification area.

以上、述べたように、最大でも訂正可能なバースト長の
符号数ごとに誤り検出符号を付加し、この誤り検出符号
によって誤り訂正符号に含まれる−誤りの数をカウント
し、このカウント値にしたがって誤り訂正の動作を制御
する本発明によって、誤り訂正符号で訂正可能な数を越
えるような符号誤りに対しても実際の符号誤りの近傍に
限定した修整を行なうことが可能となる。
As mentioned above, an error detection code is added for each code with a burst length that can be corrected at most, and the number of errors included in the error correction code is counted using this error detection code, and according to this count value. By controlling the error correction operation of the present invention, it is possible to perform correction limited to the vicinity of the actual code error even for code errors that exceed the number that can be corrected by the error correction code.

なお、付加する誤り検出符号の選択によっては誤りを見
落す確率がかなり大きくなる場合もあるが、このような
場合には、誤り検出符号で検出された誤りの部分の前後
に、それぞれ例えば誤り検出符号の情報点に相当する符
号数だけ拡大し、この拡大された誤りの範囲を新たに符
号誤りの領域とした用いることにより同様の効果が得ら
れる。
Note that depending on the selection of the error detection code to be added, the probability of overlooking an error may be quite large. A similar effect can be obtained by expanding the number of codes corresponding to the information points of the code and using this expanded error range as a new code error area.

また、これまでは、誤り訂正符号を複数個のものを1つ
のブロックとして、このブロック内の符号をインターリ
ーブさせた後、誤り検出符号を付加した場合について説
明した。しかしながら、インターリーブを行なわず、誤
り訂正符号に直接誤り検出符号を付加することでも、訂
正範囲を越えるような符号誤りに対して、誤まった訂正
は除去され、また、修整も実際の誤りの近傍に限定され
ることは言うまでもない。
Furthermore, so far, a case has been described in which a plurality of error correction codes are set as one block, the codes within this block are interleaved, and then an error detection code is added. However, even if an error detection code is added directly to the error correction code without interleaving, incorrect corrections can be removed for code errors that exceed the correction range, and the correction can also be performed in the vicinity of the actual error. Needless to say, it is limited to.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の原理説明のためのタイムチャー1−図
、そして、第2図は本発明による誤り訂正回路の一実施
例の構成を示すブロック図である。 1・・・符号器、2・・・インターリーブ処理回路、3
・・・パリティ付加回路、4・・・誤り検出回路、5,
6・・・デインタリーブ処理回路、7・・・誤り訂正回
路、8・・・計数回路、9・・・選択回路。 代理人 弁理士 高橋明夫
FIG. 1 is a time chart 1 for explaining the principle of the present invention, and FIG. 2 is a block diagram showing the configuration of an embodiment of an error correction circuit according to the present invention. 1... Encoder, 2... Interleave processing circuit, 3
... Parity addition circuit, 4... Error detection circuit, 5,
6... Deinterleave processing circuit, 7... Error correction circuit, 8... Counting circuit, 9... Selection circuit. Agent Patent Attorney Akio Takahashi

Claims (1)

【特許請求の範囲】 ■、誤り訂正符号の1個、あるいは複数個の符号語によ
る符号構成を有し、上記符号構成で訂正可能な符号誤り
の上限を越えない範囲の符号数毎に誤り検出符号を付加
して記録又は伝送し、上記記録又は伝送した符号の再生
時に、上記誤り検出符号により誤りを検出し、上記検出
した符号誤りが訂正可能範囲を越えない場合には上記誤
り訂正符号段によって訂正し、訂正可能範囲を越える場
合には、検出された符号誤りの部分を修整信号によって
置換することを特徴とする誤り訂正方式。 2、特許請求の範囲第1項記載の誤り訂正方式において
、上記複数個の誤り訂正符号の符号語による符号構成は
、上記複数個の誤り訂正符号をシロツクとして、そのブ
ロック内の符号が時間的にインターリーブされたもので
あることを特徴とする誤り訂正方式。 3、特許請求の範囲第2項記載の誤り訂正方式に信号に
よって置換する誤り訂正方式。
[Scope of Claims] (1) Has a code configuration with one or more code words of an error correction code, and detects errors for each number of codes within a range that does not exceed the upper limit of code errors that can be corrected with the above code configuration. A code is added and recorded or transmitted, and when the recorded or transmitted code is reproduced, an error is detected by the error detection code, and if the detected code error does not exceed the correctable range, the error correction code stage is activated. An error correction method characterized in that when the code error exceeds a correctable range, the detected code error is replaced by a correction signal. 2. In the error correction method described in claim 1, the code structure of the plurality of error correction codes by code words is such that the codes in the block are temporally arranged using the plurality of error correction codes as a clock. An error correction method characterized by being interleaved. 3. An error correction method in which the error correction method according to claim 2 is replaced by a signal.
JP59038554A 1984-03-02 1984-03-02 Error correcting system Granted JPS59167145A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59038554A JPS59167145A (en) 1984-03-02 1984-03-02 Error correcting system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59038554A JPS59167145A (en) 1984-03-02 1984-03-02 Error correcting system

Publications (2)

Publication Number Publication Date
JPS59167145A true JPS59167145A (en) 1984-09-20
JPS6412127B2 JPS6412127B2 (en) 1989-02-28

Family

ID=12528508

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59038554A Granted JPS59167145A (en) 1984-03-02 1984-03-02 Error correcting system

Country Status (1)

Country Link
JP (1) JPS59167145A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63287222A (en) * 1987-05-20 1988-11-24 Nippon Telegr & Teleph Corp <Ntt> Packet generator
JPS6434076A (en) * 1987-07-29 1989-02-03 Sony Corp Recorder for digital signal
JPH0244584A (en) * 1988-08-05 1990-02-14 Canon Inc Data transmission system

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53124906A (en) * 1977-04-07 1978-10-31 Sony Corp Transmitting method for digital signal

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53124906A (en) * 1977-04-07 1978-10-31 Sony Corp Transmitting method for digital signal

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63287222A (en) * 1987-05-20 1988-11-24 Nippon Telegr & Teleph Corp <Ntt> Packet generator
JPS6434076A (en) * 1987-07-29 1989-02-03 Sony Corp Recorder for digital signal
JPH0244584A (en) * 1988-08-05 1990-02-14 Canon Inc Data transmission system

Also Published As

Publication number Publication date
JPS6412127B2 (en) 1989-02-28

Similar Documents

Publication Publication Date Title
US4447902A (en) Error-correction format for digital television signals
US5247523A (en) Code error correction apparatus
US4764927A (en) Code error correcting method
US4403263A (en) System for processing audio PCM digital signals
US5731922A (en) Image recording system performing error correction repeatedly with the same check fields
JPH084233B2 (en) Error correction code decoding device
KR950008488B1 (en) Error correction method
US4726028A (en) Method for error detection and error correction
US4649542A (en) Digital signal transmission method providing high error correction capability
JPS5885909A (en) Disk player
JPS59167145A (en) Error correcting system
JPH048979B2 (en)
JP4126795B2 (en) Pseudo product code decoding apparatus and method
JPS6366097B2 (en)
JP3282425B2 (en) Digital signal recording device
JPS6052964A (en) Error correcting method
JPS6248409B2 (en)
JPH04370583A (en) Digital signal recording and reproducing device
JPH0628343B2 (en) Product code decoding method
JPH01171327A (en) Decoder
JPH0258815B2 (en)
JP2872342B2 (en) Error correction device
JPH06124550A (en) Digital data recording device
JPH06124548A (en) Data reproduction device
JPH0654590B2 (en) Reproduction method of digital data