JPS59158694A - Liquid crystal color television - Google Patents

Liquid crystal color television

Info

Publication number
JPS59158694A
JPS59158694A JP3405783A JP3405783A JPS59158694A JP S59158694 A JPS59158694 A JP S59158694A JP 3405783 A JP3405783 A JP 3405783A JP 3405783 A JP3405783 A JP 3405783A JP S59158694 A JPS59158694 A JP S59158694A
Authority
JP
Japan
Prior art keywords
pixel
row
liquid crystal
color television
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3405783A
Other languages
Japanese (ja)
Inventor
Yuki Tsuruishi
悠紀 鶴石
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Suwa Seikosha KK
Original Assignee
Seiko Epson Corp
Suwa Seikosha KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp, Suwa Seikosha KK filed Critical Seiko Epson Corp
Priority to JP3405783A priority Critical patent/JPS59158694A/en
Publication of JPS59158694A publication Critical patent/JPS59158694A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

PURPOSE:To realize a liquid crystal color television by converting signals for three primary colors' share (R, G, B) by one AD converting system and making signal arrangement required for multiplex matrix driving and terminal processing of display panel efficient. CONSTITUTION:An output of a matrix circuit 22 performing three kinds of rearrangements corresponding to the arrangement of picture element electrodes is AD-converted and distributed into picture element electrode drive circuits 26- 28 by a switching circuit 24. The picture element electrode driving circuit 26 drives the 1st row, the 6th row, the 7th- lth row (where; 2l is a common electrode in the longitudinal direction) of the picture elements, the picture element electrode driving circuit 27 drives the 2nd row, the 5th row, the 8th- (6l-1)th row, and the circuit 28 drives the 3rd row, the 4th row, and the 9th- (6l-2)th row. Thus, although some of the 1st lines of the horizontal scanning signal are not displayed, it gives no hindrance to the display in case of the television application.

Description

【発明の詳細な説明】 本発明は、液晶カラーテレビに係わり、カラーテレビ用
の液晶表示装置とその駆動方法に関する。本発明の目的
は、TFT等のアクティブマ) IJクスを用いない液
晶表示体を用いてカラーテレビを実現する方法を提案す
ることである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a liquid crystal color television, and more particularly to a liquid crystal display device for a color television and a method for driving the same. An object of the present invention is to propose a method for realizing a color television using a liquid crystal display that does not use an active matrix (IJ) such as TFT.

従来、液晶を用いてテレビ表示をさせる方法については
、種々提案されている。しがし、カラーテレビの表示は
画素数をかなり増やさないと画質が劣ることから、画素
数を増やしてもコントラストの良いアクティブマトリク
ス駆動が主となっている。しかるに近年液晶のマルチプ
レックス駆動のデー−ティ比がかなり向上しており、多
重マトリクス構造のマルチプレックス駆動液晶表示でも
カラーテレビの具体性が高まっている。本発明は多重マ
トリクス構造のマルチプレックス駆動液晶を用いて画素
数をふやしてカラーテレビを実現する場合の問題点であ
る3原色の選択駆動方法1表示体の端子処理2画質の改
良等の具体例を提案する。以下、図面に基づいて本発明
を説明する。
Conventionally, various methods have been proposed for displaying on a television using a liquid crystal. However, since the image quality of color TV displays is poor unless the number of pixels is significantly increased, active matrix drive is the main method that provides good contrast even when the number of pixels is increased. However, in recent years, the duty ratio of multiplex driving of liquid crystals has improved considerably, and even multiplex driving liquid crystal displays with a multiplex matrix structure have become more practical for color televisions. The present invention provides specific examples of three primary color selection driving methods, 1 display terminal processing, 2 image quality improvement, etc., which are problems when realizing a color television by increasing the number of pixels using a multiplex drive liquid crystal with a multiple matrix structure. propose. The present invention will be explained below based on the drawings.

第1図は、本発明に使用する多重マトリクス液晶表示体
の画素電極の具体例の一部である。本例では三重マ) 
IJクスの画素電極構造で反転配置パターンを図示した
が、この電極パターンの配置方法は周知である。しかし
、カラーテレビ表示となると画素数を十分にとらなけれ
ばならないために電極構造の他に、表示パネルと駆動回
路のついた基板との接続が大きな問題となってくる。従
って第1図では、それについて具体的な解決法を提示す
る。図中、1は画素電極、2〜5は各画素電極ラインの
引出し端子の接続パッドである。接続パッド2,3.4
は段違いにずれ−て引出されているため、等測的に端子
ピッチが拡くなった効果があり、基板との接続が容易と
なる。仮に横方向5センチの画面で200本の画素列を
配置すると、3重マ) IJクスの場合、上下台せて6
00本の画素信号ラインを接続する必要があり、従来の
一本の端子の並びでは、端子ピッチは狭い方で1・25
ミクロンとなり、普通の基板や通常の導電ゴムコネクタ
ーを使用することが困難である。しかし、本例のように
段違いに引出すことにより、端子ピッチは250ミクロ
ンに拡がり、導電ゴムコネクターの使用がiJ能となる
。また、段違いにずれた引出し端子の上下方向のピッチ
は、比較的余裕をもたせることが可能であり、加工上の
難点にはならない。第2図は第1図に対応する共通電極
のパターンの一部であり、乙のように画素3行分を一つ
の電極で対向する。但し、多重度がルの場合には、画素
ル行分を一つの共通電極で対向する。第3図は、画素電
極の引出し端子を段違いにしてピッチを拡げる効果をよ
り高めるために、接続パッド間を走るラインを絶縁物7
でカバーし、基板との接続の信頼性を高める工夫を図示
した。
FIG. 1 shows a part of a specific example of a pixel electrode of a multi-matrix liquid crystal display used in the present invention. In this example, Mie Ma)
Although an inverted arrangement pattern is illustrated in the pixel electrode structure of the IJ box, the arrangement method of this electrode pattern is well known. However, in the case of a color television display, a sufficient number of pixels must be provided, so in addition to the electrode structure, the connection between the display panel and the substrate with the drive circuit becomes a major problem. Therefore, FIG. 1 presents a concrete solution to this problem. In the figure, 1 is a pixel electrode, and 2 to 5 are connection pads for lead terminals of each pixel electrode line. Connection pad 2, 3.4
Since the terminals are drawn out at different levels, the terminal pitch is expanded equimetrically, making connection with the board easier. If 200 pixel rows are arranged on a screen that is 5 cm horizontally, there will be 6 pixel rows in the case of an IJ box (top and bottom).
It is necessary to connect 00 pixel signal lines, and with the conventional arrangement of one terminal, the terminal pitch is 1.25 on the narrow side.
The size is micron, making it difficult to use ordinary circuit boards and ordinary conductive rubber connectors. However, by drawing out the terminals at different levels as in this example, the terminal pitch increases to 250 microns, making it possible to use conductive rubber connectors. Further, the pitch in the vertical direction of the outgoing terminals that are shifted at different levels can be relatively generous, and does not pose a difficulty in processing. FIG. 2 shows a part of the common electrode pattern corresponding to FIG. 1, and as shown in FIG. 2, three rows of pixels are opposed by one electrode. However, when the multiplicity is 1, 2 rows of pixels are opposed by one common electrode. In Figure 3, in order to increase the effect of increasing the pitch by making the lead terminals of the pixel electrodes at different levels, the lines running between the connection pads are lined with an insulator 7.
This diagram illustrates ways to increase the reliability of the connection with the board.

第4図はカラー表示のためのカラーフィルターの配置図
であり、8は赤のフィルター、9は緑のフィルター、1
0は青のフィルターを示す。これらのフィルタ一群は第
5図に示すように、液晶表示体を形成する2つの透明基
板のうち、共通電極の形成された透明基板上で液晶の封
入される内面側に形成するのが加工上、画質上好ましい
。第5図において、11は透明基板、12はカラーフィ
ルターの島13の間をうめる黒い物質、例えばプラスチ
ック等である。これは、通常の直線偏光膜を用いた電界
効果型の液晶表示体では光を遮断しても黒がきれいにな
らない点を改善するためと、画素電極の引出し線と共通
電極の対向部分が画質劣化の原因となるのを防ぐためで
ある。14はフィルターの保獲膜、15は透明の共通電
極、16は外部との接続の信頼性を上げるための金属メ
ッキ部である。
Figure 4 is a layout diagram of color filters for color display, with 8 being a red filter, 9 being a green filter, and 1 being a red filter.
0 indicates a blue filter. As shown in Fig. 5, these filters are formed on the inner surface of the transparent substrate where the common electrode is formed, which is where the liquid crystal is sealed, of the two transparent substrates that form the liquid crystal display. , which is preferable in terms of image quality. In FIG. 5, 11 is a transparent substrate, and 12 is a black substance, such as plastic, which fills between the islands 13 of the color filter. This is to improve the problem that blacks are not clear even when light is blocked in field-effect liquid crystal displays using ordinary linear polarizing films, and the image quality deteriorates in the area where the lead line of the pixel electrode and the common electrode face each other. This is to prevent this from becoming a cause. 14 is a retention film of the filter, 15 is a transparent common electrode, and 16 is a metal plated portion for increasing the reliability of connection with the outside.

第6図は、本発明の主要部分を形成するカラーテレビ液
晶表示体の駆動系のブロック図である。
FIG. 6 is a block diagram of a drive system for a color television liquid crystal display, which forms the main part of the present invention.

多重マトリクス構造の液晶表示体を用いても、通常のカ
ラーテレビ並の画素数を作ることはかなり難かしいため
、少ない画素で画質を上げるための工夫も必要であり、
また液晶の多重マトリクス駆動で階調表示するにはAD
変換力f不可欠であるから効率のよい回路系の設計が必
要である。第6図に図示した回路系は1つのAD変換系
でRGBの3原色分のAD変換処理を行ない、かつ、多
重マトリクス駆動に必要な信号配列と表示パネルの端子
処理を効率化したものである。第6図中、17はテレビ
受信系、18は色信号処理系でいずれも周知の標準的な
回路系である。19,20.21はそれぞれ赤、緑、青
の3原色のアナログ信号の発生図I#Jであり、それぞ
れ各水平走査期間毎に信号レベルが得られる。これは、
第7図の30 t 31.32に例示したように画素行
(横)方向の画像の変化に応じた信号である。22は、
画素電極の並びに対応して、−水平走査期間にRGBR
GBというアナログ信号のつぎはぎ信号、つまり再配列
を行ない、別の水平走査期間にGBRGBHの再配列、
さらに別の水平走査期間にBRGBRGの再配列という
ように3種の再配列を行なうマトリクス回路である。こ
のマトリクス回路は、タイミングコントロール回路25
によって制御される。即ち、どの水平走査期間に3種の
うちのどの再配列を選ぶかの制御、また、水平走査信号
期間内のどのタイミングで再配列をスタートするがの頭
出しのコントロール、さらに画素行の画素数分だけの再
配列を行なうための時分割パルスの発生等をタイミング
コントロール回路25がコントロールする。第1図に示
したように多重マトリクス構造にすると、配線スペース
の制約から画素が一直線に並ばず、波状に並ぶことにな
る。これは、多重度が増す程顕著となる。このため同じ
RGB信号配列でも、第−行のものと第4行のものは頭
出し位置を少しずらした方が画質が改良される。こうし
た点まで加味すると、本実施例のような3重マトリクス
では、6つのコントロール信号によって配列と頭出しの
選択を行なう。但し、第2行と第5行は頭出しタイミン
グが同じであり、厳密には5つのコントロール信号でも
可能である。これが多重度ルとなった場合は、3原色の
並びと反転多重の並びからコントロール信号による選択
水準は、6rLとなる。(但し、ルが3の整数倍でない
時)。頭出しタイミングの重複を考えると3nの水準で
もよい。第7図33は色信号再配列のタイミングパルス
を図示し、64はそのタイミングパルスによりRGBの
信号レベルが順次ラッチされて形成する信号を示す。第
6図中の23はAD変換回路であり、マトリクス回路2
2の出力である信号(第7図の64)が入り、階調レベ
ルに応じたバイナリ−信号、たとえば3または4ビット
信号として出力される。24はタイミングコントロール
回路25に制御され、AD変換されたバイナリ−信号を
画素′電極駆動回路26〜28に分配するスイッチング
回路である。即ち、第一画素行のRGB信号は画素電極
駆動回路26に入れる必要があり、第′Z画素行のGB
R信号は27の回路に入れる。こうしたAI)変換後の
信号の送シ先のコントロールはマトリクス回路22で形
成された色(g号の配列と対応している必要があり、タ
イミングコントロール回路25の6つの選択信号が共用
できる。画素電極駆動回路は大きく分けて3つの部分か
ら構成される。即ち、バイナリ−のディジタル諧調信号
を一行の画素数分シリーズに読み込むシフトレジスタ一
段、このシフトレジスターの情報を液晶の共通電極の選
択信号の切り替りの瞬間にラッチするラッチ回路、ラッ
チされたデータに応じて相当する画素の画素電極駆動信
号を形成する駆動信号形成回路、以上の3つの部分を含
めて画素電極駆動回路と称している。この画素電極駆動
回路へのバイナリ−データの読み込みタイミングは、第
7図65に示すようにRGB信号の再配列後AD変換出
力が安定するまでの余裕をとって読み込みクロックを発
生させる。この読み込みクロックもタイミングコントロ
ール回路25から供給される。画素電極駆動回路28の
ように画素の幾何的位置がずれた場合は、そのずれに見
合っただけ水平走査色信号の頭出しをずらしてやらない
と画質の低下を招くため、例えば第7図36に示すよう
に色信号のラッチタイミングを遅らせてやることにより
補正できる。画素電極駆動回路26は画素行の第1行、
第6行、第7行・・・・・・・・・・・・第6を行(t
は整数)を駆動する。同様に画素電極駆動回路27は第
2行、第5行、第8行、・・・・・・第(6t−1)行
の画素行を駆動する。′ここで、共通電極数は2tと仮
定している。勿論、共通電極数は偶数である必要はない
が、その場合は、画面の上か下で画素配列が途中で切れ
た構造になるが特に支障はない。29は共通電極駆動回
路であリ、このタイミングと画素電極駆動信号のタイミ
ングは同期する必要があるため、タイミングコントロー
ル回路25によりコントロールされる。画素電極駆動回
路は、具体的には、例えば第一の共通電極選択期間の時
間内の適切な水平走査色信号のAD変換後信号をほぼリ
アルタイムに読み込み、第二の共通電極選択時間のスタ
ート立ち上りでラッチして第二の共通電極上の相当する
画素電極に駆動信号を加えるという動作をくり返す。こ
の方式では水平走査信号の最初の何本かは表示できない
が、テレビの場合支障はない。多重度と共通電極数の組
み合せによっては、画素電極駆動回路内に一水平走査分
のメモリーをもたせた方がよい場合もある。本実施例の
ように多重度と同数の画素電極駆動回路が多重度の関数
としてとびとびの画累行を駆動するよう構成すると第1
図に示したように画素電極を段違いに引き出した場合に
配線の結線がやり易いメリットがある。当然ながら、画
素電極、共通電極ともに交流駆動となるように適当な周
期で駆動信号極性を反転するのは言うまでもない。
Even if a liquid crystal display with a multi-matrix structure is used, it is quite difficult to create the same number of pixels as a regular color TV, so it is necessary to devise ways to improve image quality with fewer pixels.
In addition, to display gradations using multiple matrix drive of liquid crystal, AD
Since the conversion power f is essential, it is necessary to design an efficient circuit system. The circuit system shown in Figure 6 performs AD conversion processing for the three primary colors of RGB using a single AD conversion system, and also streamlines the signal arrangement and display panel terminal processing required for multiple matrix drive. . In FIG. 6, 17 is a television reception system, and 18 is a color signal processing system, both of which are well-known standard circuit systems. 19, 20, and 21 are generation diagrams I#J of analog signals of the three primary colors of red, green, and blue, and the signal levels are obtained for each horizontal scanning period. this is,
As illustrated at 30 t 31.32 in FIG. 7, this is a signal corresponding to a change in the image in the pixel row (horizontal) direction. 22 is
Corresponding to the arrangement of pixel electrodes, -RGBR during the horizontal scanning period.
A patchwork signal of the analog signal GB, that is, rearrangement is performed, and in another horizontal scanning period, the rearrangement of GBRGBH,
This is a matrix circuit that performs three types of rearrangement such as rearrangement of BRGBRG in another horizontal scanning period. This matrix circuit is a timing control circuit 25.
controlled by In other words, it is possible to control which of the three types of rearrangement is selected in which horizontal scanning period, to control when to start rearrangement within the horizontal scanning signal period, and to control the number of pixels in a pixel row. A timing control circuit 25 controls the generation of time-division pulses for rearranging the data by minutes. If a multi-matrix structure is used as shown in FIG. 1, the pixels will not be lined up in a straight line but in a wavy pattern due to wiring space constraints. This becomes more noticeable as the degree of multiplicity increases. Therefore, even if the RGB signal arrangement is the same, the image quality will be improved if the cue positions of the -th row and the fourth row are slightly shifted. Taking these points into account, in a triple matrix like this embodiment, selection of arrangement and cueing is performed using six control signals. However, since the cue timing for the second and fifth rows is the same, strictly speaking, five control signals are also possible. If this becomes a multiplicity level, the selection level by the control signal will be 6rL based on the arrangement of the three primary colors and the arrangement of inverse multiplexing. (However, when ru is not an integral multiple of 3). Considering the duplication of cue timing, a level of 3n may be sufficient. FIG. 7 33 shows timing pulses for color signal rearrangement, and 64 indicates a signal formed by sequentially latching RGB signal levels using the timing pulses. 23 in FIG. 6 is an AD conversion circuit, and matrix circuit 2
A signal (64 in FIG. 7) which is the output of No. 2 is input and outputted as a binary signal, for example, a 3 or 4 bit signal, depending on the gradation level. A switching circuit 24 is controlled by the timing control circuit 25 and distributes the AD-converted binary signal to the pixel electrode drive circuits 26-28. That is, the RGB signals of the first pixel row need to be input to the pixel electrode drive circuit 26, and the RGB signals of the 'Zth pixel row
The R signal is input to circuit 27. The control of the destination of the signal after such AI) conversion must correspond to the color (g) array formed by the matrix circuit 22, and the six selection signals of the timing control circuit 25 can be shared. The electrode drive circuit is roughly divided into three parts: one stage shift register that reads binary digital gradation signals in series for the number of pixels in one row, and the information in this shift register that is used as a selection signal for the common electrode of the liquid crystal. The latch circuit that latches at the moment of switching, and the drive signal forming circuit that forms a pixel electrode drive signal for the corresponding pixel according to the latched data.The above three parts are collectively referred to as the pixel electrode drive circuit. The timing for reading binary data into the pixel electrode drive circuit is such that a read clock is generated with a margin until the AD conversion output stabilizes after the RGB signals are rearranged, as shown in FIG. 765.This read clock is also supplied from the timing control circuit 25. If the geometric position of the pixel is shifted as in the pixel electrode drive circuit 28, the image quality will deteriorate unless the cue of the horizontal scanning color signal is shifted by an amount commensurate with the shift. This can be corrected by delaying the latch timing of the color signal, for example, as shown in FIG.
6th line, 7th line......6th line (t
is an integer). Similarly, the pixel electrode drive circuit 27 drives the second, fifth, eighth, . . . (6t-1)th pixel rows. 'Here, it is assumed that the number of common electrodes is 2t. Of course, the number of common electrodes does not need to be an even number, but in that case, the pixel arrangement will be cut in the middle at the top or bottom of the screen, but there is no particular problem. A common electrode drive circuit 29 is controlled by a timing control circuit 25 because the timing of this circuit and the timing of the pixel electrode drive signal need to be synchronized. Specifically, the pixel electrode drive circuit reads, for example, in almost real time the AD-converted signal of the appropriate horizontal scanning color signal within the first common electrode selection period, and reads the signal after AD conversion of the appropriate horizontal scanning color signal during the first common electrode selection period, and reads the signal after the AD conversion of the appropriate horizontal scanning color signal during the first common electrode selection period, The operation of latching at and applying a drive signal to the corresponding pixel electrode on the second common electrode is repeated. Although this method cannot display the first few lines of horizontal scanning signals, this is not a problem for televisions. Depending on the combination of the multiplicity and the number of common electrodes, it may be better to provide a memory for one horizontal scan in the pixel electrode drive circuit. If the pixel electrode driving circuits of the same number as the multiplicity are configured to drive discrete image rows as a function of the multiplicity as in this embodiment, the first
As shown in the figure, when the pixel electrodes are drawn out at different levels, there is an advantage in that the wiring can be easily connected. Of course, it goes without saying that the polarity of the drive signal is inverted at appropriate intervals so that both the pixel electrode and the common electrode are driven by AC.

以上述べた如く、本発明の液晶カラーテレビの構成は液
晶表示体およびその駆動方式の点ですぐれており、実現
の効果は大きい。なお、カラーテレビとしての全体構成
には、音声回路、電源系。
As described above, the structure of the liquid crystal color television of the present invention is excellent in terms of the liquid crystal display body and its driving method, and the effects of realization are great. The overall configuration of a color TV includes an audio circuit and a power supply system.

バックライト等が不可欠であるが、本発明に直接係わら
ない部分であり、説明を省いた。
Although a backlight and the like are essential, they are not directly related to the present invention and will not be described here.

【図面の簡単な説明】 第1図は本発明の液晶カラーテレビに用いる液晶表示体
の画素電極パターンの一例である。 1・・・・・・画素電極 2〜5・・・・・・引出し端子パッド 第2図は第1図に対応する共通電極パターンである。 第3図は第1図の端子部の拡大図で端子ピッチを等測的
に拡げる方法の説明である。 7・・・・・・絶縁物でカバーした部分第4図はカラー
フィルターの配置図。 第5図は共通電極基板上に形成されたカラーフィルター
、共通電極等の断面図である。 11・・・・・・透明基板 12・・・・・・黒い物質 13・・・・・カラーフィルターの島 14・・・・・・保護膜 15・・・・・・共通■1極 第6図は本発明の散晶カラーテレビの液晶駆動周辺の回
路ブロックの一例である。 17・・・・・・高周波、チューナー系18・・・・・
・色信号処理系 19〜21・・・・・・色信号発生回路22・・・・・
・マトリクス回路 23・・・・・・AD変換回路 24・・・・・・スイッチング回路 25・・・・・・タイミングコントロール回路26〜2
8・・・・・・画素電極駆動回路29・・・・・・共通
′電極駆動回路 第7図は第6図の各部の信号波形である。 =586
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is an example of a pixel electrode pattern of a liquid crystal display used in the liquid crystal color television of the present invention. 1... Pixel electrodes 2 to 5... Output terminal pads FIG. 2 is a common electrode pattern corresponding to FIG. 1. FIG. 3 is an enlarged view of the terminal portion shown in FIG. 1, and is an explanation of a method for expanding the terminal pitch isometrically. 7. The part covered with insulating material. Figure 4 shows the layout of the color filter. FIG. 5 is a cross-sectional view of the color filter, common electrode, etc. formed on the common electrode substrate. 11...Transparent substrate 12...Black substance 13...Color filter island 14...Protective film 15...Common ■1 pole 6th The figure is an example of a circuit block around the liquid crystal drive of the scattered crystal color television of the present invention. 17...High frequency, tuner system 18...
・Color signal processing system 19-21...Color signal generation circuit 22...
・Matrix circuit 23...AD conversion circuit 24...Switching circuit 25...Timing control circuit 26-2
8...Pixel electrode drive circuit 29...Common' electrode drive circuit FIG. 7 shows signal waveforms of each part in FIG. =586

Claims (1)

【特許請求の範囲】 1、  n次の多重反転電極構造の液晶表示体、横方向
の画素列数に等しい数の濯ビットの階調信号を縦方向の
共通電極選択に同期して省き込み保持をくり返し、選択
された画素に階調信号に応じて画素駆動信号を供給する
ル列の画素電極駆動回路を有し、第1列の画素電極駆動
回路は第1行、第2ル行、第(2ル+1)行、第41行
、・・・・・・・・・、第2tn行(但し縦方向の共通
電極数を24とする)の画素行を駆動し、第2列の画素
電極駆動回路は、第2行、第(2rL−1)行、第(2
n、+2)行、第(Art−1)行、・・・・・・・・
・、第(2tn−1)行の画素行を駆動し、以下同様に
ル列までの画素′電極駆動回路を配したことを特徴とす
る液晶カラーテレビ。 Z 画素電極の引出し端子部が段違いに位置のずれた端
子列を形成し、端子ピッチが等測的に拡大するように形
成した液晶表示体を有する特許請求の範囲第1項記載の
液晶カラーテレビ。 6 引出し端子部の接続バンド間を通る細い引出し線の
パッド間隙部分を絶縁物でカバーしたことを特徴とする
特Ff請求の範囲第2項記載の液晶カラーテレビ。 4、 共通電極を形成した透明基板上に画素電極に対応
して3原色のカラーフィルターの島を形成し島と島の間
を黒い物質で埋めた構造の液晶表示体を特徴とする特許
請求の範囲第1項記載の液晶カラーテレビ。 5、 画素電極駆動回路に入る階調信号が画素行の幾何
的な横方向のずれに応じて時間的なずれを伴って形成さ
れるようにしたことを特徴とする特許請求の範囲第1項
記載の液晶カラーテレビ。
[Claims] 1. A liquid crystal display having an n-th order multi-inversion electrode structure, in which gradation signals of a number of bits equal to the number of pixel columns in the horizontal direction are omitted and held in synchronization with the selection of a common electrode in the vertical direction. The pixel electrode drive circuits in the first column supply the pixel drive signal to the selected pixel according to the gradation signal, and the pixel electrode drive circuit in the first column supplies the pixel electrode drive circuit to the selected pixel in accordance with the gradation signal. The pixel rows of (2+1) rows, 41st row, ..., 2nd tn row (however, the number of common electrodes in the vertical direction is 24) are driven, and the pixel rows of the second column are driven. The drive circuit is connected to the second row, the (2rL−1) row, and the (2nd
n, +2) line, (Art-1) line,...
- A liquid crystal color television set that drives the (2tn-1)th pixel row, and is similarly provided with pixel electrode drive circuits for the following pixel columns. Z. The liquid crystal color television set as claimed in claim 1, which has a liquid crystal display body in which the lead-out terminal portions of the pixel electrodes form terminal rows that are shifted at different levels, and the terminal pitch is expanded isometrically. . 6. The liquid crystal color television set according to claim 2, characterized in that a gap between the pads of the thin lead wire passing between the connecting bands of the lead terminal portion is covered with an insulating material. 4. A patent claim characterized by a liquid crystal display having a structure in which islands of color filters of three primary colors are formed corresponding to pixel electrodes on a transparent substrate on which a common electrode is formed, and the spaces between the islands are filled with black material. A liquid crystal color television set as described in Scope 1. 5. Claim 1, characterized in that the gradation signal entering the pixel electrode drive circuit is formed with a temporal shift according to the geometrical horizontal shift of the pixel rows. LCD color television as described.
JP3405783A 1983-03-01 1983-03-01 Liquid crystal color television Pending JPS59158694A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3405783A JPS59158694A (en) 1983-03-01 1983-03-01 Liquid crystal color television

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3405783A JPS59158694A (en) 1983-03-01 1983-03-01 Liquid crystal color television

Publications (1)

Publication Number Publication Date
JPS59158694A true JPS59158694A (en) 1984-09-08

Family

ID=12403644

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3405783A Pending JPS59158694A (en) 1983-03-01 1983-03-01 Liquid crystal color television

Country Status (1)

Country Link
JP (1) JPS59158694A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61140296A (en) * 1984-12-13 1986-06-27 Seiko Epson Corp Electronic viewfinder

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61140296A (en) * 1984-12-13 1986-06-27 Seiko Epson Corp Electronic viewfinder

Similar Documents

Publication Publication Date Title
US5006840A (en) Color liquid-crystal display apparatus with rectilinear arrangement
US5144288A (en) Color liquid-crystal display apparatus using delta configuration of picture elements
CA1305803C (en) Modular flat-screen television displays and modules and circuit drives therefor
KR100244889B1 (en) Display device and method of driving the same
KR100268557B1 (en) Method of driving a display device
US4822142A (en) Planar display device
JP2581796B2 (en) Display device and liquid crystal display device
US5485293A (en) Liquid crystal display including color triads with split pixels
GB2139795A (en) Method of driving liquid crystal matrix display
EP0558056B1 (en) Liquid crystal display
JPS63253984A (en) Matrix type color display device
JPH07118794B2 (en) Display device
CN105487313A (en) Array substrate, display panel and display device and driving method thereof
JPH0422498B2 (en)
JPH07261155A (en) Active matrix liquid crystal display element
JPH06342156A (en) Color liquid crystal display device
KR100761589B1 (en) Active matrix type display
JPH099180A (en) Drive method for liquid crystal display device
JP4664466B2 (en) Display device
JPS59158694A (en) Liquid crystal color television
JPH07168542A (en) Liquid crystal display device
JPH0319557B2 (en)
JPS6197627A (en) Liquid crystal color display panel
JPH10239710A (en) Liquid crystal display device
JP2530303B2 (en) Display device