JPS5885229U - キ−マトリクス回路 - Google Patents

キ−マトリクス回路

Info

Publication number
JPS5885229U
JPS5885229U JP17687381U JP17687381U JPS5885229U JP S5885229 U JPS5885229 U JP S5885229U JP 17687381 U JP17687381 U JP 17687381U JP 17687381 U JP17687381 U JP 17687381U JP S5885229 U JPS5885229 U JP S5885229U
Authority
JP
Japan
Prior art keywords
signal lines
input
matrix circuit
key matrix
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17687381U
Other languages
English (en)
Inventor
峰村 信司
Original Assignee
富士ゼロックス株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士ゼロックス株式会社 filed Critical 富士ゼロックス株式会社
Priority to JP17687381U priority Critical patent/JPS5885229U/ja
Publication of JPS5885229U publication Critical patent/JPS5885229U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図および第2図はそれぞれ従来のキーマトリクス回
路の一例を示す回路図、第3図は本考案の一実施例の回
路図である。 1・・・マイコン、SL1〜SL3・・・スキャン信号
線、T1〜T3・・・出力ポート、KR1〜KR4・・
・入力ポート、ILl〜IL4・・・入力信号線。

Claims (1)

    【実用新案登録請求の範囲】
  1. マトリクス状に配列された複数のスキャン信号線および
    複数の入力信号線と、両信号線の各文さ点の少なくとも
    一部に、前記スキャン信号線と入力信号線とを接続する
    ように配置された複数のスイッチと、前記各入力信号線
    とグランド間にそれぞれ接続されたプルダウン抵抗とを
    具備したキーマトリクス回路において、前記入力信号線
    のうち少なくとも1つの特定信号線およびこれに対応す
    る入力ポートとの間に直列接続された抵抗と、前記特定
    信号線の入力ポートおよび前記スキャン信号線の1つと
    の間に接続された整流素子とを具備したことを特徴とす
    るキーマトリクス回路。
JP17687381U 1981-11-30 1981-11-30 キ−マトリクス回路 Pending JPS5885229U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17687381U JPS5885229U (ja) 1981-11-30 1981-11-30 キ−マトリクス回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17687381U JPS5885229U (ja) 1981-11-30 1981-11-30 キ−マトリクス回路

Publications (1)

Publication Number Publication Date
JPS5885229U true JPS5885229U (ja) 1983-06-09

Family

ID=29970232

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17687381U Pending JPS5885229U (ja) 1981-11-30 1981-11-30 キ−マトリクス回路

Country Status (1)

Country Link
JP (1) JPS5885229U (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01178634U (ja) * 1988-06-09 1989-12-21
JP2012112576A (ja) * 2010-11-24 2012-06-14 Harman Co Ltd 操作スイッチの操作検出用回路およびそれを備えた加熱調理器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01178634U (ja) * 1988-06-09 1989-12-21
JP2012112576A (ja) * 2010-11-24 2012-06-14 Harman Co Ltd 操作スイッチの操作検出用回路およびそれを備えた加熱調理器

Similar Documents

Publication Publication Date Title
JPS5885229U (ja) キ−マトリクス回路
JPS585122U (ja) キ−識別回路
JPS5896328U (ja) 終端抵抗器
JPS6116687U (ja) 表示回路
JPS60126836U (ja) マトリクス入力回路
JPS61334U (ja) トライステ−トゲ−ト素子チツプ
JPS63199352U (ja)
JPS5813586U (ja) Led表示回路
JPS5843753U (ja) リレ−回路
JPS6188335U (ja)
JPS60141027U (ja) 信号切替装置
JPS59149194U (ja) デイジタル色信号−リニアr・g・b信号変換器
JPS60176482U (ja) 複数の表示素子を備える表示装置
JPS6082270U (ja) 分圧プロ−ブ
JPS5854137U (ja) 2進変換回路
JPS60132060U (ja) 入出力制御回路
JPS619930U (ja) 電源投入検出・記憶回路
JPS58113193U (ja) 表示装置
JPS6020607U (ja) 組合せユニツト内のバスライン選定接続構造
JPH0344871U (ja)
JPS58186610U (ja) ミユ−テイング回路
JPS59116991U (ja) 表示装置の誤動作防止装置
JPS60102710U (ja) 出力可変電源回路
JPS58129673U (ja) コ−ド付プリント板
JPS59115650U (ja) 論理アレイ集積回路