JPS587999B2 - display device - Google Patents

display device

Info

Publication number
JPS587999B2
JPS587999B2 JP53073955A JP7395578A JPS587999B2 JP S587999 B2 JPS587999 B2 JP S587999B2 JP 53073955 A JP53073955 A JP 53073955A JP 7395578 A JP7395578 A JP 7395578A JP S587999 B2 JPS587999 B2 JP S587999B2
Authority
JP
Japan
Prior art keywords
memory
font
shift registers
display
color
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP53073955A
Other languages
Japanese (ja)
Other versions
JPS55943A (en
Inventor
宇佐川幸治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
PABETSUKU DENSHI KAIHATSU KK
Original Assignee
PABETSUKU DENSHI KAIHATSU KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by PABETSUKU DENSHI KAIHATSU KK filed Critical PABETSUKU DENSHI KAIHATSU KK
Priority to JP53073955A priority Critical patent/JPS587999B2/en
Publication of JPS55943A publication Critical patent/JPS55943A/en
Publication of JPS587999B2 publication Critical patent/JPS587999B2/en
Expired legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】 本発明は表示装置に係り、主としてラスタースキャン方
式リフレッシュ型のカラーブラウン管(カラーCRT)
に、文字、図形、記号、数字あるいはこれらの結合(以
下、これらを総称するときは「図形等」という)の任意
のカラー表示と高速の表示とを両立して行ないえ、しか
も経済的に構成しうる表示装置を提供することを目的と
する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a display device, and mainly relates to a raster scan refresh type color cathode ray tube (color CRT).
In addition, it is possible to display characters, figures, symbols, numbers, or combinations thereof (hereinafter collectively referred to as "figures, etc.") in any color and at high speed, and which is economically structured. The purpose is to provide a display device that can

第1図は従来の表示装置の一例のブロック系統図を示す
FIG. 1 shows a block system diagram of an example of a conventional display device.

同図中、1はタイミング発生部で、その出力パルスによ
り中央処理装置(CPU)よりの1画面分のデータがリ
フレッシュ・メモリ2a,2b,2cに夫々記憶される
In the figure, reference numeral 1 denotes a timing generator, and its output pulse causes one screen worth of data from a central processing unit (CPU) to be stored in refresh memories 2a, 2b, and 2c, respectively.

リフレッシュ・メモリ2a,2b,2cは1画面の夫々
赤R、緑G、青Bの各色情報データを記憶する。
Refresh memories 2a, 2b, and 2c store each color information data of red R, green G, and blue B for one screen.

リフレッシュ・メモリ2a,2b,2cの記憶データは
、シフトレジスク3a,3b,3cに夫々読み出され、
更にシフトレジスク3a,3b,3cより上記タイミン
グ発生部1よりのシフトパルスにより同時に出力端子4
a,4b,4cに出力される。
The data stored in refresh memories 2a, 2b, 2c are read out to shift registers 3a, 3b, 3c, respectively,
Further, the shift registers 3a, 3b, 3c simultaneously output the output terminal 4 by the shift pulse from the timing generator 1.
It is output to a, 4b, and 4c.

出力端子4a,4b,4cより取り出されたR,G,B
の各色情報データは、所定の信号処理回路を経て例えば
ラスクースキャン方式のカラーCRTに供給される。
R, G, B taken out from output terminals 4a, 4b, 4c
Each color information data is supplied to, for example, a Lascous scan type color CRT via a predetermined signal processing circuit.

これにより、画素ドット単位に任意の図形等のカラー表
示ができる。
As a result, it is possible to display any figure or the like in color in units of pixel dots.

このようなラスタースキャン方式リフレッシュ型のグラ
フィックディスプレイと呼称される従来の表示装置は、
面素ドット単位に任意の図形等のカラー表示ができるが
、表示できる色の数に応じて例えば8色表示の場合は画
面3枚分、512色表示の場合は画面9枚分(1024
X1024ドット表示では8色表示の場合393Kバイ
ド、512色表示の場合で1,180Kバイト)必要と
し、極めて大容量のメモリが必要で装置が高価となると
いう欠点があった。
A conventional display device called a raster scan type refresh type graphic display is
Any figure, etc. can be displayed in color in units of square dots, but depending on the number of colors that can be displayed, for example, in the case of 8-color display, it will take up 3 screens, and in the case of 512-color display, it will take up 9 screens (1024
1024 dot display requires 393 Kbytes for 8-color display and 1,180 Kbyte for 512-color display), and has the disadvantage that it requires an extremely large capacity memory and makes the device expensive.

また、上記の従来の表示装置は、漢字表示を行なう場合
、画面の書き替え(メモリ内容の書き換え)に時間を要
し、高速の動作が不可能であり、更にホストコンピュー
タの負担も重いという欠点があった。
In addition, the above-mentioned conventional display devices have the drawback that when displaying kanji, it takes time to rewrite the screen (rewrite the memory contents), high-speed operation is not possible, and the burden on the host computer is heavy. was there.

第2図は従来の表示装置の他の例のブロック系統図を示
す。
FIG. 2 shows a block system diagram of another example of a conventional display device.

5は3,000〜4,000種の漢字等の文字フォント
を常時記憶しているメモリ(以下フォントメモリという
)で、その1画面分のフォントアドレスが、タイミング
発生部6よりのタイミングパルスで動作せしめられるメ
モリ(1画面分のフォントアドレスを記憶しているので
、以下これをページバソファメモリという)7により送
出される。
5 is a memory (hereinafter referred to as font memory) that constantly stores 3,000 to 4,000 kinds of character fonts such as kanji characters, and the font address for one screen is activated by the timing pulse from the timing generator 6. The data is sent by a memory 7 (hereinafter referred to as page bus memory as it stores font addresses for one screen).

フォントメモリ5はこのアドレスに対応する出力をシフ
トレジスタ8を介して色発生部10に順次送出する。
Font memory 5 sequentially sends output corresponding to this address to color generating section 10 via shift register 8.

一方、9は色指定ページバソファメモリで、フォント単
位で色指定するものであり、その出力は上記色発生部1
0に供給される。
On the other hand, 9 is a color specification page bath sofa memory, which specifies a color in units of fonts, and its output is sent to the color generation section 1 mentioned above.
0.

これにより、色発生部10よりR,G,Bの3原色のデ
ータがカラーCRTに出力され、カラーCRTにより所
望の文字が所望の色でカラー表示される。
As a result, the color generating section 10 outputs data of the three primary colors R, G, and B to the color CRT, and the color CRT displays the desired characters in the desired colors.

しかるに、第2図に示す従来の表示装置は、フォントメ
モリ5の記憶容量が200K〜500Kバイトと極めて
犬であり、しかも1つの文字全体につき所望の1色のカ
ラー表示はできるが、1つの画素ドット単位のカラー表
示はできず、よって異なる色の曲線が交叉する如きグラ
フのカラー表示ができないという欠点があった。
However, in the conventional display device shown in FIG. 2, the font memory 5 has a storage capacity of 200K to 500K bytes, which is extremely small, and although it is possible to display one desired color for one entire character, only one pixel It is not possible to display colors on a dot-by-dot basis, and therefore it is not possible to display graphs in color where curves of different colors intersect.

本発明は上記の諸欠点を悉く除去したものであり、以下
第3図及び第4図A〜Eの図面と共にその一実施例につ
いて説明する。
The present invention eliminates all of the above-mentioned drawbacks, and one embodiment thereof will be described below with reference to the drawings of FIG. 3 and FIGS. 4A to 4E.

第3図は本発明になる表示装置の一実施例のブロック系
統図を示す。
FIG. 3 shows a block system diagram of an embodiment of the display device according to the present invention.

本発明は1つのフォントメモリブロックに対して複数の
ページバツファメモりと、フォントメモリより信号を取
り出すための複数のシフトレジスタを設け、ページバッ
ファメモリとシフトレジスクを1対とする複数対によっ
てフォントメモリを時分割使用し、各対の時系列のタイ
ミング差に対応してシフトレジスクの段数を、同じ時刻
のフォントメモリの出力かシフトレジスクより同時に出
力するように設定せしめ、また異なるフォントメモリの
内容を同時に出力することもできるようにした点に特徴
を有する。
The present invention provides a plurality of page buffer memories and a plurality of shift registers for taking out signals from the font memory for one font memory block, and uses a plurality of pairs of page buffer memories and shift registers to store the font memory. is used in a time-division manner, and the number of stages of the shift register is set to simultaneously output from the font memory at the same time or from the shift register according to the timing difference between the time series of each pair, and the contents of different font memories are output simultaneously. The feature is that it is also possible to

したがって、上記の複数のシフトレジスクを夫々赤、緑
、青等のデータ出力に対応させた場合は、同一フォント
内に異なる色をグラフィックカラー表示できる表示装置
を構成できることとなる。
Therefore, if the plurality of shift registers described above are respectively made to correspond to data outputs of red, green, blue, etc., a display device capable of graphically displaying different colors within the same font can be constructed.

第3図において、11はフォントメモリで、図形等のパ
ターンが予め記憶されているが、その記憶容量は後述す
る如く従来装置のフォントメモリ5に比し極めて小のも
のが使用され、常時必要な数百種の漢字等のフォントが
常時記憶されている。
In FIG. 3, reference numeral 11 denotes a font memory in which patterns such as figures are stored in advance, but its storage capacity is extremely small compared to the font memory 5 of the conventional device, as will be described later. Hundreds of kanji fonts are always stored.

12a,12b,12cは1画面分のフォントアドレス
を画面位置に対応して記憶するページバツファメモリで
、12aがR、12bがG、12cがBの色に関するも
のとする。
Reference numerals 12a, 12b, and 12c are page buffer memories for storing one screen's worth of font addresses corresponding to the screen position, and 12a is related to R, 12b is G, and 12c is related to B color.

14,15,16はフォントメモリ11からの出力を並
列に取り込み、直列に変換して出力するシフトレジスタ
である。
14, 15, and 16 are shift registers that take in the output from the font memory 11 in parallel, convert it into serial, and output it.

また13はテレビジョンの走査線にそってフォントメモ
リ11、ページバツファメモリ12a,12b,12c
、シフトレジスタ14,15,16を動作させるパルス
を出力するタイミング発生部、117はページバツファ
メモリ12a,12b,12cをアクセスするアドレス
及びデータ入力のバスで、タイミング発生部13とホス
トコンピュータ(図示せず)によって管理される。
Further, 13 is a font memory 11, page buffer memories 12a, 12b, 12c along the scanning line of the television.
, a timing generator that outputs pulses to operate the shift registers 14, 15, and 16; 117 is an address and data input bus for accessing the page buffer memories 12a, 12b, and 12c; (not shown).

更に18はフォントメモリ11のアドレス及びテーク入
力νバスで、ページバツファメモリ12a,l2b,1
2cのデータ出力をアドレスとして、またホストコンピ
ュータによってアクセスされるときはアドレスとデータ
入力が行なわれる。
Furthermore, 18 is an address and take input ν bus of the font memory 11, and a page buffer memory 12a, l2b, 1
The data output of 2c is used as an address, and when accessed by the host computer, the address and data are input.

次に本発明装置の動作につき説明するに、まずタイミン
グ発生部13の出力パルスがバス17を通じてページバ
ツファメモリ12a,12b,12cに供給され、これ
らが時分割的にアクセスされ、フォントメモリ11にア
ドレスを送出する。
Next, the operation of the device of the present invention will be explained. First, the output pulses of the timing generator 13 are supplied to the page buffer memories 12a, 12b, 12c via the bus 17, and these are accessed in a time-sharing manner to the font memory 11. Send address.

フォントメモリ11はページバツファ12a,12b,
12cよりのアドレスに対応する出力をR,G,Bの順
に並列データとして出力する。
The font memory 11 has page buffers 12a, 12b,
The output corresponding to the address from 12c is output as parallel data in the order of R, G, and B.

第4図Aはページバツファメモリ12a,12b,12
cが、時分割的に動作する状態を模式的に示した図で、
Rが12a,Gが12b,Bが12cのページバツファ
が動作していることを示す。
FIG. 4A shows page buffer memories 12a, 12b, 12
This is a diagram schematically showing a state in which c operates in a time-division manner.
This shows that the page buffers R is 12a, G is 12b, and B is 12c are operating.

第4図Bは、上記フォントメモリ11の動作を示す図で
、ハイレペル期間が動作状態であることを示す。
FIG. 4B is a diagram showing the operation of the font memory 11, and shows that the font memory 11 is in the operating state during the high level period.

上記フォントメモリ11より取り出された並列データは
、第4図Cに示すタイミング発生部13よりのパラレル
ロードパルスCにより、シフトレジスタ14の左端に並
列に取り込まれる。
The parallel data taken out from the font memory 11 is taken in parallel to the left end of the shift register 14 by a parallel load pulse C from the timing generating section 13 shown in FIG. 4C.

同様にして上記フォントメモリ11よりの並列データは
、第4図Dに示すパラレルロ一ドパルスdによりシフト
レジスタ15の左端に並列に取り込まれ、同図Eに示す
パラレルロ一ドパルスeによりシフトレジスク16の左
端に並列に取り込まれる。
Similarly, the parallel data from the font memory 11 is taken in parallel to the left end of the shift register 15 by the parallel load pulse d shown in FIG. captured in parallel.

シフトレジスタ14,15,16の上記の並列データの
並列の取込み動作は、第4図C,D,Eに示すパラレル
ロードパルスより明らかなように時分割的に行なわれる
The parallel data acquisition operations of the shift registers 14, 15, and 16 are performed in a time-division manner as is clear from the parallel load pulses shown in FIG. 4C, D, and E.

またパラレルロ一ドパルスの入来毎にシフトレジスタ1
4,15,16に並列に取り込まれる1回分の並列デー
タは、例えば画面上の1フォントが32X32ドットで
構成される場合は、画面上、水平走査方向の32ドット
で表示される図形等の並列データで、更に次のパラレル
ロ一ドパルスの入来により画面上、隣接する1フォント
の同一水平走査方向の32ドットで表示される図形等の
並列データが取り込まれる。
Also, every time a parallel load pulse arrives, the shift register 1 is
For example, if one font on the screen is composed of 32 x 32 dots, the parallel data that is imported in parallel in 4, 15, and 16 is the parallel data of figures displayed in 32 dots in the horizontal scanning direction on the screen. When the next parallel load pulse comes in, parallel data such as figures displayed by 32 dots in the same horizontal scanning direction of one adjacent font on the screen are captured.

以下同様の動作が、例えば1024X1024ドットj
で表示される1画面分の並列データがフォントメモリ1
1より出力されるまで続けられる。
The same operation follows, for example, 1024X1024 dots j
One screen worth of parallel data displayed in font memory 1
This continues until output from 1 is reached.

また、シフトレジスタ14,15,16は夫々入力並列
データを、タイミング発生部13よりの同一のシフトパ
ルスによってシフトし、その右端の出力端より直列信号
に変換して出力端子19,20,21に送り出す。
In addition, the shift registers 14, 15, and 16 each shift the input parallel data using the same shift pulse from the timing generator 13, convert it into a serial signal from its rightmost output terminal, and output the serial signal to the output terminals 19, 20, and 21. send out.

ここで、上記のシフトレジスタ14,15,16の夫々
の段数は、例えば5:4:3の比率関係となるように設
定されている。
Here, the number of stages of each of the shift registers 14, 15, and 16 is set to have a ratio of, for example, 5:4:3.

これにより、ページバツファメモリ12a,12b,1
2cに同一のフォントアドレスを設定すると、等しく時
分割された上記の同一のシフトパルスによってシフト動
作を行なうシフトレジスク14,15,16の出力端に
は、同時に同一フォントアドレスの直列出力が得られる
As a result, page buffer memories 12a, 12b, 1
When the same font address is set in 2c, serial outputs of the same font address are simultaneously obtained at the output terminals of the shift registers 14, 15, and 16, which perform shift operations using the same shift pulses equally time-divided.

なお、フォントメモリ11を時分割使用するために、シ
フトレジスク部分で時間調整してデータを同時に出力す
る必要があるが、この部分にラッチ等を使用してフォン
トメモリ11の1ワード分を記憶し、その後シフトレジ
スタに移して同時に出力する方法も考えられる。
Note that in order to use the font memory 11 in a time-sharing manner, it is necessary to adjust the time in the shift register section and output the data simultaneously, but a latch or the like is used in this section to store one word of the font memory 11. It is also conceivable to transfer the signals to a shift register and output them at the same time.

しかし、本実施例では、上記のようにシフトレジスタ1
4,15,16はフォントメモリ11より出力される並
列データの時間差を勘案して、シフトレジスタ14,1
5,16を夫々同一のシフトパルスでシフト動作を行な
わせると共に、それらの段数を互いに異ならしめること
により、シフトレジスタ出力として同時出力を得るよう
にしている。
However, in this embodiment, as described above, the shift register 1
4, 15, and 16 are shift registers 14 and 1 in consideration of the time difference between parallel data output from the font memory 11.
5 and 16 are shifted by the same shift pulse, and the number of stages thereof is made different from each other, so that simultaneous outputs can be obtained as shift register outputs.

従って、本実施例によれば、ラッチは不要になり、シフ
トレジスクの容量はラッチ容量に比して小さく、またラ
ッチのためのタイミング発生回路が不要であるので構成
が簡略となり、極めて安価に構成できる。
Therefore, according to this embodiment, a latch is not required, the capacitance of the shift resistor is smaller than the latch capacitance, and a timing generation circuit for the latch is not required, so the configuration is simple and can be configured at an extremely low cost. .

出力端子19,20,21より取り出されたRG,Bの
直列信号は所定の回路を経てラスタースキャン方式のカ
ラーCRTによりカラー表示される。
The RG and B serial signals taken out from the output terminals 19, 20, and 21 pass through a predetermined circuit and are displayed in color on a raster scan type color CRT.

このように、本実施例によれば、各ページバツファメモ
リ12a〜12cに異なるフォントアドレスを設定する
ことにより、R,G,Bに異なるパターンが得られ、完
全なカラーグラフィック表示が可能となる。
As described above, according to this embodiment, by setting different font addresses in each page buffer memory 12a to 12c, different patterns can be obtained for R, G, and B, making it possible to display complete color graphics. .

また、カラーの漢字等の文字表示は、従来と同様にペー
ジバツファメモリ12a〜12cを書き替えるだけで行
なうことができるので、高速表示ができる。
Further, since characters such as colored Chinese characters can be displayed by simply rewriting the page buffer memories 12a to 12c as in the conventional case, high-speed display is possible.

更に本発明では、ページバツファメモリ12a,12b
,12cは完全に独立なので、夫々の画面は全く別のも
のを同時表示することができる。
Furthermore, in the present invention, the page buffer memories 12a, 12b
, 12c are completely independent, so each screen can display completely different things at the same time.

ところで、一般のグラフィック表示画面では背景等の全
く同じ画素構成で表示できる部分が画面内に多く存在し
、また3原色のうち複数が同じ画素構成で良い表示部分
が極めて多い。
By the way, in a general graphic display screen, there are many parts such as the background that can be displayed with exactly the same pixel configuration, and there are also extremely many display parts where more than one of the three primary colors can be displayed with the same pixel configuration.

したがって、フォントメモリ11の記憶容量は上記の実
施例のように3原色方式でも画面3枚分の記憶容量は必
要ではなく、本発明装置によれば画面1枚分よりも少な
い記憶容量のフォントメモリ11を使用しても良好なカ
ラーグラフィック表示が可能なことが多い。
Therefore, the storage capacity of the font memory 11 is not necessary even in the case of the three primary color system as in the above embodiment, and the storage capacity of the font memory 11 is less than that of one screen according to the present invention. 11, it is often possible to display good color graphics.

したがって、このような場合には、従来に比しフォント
メモリの記憶容量の大幅な削減がνできる。
Therefore, in such a case, the storage capacity of the font memory can be significantly reduced compared to the prior art.

またフォントメモリ11はグラフィック表示のためにホ
ストコンピュータから書き替え可能としておく方が便利
なので、漢字フォントについても常時必要とする数百種
のものについてのみ常時7オントメモリ11に記憶させ
ておき、他をホストコンピュータにより書き替えて使用
することにすると、漢字フォントメモリとしての記憶容
量も削減できる。
In addition, it is more convenient to make the font memory 11 rewritable from the host computer for displaying graphics, so only the hundreds of types of kanji fonts that are always needed are stored in the 7-ont memory 11 at all times, and the others are By rewriting and using the host computer, the storage capacity of the kanji font memory can also be reduced.

従来の方法ではグラフ表示の情報を3原色表示のときに
は必ず3原色分の画素情報を転送する必要があったが、
本発明では各色が同じパターンの場合は一原色分の画素
情報の転送をフォントメモリ11に対して行ない、各色
のページバツファメモリ12a,12b,12cに同じ
テ゛一夕を送出すれは充分であり、また既に送られてい
る背景情報等はページデークのみの転送で済むので極め
て高速のグラフィック表示が可能となり、動画表示への
応用も可能である。
In conventional methods, it was necessary to transfer pixel information for the three primary colors when displaying graphical information in three primary colors.
In the present invention, when each color has the same pattern, it is sufficient to transfer pixel information for one primary color to the font memory 11 and send the same pixel information to the page buffer memories 12a, 12b, and 12c for each color. In addition, since background information that has already been sent only needs to be transferred by page data, extremely high-speed graphic display is possible, and application to video display is also possible.

なお、本発明は上記の実施例に限定されるものではなく
、カラー表示でなくてもよく、また3台のCRTを駆動
表示する構成でも良い。
It should be noted that the present invention is not limited to the above-described embodiments, and may not necessarily be a color display, or may be configured to drive and display three CRTs.

またページバソファメモリは3台でなく、3台分の記憶
容量を有する1台のページバツファメモリを分割使用す
るようにしてもよい。
Furthermore, instead of using three page buffer memories, one page buffer memory having the storage capacity of three memory units may be used in a divided manner.

更にCRTに表示する場合に限らず、プラズマディスプ
レイ、あるいはハードコピー用出力装置等で表示するこ
ともできる。
Furthermore, the display is not limited to a CRT, but can also be displayed on a plasma display, a hard copy output device, or the like.

上述の如く、本発明になる表示装置は、文字、図形、記
号、数字等のフォントを記憶する第1のメモリと、表示
画面位置に対応して上記第1のメモリのフォントアドレ
スを記憶する複数の若しくはこの複数に分割使用される
単一の第2のメモリと、上記第1のメモリの並列出力を
直列信号に変換する上記複数の数だけ設けられたシフト
レジスクと、上記第2のメモリとシフトレジスタとを上
記複数の対として夫々時分割的に動作せしめて第2のメ
モリにより選択されたアドレスのフォント内容を上記第
1のメモリより上記シフトレジスタに取り込み、これを
複数のシフトレジスクより表示されるべきデータとして
同時に直列に出力させるタイミング発生部とよりなるた
め、高速の文字表示と画素ドット単位のグラフィック表
示とを両立させることができ、また画素ドット単位で異
なる色のカラー表示ができ、各色が同じパターンの画素
構成の場合は一原色分の画素情報の転送を第■のメモリ
に対して行ない、第2のメモリには同じデータを送出す
るだけでよいので、第1のメモリの記憶容量は画面1枚
分より少なくてもよく、したがって3原色分の画素情報
を必ず伝送する従来装置に比しメモリの記憶容量を大幅
に削減でき、よって装置を安価に構成でき、複数の画面
に夫々全く別のものを同時表示でき、また前記複数のシ
フトレジスタの段数を、時分割で使用されるタイミング
に応じて互いに異ならしめ、かつ、前記クイミング発生
部より複数のシフトレジスタに同一のシフトパルスを印
加することにより、上記第1のメモリからの同じフォン
トアドレスのメモリ内容を複数のシフトレジスタの出力
端より同時に出力するよう構成したため、ラッチ及びラ
ッチのためタイミング発生回路が不要となり、しかもラ
ッチを使う場合に比し上記複数のシフトレジスクの記憶
容量は少なくて済むため、構成が簡略で経済的に構成で
きる等の数々の特長を有するものである。
As described above, the display device according to the present invention includes a first memory that stores fonts such as characters, graphics, symbols, numbers, etc., and a plurality of memories that store font addresses of the first memory corresponding to display screen positions. or a single second memory which is used divided into a plurality of parts; a shift register provided in the number of said plurality for converting the parallel outputs of said first memory into a serial signal; and said second memory and shift registers; The font contents of the address selected by the second memory are read into the shift register from the first memory by operating the registers in a time-divisional manner as the plurality of pairs, and the font contents are read from the first memory into the shift register, and the contents are displayed by the plurality of shift registers. Because it consists of a timing generator that simultaneously outputs data in series as data, it is possible to achieve both high-speed character display and graphic display in units of pixel dots, and it is also possible to display different colors in units of pixel dots. In the case of pixel configurations with the same pattern, it is only necessary to transfer pixel information for one primary color to the second memory and send the same data to the second memory, so the storage capacity of the first memory is The storage capacity of the memory can be significantly reduced compared to conventional devices that always transmit pixel information for the three primary colors, making it possible to configure the device at low cost. different things can be displayed simultaneously, the number of stages of the plurality of shift registers can be made different depending on the timing used in time division, and the same shift pulse can be applied to the plurality of shift registers from the quimming generating section. By doing this, the memory contents of the same font address from the first memory are output simultaneously from the output terminals of multiple shift registers, which eliminates the need for a latch and a timing generation circuit for the latch, and moreover, when using a latch, Since the storage capacity of the plurality of shift registers is small compared to the above, the structure has many advantages such as being simple and economical.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図及び第2図は夫々従来の表示装置の各例を示すブ
ロック系統図、第3図は本発明になる表示装置の一実施
例を示すブロック系統図、第4図A−Eは夫々第3図の
動作説明用の要部の動作状態及び各部の波形を示す図で
ある。 1,6,13・・・・・・タイミング発生部、3a,3
b,3c,8,14,15,16・・・・・・シフトレ
ジスタ、5,11・・・・・・メモリ(フォントメモリ
)、7,12a,12b,12c・・・・・・メモリ(
ページバツファメモリ)。
1 and 2 are block system diagrams showing respective examples of conventional display devices, FIG. 3 is a block system diagram showing one embodiment of the display device according to the present invention, and FIGS. 4A to 4E are respectively block system diagrams. FIG. 4 is a diagram showing the operating states of main parts and waveforms of each part for explaining the operation of FIG. 3; 1, 6, 13... Timing generation section, 3a, 3
b, 3c, 8, 14, 15, 16... shift register, 5, 11... memory (font memory), 7, 12a, 12b, 12c... memory (
page buffer memory).

Claims (1)

【特許請求の範囲】 1 文字、図形、記号、数字等のフォントを記憶する第
1のメモリと、表示画面位置に対応して該第1のメモリ
のフォントアドレスを記憶する複数の若しくは該複数に
分割使用される単一の第2のメモリと、該第1のメモリ
の並列出力を直列信号に変換する上記複数の数だけ設け
られたシフトレジスタと、上記第2のメモリと該シフト
レジスタとを上記複数の対として夫々時分割的に動作せ
しめて該第2のメモリにより選択されたアドレスのフオ
ント内容を上記第1のメモリより該シフトレジスクに取
り込み、これを該複数のシフトレジスタより表示される
べきデータとして同時に直列に出力させるタイミング発
生部とよりなることを特徴とする表示装置。 2 前記複数のシフトレジスタは、夫々の段数が時分割
で使用されるタイミングに応じて互いに異なり、かつ、
前記タイミング発生部より同一のシフトパルスを同時に
印加せしめられることにより、前記第1のメモリからの
同じフォントアドレスのメモリ内容を該複数のシフトレ
ジスタの出力端より同時に出力するよう構成したことを
特徴とする特許請求の範囲第1項記載の表示装置。
[Scope of Claims] 1. A first memory that stores fonts for characters, figures, symbols, numbers, etc., and a plurality of memories that store font addresses of the first memory in correspondence with display screen positions, or a single second memory that is divided and used; a plurality of shift registers that convert the parallel outputs of the first memory into serial signals; The plurality of pairs are operated in a time-sharing manner, and the font content of the address selected by the second memory is taken from the first memory into the shift register, and this is to be displayed from the plurality of shift registers. 1. A display device comprising a timing generator that simultaneously outputs data in series. 2. The plurality of shift registers have different numbers of stages depending on the timing of time-sharing use, and
It is characterized by being configured such that the memory contents of the same font address from the first memory are simultaneously output from the output terminals of the plurality of shift registers by simultaneously applying the same shift pulse from the timing generator. A display device according to claim 1.
JP53073955A 1978-06-19 1978-06-19 display device Expired JPS587999B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP53073955A JPS587999B2 (en) 1978-06-19 1978-06-19 display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP53073955A JPS587999B2 (en) 1978-06-19 1978-06-19 display device

Publications (2)

Publication Number Publication Date
JPS55943A JPS55943A (en) 1980-01-07
JPS587999B2 true JPS587999B2 (en) 1983-02-14

Family

ID=13533002

Family Applications (1)

Application Number Title Priority Date Filing Date
JP53073955A Expired JPS587999B2 (en) 1978-06-19 1978-06-19 display device

Country Status (1)

Country Link
JP (1) JPS587999B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH079569B2 (en) * 1983-07-01 1995-02-01 株式会社日立製作所 Display controller and graphic display device using the same
JPS62280796A (en) * 1986-05-21 1987-12-05 デイジタル・エクウイプメント・コ−ポレイシヨン Multiport memory for pixel information and source unit

Also Published As

Publication number Publication date
JPS55943A (en) 1980-01-07

Similar Documents

Publication Publication Date Title
US5129059A (en) Graphics processor with staggered memory timing
EP0012793B1 (en) Method of displaying graphic pictures by a raster display apparatus and apparatus for carrying out the method
JPS6334471B2 (en)
JPS6323553B2 (en)
JPS60189789A (en) Display unit
US5903253A (en) Image data control apparatus and display system
US5086295A (en) Apparatus for increasing color and spatial resolutions of a raster graphics system
US4910505A (en) Graphic display apparatus with combined bit buffer and character graphics store
EP0349145B1 (en) Flat panel display attribute generator
JPS587999B2 (en) display device
US5376949A (en) Display system with graphics cursor
JPH0664452B2 (en) Digital display system
RU188935U1 (en) DEVICE DISPLAY INFORMATION
JPH071425B2 (en) Raster scan display system
JPS597115B2 (en) How to create an address
JPH0725828Y2 (en) Liquid crystal display information processing device
JPS604988A (en) Image display
JPS6024586A (en) Display data processing circuit
KR890006572Y1 (en) Character production devices by counter
JPH07334138A (en) Image display device
JPS6374090A (en) Access system for character generator
JPH05282126A (en) Display control device
JPH0469908B2 (en)
JPS61273584A (en) Display unit
JPH0497390A (en) Displaying device