JPS5858412A - Pulse counter - Google Patents

Pulse counter

Info

Publication number
JPS5858412A
JPS5858412A JP15798681A JP15798681A JPS5858412A JP S5858412 A JPS5858412 A JP S5858412A JP 15798681 A JP15798681 A JP 15798681A JP 15798681 A JP15798681 A JP 15798681A JP S5858412 A JPS5858412 A JP S5858412A
Authority
JP
Japan
Prior art keywords
display
gate time
circuit
pulses
count
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15798681A
Other languages
Japanese (ja)
Inventor
Katsui Matsumoto
松本 勝威
Masaya Yoneyama
米山 雅也
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Seiki Co Ltd
Original Assignee
Nippon Seiki Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Seiki Co Ltd filed Critical Nippon Seiki Co Ltd
Priority to JP15798681A priority Critical patent/JPS5858412A/en
Publication of JPS5858412A publication Critical patent/JPS5858412A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01DMEASURING NOT SPECIALLY ADAPTED FOR A SPECIFIC VARIABLE; ARRANGEMENTS FOR MEASURING TWO OR MORE VARIABLES NOT COVERED IN A SINGLE OTHER SUBCLASS; TARIFF METERING APPARATUS; MEASURING OR TESTING NOT OTHERWISE PROVIDED FOR
    • G01D7/00Indicating measured values

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Indicating Measured Values (AREA)
  • Transmission And Conversion Of Sensor Element Output (AREA)

Abstract

PURPOSE:To display pulses in bar graphs by providing plural counters which count the pulses generated within the gate time when the change in the min. display unit can be discriminated in accordance with the respective display regions differing in display units, reading out the count values selectively and displaying the same. CONSTITUTION:Frequency signals corresponding to the number of revolutions of an engine are inputted to an input terminal 1, and the reiterative pulses subjected to waveform shaping are applied to a counter circuit 2. The circuit 2 is inputted with the gate time of a generating circuit 3 for a reference signal, and is shifted at 1/5 the gate time by counters 2(1)-2(5). The inputted reiterative pulses are measured with an adder 4, and a min. 100rpm change is discriminated. An adder 5 add the pulses of the counter 2(1), 2(2) and discriminate a min. 250rpm change. A decision circuit 6 decides whether the latest count value of the gate time exceeds 1,000rpm or not, and permits the selective passage of the adders 4, 5 by controlling a gate circuit 7. Thus in a display device 8 having a latch and a decoder driver, the number of revolutions of the engine is displayed by bar graphs.

Description

【発明の詳細な説明】 本発明は、たとえば自動車の走行速度あるいはエンジン
回転数等の測定量の変化に関連して発生するパルス信号
を計数し、特にバーグラフとして表示するためのパルス
計数装置に関するものである〇 一般に測定量の変化に比例した反復パルス信号により測
定表示するものとしては、基準クロック信号によるゲー
トタイムで上記パルス信号を計数し、これをラッチして
逐次更新表示する構度が汎用されている。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a pulse counting device for counting pulse signals generated in relation to changes in a measured quantity, such as the running speed or engine speed of an automobile, and particularly for displaying the pulse signals as a bar graph. 〇In general, when measuring and displaying using repetitive pulse signals that are proportional to changes in the measured quantity, the most common system is to count the pulse signals using a gate time based on a reference clock signal, and to latch and display the results in sequential updates. has been done.

上記構成は基準クロック信号周期の設定により更新可能
時間)カ決定され、上記周期内に入力される反復パルス
数の密度に応じて測定精度が左右されるが、一般的に測
定量の変化に比例した反復パルスを高密度にすることは
、そのパルス発生°器自体か々り高価なものとなるばか
りでなく、かりに安価に提供されたにしても高速時にお
けるクロック周mpaa発生パルス数が極めて多くなり
、カウンタの容量を拡大せねばならず、総体的に極めて
大型で高価な装置となってしまう。
The above configuration determines the updateable time (updateable time) by setting the reference clock signal cycle, and measurement accuracy depends on the density of the number of repetitive pulses input within the above cycle, but is generally proportional to changes in the measured quantity. Increasing the density of repeated pulses not only makes the pulse generator itself quite expensive, but even if it is provided at a low price, the number of pulses generated at a clock frequency of mpaa at high speeds is extremely large. Therefore, the capacity of the counter must be increased, resulting in an extremely large and expensive device overall.

また、測定精度の向上のために、クロック周期をを長く
してこの周期内における入力パルス数を相対的に増大さ
せる方法も容易に達成できるが、測定量の急激な変化に
対しては上記拡大周期で追従し得す、測定量の変化に対
応して円滑に更新表示するための応答性に欠けるきらい
があシ、特に上記測定量の変化をバーグラフとして表示
せしめる際には跳ね上りのない円滑な表示に支障をきた
すことが実用化のうえでの問題となっている。
In addition, in order to improve measurement accuracy, it is easily possible to lengthen the clock period and relatively increase the number of input pulses within this period. It tends to lack responsiveness for smoothly updating and displaying changes in the measured quantity that can be tracked periodically, especially when displaying changes in the measured quantity as a bar graph without jumps. The problem with practical application is that it interferes with smooth display.

そこで、一般には上述したゲートタイム方式の計数装置
における応答性の向上を計る方法として以下に示す回路
が提案される。
Therefore, the following circuit is generally proposed as a method for improving the responsiveness of the above-mentioned gate time type counting device.

すなわち、反復パルスが加わりかつ同じ計数周期を有す
る複数個のカライタを並列に備え、各々す、その計数動
作は第1図に示される。
That is, a plurality of cariters to which repetitive pulses are applied and having the same counting period are provided in parallel, and the counting operation of each cariter is shown in FIG.

同図はけ上記複数のカランぞを4個設置した場合のカウ
ンタの計数期間T、〜T、の循環動作を示しておシ、こ
の場合の表示更新周期はゲートタイムTの1/4に短縮
される。
The figure shows the cyclic operation of the counter counting period T, ~T, when four of the plurality of counters are installed, and the display update period in this case is shortened to 1/4 of the gate time T. be done.

ところで、走行速度、エンジン回転aSの測定量は低速
域から高速域にわたって表示可能に設定されるが、こう
した測定量の表示単位は測定領域毎の読取り精度の必要
性に応じて各々に適応した数値で設定される場合があり
、パーグラフの表示形態においても各領域毎にセグメン
トのピッチを異ならせて判読性を向上させる構成がとら
れる。
By the way, the measured quantities of traveling speed and engine rotation aS are set to be displayed from low speed range to high speed range, but the display unit of these measured quantities is a numerical value adapted to each measurement area according to the need for reading accuracy. In some cases, the segment pitch is set differently for each area in the display form of the par graph to improve readability.

たとえば、エンジン回転数を表示する場合、11000
11p  以下のアイドリンク設定領域と11000W
p  以上の通常表示領域とで各表示単殉を異ならせる
ことがある。すなわち、通常表示領域では、発進時ある
いは加減速時における速度計表示値との相関値として、
適性回転を把握する指標の役割を持たせればよく、回転
数の増減を判読し得る程度の表示単位を設ければ充分で
あり、それ程の表示精度を必要としない。これに対し、
アイドリンク設定領域では、外気温を含めた走行となる
表示要素には比較的代細な表示単位が必要となる。
For example, if you want to display the engine speed, 11000
Idle link setting area below 11p and 11000W
Each display unit may be different from the normal display area of p or more. In other words, in the normal display area, as a correlation value with the speedometer display value when starting or accelerating/decelerating,
It is sufficient to have the function of an index for grasping the appropriate rotation, and it is sufficient to provide a display unit that allows the increase or decrease in the rotation speed to be deciphered, and such a display accuracy is not required. On the other hand,
In the idle link setting area, relatively small display units are required for display elements related to driving including outside temperature.

通常、こうした表示領域別の表示単位の相違は、最少表
示単位の変化を判別し得る最小ゲートタイムを共通検出
周期として、各表示単位毎に対応する定数との演算処理
にて算出する構成が必要とされる。たとえば、上述した
エンジン回転数を第1図に示す循環計数方式で計数表示
する場合、各カウンタのゲートタイムTはアイドリング
設定領域における表示単位の変化を判別し得る大きさに
設定され、通常表示領域における表示単位はカウンタ計
数値に所定の換算処理を施して算出しなけれればならな
い。
Normally, such differences in display units for each display area require a configuration in which the minimum gate time that can determine a change in the minimum display unit is used as a common detection period, and is calculated by arithmetic processing with a constant corresponding to each display unit. It is said that For example, when the above-mentioned engine speed is counted and displayed using the cyclic counting method shown in FIG. The display unit in must be calculated by applying a predetermined conversion process to the counter count value.

また、測定量が急峻に変化し、これに追従して入力信号
周波数がflからVに変化した場合の応答性は、カウン
タ数を増加したとしても直線性が改善されるだけであり
、全表示領域におW−4ゲートタイムTを必要とする。
In addition, when the measured quantity changes abruptly and the input signal frequency changes from fl to V, increasing the number of counters will only improve the linearity; Requires W-4 gate time T in the area.

すなわち、アイドリンク設定領域の表示単位に対応して
設定されたゲートタイムは、入力信号周波数の増加する
通常表示額メにおいても換算データ測定期間として同様
に適用されるため、測定量の変化に対する応答性は表示
単位の如何にかかわらず常に一定であり、発進時や加速
時のように急峻な回転数の変化を呈する通常表示領域で
の追従性が緩慢なものとなってしまう。
In other words, the gate time set corresponding to the display unit in the idle link setting area is similarly applied as the conversion data measurement period even in the normal display amount mode where the input signal frequency increases, so it is difficult to respond to changes in the measured quantity. The speed is always constant regardless of the display unit, and the followability becomes slow in the normal display area where the rotational speed changes sharply, such as when starting or accelerating.

本発明は、表示単位の異なる各表示領域に対応して、各
表示単位の変化を判別し得る最小ゲートタイムで検出表
示するため複数のカウンタの計数内容を選択的に取り込
み加算するべく構成することにより、表示単位側換算処
理の不要なかつ応答性に秀れた計数装置の提供を目的と
するものである0 以下、添付図面に基づいて本発明の実施例を詳述する。
The present invention is configured to selectively take in and add up the count contents of a plurality of counters in order to detect and display changes in each display unit at the minimum gate time that can determine changes in each display area corresponding to different display units. Accordingly, it is an object of the present invention to provide a counting device that does not require conversion processing on the display unit side and has excellent responsiveness.Embodiments of the present invention will now be described in detail with reference to the accompanying drawings.

第2図において、エンジン回転数をアイドリンク設定領
域と通常表示領域とに4000hpmを基点として2分
割し、各領域における表示単位を11001p、25O
rpmに設定した場合の回路構成が示される。lはエン
ジン回転数に相応した周波数信号を入力する入力端子で
、たとえば    ′−IGN端子に発生するパルス信
号を波形整形した反復パルスが印加される。2は各直列
接続され順次その計数内容をシフトする複数のカウンタ
を内包し、ゲート信号を出方する基準信号発生回路3か
らのゲートタイムで逐次総計数内容の更新さる各々の最
小ゲートタイムを設定可能とするため5個のカウンタ2
(1)〜2(5)を備えている。すなわち、1100r
pを判別し得るゲートタイムTに対し、:’ 26 O
r p mを判別し得るゲートタイムでか2T15で与
えられることがら、計数回路2は基Ivl信畦発牛回路
3からのゲートタイム1T15でシフトされる5個のカ
ウンタで構成する必要がある。4はゲートタイム1間に
入力される反復パルス数を計測するための加算器で、最
小1100rp変化の判別能力を有している。5はゲー
トタイム1間に入力される最新の計数値を内包するカラ
/り2(IL  2(2)の反復パルス数を計測する加
算器で、最小25Orpm変化の判別能力を有している
。6はアイドリンク設定領域と通常表示領域の分割点と
なるZoo、Olpmを基準とし、ゲートタイムでの最
新計数値が1100Orpを超えたか否かを判定する判
定回路で、その判定出力によりゲート回路7を制御し、
加算器4.5の加−出力を選択通過せしめる。Sはラッ
チ、デ°コーダドライバーを内包する表示器で、第3図
に示す!うKLCD、LED等によるバーグラフでエン
ジン回転数をアナログ表示する。この場合の衆示セグメ
ントは、−アイドリンク設定領域となるnoo、。
In Figure 2, the engine speed is divided into two areas, the idle link setting area and the normal display area, with 4000hpm as the base point, and the display units in each area are 11001p and 250p.
The circuit configuration when set to rpm is shown. 1 is an input terminal to which a frequency signal corresponding to the engine speed is input; for example, a repetitive pulse obtained by shaping the pulse signal generated at the '-IGN terminal is applied. 2 contains a plurality of counters that are connected in series and sequentially shift the count contents, and sets the minimum gate time for each of the total count contents to be updated sequentially with the gate time from the reference signal generation circuit 3 that outputs the gate signal. 5 counters 2 to enable
It is equipped with (1) to 2(5). That is, 1100r
For the gate time T that can determine p:' 26 O
Since the gate time for determining r p m is given by 2T15, the counting circuit 2 must be composed of five counters that are shifted by the gate time 1T15 from the basic Ivl signal generation circuit 3. 4 is an adder for measuring the number of repetitive pulses input during gate time 1, and has the ability to discriminate a minimum change of 1100 rp. Reference numeral 5 denotes an adder that measures the number of repeated pulses of color/return 2 (IL 2(2)) containing the latest count value input during gate time 1, and has the ability to discriminate a minimum change of 25 Orpm. Reference numeral 6 denotes a determination circuit that determines whether or not the latest count value at the gate time exceeds 1100 Orp based on Zoo and Olpm, which are the dividing points between the idle link setting area and the normal display area. control,
The addition output of adder 4.5 is selectively passed through. S is a display that includes a latch and decoder driver, as shown in Figure 3! The engine speed is displayed in analog with a bar graph using LCD, LED, etc. In this case, the public segment is noo, which is the idle link setting area.

kpm以下で100rprn単位の表示要係とし、通常
表示領域となる1 (LOOr、p m以上で250r
pm単位の表示!系として形成される。
The display area is 100rprn below kmpm, and the normal display area is 1 (LOOr, 250rprn above pm).
Display in pm units! Formed as a system.

上記構成において、アイドリンク設定領域と通常表示領
域の各々における測定表示動作を説明する0 いま、キースイッチの投入によりエンジンを始動したと
すれば、700rpm程度のアイドリンク状態で安定す
る。入力端子1には回転数に相応した反復パルスが入力
され、計数回路2の第1力クンタ2(りにて計数が開始
される。計数回路2の構成カウンタはキースイッチ投入
時にリセット状態にあるため、他の身つンタ2(2)〜
2(5)の計数内容はすべてOl、となっており、第1
カウンタ2(1)の計数値は基準信号発生回路3からの
ゲートタイムを周期で順次後段カウンタにシフトされ、
カウンタ2(1)には常に最新の計数値が保持される。
In the above configuration, the measurement display operation in each of the idle link setting area and the normal display area will be explained.0 Now, if the engine is started by turning on the key switch, the engine will be stabilized in an idle link state of about 700 rpm. A repetitive pulse corresponding to the rotational speed is input to the input terminal 1, and counting is started at the first input terminal 2 of the counting circuit 2.The constituent counters of the counting circuit 2 are in a reset state when the key switch is turned on. Therefore, other personal data 2 (2) ~
The counting contents of 2(5) are all Ol, and the first
The count value of the counter 2 (1) is sequentially shifted to the subsequent counter at intervals of the gate time from the reference signal generation circuit 3.
The counter 2(1) always holds the latest count value.

こうして、ゲートタイムを周期で順次入力信号を計数し
、シフトされたカウンタ2(1)〜2(5)の計数内容
は選択的に加算器4,5に出力され、ゲートタイムTお
よびτ内の入力信号数が算出される。加算器4における
ゲー)Jイムτ内の加算値は、すなわちtloorpm
の変化に対して少なくとも1パルスの増減を呈する判別
能力を有しておシ、1100rpを表示単位とするアイ
ドリンク設定領域の表示データとして採用される。
In this way, the input signals are counted sequentially with the gate time period, and the counted contents of the shifted counters 2(1) to 2(5) are selectively outputted to the adders 4 and 5, and the input signals are counted within the gate time T and τ. The number of input signals is calculated. The added value in the game) J im τ in the adder 4 is tloorpm
It has the discrimination ability to exhibit an increase/decrease of at least one pulse in response to a change in speed, and is adopted as display data for the idle link setting area in which the display unit is 1100 rpm.

つまシ、加算器5におけるゲートタイムτ内の加算値が
11000rpに達していないため、判定回路6からの
判定出力はゲート回路7における加算器4側のゲートを
選択し、表示器8にゲートタイ・、ムT内の計数値を送
出するべく作動する。従って、表示器8には1100r
pを表示単位とす7るアイドリンク設定領域に適応した
判別能力を有する計測データが入力され、ゲートタイム
tの更新周期でエンジン回転数を表示することになる。
However, since the added value within the gate time τ in the adder 5 has not reached 11000 rp, the judgment output from the judgment circuit 6 selects the gate on the adder 4 side in the gate circuit 7, and displays the gate tie on the display 8. , operates to send out the count value in the system T. Therefore, the display 8 shows 1100 r.
Measurement data having a discrimination ability adapted to the idle link setting area 7 with p as the display unit is input, and the engine rotation speed is displayed at an update period of gate time t.

この場合、回転数の変化に対する応答性はゲートタイム
Tを要するが、アイドリンク設定領域における急変はほ
とんどなくかつ1100rpの表示単位に必要な最小ゲ
ートタイムとして設定されるため、5個のカウンタ2 
(1) +2 (5)によるゲートタイムt<’Qの短
縮すなわb表示更新周期の短縮による直線性の向上で充
分この領域の表示機能を満足させることができる。
In this case, the responsiveness to changes in the rotation speed requires a gate time T, but since there are almost no sudden changes in the idle link setting area and this is set as the minimum gate time required for a display unit of 1100 rpm, five counters 2
(1) +2 The improvement in linearity due to the shortening of the gate time t<'Q (5), that is, the shortening of the b display update period, is sufficient to satisfy the display function in this region.

次にエンジン回転数を上昇し、11000rp以上の通
常表示領域に達した場合の表示動作を説明する。
Next, the display operation when the engine speed is increased and reaches the normal display area of 11,000 rpm or more will be described.

この場合も、計数回路2における入力信号の計数、シフ
ト動作は同様のゲートタイムを周期で繰り返され、表示
更新動作も同様の周i行される。
In this case as well, the counting and shifting operations of the input signals in the counting circuit 2 are repeated at the same gate time period, and the display updating operation is also performed in the same cycle i.

カウンタ2 (1)、  2 (2)に内包する入力信
号数が11000rp以上の回転数に相応する値に達し
た場合には、判定回路6からの判定出力によりゲート回
路7のゲートが加算器5側に切換わり、表示器8に6は
加算器5におけるゲートタイムτ内の計数値が1送され
る。従って、25Orpmの表示単位からなる通常表示
領域での応答性は、250 r p、mの変化を判別し
得るゲートタイムτ大なわちアイ)ドリンク設定領域に
おけるゲートタイムT7のシ3≧となシ、加速時力どに
おけるエンジン回転数の急峻な変化に極めて良好な追従
性を持たせることができる。こうした応答性の向上は第
5図の時間−表示値対応グラフに示される。す々わち1
、実線Fング設定領域において各々の表示単位を判別し
得直る最小ゲートタイムの応答性をも・りて追従するた
め、従来の表示単位換算方式に比して表示単位の異なる
各領域の表示機能に適応した良好な表示が得られ、さら
に複数カウンタによる表示更新周期の短縮で直線性が向
上しバーグラフ表示において跳ね上りのない日清なアナ
ログ表示が可能となる0
When the number of input signals contained in the counters 2 (1) and 2 (2) reaches a value corresponding to a rotation speed of 11,000 rpm or more, the gate of the gate circuit 7 is activated by the judgment output from the judgment circuit 6. 6, the count value in the adder 5 within the gate time τ is sent to the display 8. Therefore, the responsiveness in the normal display area consisting of a display unit of 25 Orpm is 250 rpm. , it is possible to provide extremely good followability to sudden changes in engine speed during acceleration, etc. This improvement in responsiveness is shown in the time-display value correspondence graph in FIG. Suzuwachi 1
, In order to identify each display unit in the solid line Fing setting area and follow it with the responsiveness of the minimum gate time, the display function for each area with different display units is improved compared to the conventional display unit conversion method. In addition, by shortening the display update cycle with multiple counters, linearity is improved, making it possible to display analog bar graphs without jumps.

【図面の簡単な説明】[Brief explanation of drawings]

第、1図は従来のパルス計数装置における計数動作を示
す説明図、第2図は本発明に係るパルス計数装置の一実
施例を示す回路構成図、第3図は同装置におけるバーグ
ラフ表示器の正面図、第4図は同装置の計数動作を示す
説明図、第5図は測定量の変化に対する表示値の応答性
を示す説明図である。 1・・・入力端子 2・・・計数回路 3・・・基準信号発生回路 4.5・・・加算器 6・・・判定回路 7・・ ・ゲート回路 8・・・表示器 1!It!1 イ・         七 第2Wa 第dIl
1 is an explanatory diagram showing the counting operation in a conventional pulse counting device, FIG. 2 is a circuit diagram showing an embodiment of the pulse counting device according to the present invention, and FIG. 3 is a bar graph display in the same device. FIG. 4 is an explanatory diagram showing the counting operation of the device, and FIG. 5 is an explanatory diagram showing the responsiveness of the displayed value to changes in the measured quantity. 1... Input terminal 2... Counting circuit 3... Reference signal generation circuit 4.5... Adder 6... Judgment circuit 7... - Gate circuit 8... Display 1! It! 1 I. 7th 2nd Wa dIl

Claims (1)

【特許請求の範囲】[Claims] 測定量の変化に比例して発生する反復パルスを計数し、
表示単位の異なる複数の表示領域を設定した表示器に上
記測定量の変化を表示するようにした装置であって、最
少表示単位に相当する反復パルス数の変化を判別し得る
ゲートタイムを多分割し、この分割したゲートタイム内
に発生する反復パルスを順次計数する複数のカウンタを
設け、他の表示領域における表示前位の変化を判別し得
るゲートタイム内に発生する反復パルスを計数したカウ
ンタ内容を選択的に読出す判定手段を備え、各表示領域
における表示単位に適応したゲートタイムで計数表示す
るようにしたことを特徴とするパルス計数装置。
Count the repetitive pulses that occur in proportion to the change in the measured quantity,
A device configured to display changes in the above-mentioned measured quantity on a display set with multiple display areas with different display units, the gate time being multi-divided for determining changes in the number of repetitive pulses corresponding to the minimum display unit. A plurality of counters are provided to sequentially count the repetitive pulses generated within the divided gate time, and the counter contents count the repetitive pulses generated within the gate time that can determine changes in the previous display in other display areas. What is claimed is: 1. A pulse counting device comprising: a determining means for selectively reading out a pulse count, and counting and displaying at a gate time adapted to a display unit in each display area.
JP15798681A 1981-10-03 1981-10-03 Pulse counter Pending JPS5858412A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15798681A JPS5858412A (en) 1981-10-03 1981-10-03 Pulse counter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15798681A JPS5858412A (en) 1981-10-03 1981-10-03 Pulse counter

Publications (1)

Publication Number Publication Date
JPS5858412A true JPS5858412A (en) 1983-04-07

Family

ID=15661738

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15798681A Pending JPS5858412A (en) 1981-10-03 1981-10-03 Pulse counter

Country Status (1)

Country Link
JP (1) JPS5858412A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05222448A (en) * 1992-02-10 1993-08-31 Kawasaki Steel Corp Manufacture of cold rolled strip

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4940975A (en) * 1972-08-23 1974-04-17
JPS551537A (en) * 1978-06-20 1980-01-08 Fuji Heavy Ind Ltd Speed display apparatus

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4940975A (en) * 1972-08-23 1974-04-17
JPS551537A (en) * 1978-06-20 1980-01-08 Fuji Heavy Ind Ltd Speed display apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05222448A (en) * 1992-02-10 1993-08-31 Kawasaki Steel Corp Manufacture of cold rolled strip

Similar Documents

Publication Publication Date Title
US4569027A (en) Method and apparatus for detecting rotational speed of rotary member
US4635034A (en) Display apparatus for vehicle
EP0097337A2 (en) Trip computer for vehicles
JPS649588B2 (en)
US4051434A (en) Digital frequency measuring circuitry
JPS6147353B2 (en)
JPH03261865A (en) Method and apparatus for measuring vehicle
JPS5858412A (en) Pulse counter
JPS648766B2 (en)
JPH0426693B2 (en)
JPS6335372Y2 (en)
JP2536291B2 (en) Speed measuring device
JPS6126029B2 (en)
JPH0342408B2 (en)
JPS6325673B2 (en)
JPS6341003B2 (en)
SU690341A1 (en) Device for measuring shaft power and acceleration
JPS6233392Y2 (en)
JP3426974B2 (en) Speed detector and checking method thereof
JP2549184B2 (en) How to drive the instrument
JPS5822731A (en) Running information display unit for automobile
SU847204A1 (en) Device for determining movement parameter deviation from those set by schedule
JPS648763B2 (en)
SU1269167A2 (en) Device for checking and registering operation of equipment
JPS6239289Y2 (en)