JPS5837136Y2 - amplifier - Google Patents

amplifier

Info

Publication number
JPS5837136Y2
JPS5837136Y2 JP1978115602U JP11560278U JPS5837136Y2 JP S5837136 Y2 JPS5837136 Y2 JP S5837136Y2 JP 1978115602 U JP1978115602 U JP 1978115602U JP 11560278 U JP11560278 U JP 11560278U JP S5837136 Y2 JPS5837136 Y2 JP S5837136Y2
Authority
JP
Japan
Prior art keywords
amplifier
transistor
power supply
circuit
constant current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1978115602U
Other languages
Japanese (ja)
Other versions
JPS5533517U (en
Inventor
義夫 内海
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to JP1978115602U priority Critical patent/JPS5837136Y2/en
Publication of JPS5533517U publication Critical patent/JPS5533517U/ja
Application granted granted Critical
Publication of JPS5837136Y2 publication Critical patent/JPS5837136Y2/en
Expired legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【考案の詳細な説明】 本考案は増幅器、特に、オーディオ用増幅器の改良に関
する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to improvements in amplifiers, particularly audio amplifiers.

オーディオ用増幅器、例えば、プリメインアンプにあっ
ては、電源スィッチを投入後のメインアンプ電源の立上
りはプリアンプ電源のそれよりも速く、また、電源スィ
ッチに遮断後のメインアンプ電源の立下りはプリアンプ
電源のそれよりも遅いのが一般的である。
In audio amplifiers, such as integrated amplifiers, the main amplifier power supply rises faster than the preamplifier power supply after the power switch is turned on, and the main amplifier power supply falls faster after the power switch is turned off than the preamplifier power supply. is generally slower than that of .

このため、プリメインアンプには、電源スィッチの投入
および遮断時に、プリアンプのバイアスの過渡変動に起
因して発生するノイズをメインアンプが増幅し、スピー
カから再生してしまうという問題がある。
For this reason, the integrated amplifier has a problem in that the main amplifier amplifies noise generated due to transient fluctuations in the bias of the preamplifier when the power switch is turned on and off, and the noise is reproduced from the speaker.

従来、このノイズを、メインアンプ出力流子とスピーカ
の間にリレーを挿入し、これを専用制御回路で制御して
除去しているが、この方法は、リレーを使用するため、
その接点の接触抵抗の悪影響があり、また、コストがか
かり経済的負担が大きいのが欠点である。
Conventionally, this noise is removed by inserting a relay between the main amplifier output stream and the speaker and controlling it with a dedicated control circuit, but this method uses a relay, so
The disadvantage is that the contact resistance of the contact points has an adverse effect, and the cost is high and the economic burden is large.

本考案は上記のようなノイズをリレーによることなく除
去する増幅器を得ようとするものである。
The present invention aims to provide an amplifier that eliminates the above-mentioned noise without using relays.

第1図は本考案の一実施例を示し、1は信号入力端子で
、入力バイアス回路2を介して、差動増幅器を構成する
トランジスタ8,4の一方のトランジスタ3のベースに
接続する。
FIG. 1 shows an embodiment of the present invention. Reference numeral 1 denotes a signal input terminal, which is connected via an input bias circuit 2 to the base of transistor 3, one of transistors 8 and 4 constituting a differential amplifier.

5は、エミッタを抵抗6を介し、また、ベースを抵抗ま
たはダイオードあるいはこれらの直列回路のバイアス手
段7を介して、ともに、立上りが遅く立下りが速い電源
十B2の端子8に接続し、ベースとアースの間に定電圧
ダイオード9と抵抗10の直列回路を接続したトランジ
スタで、コレクタからトランジスタ8,4の共通エミッ
タにバイアス電流を供給する定電流回路である。
5, the emitter is connected through a resistor 6, and the base is connected through a resistor, a diode, or a bias means 7 of a series circuit of these to a terminal 8 of a power supply 1B2, which has a slow rise and a fast fall, and the base This is a constant current circuit that supplies a bias current from the collector to the common emitter of the transistors 8 and 4.

11は非反転入力端子12、反転入力端子13を、それ
ぞれ、トランジスタ4,3のコレクタに接続した、これ
らコレクタ間の差電圧を増幅する増幅器であり、出力端
子14は、負帰還回路15を介しトランジスタ4のベー
スに接続するとともに、負荷16に接続する。
Reference numeral 11 denotes an amplifier that amplifies the voltage difference between the collectors of transistors 4 and 3, with a non-inverting input terminal 12 and an inverting input terminal 13 connected to the collectors of transistors 4 and 3, respectively. It is connected to the base of transistor 4 and also to load 16 .

17.18は立上りが速く立下りの遅い、増幅器11の
電源十B1.−B1の端子である。
17.18 is the power supply for the amplifier 11, which has a fast rise and a slow fall. -B1 terminal.

増幅器11は、第2図に示すように、トランジスタ5が
不導通状態にある時、増幅器を構成する能動素子がすべ
て不導通となり、出力端子14がアース電位となるよう
に構成する。
As shown in FIG. 2, the amplifier 11 is configured such that when the transistor 5 is in a non-conducting state, all active elements constituting the amplifier are non-conducting and the output terminal 14 is at ground potential.

上記実施例では、電源スィッチを投入すると、電源子B
2の電圧(以下、VB2という)は所定の立上り時定数
で指数関数的に増大するが、■8゜の値が低く1〜ラン
ジスタ5のベース電圧が定電圧ダイオード9のツェナー
電圧(以下、Voという)以下の間は、トランジスタ5
はベース電流が流れず不導通状態にあって、トランジス
タ3,4の共通エミッタにはバイアス電流が供給されな
い。
In the above embodiment, when the power switch is turned on, the power supply terminal B
The voltage of 2 (hereinafter referred to as VB2) increases exponentially with a predetermined rise time constant, but the value of ) during the following, transistor 5
is in a non-conducting state with no base current flowing, and no bias current is supplied to the common emitters of transistors 3 and 4.

このような状態では、増幅器11を構成するすべての能
動素子は不導通であって出力端子14がアース電位とな
っているため、信号入力端子1の信号の有無に関係なく
負荷16にはなんら電圧が発生しない。
In this state, all the active elements constituting the amplifier 11 are non-conducting and the output terminal 14 is at ground potential, so no voltage is applied to the load 16 regardless of the presence or absence of a signal at the signal input terminal 1. does not occur.

■8□がさらに増大し、トランジスタ5のベース電圧が
VDより大となり、トランジスタ5のベース・エミッタ
接合が順方向にバイアスされるようになると、トランジ
スタ5は導通を始め、定常状態では定電流源となって差
動トランジスタ3,4の共通エミッタにバイアス電流を
供給する。
■8□ further increases, the base voltage of transistor 5 becomes greater than VD, and the base-emitter junction of transistor 5 becomes forward biased, transistor 5 begins to conduct, and in a steady state it is a constant current source. and supplies a bias current to the common emitters of the differential transistors 3 and 4.

その結果、回路全体がバイアスされて増幅動作可能な状
態となり、信号入力端子1に印加された信号は負荷16
に増幅、伝送される。
As a result, the entire circuit is biased and becomes ready for amplifying operation, and the signal applied to signal input terminal 1 is transferred to load 16.
is amplified and transmitted.

次に、電源スィッチを遮断すると、VB□は所定の立下
り時定数で指数関数的に減少するが、■8□の値が■。
Next, when the power switch is shut off, VB□ decreases exponentially with a predetermined falling time constant, but the value of ■8□ is ■.

とトランジスタ5のベース・エミッタ間電圧の和より小
となって、トランジスタ5のベース電流が供給されなく
なった時点で、トランジスタ5は不導通、したがって、
トランジスタ3,4の共通エミッタ電流は零となり、増
幅器を構成するすべての能動素子は不導通となで、増幅
器は信号の増幅、伝送の機能を停止する。
When the voltage becomes smaller than the sum of the base-emitter voltage of transistor 5 and the base current of transistor 5 is no longer supplied, transistor 5 becomes non-conductive, and therefore,
The common emitter current of transistors 3 and 4 becomes zero, all active elements constituting the amplifier become non-conducting, and the amplifier stops signal amplification and transmission functions.

電源スイツチ投入および遮断時の電源子B2および十B
1. B1の立上り、立下り特性は上記動作に支障の
ない関係にあるように選び、また、電源子B2の立上り
、立下り特性の時定数は、定電圧ダイオード9のツェナ
ー電圧とともに、電源スイツチ投入後増幅器が動作を開
始するまでの時間および電源スイツチ遮断後増幅器が動
作を停止するまでの時間が所望の値となるように選ぶ。
Power supply terminal B2 and 10B when power switch is turned on and off
1. The rise and fall characteristics of B1 are selected so that they do not interfere with the above operation, and the time constants of the rise and fall characteristics of power supply element B2, together with the Zener voltage of constant voltage diode 9, are selected so that they do not interfere with the above operation. The time required for the amplifier to start operating and the time required for the amplifier to stop operating after the power switch is turned off are selected so that they have the desired values.

本考案は、上記実施例に示したように、第1増幅器を差
動構成とし、そのバイアス電流を供給する定電流回路の
トランジスタのベースとアースの間に定電圧ダイオード
を接続し、電源スィッチの投入、遮断時のその電源の立
上り、立下り特性の時定数と定電圧ダイオードのツェナ
ー電圧を適当に選定することによって、第1増幅器とそ
れに接続した、それと別個の電源による、第2増幅器と
から成る増幅器の、電源スイツチ投入後動作を開始する
までの時間、および電源スイツチ遮断後動作を停止する
までの時間を任意に設定できるようにするものであって
、その結果、本考案による増幅器の前に電源スィッチの
投入、遮断時にバイアスの過渡変動に起因するノイズを
発生する増幅器などが置かれたような場合にも、そのノ
イズの発生期間中、本考案による増幅器の動作を停止さ
せることによって、そのノイズを除去できる。
In the present invention, as shown in the above embodiment, the first amplifier has a differential configuration, and a constant voltage diode is connected between the base of the transistor of the constant current circuit that supplies the bias current and the ground, and By appropriately selecting the time constants of the rise and fall characteristics of the power supply when it is turned on and turned off, and the Zener voltage of the constant voltage diode, it is possible to control the voltage between the first amplifier and the second amplifier connected to it by a separate power supply. The time required for the amplifier according to the present invention to start operating after the power switch is turned on and the time required for the amplifier to stop operating after the power switch is turned off can be arbitrarily set. Even in the case where an amplifier or the like that generates noise due to transient fluctuations in bias when the power switch is turned on or off is installed, by stopping the operation of the amplifier according to the present invention during the period when the noise is generated, That noise can be removed.

なお、上記実施例では、第1増幅器の電源子B2と第2
増幅器の電源子B1は別個のものとしているが、電源子
B2は、第3図に示すように、電源子B1に積分回路を
介し接続してもよい。
In addition, in the above embodiment, the power supply element B2 of the first amplifier and the second
Although the power source B1 of the amplifier is separate, the power source B2 may be connected to the power source B1 via an integrating circuit as shown in FIG.

また、出力端子14と負荷16との間に負荷選択スイッ
チなどが設けられ、出力端子14と負荷16との間が開
放のままとなる虞れのある場合には、出力端子14とア
ースの間に負荷16よりも十分大きな抵抗を接続して置
けば、出力端子14は増幅器が動作を停止した状態にあ
ってもアース電位に維持される。
In addition, if a load selection switch or the like is provided between the output terminal 14 and the load 16, and there is a risk that the connection between the output terminal 14 and the load 16 may remain open, it is necessary to connect the output terminal 14 and the ground. If a resistor that is sufficiently larger than the load 16 is connected to the output terminal 14, the output terminal 14 will be maintained at ground potential even when the amplifier is in a non-operating state.

以上のように、本考案によれば、リレーを使用すること
なく、シたがって、リレー接点の悪影響なく、シかも、
安価な、電源スィッチの投入および遮断時のノイズを除
去できるミューティング回路を具えた増幅器が得られる
As described above, according to the present invention, without using a relay, it is possible to
An inexpensive amplifier equipped with a muting circuit that can eliminate noise when turning on and off a power switch can be obtained.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案の一実施例を示す回路図、第2図は第1
図の第2増幅器の一例を示す回路図、第3図は第1図の
電源の一例を示す回路図である。 1・・・・・・信号入力端子、2・・・・・・入力バイ
アス回路、3゜4.5・・・・・・トランジスタ、6.
10・・・・・・抵抗、7・・・・・・バイアス回路、
8,17.18・・・・・・電源端子、9・・・・・・
定電圧ダイオード、11・・・・・・第2増幅器、12
・・・・・・非反転入力端子、13・・・・・・反転入
力端子、14・・・・・・出力端子、15・・・・・・
負帰還回路、16・・・・・・負荷。
Fig. 1 is a circuit diagram showing one embodiment of the present invention, and Fig. 2 is a circuit diagram showing an embodiment of the present invention.
FIG. 3 is a circuit diagram showing an example of the second amplifier shown in the figure, and FIG. 3 is a circuit diagram showing an example of the power supply shown in FIG. 1...Signal input terminal, 2...Input bias circuit, 3゜4.5...Transistor, 6.
10...Resistor, 7...Bias circuit,
8,17.18...Power terminal, 9...
Constant voltage diode, 11...Second amplifier, 12
...Non-inverting input terminal, 13...Inverting input terminal, 14...Output terminal, 15...
Negative feedback circuit, 16...Load.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] トランジスタのエミッタを抵抗を介して、また、ベース
を抵抗またはダイオードあるいはこれらの直列回路のバ
イアス手段を介して立上りの遅く、立下りの速い電源に
接続し、ベースとアースの間に定電圧ダイオードと抵抗
の直列回路を接続した定電流回路と、定電流回路により
バイアス電流を供給される第1のトランジスタ差動増幅
器と、第1増幅器のトランジスタのコレクタ間の差信号
を増幅する立上りの速く、立下りの遅い電源に接続した
第2のトランジスタ増幅器とから成り、定電流回路の電
源電圧が所定値以下で定電流回路が第1増幅器にバイア
ス電流を供給できない時、第1および第2各増幅器を構
成するすべての能動素子が不導通となり、かつ、第2増
幅器の出力端子がアース電位となって、増幅器の増幅動
作が停止するようにしたことを特徴とする増幅器。
The emitter of the transistor is connected through a resistor, and the base is connected to a slow-rise and fast-fall power supply through a resistor or diode, or a bias means of a series circuit of these, and a voltage regulator diode is connected between the base and ground. A constant current circuit in which a series circuit of resistors is connected, a first transistor differential amplifier to which a bias current is supplied by the constant current circuit, and a fast-rising, fast-rising transistor that amplifies the difference signal between the collectors of the transistors of the first amplifier. and a second transistor amplifier connected to a slow-down power supply.When the constant current circuit's power supply voltage is below a predetermined value and the constant current circuit cannot supply bias current to the first amplifier, the first and second amplifiers are 1. An amplifier characterized in that all the active elements constituting the amplifier are rendered non-conductive, and the output terminal of the second amplifier is set to ground potential, thereby stopping the amplification operation of the amplifier.
JP1978115602U 1978-08-23 1978-08-23 amplifier Expired JPS5837136Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1978115602U JPS5837136Y2 (en) 1978-08-23 1978-08-23 amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1978115602U JPS5837136Y2 (en) 1978-08-23 1978-08-23 amplifier

Publications (2)

Publication Number Publication Date
JPS5533517U JPS5533517U (en) 1980-03-04
JPS5837136Y2 true JPS5837136Y2 (en) 1983-08-22

Family

ID=29067387

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1978115602U Expired JPS5837136Y2 (en) 1978-08-23 1978-08-23 amplifier

Country Status (1)

Country Link
JP (1) JPS5837136Y2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5821209Y2 (en) * 1974-08-30 1983-05-06 松下電器産業株式会社 Denryokuzo Fuku Cairo

Also Published As

Publication number Publication date
JPS5533517U (en) 1980-03-04

Similar Documents

Publication Publication Date Title
JPS59117307A (en) Class ab amplifier
US4701719A (en) Differential amplification circuit
US4063185A (en) Direct coupling type power amplifier circuit
JPS5837136Y2 (en) amplifier
JPH0618300B2 (en) Darlington transistor device
JPS6051806B2 (en) audio frequency amplifier
US4433302A (en) Amplifier with independent quiescent output voltage control
GB1537484A (en) Transistor amplifier with over-current prevention circuitry
JPS6123689B2 (en)
EP0328180A1 (en) Amplifier arrangement with output-swing limitation
JP2623954B2 (en) Variable gain amplifier
JPH057886B2 (en)
JPH06276037A (en) Audio power amplifier
JPS6334338Y2 (en)
JPS62230105A (en) Power amplifier circuit
JPS6325768Y2 (en)
JPS6246326Y2 (en)
JPH082009B2 (en) Amplifier circuit
JPS63314904A (en) Wide band amplifier circuit for multiplication detector
JPS606133B2 (en) push pull amplifier circuit
JPH021608Y2 (en)
JPS5827539Y2 (en) audio amplifier
JPH0785529B2 (en) Amplifier circuit
JPH0354430Y2 (en)
JPH07240634A (en) Amplifier circuit