JPS5836853B2 - Digital preset tuner - Google Patents

Digital preset tuner

Info

Publication number
JPS5836853B2
JPS5836853B2 JP3222078A JP3222078A JPS5836853B2 JP S5836853 B2 JPS5836853 B2 JP S5836853B2 JP 3222078 A JP3222078 A JP 3222078A JP 3222078 A JP3222078 A JP 3222078A JP S5836853 B2 JPS5836853 B2 JP S5836853B2
Authority
JP
Japan
Prior art keywords
signal
digital
down counter
circuit
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP3222078A
Other languages
Japanese (ja)
Other versions
JPS54123806A (en
Inventor
憲夫 山下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokyo Sanyo Electric Co Ltd
Sanyo Denki Co Ltd
Original Assignee
Tokyo Sanyo Electric Co Ltd
Sanyo Denki Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Sanyo Electric Co Ltd, Sanyo Denki Co Ltd filed Critical Tokyo Sanyo Electric Co Ltd
Priority to JP3222078A priority Critical patent/JPS5836853B2/en
Priority to US06/018,046 priority patent/US4264976A/en
Priority to FR7906811A priority patent/FR2420252A1/en
Priority to DE19792910759 priority patent/DE2910759A1/en
Publication of JPS54123806A publication Critical patent/JPS54123806A/en
Publication of JPS5836853B2 publication Critical patent/JPS5836853B2/en
Expired legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Description

【発明の詳細な説明】 本発明はデジタルプリセットチューナの改良に係り、特
に特殊な構戒の取り込み機能を有するデジタルプリセッ
トチューナに関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an improvement of a digital preset tuner, and more particularly to a digital preset tuner having a function of capturing special presets.

メモリーに複数個のデジタル信号をあらかじめ記憶させ
ておき、チャンネル選択スイッチの操作により前記メモ
リー中のデジタル信号を取り出し、該デジタル信号をア
ナログ信号に変換した後受信機の局部発振回路に印加し
て前記デジタル信号の値に応じた局の受信を行うデジタ
ルプリセットチューナが公知である。
A plurality of digital signals are stored in a memory in advance, the digital signal in the memory is extracted by operating a channel selection switch, the digital signal is converted into an analog signal, and then applied to the local oscillation circuit of the receiver. A digital preset tuner that receives stations according to the value of a digital signal is known.

このようなデジタルプリセットチューナは、機械的な部
分が少なく、単一もしくは複数個のLSI(大規模集積
回路)の使用のみで事足りる為、機械式プリセットチュ
ーナに代わり広く利用されるようになって来た。
Digital preset tuners of this type have few mechanical parts and only require the use of a single or multiple LSIs (Large Scale Integrated Circuits), so they have become widely used in place of mechanical preset tuners. Ta.

しかしながら、前記デジタルプリセットチューナは、受
信機の状態変化に対応する機能を有さない為、状態が変
化すると必ずしも希望放送局の受信が出来ないという欠
点を有していた。
However, since the digital preset tuner does not have a function that responds to changes in the status of the receiver, it has the disadvantage that it is not always possible to receive a desired broadcast station when the status changes.

例えば、プリセット時にはある放送局が完全同調点で受
信されており、記憶されるデジタル値が前記局に完全に
対応していたとしても、受信機の温度による特性変化等
により選局時には前記記憶されたデジタル値が前記局の
同調点に対応しなくなる場合がある。
For example, even if a certain broadcasting station is being received at a perfect tuning point at the time of presetting, and the stored digital value perfectly corresponds to the station, the stored digital value may not be the same when selecting the station due to changes in characteristics due to receiver temperature, etc. The digital value obtained may no longer correspond to the tuning point of the station.

又、完全なるプリセットが行なわれていて、しかも受信
機がプリセット時と同一の特性を有していたとしても、
電波が選局時の場所(例えばビルの谷間やトンネル等)
に応じて変化すると、希望する放送局の受信が不可能に
なることがあった。
Also, even if a complete preset is performed and the receiver has the same characteristics as at the time of the preset,
Location where radio waves are selected (e.g. between buildings, tunnels, etc.)
In some cases, it became impossible to receive the desired broadcast station.

本発明は上述の点に鑑み威されたもので、デジタルプリ
セットチューナに取り込み機能を付加し、何らかの原因
によりプリセットデジタル値と希望放送局とが対応しな
くなったとしても、前記取り込み機能によりプリセット
デジタル値に対応する周波数の最も近傍の放送局を、希
望放送局として、素早く且つ確実に捕獲せんとするもの
である。
The present invention has been developed in view of the above points, and a digital preset tuner is provided with a capture function. The aim is to quickly and reliably capture the nearest broadcasting station with the frequency corresponding to the desired broadcasting station.

以下本発明の実施例に基づき、図面を参照しながら説明
する。
Embodiments of the present invention will be described below with reference to the drawings.

第1図は本発明の概要を示すもので、1は、一般的なF
M受信機である。
FIG. 1 shows an overview of the present invention, and 1 is a general F
It is an M receiver.

アンテナ2に受信された信号は、ラジオ周波増幅回路3
で増幅され、混合回路4で局部発振回路5からの信号と
混合されて中間周波信号に変換される。
The signal received by the antenna 2 is transmitted to the radio frequency amplification circuit 3
The signal is amplified by the mixing circuit 4, mixed with the signal from the local oscillation circuit 5, and converted into an intermediate frequency signal.

しかして、前記中間周波信号は、中間周波増幅回路6で
増幅され、復調回路7で復調されて低周波増幅回路8及
びスピーカ9を介して放音される。
The intermediate frequency signal is amplified by the intermediate frequency amplification circuit 6, demodulated by the demodulation circuit 7, and emitted as sound through the low frequency amplification circuit 8 and the speaker 9.

この一般的なFM受信機の詳細な説明は、本発明の要旨
に直接関係無く、又よく知られているものなので省略す
る。
A detailed explanation of this general FM receiver is omitted because it is not directly related to the gist of the present invention and is well known.

更に第1図において、10はデジタル信号をアナログ信
号に変換する為のD−Aコンバータ、11は第1デジタ
ル信号を前記D−Aコンバータに印加する為の主アツプ
ダウンカウンタ、12は第2デジタル信号を前記D−A
コンバータに印加する為の従アツプダウンカウンタ、1
3はデジタル信号記憶用メモリー、14は該メモリー1
3のアドレスを指定する為のアドレス指定回路、15は
チャンネル選択スイッチ群、及び16は制御ロジック回
路である。
Furthermore, in FIG. 1, 10 is a D-A converter for converting a digital signal into an analog signal, 11 is a main up-down counter for applying a first digital signal to the D-A converter, and 12 is a second digital converter. the signal to the D-A
Slave up-down counter for applying to converter, 1
3 is a memory for storing digital signals; 14 is the memory 1;
3 is an address designation circuit for designating an address, 15 is a group of channel selection switches, and 16 is a control logic circuit.

第1図に示すデジタルプリツセットチューナは、モード
を切換えることにより様々なチューナ、例えば手動チュ
ーナ、プリセットチューナ、オートサーチューナ等に利
用出来るが、以下の説明は、本発明に直接関係するプリ
セットチューナとしての動作に基づき行っていく。
The digital preset tuner shown in FIG. 1 can be used as a variety of tuners by switching modes, such as a manual tuner, a preset tuner, and an autocirculator. We will proceed based on the operation as follows.

(a) プリセット動作 メモリー13に局に対応するデジタル信号を記憶させる
動作をプリセット動作というが、これは従来のデジタル
プリセットチューナの動作と変わらない。
(a) Preset operation The operation of storing a digital signal corresponding to a station in the memory 13 is called a preset operation, which is no different from the operation of a conventional digital preset tuner.

プリセットを行う場合は、マニュアルスイッチ17を操
作して制御ロジック回路16を手動選局状態とする。
When performing presetting, the manual switch 17 is operated to put the control logic circuit 16 into a manual tuning state.

前記マニュアルスイッチ17の操作により前記制御ロジ
ック回路16はスイッチ18を図示の状態に切換える。
By operating the manual switch 17, the control logic circuit 16 switches the switch 18 to the illustrated state.

その為、FM受信機1のラジオ周波増幅回路3及び局部
発振回路5には、可変抵抗器19が接続されることにな
り、従って、FM受信機1は前記可変抵抗器19から供
給される直流電正により制御される。
Therefore, the variable resistor 19 is connected to the radio frequency amplification circuit 3 and the local oscillation circuit 5 of the FM receiver 1. Therefore, the FM receiver 1 is connected to the DC power supplied from the variable resistor 19. Controlled by positive.

前記可変抵抗器19の出力直流電匡は、上述の如<FM
受信機1に印加されるとともに、コンパレータ20の第
1人力端子に印加される。
The output DC current of the variable resistor 19 is as described above.
It is applied to the receiver 1 as well as to the first human input terminal of the comparator 20.

一方前記コンパレータ20の第2人力端子は、D−Aコ
ンバータ10の出力端子に接続されており、その出力端
子は制御ロジック回路16に接続されている。
On the other hand, the second input terminal of the comparator 20 is connected to the output terminal of the DA converter 10, and the output terminal is connected to the control logic circuit 16.

又、前記D −Aコンバータ10は主アツプダウンカウ
ンタ11に接続されており、該主アップダウンカウンタ
11のカウントは、制御ロジック回路16によって制御
されるように設定されている。
Further, the D-A converter 10 is connected to a main up-down counter 11, and the count of the main up-down counter 11 is set to be controlled by a control logic circuit 16.

可変抵抗器19を操作すると、FM受信機1及びコンパ
レータ20に印加される電玉が変化する。
When the variable resistor 19 is operated, the voltage applied to the FM receiver 1 and the comparator 20 changes.

前記コンパレータ20は第1及び第2人力端子に印加さ
れる入力信号が等しくなった時、制御ロジック回路16
から主アップダウンヵウンタ11へ出されるアップもし
くはダウン命令が停止されるように前記制御ロジック回
路16と関係づけられている。
The comparator 20 controls the control logic circuit 16 when the input signals applied to the first and second input terminals are equal.
It is associated with the control logic circuit 16 so that up or down commands issued to the main up/down counter 11 from the up/down counter 11 are stopped.

可変抵抗器19の操作を所望局の完全同調点で停止する
と、コンパレータ20の第1人力端子に印加される直流
電匡は一定の値となり、上述の動作に従ってD−Aコン
バーク10の出力電モも一定の値となる。
When the operation of the variable resistor 19 is stopped at the complete tuning point of the desired station, the DC voltage applied to the first input terminal of the comparator 20 becomes a constant value, and the output voltage of the D-A converter 10 also changes according to the above operation. A constant value.

その時、主アツプダウンカウンタ11には、前記一定の
直流電匡に対応するデジタル値がセットされている。
At that time, the main up-down counter 11 is set with a digital value corresponding to the constant DC voltage.

この状態は、プリセットの書込み待期状態と呼ぶことが
出来る。
This state can be called a preset write waiting state.

メモリー13に対する情報の書き込みは、メモリー釦2
1とチャンネル選択スイッチ群15の任意の1つとの操
作により行なわれる。
To write information to memory 13, press memory button 2.
1 and any one of the channel selection switch group 15.

メモノー釦21を押モし、チャンネル選択スイッチを操
作すると、該操作したチャンネル選択スイッチに対応す
るメモリー13のアドレスに前記主アツプダウンカウン
タ11にセットされていたデジタル値が記憶される。
When the memo button 21 is pressed and the channel selection switch is operated, the digital value set in the main up-down counter 11 is stored in the address of the memory 13 corresponding to the operated channel selection switch.

メモリー13のすべてのアドレスもしくは任意数のアド
レスへのデジタル信号の記憶は、上述の動作を数回繰り
返すことによって達成される。
Storage of digital signals to all or any number of addresses in memory 13 is achieved by repeating the above-described operations several times.

そして、メモリー13のすべてのアドレスもしくは任意
数のアドレスへデジタル信号を記憶させることによって
プリセット動作は完了する。
Then, the preset operation is completed by storing the digital signal in all addresses or an arbitrary number of addresses in the memory 13.

(b) 選局動作 メモリー13に記憶されたデジタル信号を読み出し、該
デジタル信号を基に対応する局を受信する動作が選局動
作であり、本発明の特徴はこの選局動作にある。
(b) Tuning operation The operation of reading out the digital signal stored in the memory 13 and receiving the corresponding station based on the digital signal is the tuning operation, and the feature of the present invention lies in this tuning operation.

そして選局動作は、第2図に示す如く、いくつかの動作
ブロックに分割することが出来る。
The channel selection operation can be divided into several operation blocks as shown in FIG.

以下、それぞれの動作ブロック毎に詳細な説明を行う。A detailed explanation will be given below for each operation block.

(b−1) 準備動作 準備動作は、第1図のチャンネル選択スイッチ群の所望
の1つを操作することによって開始される。
(b-1) Preparation Operation The preparation operation is started by operating a desired one of the group of channel selection switches shown in FIG.

前記チャンネル選択スイッチ群の1つを第2図C点で操
作すると、A点でスイッチ18が第1図図示の状態とは
逆に切換わるとともに、アドレス指定回路14が動作し
、メモリー13の該当するアドレスに記憶されていたデ
ジタル信号が、主アツプダウンカウンタ11に引き出さ
れる。
When one of the channel selection switches is operated at point C in FIG. 2, the switch 18 is switched at point A in the opposite state to that shown in FIG. The digital signal stored at the address is extracted to the main up-down counter 11.

そして、前記主アツプダウンカウンタ11に引き出され
たデジタル信号は、D−Aコンバータ10でアナログ信
号に変換され、スイッチ18を介してFM受信機のラジ
オ周波増幅回路3及び局部発振回路5に印加される。
The digital signal drawn out to the main up-down counter 11 is converted into an analog signal by the D-A converter 10, and is applied to the radio frequency amplification circuit 3 and local oscillation circuit 5 of the FM receiver via the switch 18. Ru.

従って、FM受信機1は、メモリー13に記憶されたデ
ジタル信号に対応した受信状態となる。
Therefore, the FM receiver 1 enters a reception state corresponding to the digital signal stored in the memory 13.

前記受信状態は、完全同調、非完全同調、及び離調の3
通りが考えられるが、いずれの場合も、次に示す第1取
り込み動作に入る。
There are three reception states: complete tuning, non-perfect tuning, and detuning.
In either case, the following first capture operation is entered.

準備動作は、カウンタへの初期値の設定等の理由により
所定の時間間隔を有し、例えば、48mSに設定するこ
とが出来る。
The preparation operation has a predetermined time interval for reasons such as setting an initial value to a counter, and can be set to 48 mS, for example.

(b−2) 第1取り込み動作 第1取り込み動作は、メモリー13に記憶されたデジタ
ル信号に対応するアナログ信号を中心に、局部発振回路
5に印加される電玉を上下にスイングさせる為、主アツ
プダウンカウンタ11をアップ動作もしくはダウン動作
させるものである。
(b-2) First acquisition operation The first acquisition operation is mainly performed by swinging the electric ball applied to the local oscillation circuit 5 up and down, centering on the analog signal corresponding to the digital signal stored in the memory 13. This is to cause the up-down counter 11 to operate up or down.

第3図に示す如く、主アツプダウンカウンタ11にはク
ロツク信号発生回路22からクロツク信号が印加され、
又、アップダウン信号発生回路23からアップ信号又は
ダウン信号が印加される。
As shown in FIG. 3, a clock signal is applied to the main up-down counter 11 from a clock signal generation circuit 22.
Further, an up signal or a down signal is applied from the up/down signal generation circuit 23.

そして、アップダウン信号発生回路23は、制御回路2
4によって制御される。
The up-down signal generation circuit 23 is connected to the control circuit 2.
Controlled by 4.

主アツプダウンカウンタ11のスイングは、第2図に示
す如く、プリセットデジタル信号を中心に、1アツプ、
2ダウン、3アツプ・・・・・・というように行なわれ
、その指令は制御回路24から発せられ、アップダウン
信号発生回路23を介して主アツプダウンカウンタ11
に印加される。
As shown in FIG. 2, the main up-down counter 11 swings by 1 up, around the preset digital signal.
The command is issued from the control circuit 24 and sent to the main up-down counter 11 via the up-down signal generation circuit 23.
is applied to

前記制御回路24及びアップダウン信号発生回路23を
まとめてアップダウン指令回路と呼ぶ。
The control circuit 24 and the up/down signal generation circuit 23 are collectively referred to as an up/down command circuit.

又、第3図において、25は2つのスレシホールドレベ
ルを有するウインドコンパレータ、26は該ウインドコ
ンパレータ25の出力信号を記憶する記憶回路で、前記
ウインドコンパレータ25は、第2図イのSL信号と同
じく口のSH信号を検出する為に配置されている。
Further, in FIG. 3, 25 is a window comparator having two threshold levels, 26 is a storage circuit for storing the output signal of the window comparator 25, and the window comparator 25 is connected to the SL signal in FIG. Similarly, it is arranged to detect the SH signal of the mouth.

いま、数回のスイングの結果、点Bにおいて、FM受信
機1の復調回路7の直流出力の下限をとらえたとすれば
、ウインドコンパレータ25がSL信号を発生する。
Now, if the lower limit of the DC output of the demodulation circuit 7 of the FM receiver 1 is detected at point B as a result of several swings, the window comparator 25 generates an SL signal.

前記SL信号は、記憶回路26に記憶されるとともに、
制御回路24に印加され、該制御回路24から主アツプ
ダウンカウンタ11にカウント停止指令が発せられて、
第1取り込み動作が終了する。
The SL signal is stored in the storage circuit 26, and
is applied to the control circuit 24, and a count stop command is issued from the control circuit 24 to the main up-down counter 11.
The first capture operation ends.

ウインドコンパレータ25のスレシホールドレベルは、
FM受信機1の復調回路7から得られるSカーブ信号を
増幅する直流増幅回路27の増幅率と相俟って検出感度
を決定する。
The threshold level of the window comparator 25 is
Together with the amplification factor of the DC amplifier circuit 27 that amplifies the S-curve signal obtained from the demodulation circuit 7 of the FM receiver 1, the detection sensitivity is determined.

例えば、感度を上げて弱電界局をも対象とするならば、
直流増幅回路27の増幅率を上げるか、ウインドコンパ
レータ25のスレシホールドレベルを下げればよい。
For example, if you want to increase the sensitivity and target weak electric field stations,
What is necessary is to increase the amplification factor of the DC amplifier circuit 27 or lower the threshold level of the window comparator 25.

主アツプダウンカウンタ11のスイングは、初期値を中
心に上方スイングと下方スイングを交互に行う必要があ
る。
The main up-down counter 11 must swing upward and downward alternately around the initial value.

特に、そのスイング沖を順次伸ばしていくことは、初期
値の近傍局を受信する時間を早めるという利点を有する
In particular, gradually extending the swing range has the advantage of speeding up the time it takes to receive the initial value of neighboring stations.

例えば、近傍局が初期値の下方すぐの位置にあるにもか
かわらず、上方スイングの時間が長すぎると、前記下方
すぐの近傍局の受信に手間どったり、それよりも遠い上
方近傍局を先に取り込んでしまう危険があるので、第2
図図示の如く、スイング巾を順次大として、す速く、か
つ最近傍局の取り込みを行うことが出来るようにしてあ
る。
For example, if the upward swing time is too long even though the neighboring station is located just below the initial value, it may take time to receive the neighboring station immediately below the initial value, or the upward neighboring station that is further away may be received first. There is a danger that the second
As shown in the figure, the swing width is gradually increased so that the closest station can be taken in quickly.

第1取り込み動作の所要時間は、任意に設定出来るが、
あまり短かいと、離調時の取り込みを行うことが出来ず
、又あまり長すぎると、同調に時間がかかりすぎたり、
初期値とあまりにもかけ離れた受信を行うという欠点を
有する。
The time required for the first capture operation can be set arbitrarily, but
If it is too short, it will not be possible to capture the detuning, and if it is too long, it will take too long to tune.
This method has the disadvantage that the reception is far different from the initial value.

その為、本発明の実施例においては、最大+8ステップ
約400m秒に定めている。
Therefore, in the embodiment of the present invention, the maximum +8 steps are set to approximately 400 msec.

尚、メモリー13に記憶されたデジタル信号が完全同調
点にある場合は、第1アップ動作でSH信号が検出され
、第1取り込み動作は直ちに停止し、前記デジタル信号
が非完全同調点にある場合は、準備動作において、直ち
にSL信号もしくは、SH信号が得られるので、第1取
り込み動作を行うこと無く、第2取り込み動作に移行す
る。
Note that when the digital signal stored in the memory 13 is at the perfect tuning point, the SH signal is detected in the first up operation, and the first capture operation is immediately stopped, and when the digital signal is at the non-perfect tuning point. Since the SL signal or the SH signal is immediately obtained in the preparation operation, the process proceeds to the second capturing operation without performing the first capturing operation.

又、第1取り込み動作には上述の如く、当然時間的制限
を付さなければならないが、弱電界時やメモリ内容が不
適当でその制限時間内にSL信号又はSH信号が検出さ
れない場合は、制限時間経過後、主アツプダウンカウン
タ11の値をメモリー13に記憶されていたデジタル信
号の値に戻し、カウントを停止する。
Also, as mentioned above, the first capture operation must naturally be limited in time, but if the SL signal or SH signal is not detected within the limited time due to a weak electric field or inappropriate memory contents, After the time limit has passed, the value of the main up-down counter 11 is returned to the value of the digital signal stored in the memory 13, and counting is stopped.

以上のようにして、第1取り込み動作により、プリセッ
トデジタル値に対応する周波数の最も近傍の放送局が捕
獲される。
As described above, the first capture operation captures the nearest broadcasting station with the frequency corresponding to the preset digital value.

即ち、希望の放送局が捕獲される。That is, the desired broadcasting station is captured.

捕獲後は、従来のAFC動作により、完全同調点まで引
き込み、この完全同調点を保持するようにしてもよいが
、本実施例では、以下に示す第2取り込み動作及び終了
動作を行なうことにより、完全同調状態を得るようにし
ている。
After capture, the conventional AFC operation may be used to pull in to the perfect alignment point and hold this perfect alignment point, but in this embodiment, by performing the second capture operation and termination operation described below, I try to achieve complete synchronization.

(b−3) 第2取り込み動作 第2取り込み動作とは、第1取り込み動作におけるSL
信号もしくはSH信号の検出の後に行うもので、SL信
号を検出した時には、主アツプダウンカウンタ11をア
ップ方向に、SH信号を検出した時には、ダウン方向に
カウントさせる動作を言う。
(b-3) Second capture operation The second capture operation is the SL in the first capture operation.
This operation is performed after detecting a signal or an SH signal, and refers to an operation in which the main up-down counter 11 is counted up when an SL signal is detected, and counted down when an SH signal is detected.

正常な放送局の電波を受信した場合、SL信号とSH信
号が必ず一対の状態で存在する。
When receiving radio waves from a normal broadcasting station, the SL signal and SH signal always exist as a pair.

そして両信号を検出して始めて正常局と見做すことが出
来る。
Only after both signals are detected can the station be regarded as normal.

その為、第1取り込み動作によりSL信号を検出した場
合には、次のSH信号を検出すべく、主アツプダウンカ
ウンタ11をアップカウントさせ、SH信号を検出した
場合には、次のSL信号を検出すべく、主アツプーダウ
ンカウンタ11をダウンカウントさせなければならない
Therefore, when an SL signal is detected in the first capture operation, the main up-down counter 11 is incremented to detect the next SH signal, and when an SH signal is detected, the next SL signal is In order to detect this, the main up-down counter 11 must be counted down.

この動作は、24mS/デジット程蜜のゆっくりしたス
ピードで行う必要があり、具体的には、第3図において
、記憶回路26の出力によりアップダウン信号発生回路
23を制御するとともに、クロック信号発生回路22の
クロック信号の周波数を、第1取り込み動作のそれより
も小とすればよい。
This operation needs to be performed at a slow speed of about 24 mS/digit. Specifically, as shown in FIG. The frequency of the clock signal No. 22 may be lower than that of the first capture operation.

そして、次のSH信号もしくはSL信号を検出した時、
ウインドコンパレータ25の作用により制御回路24か
らカウント停止指令が発せられて、第2取り込み動作が
終了する。
Then, when the next SH signal or SL signal is detected,
Due to the action of the window comparator 25, a count stop command is issued from the control circuit 24, and the second fetching operation is completed.

尚、最初のSL信号又はSH信号の検出後、次のSH信
号又はSL信号が所定時間以内に検出されなかった時は
、第1取り込み動作の時と同様、メモリー13に記憶さ
れたデジタル信号の値に主アツプダウンカウンタ11が
設定されて、停止する。
Note that if the next SH signal or SL signal is not detected within a predetermined time after the detection of the first SL signal or SH signal, the digital signal stored in the memory 13 is The main up-down counter 11 is set to the value and stopped.

(b−4) 終了動作 終了動作は、第2のSH信号又はSL信号を検出した後
、選局動作を停止するまでの動作で、第2のSH信号又
はSL信号の検出後、再変主アツプダウンカウンタ11
を動作させ、最初に検出したSL信号又はSH信号を再
び検出する目的で行う。
(b-4) Termination operation The termination operation is the operation after detecting the second SH signal or SL signal until the channel selection operation is stopped. Updown counter 11
This is done for the purpose of re-detecting the first detected SL signal or SH signal.

具体的には、第3図の回路で、記憶回路26の出力信号
(例えばSH信号に対応)でアップダウン信号発生回路
23を駆動し、主アツプダウンカウンタ11をダウンカ
ウントさせて、最初のSL信号を検出すればよい。
Specifically, in the circuit shown in FIG. 3, the up/down signal generation circuit 23 is driven by the output signal of the memory circuit 26 (corresponding to the SH signal, for example), and the main up/down counter 11 is down-counted. Just detect the signal.

以上で本実施例の選局動作は終了し、FM受信機1は完
全同調状態に到達するが、その後は、第1図に示した従
アツプダウンカウンク12の働きにより、主アツプダウ
ンカウンタ11内のデジタル信号が補償されて、最適受
信状態が保たれる。
The channel selection operation of the present embodiment is thus completed and the FM receiver 1 reaches a completely tuned state, but after that, the main up-down counter 11 is controlled by the function of the secondary up-down counter 12 shown in FIG. The digital signals within are compensated to maintain optimal reception conditions.

この従アツプダウンカウンタ12による補償動作につい
ては、本願出願人が別の出願を行っているので、ここで
は省略する。
Since the compensation operation by the slave up-down counter 12 has been filed separately by the applicant of the present application, the explanation thereof will be omitted here.

以上述べた如く、本発明に依れば、メモリーに記憶され
たデジタル値と希望放送局とが、何らかの原因で不一致
となったとしても、そのデジタル値に対応する周波数を
中心に、変化幅が順次大となるよう上下に局部発振周波
数を変化させるようにしたので、素早く、且つ、確実に
、デジタル値に対応する周波数の最近傍局を捕獲でき、
従って、希望放送局の捕獲が可能となる。
As described above, according to the present invention, even if the digital value stored in the memory and the desired broadcasting station do not match for some reason, the range of change is maintained around the frequency corresponding to the digital value. Since the local oscillation frequency is changed up and down so that it increases sequentially, it is possible to quickly and reliably capture the nearest station with the frequency corresponding to the digital value.
Therefore, it becomes possible to capture the desired broadcasting station.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明に係るデジタルプリセットチューナの一
実施例を示すブロック図、第2図はその取り込み動作を
説明する為の特性図、及び第3図は、取り込み動作の一
例を示すブ冶ツク図である。 主な図番の説明、11・・・・・・主アツプダウンカウ
ンタ、23・・・・・・アップダウン信号発生回路、2
4・・・・・・制御回路、25・・・・・・ウインドコ
ンパレータ。
FIG. 1 is a block diagram showing an embodiment of the digital preset tuner according to the present invention, FIG. 2 is a characteristic diagram for explaining its import operation, and FIG. 3 is a block diagram showing an example of the import operation. It is a diagram. Explanation of main figure numbers, 11...Main up-down counter, 23...Up-down signal generation circuit, 2
4...Control circuit, 25...Window comparator.

Claims (1)

【特許請求の範囲】 1 メモリーに記憶されたデジタル値に対応して局部発
振周波数を設定し、所望局を選局するデジタルプリセッ
トチューナにおいて、検波回路のS字特性に応じた出力
信号を発生する検出回路を備え、該検出回路が前記S字
特性の一周縁部を検出するまで、前記デジタル値に対応
する周波数を中心に変化幅が順次大となるよう上下の局
部発振周波数を変化せしめる制御手段を有することを特
徴とするデジタルプリセットチューナ。 2 特許請求の範囲第1項において、制御手段は前記デ
ジタル値を初期値とするアツプダウンカウンタと、該ア
ップダウンカウンタのアップカウント及びダウンカウン
トの指令を行なうアップダウン指令回路とより戒ること
を特徴とするデジタルプリセットチューナ。
[Claims] 1. In a digital preset tuner that sets a local oscillation frequency in accordance with a digital value stored in a memory and selects a desired station, an output signal is generated in accordance with the S-shaped characteristic of a detection circuit. A control means comprising a detection circuit and changing upper and lower local oscillation frequencies so that the range of change becomes larger in sequence around the frequency corresponding to the digital value until the detection circuit detects one peripheral edge of the S-shaped characteristic. A digital preset tuner characterized by having. 2. In claim 1, the control means comprises an up-down counter whose initial value is the digital value, and an up-down command circuit which instructs the up-down counter to count up and down. Features a digital preset tuner.
JP3222078A 1978-03-17 1978-03-17 Digital preset tuner Expired JPS5836853B2 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP3222078A JPS5836853B2 (en) 1978-03-17 1978-03-17 Digital preset tuner
US06/018,046 US4264976A (en) 1978-03-17 1979-03-06 Tuning control apparatus for digital tuner
FR7906811A FR2420252A1 (en) 1978-03-17 1979-03-16 TUNING CONTROL DEVICE FOR A RADIO RECEIVER
DE19792910759 DE2910759A1 (en) 1978-03-17 1979-03-19 TUNING CONTROL DEVICE FOR A DIGITAL TUNER

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3222078A JPS5836853B2 (en) 1978-03-17 1978-03-17 Digital preset tuner

Publications (2)

Publication Number Publication Date
JPS54123806A JPS54123806A (en) 1979-09-26
JPS5836853B2 true JPS5836853B2 (en) 1983-08-12

Family

ID=12352848

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3222078A Expired JPS5836853B2 (en) 1978-03-17 1978-03-17 Digital preset tuner

Country Status (1)

Country Link
JP (1) JPS5836853B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61132133U (en) * 1985-02-06 1986-08-18

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56109024A (en) * 1980-02-01 1981-08-29 Hitachi Ltd Automatic channel selection system
JPS5710523A (en) * 1980-06-23 1982-01-20 Mitsubishi Electric Corp Automatic sweep digital tuning circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61132133U (en) * 1985-02-06 1986-08-18

Also Published As

Publication number Publication date
JPS54123806A (en) 1979-09-26

Similar Documents

Publication Publication Date Title
US4352208A (en) Automatic IF selectivity for radio receiver system
US5303400A (en) Radio frequency receiver including dual receivers for increasing scanning speed
GB2065422A (en) Radio receiver with search tuning
KR830002629B1 (en) Search type tuning system with direet address channel selection apparatus
US4004232A (en) Radio receiver tuning control system
JPS601974B2 (en) preset receiver
JPS5836853B2 (en) Digital preset tuner
JPH0423508A (en) Preset/scan system for radio receiver
JPS5836852B2 (en) Digital preset tuner
JP3009044B2 (en) Receiver scanning device
US6925290B2 (en) Radio receiver
JPH057777Y2 (en)
JPS6148225A (en) Automatic preset system of electronic tuning type radio receiver
JP2540819B2 (en) Receiving machine
KR20010000999A (en) Method and device of setting up comply with channel search speed and search level in a tv
JPS593616Y2 (en) Sweep type tuning device
KR960014669B1 (en) Radio receiver
JPS5923647B2 (en) automatic channel selection device
JPH03187612A (en) Tuner
JP2527557B2 (en) Tuning circuit
JPS599456Y2 (en) automatic channel selection device
JPS6316046B2 (en)
JPS6174412A (en) Television tuner
JPS5920285B2 (en) automatic channel selection device
GB2057214A (en) Tuning system