JPS5825293A - プリント配線回路網 - Google Patents

プリント配線回路網

Info

Publication number
JPS5825293A
JPS5825293A JP57123143A JP12314382A JPS5825293A JP S5825293 A JPS5825293 A JP S5825293A JP 57123143 A JP57123143 A JP 57123143A JP 12314382 A JP12314382 A JP 12314382A JP S5825293 A JPS5825293 A JP S5825293A
Authority
JP
Japan
Prior art keywords
circuit
printed wiring
leakage current
inverting input
circuit network
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57123143A
Other languages
English (en)
Other versions
JPS5915507B2 (ja
Inventor
恒川 十九一
哲也 田口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP57123143A priority Critical patent/JPS5915507B2/ja
Publication of JPS5825293A publication Critical patent/JPS5825293A/ja
Publication of JPS5915507B2 publication Critical patent/JPS5915507B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Exposure Control For Cameras (AREA)
  • Camera Bodies And Camera Details Or Accessories (AREA)
  • Structure Of Printed Boards (AREA)
  • Amplifiers (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Photometry And Measurement Of Optical Pulse Characteristics (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は入力端子に電流峰−ドにて作動する光電変換素
子を接続する光信奇計−用電気回路をプリント配線する
ことにより生ずるリーク電流を抑制するリーク電流抑制
偏置を備えたプリント配線回路網に関するものである。
上記の如き回路は、例えばカメラ等の欄党−路に用いら
れ、測光回路の入出力回路は多くプリント配線として絶
縁基板上に配設される。このような構成の回路は、カメ
ラ用測光回路の場合は、受光用光電変換素子としてシリ
コンフォトセルの如き光電変素子を高入力インピーダン
スの演算増幅器の反転、非反転入力端子間に接続し電流
毫−ドにて作動させ、その帰還路に対数圧縮のためのイ
ンピーダンス素子としてダイオード等を接続した回路構
成が用いられる。
この様に構成される回路をプリント配線板上に配設する
場合、質算増幅器の電源ラインやアースラインを同一の
プリント配線板上に設けるため、光電変換素子からの光
電流を演算増幅器に入力するための信号線に近接して、
上記の電源ラインやアースラインが配設される。父上配
信号線と電源ラインに印加されるポテンシャルは異なっ
ているので信号線から上記ラインにIJ +り電流が流
れ、正確な計測動作が行なえない欠点があった。
本発明はこの点に鑑みなされたもので、充電変換素子が
入力部に接続される計sma路網の上記入力部をガード
ラインにてlむと共に、鋏ガードラインを上記入力部に
接続することによりプリント配線板条こおけるリーク電
流を抑制したプリント配線回路網を婦供するものである
以下図面によりて本発明の詳細な説明する・第1図は光
起電刃元電変換素子を受光素子とする測光回路の一例を
示す回路接続図である。図において、100は高入力イ
ンピーダンス演算′増’8tss 10 lはシリコン
フォト竜ルの如會党電変換素子、102は対数圧縮特性
を得るためのダイオードで、図の如くこれを増幅510
0の帰還路に接続することにより、Zooの入力におけ
る101による光電流が対数圧縮され100の出力−へ
は被写体輝度のアペックス値(By)に対する直線的変
化の出力電圧が得られる。103は演算増幅aiooの
す7セツト電圧を調整するための抵抗、104はメータ
ー等の露光値表示装置、105は誼表示装置の調整抵抗
、106は測光回路のレベル設定のための定電圧源で増
幅器の非反転入力のバイアスを与える。なお本回路にお
いては、106の定電圧源は周囲温度の変化に対して負
の温度係数を有するようにして温度補償を行な9ている
。107は106の調整抵抗、108は電源電池、10
9は電源スィッチである。また図に点線で示した回路は
、演算増幅器100の反転入力回路をアースおよび電源
正極回路との間のリーク抵抗110.111で表わした
等価回路であり、これによりて測光回路の低輝度側の特
性が劣化する。
第2図は第1図に示したリーク電流による測光回路の特
性劣化を示す曲線図、横軸は被写体輝度(BY3%縦軸
は測光回路出力電圧(I!io)である。図の曲線Q、
はリーク電流の存在しない場合の理想的特性であり、喝
は演算増幅器100の反転入力(−)から非反転入力(
+)の電位より低い電位の回路(例えばアース回路)へ
のリーク電流が存在する場合の特性であり% Qaは1
00の反転入力(−)から非反転入力(+]の電位より
高い電位の回路(11えば電源正極回路]へのリーク電
流が存在する場合の特性である0 第1図において、演算増幅!100の反転入力回路から
アース回路へのリークが吊る場合、すなわち図の抵抗1
10が有限値となる場合には被写体輝度に対応して元電
賓換素子101に生ずる光電?!lは対数圧縮素子10
2とリーク抵抗110に分流することになり、従って素
子102へ流れる電流は光電流ipからリーク電流IL
を差引いたip −1,で表わされる。これにより増幅
器100の出力電圧BoはBマのの低い方で増加し第2
のQ■の如き特性になる。
また反転入力回路から電源正極回路へのリークがある場
合、図のlllの抵抗が有限値となり、対数圧縮素子1
02へは光電流1pと111のリーク抵抗に流れるリー
ク電fi 1.’  との合計すなわちjp + IL
’が流れる。従りで増幅器100の出力電圧goはBマ
の低い方で減少し曲MQ−の如1%性になる。
本発明は上記の如き演算増幅器の反転入力回路を非反転
入力端子に接続するガードラインにて囲みこれらの両入
力電位を同一電位とすることiこより前記リーク電流を
抑制するものである。
fs3図は本発明によるリーク電流抑制装置を備えたプ
リント配線回路網の一実施例を示す回路接続図で、葛1
図の測光回路にガードラインを施した回路が示しである
。図において第1図と同じ部分は同一符号で示してあり
、図中太線で示しである112,112’がリーク電流
抑制用ガードラインである。図の演算増幅@iooのオ
フセット電圧調整抵抗103を調整して回路を零オフセ
ットにすることζこより、100の反転入力端子(−)
と非反転入力端子(十店の間の電位差は零となり、レベ
ル設定用非反転入力電位で、反転入力回路をガードする
ことにより前記リーク電流が抑制される。すなわちガー
ドライン112゜112′に近接して電源正極回路また
はアース回路等が配置されていても、演算増幅@100
の一反転入力回路からこれらの回路へのリークは、ガー
ドフィンと反転入力端子電位が同電位であるためリーク
電流は生じない。
第4図は本発明によるり−タ電流抑制装置を備えたプリ
ント配11回路網を実際のプリント配線回路に適用した
一実施例を示す平面図である。
今カメラが一眼しツレックメカメラであるとし、そのス
ペース上の制限により、測光回路をペンタプリズムの上
面に配置し、調光素子に光起電力光電変換素子を用いた
場合これらの各部は図示の如き配置となる。なお図に右
いて第1図。
第3図に示した部分は同一符号で示してあり、113は
絶縁基板、黒太線の部分は113上に配設したプリント
配線である。光起電力光電変換素子101を電流モード
で使用する図示の如き測光回路においては、第411に
示すようなプリント配線板のパターン構造を使用するこ
とにより、プリント板によるリーク電流を完全に抑制し
得るので、特に低輝度域におけるIII元精直を著しく
改善し得て広範囲に作動し得る装置となし得る。
以上の如く本発明の装置を用いてカメラ郷の計測回路を
構成することにより、従来の装置では得られなか9た広
範囲に正確に応動する計測装置を容易に構成し得るもの
であり、その効果は大なるものである。
【図面の簡単な説明】
第1図は従来の測光回路の一例を示す回路接続図、#1
2図はリーク電流による測光回路の特性劣化を示す1l
lII図、#I3図は本発明によるリーク電流抑制装置
を備えたプリント配線回路網の一実施例を示す回路接続
図、第4図は本発明のプリント配!1回路網を施したプ
リント配線板の平面図である。 100・・・・・・演算増幅器、101・・・・・・光
電変換素子、102・・・・・・対数圧縮用ダイオード
、103・・・・・・オフセット調整抵抗、104・・
・・・・表示用メーター、XOa・・・・・・表示回路
の調整抵抗、106−・・・・・・定電圧−1107・
・・・・・調整用抵抗、−108・・・・・・電源電池
、109・・・・・・電源スィッチ、110.111・
・・リーク電流の等価抵抗、112.112’−・・・
・・ガードライン、113・・・・・・プリント配線基
板。 特許出願人  キャノン株式会社 代理人 丸島儀−

Claims (1)

    【特許請求の範囲】
  1. 第1及び第2の入力端子を有する入力部の入力端子間に
    接続された充電変換素子を電流毫−ドで駆動する光信号
    計測用電気回路網がプリント配線基板上に配設されるプ
    リント配線回路網において、前記プリント配線基板上に
    プリント配線され、かつ、少なくとも前記入力部を囲む
    と共に前記入力端子の一方の入力端子と接続されるガー
    ドラインを設けたことを特徴とするプリント配線回路網
JP57123143A 1982-07-15 1982-07-15 プリント配線回路網 Expired JPS5915507B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57123143A JPS5915507B2 (ja) 1982-07-15 1982-07-15 プリント配線回路網

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57123143A JPS5915507B2 (ja) 1982-07-15 1982-07-15 プリント配線回路網

Publications (2)

Publication Number Publication Date
JPS5825293A true JPS5825293A (ja) 1983-02-15
JPS5915507B2 JPS5915507B2 (ja) 1984-04-10

Family

ID=14853250

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57123143A Expired JPS5915507B2 (ja) 1982-07-15 1982-07-15 プリント配線回路網

Country Status (1)

Country Link
JP (1) JPS5915507B2 (ja)

Also Published As

Publication number Publication date
JPS5915507B2 (ja) 1984-04-10

Similar Documents

Publication Publication Date Title
FR2680585B1 (fr) Circuit generateur de tension interne correspondant a une tension externe appliquee a une puce a semi-conducteur.
US4114036A (en) A leak current suppressing printed circuit board
US3911268A (en) Photodiode biasing circuit
US4247186A (en) Photometric circuit for camera
US4639134A (en) Process and circuit arrangement for amplifying an input current
US4275953A (en) Exposure parameter information generating circuit in a single lens reflex camera
JPS5825293A (ja) プリント配線回路網
JPS62219581A (ja) 暗電流を補償した光電素子装置
US4681441A (en) Light measuring device
JPS5915091Y2 (ja) プリント配線回路網のリ−ク電流抑制方式
JPS5915393B2 (ja) プリント配線回路網のリ−ク電流抑制方式
ATE120013T1 (de) Elektrische messanordnung mit zwei schaltungskonfigurationen.
US4004853A (en) Exposure meter circuit
JPS5944799B2 (ja) プリント配線回路網のリ−ク電流抑制方式
JP3019624B2 (ja) 電流検出装置
JPS639167B2 (ja)
US4115790A (en) Device for preventing leakage current in light responsive circuit
US4295718A (en) Exposure control circuit of camera
SU1394062A1 (ru) Устройство дл измерени температуры
SU1176290A1 (ru) Экспонометрический прибор
JP7073609B2 (ja) 光受信装置および光受信装置のパワーモニタ方法
JPS6020654A (ja) 光検出回路
SU1053017A1 (ru) Устройство дл измерени сопротивлени резисторов, образующих "глухую" звезду
JPH0136150Y2 (ja)
JPS5822090Y2 (ja) 対数特性のメ−タ駆動回路