JPS58141136A - Power supply apparatus of pulse meter - Google Patents

Power supply apparatus of pulse meter

Info

Publication number
JPS58141136A
JPS58141136A JP57023136A JP2313682A JPS58141136A JP S58141136 A JPS58141136 A JP S58141136A JP 57023136 A JP57023136 A JP 57023136A JP 2313682 A JP2313682 A JP 2313682A JP S58141136 A JPS58141136 A JP S58141136A
Authority
JP
Japan
Prior art keywords
signal
pulse
circuit
level
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57023136A
Other languages
Japanese (ja)
Inventor
俊二 柄川
正弘 佐瀬
邦雄 中山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Citizen Holdings Co Ltd
Citizen Watch Co Ltd
Original Assignee
Citizen Holdings Co Ltd
Citizen Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Holdings Co Ltd, Citizen Watch Co Ltd filed Critical Citizen Holdings Co Ltd
Priority to JP57023136A priority Critical patent/JPS58141136A/en
Publication of JPS58141136A publication Critical patent/JPS58141136A/en
Pending legal-status Critical Current

Links

Landscapes

  • Measuring Pulse, Heart Rate, Blood Pressure Or Blood Flow (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 本発明は、低電力消費の脈拍計を実現する電力供給装置
に関するものである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a power supply device that realizes a pulse meter with low power consumption.

近年、電子回路の集積化技術及び液晶表示装置などの技
術的進歩によって小型化された電子機器が普及されるに
至った。その中で、人間の健康管理のうえで小型な脈拍
計の商品化が望まれ、すでに、数種の小型脈拍計が商品
化された。
2. Description of the Related Art In recent years, miniaturized electronic devices have become widespread due to technological advances in electronic circuit integration technology and liquid crystal display devices. Under these circumstances, it has been desired to commercialize a small pulse meter for human health management, and several types of small pulse monitors have already been commercialized.

第1図は、従来の小型脈拍計のブロック線図である。第
1図において、1は発光ダイオードを含む発光回路部1
a及びフォトトランジスタを含む受光回路部1bから構
成される脈拍検出部であり、発光回路部1aからの光を
指に向かって照射し、指からの反射光を受光回路部1b
により電気信号に変換するように構成されている。2は
受光回路部1bから出力される電気信号の脈拍成分のみ
を通過させるフィルタ回路、3はフィルタ回路2を通過
した電気信号を増幅する増幅回路、4は増幅回路6によ
り増幅された脈拍成分の電気信号を矩形波形状の脈拍信
号P1に変換する波形整形回路、5は脈拍信号P、の1
周期を1分間当りに相当する脈拍数情報に変換する演算
回路、6は脈拍数情報に基づき脈拍数表示器8に適した
コード信号に変換するデコーダ回路であり、前記コード
信号は表示駆動回路7を介して脈拍数表示器8によって
1分間当りに相当する脈拍数が表示される。
FIG. 1 is a block diagram of a conventional small pulse meter. In FIG. 1, 1 is a light emitting circuit section 1 including a light emitting diode.
This is a pulse detection section composed of a light receiving circuit section 1b including a light emitting circuit section 1a and a phototransistor.
It is configured to convert the signal into an electrical signal. 2 is a filter circuit that passes only the pulse component of the electrical signal output from the light receiving circuit 1b; 3 is an amplifier circuit that amplifies the electrical signal that has passed through the filter circuit 2; and 4 is a filter circuit that amplifies the pulse component of the electrical signal that has been amplified by the amplifier circuit 6. 1 is a waveform shaping circuit that converts an electrical signal into a pulse signal P1 having a rectangular waveform; 5 is a pulse signal P;
6 is a decoder circuit that converts the period into pulse rate information corresponding to one minute, and 6 is a decoder circuit that converts the pulse rate information into a code signal suitable for the pulse rate display 8; the code signal is sent to the display drive circuit 7; The pulse rate display 8 displays the pulse rate corresponding to one minute.

9は電池電源であり、脈拍検出部1、フィルタ回路2、
増幅回路6、波形整形回路4、演算回路5.1コ一ダ回
路6、表示駆動回路7及び脈拍数表示器8は、電池電源
9より供給される電力によって動作する構成になってい
る。
9 is a battery power source, which includes a pulse detection section 1, a filter circuit 2,
The amplifier circuit 6, the waveform shaping circuit 4, the arithmetic circuit 5.1, the Koda circuit 6, the display drive circuit 7, and the pulse rate display 8 are configured to operate with power supplied from a battery power source 9.

しかし、第1図に示す如き従来の脈拍計の構成では、後
述のような欠点が指摘される。
However, the configuration of the conventional pulse meter as shown in FIG. 1 has drawbacks as described below.

即ち、従来の脈拍計において、脈拍検出部1を除くイキ
号処理を行う回路要素2〜7及び脈拍数表示装置8は、
高抵抗とコンデンサ、C−MOSに4Lる集積回路及び
液晶による表示装置によって低消砦電力で駆動できる。
That is, in the conventional pulse meter, the circuit elements 2 to 7 that perform the pulse processing except the pulse detection section 1 and the pulse rate display device 8 are as follows.
It can be driven with low consumption power by using a high resistance, a capacitor, a C-MOS 4L integrated circuit, and a liquid crystal display device.

しかし、脈拍検出部10発光回路部1aは、電気エネル
ギーを光エネルギーに変換し、また、受光回路部1bは
発光回路部1;1から放射された光を指に当て、指の生
体組織に、よって反射・散乱され、ごく一部の反射光を
受けるために伝達効率が極めて悪い。したがって受光回
路1bが外乱光に対して埋れないだけの脈拍による光を
検出するためには、発光回部部1aから放射される光の
光量を十分あげる必要がある。
However, the light emitting circuit section 1a of the pulse detection section 10 converts electrical energy into light energy, and the light receiving circuit section 1b applies the light emitted from the light emitting circuit section 1; Therefore, it is reflected and scattered, and only a small portion of the reflected light is received, resulting in extremely poor transmission efficiency. Therefore, in order for the light receiving circuit 1b to detect the light due to the pulse so that it is not buried in the disturbance light, it is necessary to sufficiently increase the amount of light emitted from the light emitting circuit section 1a.

そのため、発光回路1aを駆動するためV(Ar、入き
な消費電力を必要とする。さらに、消9電りの大きい発
光回路部1aに脈拍測定中常時電力を供給することは、
多大な電気量の消費となる1、以1−のことから、小型
電池を電源として動作させる脈拍計においては、長期間
の使用が不可能であるという欠点があり、充分満足でき
る小型脈拍計とは言えなかった。
Therefore, a large amount of power is required to drive the light emitting circuit 1a.Furthermore, it is difficult to constantly supply power to the light emitting circuit 1a, which consumes a large amount of electricity, during pulse measurement.
Pulse monitors that operate using a small battery as a power source have the disadvantage of not being able to be used for long periods of time due to the consumption of a large amount of electricity. I couldn't say it.

本発明の目的は、前記欠点を解消し、電池を電源とした
低消費電力の脈拍計の%i力供給装置を実現することに
ある。
SUMMARY OF THE INVENTION An object of the present invention is to eliminate the above-mentioned drawbacks and to realize a %i force supply device for a pulse meter that uses a battery as a power source and has low power consumption.

以下本発明の実施例を図面に基づき一明する。Embodiments of the present invention will be explained below based on the drawings.

第2図は、本発明により実現された脈拍計付腕時計の外
観を示す平面図である。1oは腕時t[ケース、11は
時刻修正を行なうためのリューズ、12は時計機能と脈
拍計機能の切換えを行うための押しボタン、13は風防
ガラスで、風防ガラス13の内面に色塗部13aを有し
表示器14及び脈拍検出部15の見切りとなっている。
FIG. 2 is a plan view showing the appearance of a wristwatch with a pulsometer according to the present invention. 1o is the watch case, 11 is the crown for adjusting the time, 12 is the push button for switching between the clock function and the pulse meter function, 13 is the windshield, and the inner surface of the windshield 13 has a colored part. 13a, which separates the display 14 and pulse detection section 15.

また、色塗部13aは脈拍検出部15への外乱光を遮断
しくいる。なお第2図に示す脈拍計付腕時計は、押しボ
タン12によって脈拍計機能状態に設定され−Cおり、
表示器14の)・−上形状をとる機能表示1ll(14
aでは脈拍機能の選択状態を示しており、さらに、デジ
タル表示部14bでは1分間当りに相当−「る脈拍数6
2が表示されている。また、脈拍検出部15は4時方向
から8時方向(指針式時計における文字板の植字位置方
向に対応)で囲まれる角度範囲内の領域に配置すると腕
に携帯したu、yに脈拍数を測定しやすく、かつ脈拍測
定中に表示部14が指によって隠れることなく見やすく
実用性に優れている。なお本実施例の第2図は6時方向
に配置した場合である。
Further, the colored portion 13a serves to block external light from entering the pulse detection portion 15. The wristwatch with a pulsometer shown in FIG. 2 is set to the pulsometer function state by the push button 12.
function display 1ll (14) that takes the upper shape of the display 14
A indicates the selected state of the pulse rate function, and furthermore, the digital display section 14b shows the pulse rate equivalent to 6 per minute.
2 is displayed. In addition, if the pulse detection unit 15 is placed in an area within the angular range between 4 o'clock and 8 o'clock (corresponding to the direction of the typeface on the dial of a pointer type watch), it will detect the pulse rate on u and y carried on the arm. It is easy to measure, and the display section 14 is not hidden by fingers during pulse measurement, making it easy to see and excellent in practicality. Note that FIG. 2 of this embodiment shows the case where it is placed in the 6 o'clock direction.

第3図は、第2図の脈拍計付腕時計のブロック線図であ
る。15は発光ダイオードを含む発光回路部15a及び
フォトトランジスタを含む受光回路部15bから構成さ
れる脈拍検出部であり、発光回路部15aから光を指に
向かって照射し、指からの反射光を受光回路部15bで
受け、受光回路部15bにより反射光を電気信号に変換
するように構成されている。16は受光回路部151)
から出力される電気信号の脈拍成分のみを通過させるフ
ィルタ回路、17はフィルタ回路16をJ)Q ;Ir
hした電気信号を増幅する増幅回路、18は増幅回路1
7により増幅された脈拍成分の電気イを月をljI形波
形状の脈拍信号P、に変換する波形整形回路、19は脈
拍信号P、の1周期を1分間当りに相当する脈拍数情報
に変換する演算回路、20は脈拍数情報に基づきデジタ
ル表示部14bに適したコード信号に変換するデコーダ
回路であり、前記コード信号は表示切換え回路21、表
示駆動回路22を介してデジタル表示部14bによって
1分間に相当する脈拍数が表示される。また、23は時
間標準となる水晶発振回路、24は水晶発振回路26か
ら出力される発振周波数を分周する分周回路、25は分
周回路24から出力されるIHz信号を秒・分会時の情
報に計数する計数回路、26は秒・分・時の情報に基づ
きデジタル表示部14bに適したコード信号に変換する
デコーダ回路であり、前記コード信号は表示切換え回路
21、表ボ駆動回路22を介してデジタル表示部14b
によ−)−(その秒・分・時が表示される。また、27
は波形整形回路であり、増幅回路17より出力された脈
拍成分の電気信号を機能表示部14aの表示に適した波
形に波形整形し、表示切換え回路21、表示駆動回路2
2を介して機能表示部14aで脈拍機能表示をする。な
お、28は押しボタン12の操作に基づき時計機能と脈
拍計機能を切換える機能切換え回路、29は制御信号発
生回路であり、波形整形回路18から出力される脈拍信
号P1と、分周回路24の分周段の途中から出力される
基準4g ”i P 2と、機能切換え回路28から出
力される切換え信号P3を入力し制御信号P、を発生す
る。
FIG. 3 is a block diagram of the pulse meter wristwatch shown in FIG. 2. Reference numeral 15 denotes a pulse detection section composed of a light emitting circuit section 15a including a light emitting diode and a light receiving circuit section 15b including a phototransistor, which emits light from the light emitting circuit section 15a toward the finger and receives reflected light from the finger. The circuit section 15b receives the reflected light, and the light receiving circuit section 15b converts the reflected light into an electrical signal. 16 is a light receiving circuit section 151)
17 is a filter circuit that passes only the pulse component of the electrical signal output from the filter circuit 16.
18 is an amplifier circuit 1 for amplifying the electrical signal
A waveform shaping circuit converts the electricity of the pulse component amplified by 7 into a pulse signal P having an I-shaped waveform, and 19 converts one period of the pulse signal P into pulse rate information corresponding to one minute. 20 is a decoder circuit that converts the pulse rate information into a code signal suitable for the digital display section 14b. The pulse rate corresponding to minutes is displayed. In addition, 23 is a crystal oscillation circuit that serves as a time standard, 24 is a frequency divider circuit that divides the oscillation frequency output from the crystal oscillation circuit 26, and 25 is a frequency divider circuit that divides the oscillation frequency output from the frequency divider circuit 24. A counting circuit 26 counts information, and a decoder circuit 26 converts the second, minute, and hour information into a code signal suitable for the digital display section 14b. via the digital display section 14b
-) - (The seconds, minutes, and hours are displayed. Also, 27
is a waveform shaping circuit, which shapes the electrical signal of the pulse component outputted from the amplifier circuit 17 into a waveform suitable for display on the function display section 14a.
2, the pulse rate function is displayed on the function display section 14a. In addition, 28 is a function switching circuit that switches between the clock function and the pulse meter function based on the operation of the push button 12, and 29 is a control signal generation circuit, which outputs the pulse signal P1 output from the waveform shaping circuit 18 and the frequency dividing circuit 24. The control signal P is generated by inputting the reference 4g''i P 2 outputted from the middle of the frequency dividing stage and the switching signal P3 outputted from the function switching circuit 28.

61は電池電源であり、16〜29の各回路要素及び表
示部は電池電源31より常時供給される電力により駆動
されるよう構成され、又、脈拍検出部15は制御信号発
生回路29より出力される制御信号P、に基づいて駆動
制御部60によって駆動制御される構成をとる。
Reference numeral 61 denotes a battery power source, and the circuit elements 16 to 29 and the display section are configured to be driven by the power constantly supplied from the battery power source 31, and the pulse detection section 15 is configured to be driven by the power output from the control signal generation circuit 29. The configuration is such that the drive control unit 60 controls the drive based on the control signal P.

次に、第3図のブロック線図の動作を説明するが、特に
、腕時計が脈拍計機能状態にに、るときについて説明す
る。発光回路部15aから発てる尤が指の皮膚下の毛細
血管にあたり、血流が脈+3−Jたびに毛細血管は膨張
と収縮を繰り返し、光の吸収量が変化し、受光回路部1
5bでとらえる反射量が変化する。この反射量は受光回
路部151)で電気信号に変換される。この電気信号に
暴づいた脈拍信号P1が波形整形回路18より出力され
る制御信号発生回路29からは、毎回出力される脈拍信
号Ptにそれぞれ同期し、且つ脈拍(,4号P。
Next, the operation of the block diagram in FIG. 3 will be explained, particularly when the wristwatch enters the pulse meter function state. The light emitted from the light emitting circuit section 15a hits the capillaries under the skin of the finger, and the capillaries repeat expansion and contraction every time the blood flow pulses +3-J, changing the amount of light absorbed.
The amount of reflection captured by 5b changes. This amount of reflection is converted into an electrical signal by the light receiving circuit section 151). The control signal generation circuit 29 outputs the pulse signal P1 detected by this electrical signal from the waveform shaping circuit 18, and is synchronized with the pulse signal Pt output every time.

到来後約0.25secの時間は、脈拍検出部15の7
1.゛力供給を止めるための制御信号P、が発生する。
Approximately 0.25 seconds after arrival, 7 of the pulse detection unit 15
1. A control signal P is generated to stop the power supply.

該制御信号P、に基づいて、駆動制御部60によって脈
拍検出部15への電力供給を制御スる。
Based on the control signal P, the drive control section 60 controls the power supply to the pulse detection section 15.

第4図は、第3図に示す制御信号発生回路29の第1実
施例を示す回路図である。第5図は、第4図の制御信号
発生回路29における主要信号波形を示すタイムチャ□
二トル描いたものである。
FIG. 4 is a circuit diagram showing a first embodiment of the control signal generation circuit 29 shown in FIG. 3. FIG. 5 is a time chart showing main signal waveforms in the control signal generation circuit 29 of FIG.
This is a drawing of Nitoru.

以下、第4図の回路構成の説明を行なう。第4図におい
て、微分回路4aの入力端子には第3図j+−,ilニ
ー’4−波形整形回路18からの脈拍信号P、カ1人)
Jされるよう接続されている。
The circuit configuration shown in FIG. 4 will be explained below. In FIG. 4, the input terminal of the differentiating circuit 4a receives the pulse signal P from the waveform shaping circuit 18 in FIG.
J is connected.

微分回路4aの出力端子は、2個のNORゲート、Lり
構成されるリセット・セット型フリップフロップ回路4
b(以後I(8型FFと略記する。)のリセット端子■
t、及び複数OFFが縦続接続されてなるタイマー40
のリセット端子R2にそれぞれ接続されている。
The output terminal of the differentiating circuit 4a is a reset/set type flip-flop circuit 4 composed of two NOR gates and an L circuit.
b (hereinafter abbreviated as I (8-type FF)) reset terminal■
t, and a timer 40 in which multiple OFFs are connected in cascade.
are connected to the reset terminals R2 of the respective terminals.

+t s型1” F 4 bのQ、出力端子は、AND
NOゲートの一方の入力端子とNORゲー)4eの一方
の入力端子に接続されている。ANDゲー)4dの他方
の入力端子は、16K11z〜I Hzの間の℃・ずね
かの周波数の基準信号P、を出力する分周回路24の途
中分周段における出力端子と接続されて(・る。N0I
(グー)4eの他方の入力端子は、時61機能モードと
脈拍機能モードとを切換える双安定型のスイッチ28a
の一端に接続されている。
+t S type 1” F 4 b Q, output terminal is AND
One input terminal of the NO gate and one input terminal of the NOR gate (4e) are connected. The other input terminal of the AND game) 4d is connected to the output terminal of the intermediate frequency division stage of the frequency divider circuit 24 which outputs a reference signal P with a frequency of 16K11z to IHz.・RU.N0I
(Goo) The other input terminal of 4e is a bistable switch 28a that switches between the hour 61 function mode and the pulse function mode.
connected to one end of the

このスイッチ28aの一端は、抵抗28bを介して脈拍
検出部15のプラス側の電源端子と電池電源61のプラ
ス電極とに接続されている。スイッチ28aの他端は、
駆動制御部60を構成して(るN型MOSトランジスタ
30aのソース及び−リプストレイトとに接続されると
共に電池電源61のマイナス電極側とも接続されて(・
る。N型MOSトランジスタ30aのドレインは脈拍検
出部15のマイナス側電源端子と接続している3、N型
MOSトランジスタ30aのゲートにはNORゲート4
eの出力信号が入力されるよう接続されている。AND
ゲー)4dの出力端子はタイマー4Cの入力端子グに接
続され、タイマー4cのQ2出力端子は微分回路4fの
入力端子に接続されている。微分回路4fの出力端子は
HS型FF4bのセット端子Sに接続されている。
One end of this switch 28a is connected to the positive power terminal of the pulse detection section 15 and the positive electrode of the battery power source 61 via a resistor 28b. The other end of the switch 28a is
It constitutes the drive control section 60 and is connected to the source and negative electrode of the N-type MOS transistor 30a and is also connected to the negative electrode side of the battery power source 61.
Ru. The drain of the N-type MOS transistor 30a is connected to the negative power supply terminal of the pulse detection section 15 3, and the gate of the N-type MOS transistor 30a is connected to the NOR gate 4.
It is connected to receive the output signal of e. AND
The output terminal of Q4d is connected to the input terminal of timer 4C, and the Q2 output terminal of timer 4c is connected to the input terminal of differential circuit 4f. The output terminal of the differentiating circuit 4f is connected to the set terminal S of the HS type FF 4b.

次に、第5図のタイムチャートを参照しながら、第4図
の制御信号発生回路29の動作説明を行なう。
Next, the operation of the control signal generation circuit 29 shown in FIG. 4 will be explained with reference to the time chart shown in FIG.

先ず、スイッチ28aを操作し信号P3=rLJレベル
とする脈拍機能モードに設定し、この状態で、駆動制御
部29に波形整形回路18からの脈拍(g号P、が入力
されると、第5図の時点1.で示す如く脈拍信号P、の
「H」レベルからrLJレベルになる\rF)下がりの
タイミングで、微分回路43力)ら&ま、微分信号PA
が出力される。従って、時点t1で1(、S型F F 
4 bのQ、出力端子からの信号&−!、「Ljレベル
から「11」レベルに立ち上がると云う1ノセツト状態
をとると共にタイマー4Cも同様にリセット状態となる
。更に時点t、では、信号p、=rL」レベル、R,8
型FF4bの出力信号はrHJレベルであるため、NO
Rゲート4eの信号P5をrLJしゝルとし駆動制御部
60を不導通状態OFFにして脈拍検出部15に対し電
池電源61からの電力供給を禁止1−るよう動作する。
First, the switch 28a is operated to set the pulse function mode in which the signal P3=rLJ level, and in this state, when the pulse (g P) from the waveform shaping circuit 18 is input to the drive control section 29, the fifth As shown at time 1 in the figure, at the timing when the pulse signal P goes from the "H" level to the rLJ level\rF), the differential circuit 43 outputs the differential signal PA
is output. Therefore, at time t1 1(, S type F F
4 Q of b, signal from output terminal &-! , rises from the "Lj level" to the "11" level, which is a 1-noset state, and the timer 4C similarly becomes a reset state. Furthermore, at time point t, the signal p,=rL'' level, R,8
Since the output signal of type FF4b is rHJ level, NO
It operates to set the signal P5 of the R gate 4e to rLJ, turn off the drive control section 60, and prohibit the supply of power from the battery power source 61 to the pulse detection section 15.

一方、R8型FF4bのQ、出力端子から「町レベルの
信号が出力されることによりANDゲート4dが開かれ
る。従りて、時点12で信号PAで信号P A 7!1
fHJレベルからrLJレベルに変化してタイマー40
がリセット解除されると、ANDゲー)4dかも出力さ
れる信号すなわち基準信号P2を入力とするタイマー4
c&まQ2出力端子からの信号をrLJレベルからrH
Jレベルに立ち上げてタイマー計数動作を開始すること
になる。
On the other hand, the AND gate 4d is opened by the "town level signal" being output from the Q output terminal of the R8 type FF 4b.Therefore, at time 12, the signal PA becomes the signal PA7!1.
The timer 40 changes from the fHJ level to the rLJ level.
When the reset is released, the timer 4 inputs the signal outputted from the AND game) 4d, that is, the reference signal P2.
The signal from the c&ma Q2 output terminal is changed from rLJ level to rH.
The timer is raised to the J level and the timer counting operation is started.

この状態からやがて一定時間T(本実施例では約0.2
5sec)経過した時点t、になると、タイマー40の
Q、出力端子からの信号力Tl1jレベルから1土ルベ
ルに変化してタイマー計数動作が終了すると共に、微分
回路4fはタイマー40からの!11」レベルからrL
Jレベルとなる出力信号の立ち下り変化に応じR8型F
 F 4 bのセット端子S1に対して微分信号PBを
出力せしめ、R8型F F 4 bをセント状態すなわ
ちR8型F’FのQ、出力端子からの信号ヲtu+レベ
ルからrLJレベルにする。しかも、時点t、ではR8
型F’ F 4 bのQ、出力端子からの信−号&卸L
Jレベルであるため、NORゲート4eの信号P 、 
&fHJレベルとなり、駆動制御部60を導通状態ON
とし電池電源61の電力を脈拍検出部15に供給せしめ
、時点t4で出力される次の脈拍信号P、に対して検出
動作可能な待機状態をとる。
From this state, a certain period of time T (approximately 0.2 in this example)
At time t, when 5 seconds) have elapsed, the signal power from the timer 40's Q and output terminals changes from the level Tl1j to 1 level, and the timer counting operation ends, and the differentiating circuit 4f begins to output the signal from the timer 40! 11” level to rL
R8 type F according to the falling change of the output signal that becomes J level.
The differential signal PB is outputted to the set terminal S1 of the F 4 b, and the R8 type FF 4 b is brought into the cent state, that is, the signal from the Q and output terminal of the R8 type F'F is changed from the wotu+ level to the rLJ level. Moreover, at time t, R8
Q of type F' F 4 b, signal from output terminal & wholesale L
Since it is at the J level, the signal P of the NOR gate 4e,
&fHJ level, and the drive control unit 60 is turned on.
Then, power from the battery power supply 61 is supplied to the pulse detection section 15, and the pulse detection section 15 enters a standby state in which it can detect the next pulse signal P output at time t4.

尚、R8型FF4 bのQ出力端子からの信号P。Note that the signal P from the Q output terminal of R8 type FF4b.

はNORグー)4eの一方の入力端子に入力され、N 
()11ゲー)4eの他方の入力端子には、スイン−f
−’l f3 a fJ″−C) F F状態で抵抗2
8bを介して、電池電源61のプラス側の電位すなわち
rHJレベルの16力号が入力される。従って、時計機
知モードに設定されていると、NORゲート4eの出力
信号P5は常時rLlレベルの信号となる。この出力信
号P5はN型MO8)ランジスタ30aのゲートに人力
されているので、N型MOSトランジスタ60aはOF
 F’状態であり、脈拍検出部15に電池電源31から
の電力を供給しない。しかし、脈拍機能モードに設定さ
れているとスイッチ4fがON状態で電池電源61のマ
イナス側の電位すなわち[1,jレベルの信号が入力さ
れ、NORゲート4cの出力信号P、はR8型FFのQ
出力端子からの(、J号を反転させた信号となり、N型
MOSトランジスタ60aのゲートに入力される。
is input to one input terminal of 4e, NOR
()11 game) The other input terminal of 4e has a swing-f
-'l f3 a fJ''-C) F Resistance 2 in F state
16 power signals of the positive potential of the battery power supply 61, that is, the rHJ level, are inputted via the terminal 8b. Therefore, when the clock alarm mode is set, the output signal P5 of the NOR gate 4e is always at the rLl level. Since this output signal P5 is inputted to the gate of the N-type MOS transistor 30a, the N-type MOS transistor 60a is turned off.
It is in the F' state, and power from the battery power supply 31 is not supplied to the pulse detection section 15. However, when the pulse function mode is set, when the switch 4f is in the ON state, a signal at the negative potential of the battery power supply 61, that is, at the [1,j level, is input, and the output signal P of the NOR gate 4c is the same as that of the R8 type FF. Q
A signal obtained by inverting the signal (, J) from the output terminal is input to the gate of the N-type MOS transistor 60a.

スイッチ28aがON状態の脈拍機能モードで&ζN型
MO8)ランジスタ30aは脈拍信号P1が出力された
直後の時点t、から時点t、までの時間」′1゛及び時
点t、から時点t、までの一定時間T(約0125就)
は、Of” I”状態となり、脈拍、型出部15への電
池電源61からの電力供給な+15V+る。そして、時
点t、から次の脈拍信号1)、の立ち下がりの時点t4
までの間、N型MOSトランジスタ30aはON状態と
なり、脈拍検出部15に電池電源61からの電力を供給
する。以下、N型MO8)ランジスタ30aは前記の状
態を繰り返し、脈拍検出部15に間欠的に電源を供給−
f 7;。
In the pulse function mode with the switch 28a in the ON state, the &ζN type MO8) transistor 30a registers the time '1' from time t immediately after the pulse signal P1 is output to time t, and from time t to time t. Fixed time T (approximately 0125 hours)
is in the Of"I" state, and the pulse and the power supply from the battery power supply 61 to the molding section 15 are +15V. Then, from time t, the next pulse signal 1) falls at time t4.
Until then, the N-type MOS transistor 30a is in the ON state, and power from the battery power supply 61 is supplied to the pulse detection section 15. Thereafter, the N-type MO8) transistor 30a repeats the above state and intermittently supplies power to the pulse detection section 15.
f7;.

のである。It is.

次に第3図に示す制御信号発生回路29の変化例を第2
実施例として第6図の回路図に示す。第7図は、第6図
の制御信号発生回路29におけるタイムチャートを描い
たものであり、本回路の動作を具体的に説明する。第6
図において、6aは立下り動作のフリップフロップ回路
(以後、l=’ )’と略記する)であり、波形整・形
回路18からの脈拍信号P、が、F F 6aの入力端
子ダ及びインバータ6kを介してF” F 6aの入力
端子〆に人力されるよう接続構成されている。FF 6
aのQ出力f・高子は6jのNORゲート6jの一方の
入力端に!)、続されている。F F 6 aのQ出力
端半ば、6bのリセットeセット型フリップフロップ回
路(2個N A N I)ゲートからなるフリップフロ
ップ以下1(、S型F Fと略記する)のセット入力端
子Sと、6Cの立下り動作するデータ型フリップフロッ
プ(以後1)型F Fと略記する)の入力端子グに接続
さ+1ている。第3図に示す分周回路240分周段の途
中から出力される4 Hzの基準信号P4は、DM、 
l・! l、+ 60の入力端子りに入力されると共に
、セレクター回路6d(以下SELと略記する)の入力
端子A及びインバーター6m(以下INVと略記する)
を介して5EL6dの入力端子Bに供給されるよう構成
されている。しかもD型FF6Cからの信号Pcは、5
EL6dの選択入力端子グ及びINV6nを介して5E
L6dの選択入力端子ダにそれぞれ供給されるよう構成
されており、1’ c =rLJレベルのとき、SEL
、AdのQ出力端子からはPd=P4の信号Pdが出力
され、又Pc=[)月レベルのときはSET、6dのQ
出力端子からはpd=p4の信号が選択的に出力される
よう構成されている。5EL6dのQ出力端子はNAN
+)ゲート6eの一方の入力端子に接続されている。
Next, a second variation example of the control signal generation circuit 29 shown in FIG.
An example is shown in the circuit diagram of FIG. FIG. 7 depicts a time chart in the control signal generation circuit 29 of FIG. 6, and the operation of this circuit will be specifically explained. 6th
In the figure, 6a is a falling-operation flip-flop circuit (hereinafter abbreviated as l=')'), in which the pulse signal P from the waveform shaping/shaping circuit 18 is sent to the input terminal of F F 6a and the inverter. It is configured to be connected to the input terminal of F" F 6a via 6k. FF 6
The Q output f of a is connected to one input terminal of the NOR gate 6j of 6j! ), continued. The middle of the Q output terminal of F , 6C is connected to the input terminal of a data type flip-flop (hereinafter abbreviated as 1 type FF) which operates on a falling edge. The 4 Hz reference signal P4 output from the middle of the frequency dividing stage of the frequency dividing circuit 240 shown in FIG.
l・! It is input to the input terminal A of the selector circuit 6d (hereinafter abbreviated as SEL) and the inverter 6m (hereinafter abbreviated as INV).
It is configured to be supplied to input terminal B of 5EL6d via. Moreover, the signal Pc from the D-type FF6C is 5
5E via the selection input terminal of EL6d and INV6n.
It is configured to be supplied to the selection input terminal DA of L6d, and when 1' c = rLJ level, SEL
, the signal Pd of Pd=P4 is output from the Q output terminal of Ad, and when Pc=[) month level, SET, Q of 6d is output.
The output terminal is configured to selectively output a signal pd=p4. The Q output terminal of 5EL6d is NAN
+) is connected to one input terminal of the gate 6e.

更に、R8型FF6bのQ出力端子は、N A N I
)ゲート6eの他方の入力端子とN A N I)ゲー
ト6gの一方の入力端子に接続している。N A N 
I)ゲート6gの他方の入力端子は、lK11z〜16
KHzの間のうち任意の周波数の基準信号P2を出力す
る分周回路24の分周段の途中出力端子と接続されてい
る。NAND6eの出力端子は、INV61の入力端子
、F F 6 fのダ入力端子、3人力NORゲート6
hの第1の入力端子とN 01(、ゲート6hの一方の
入力端子に接続されている。
Furthermore, the Q output terminal of R8 type FF6b is N A N I
) is connected to the other input terminal of the gate 6e and N A N I) is connected to one input terminal of the gate 6g. N A N
I) The other input terminal of the gate 6g is lK11z~16
It is connected to an intermediate output terminal of a frequency dividing stage of a frequency dividing circuit 24 that outputs a reference signal P2 having an arbitrary frequency between KHz. The output terminal of NAND6e is the input terminal of INV61, the input terminal of FF6f, and the 3-man power NOR gate 6.
The first input terminal of gate 6h and the first input terminal of gate 6h are connected to one input terminal of gate 6h.

NANDゲート6gの出力端子は、3人力NANI)ゲ
ート61の第2の入力端子に接続されている。
The output terminal of the NAND gate 6g is connected to the second input terminal of the three-way NANI) gate 61.

TNV6/の出力端子は、F F’ 6 fのグ入力端
子に接続されている。F F 6 fのQ出力端子は、
3人力NORゲート6h6第3の入力端子とNORゲー
ト6hの他方の入力端子に接続されている。N 01(
ゲート6hの出力端子は、FF6aのリセット入力端子
Rに接続される。更に3人力NAND6 iの出力端子
は、R8型F F 6 bのリセット入力端子πに接続
されている。スイッチ28aの一端をVssに、スイッ
チ6pの他端は、N OI+ゲート6jの他方の入力端
子及び28bのプルアップ抵抗を介して電池電源61の
プラス電極に接続されている。NORゲート6jの出力
端子は、6gのN型MO8)ランジスタ30aのゲート
に接続している。N型MO8)ランジスタ30aのンー
スとサブストレートは電池電源61のマイナス電極Vs
sに接接している。N型N+ OS )う/ラスタ30
aのドレインは脈拍検出+XIt i sのマイナス側
の電源端子に接続している。
The output terminal of TNV6/ is connected to the input terminal of F F' 6 f. The Q output terminal of F F 6 f is
The third input terminal of the three-man powered NOR gate 6h6 is connected to the other input terminal of the NOR gate 6h. N 01 (
The output terminal of the gate 6h is connected to the reset input terminal R of the FF 6a. Further, the output terminal of the three-man power NAND6 i is connected to the reset input terminal π of the R8 type FF6b. One end of the switch 28a is connected to Vss, and the other end of the switch 6p is connected to the positive electrode of the battery power source 61 via the other input terminal of the NOI+ gate 6j and the pull-up resistor 28b. The output terminal of the NOR gate 6j is connected to the gate of an N-type MO8) transistor 30a of 6g. N-type MO8) The ground and substrate of the transistor 30a are connected to the negative electrode Vs of the battery power supply 61.
It is in contact with s. N type N+ OS) U/Raster 30
The drain of a is connected to the negative power terminal of the pulse detection +XIt is.

脈拍検出部15のプラス側の電源端子は電池電源61の
プラス電極に接続している。すなわち第6図において、
29は第3図における制御信号発生回路29.28は第
3図における機能切換回路28.60は第3図における
駆動制御部60.31は第3図における電池電源31を
それぞれ構成している。
A positive power terminal of the pulse detection section 15 is connected to a positive electrode of a battery power source 61. That is, in Figure 6,
29 constitutes a control signal generation circuit 29 in FIG. 3, 28 constitutes a function switching circuit 28 in FIG. 3, 60 constitutes a drive control section 60 in FIG. 3, and 31 constitutes a battery power source 31 in FIG. 3, respectively.

次に、第7図のタイムチャートを参照しながら動作説明
をする。今、仮にFF6aのQ出力端子からの信号Pa
とF F 6 fのQ出力端子からの16号Pfがそれ
ぞfil−IJレベル、I(S型FF6bの(之出力端
子からの信号pbが「Lルベルとするこの状態で、波形
整形回路18から脈拍信号P、が出力された後に時点t
aで脈拍信号P、カフ11」レベルからrLJレベルに
立下がると、FF6aの信号P aは1−HJレベルか
σL」レベルに変化し、R8型F h” 6 bの信号
PbをrHJレベルにするセット状態となる。
Next, the operation will be explained with reference to the time chart shown in FIG. Now, suppose that the signal Pa from the Q output terminal of FF6a is
16 Pf from the Q output terminal of F At time t after the pulse signal P is output from
When the pulse signal P falls from the cuff 11'' level to the rLJ level at a, the signal Pa of the FF6a changes to the 1-HJ level or the σL'' level, and the signal Pb of the R8 type Fh''6b goes to the rHJ level. The state is set.

従って時点taで仮に信号P4力〒L」レベルであった
とすると、D型FF6Cの出力信号PcはFl−6aの
信号Paの立下りに同期してrLJレベルをとる信号P
4を読み込み出力することになり、SEl・6dのQ出
力端子からはP4=rHJレベルの信号Pdが選択され
て出力されることになる。
Therefore, if the signal P4 is at the "L" level at time ta, the output signal Pc of the D-type FF6C takes the rLJ level in synchronization with the fall of the signal Pa of Fl-6a.
4 will be read and output, and the signal Pd at P4=rHJ level will be selected and output from the Q output terminal of SEl.6d.

尚、第7図の時点t a’で示す如く、時点t a’で
仮に信号P4力丁11」レベルであっても、D型FF6
cの出力信号PcはF B” 6aの信号Paの立下り
に回1(月して[H−ルベルの信号を読み込み出力され
るが、l−用レベルの信号Pcにより選択動作をとる5
EL6dのQ出力端子からは、P4=「HJレベルの信
号11(1が選択的に出力されることとなり、時点t 
a。
Furthermore, as shown at time t a' in FIG. 7, even if the signal P4 is at the level 11'' at time t a',
The output signal Pc of C is read and outputted once the signal Pa of F B"6a is read and outputted, but the selection operation is performed by the signal Pc of level L-.
From the Q output terminal of EL6d, P4 = "HJ level signal 11 (1) is selectively output, and at time t
a.

I21′では信号P4のとる論理レベルに関係なく信号
P dは常にrHJレベルをとる。以上の事よりN A
 N l)ゲート6eに入力される信号Pb、Pdは時
点taてfHJレベルに立上るため、NANDゲート6
eの出力信号PeはrLJレベルに立下るそのたぬ、N
ANDゲート61の出力信号Piは時点1;IてモI月
レベルに立上る。このとき、脈拍機能モードに設定され
ている機能切換回路28から出力される機能情報信号P
s +fL」レベルであるため、NORゲート6jの出
力信号P、は時点t a ”C’rLJレベルに立下る
。すなわち、制御信号発生回路29からの制御信号P、
力fLJレベルに変わることにより駆動制御部30のN
型MO8)ランジスタ30aがOF” Fとなり脈拍轡
出部15への電池電源31の電力供給を停止する。
At I21', the signal Pd always takes the rHJ level regardless of the logic level taken by the signal P4. From the above, NA
Nl) Since the signals Pb and Pd input to the gate 6e rise to the fHJ level at the time ta, the NAND gate 6e rises to the fHJ level.
The output signal Pe of e falls to the rLJ level.
The output signal Pi of the AND gate 61 rises to the level at time 1; At this time, the function information signal P output from the function switching circuit 28 set to the pulse function mode
s+fL'' level, the output signal P of the NOR gate 6j falls to the level t a ''C'rLJ at the time t a ``C'rLJ level. That is, the control signal P from the control signal generating circuit 29,
N of the drive control unit 30 by changing to the force fLJ level.
Type MO8) The transistor 30a becomes OF''F, and the power supply from the battery power source 31 to the pulse extraction unit 15 is stopped.

次に、D型FF6CがP c =rLJレベルをとると
き、時点taから約0.125sec(信号1)40半
周曲θ一時間)以内の時点tbで信号P、が「L」レベ
ルがらrHJレベルになると、5EL6dの信号P d
に「1dレベルに変化せしめ、NANDゲート6eの信
号Peを田」レベルにする。従って信号reによりFF
6 fの信号PfはrHJレベルかう「L」レベルニ4
化することになる。尚、NANDゲート6gは(?、号
PeとPfとの遅れ時間を考慮して設けられたもので、
NANDゲート6gの出力信号Pgにより時点tbでN
ANDゲー)6iがらの信号Pi力’−rLJレベルの
ヒゲ状パルスとして出力されないよう防止するものであ
る。
Next, when the D-type FF6C takes the P c = rLJ level, the signal P changes from the "L" level to the rHJ level at the time tb within about 0.125 sec (signal 1) 40 half-turns θ one hour) from the time ta. Then, the signal P d of 5EL6d
1d level, and the signal Pe of the NAND gate 6e is set to the 1d level. Therefore, the signal re causes the FF
6 f signal Pf is rHJ level or “L” level 4
It will become In addition, the NAND gate 6g was provided in consideration of the delay time between Pe and Pf.
N at time tb due to the output signal Pg of the NAND gate 6g.
This is to prevent output as a whisker-like pulse at the level of the signal Pi'-rLJ from AND game) 6i.

次に、時点tbのタイミングから0.125sec後の
時点tcで信号P4がrLJレベルになると、S I!
: I、6dの信号Pdは再gHJレベルとなり、該信
号Pdを入力とてるNANDゲート6cがらは[LJレ
ベルの信号Peが出力される。しかもIi” F 6f
の信号Pfは時点tbのタイミングより「L」レベルを
継続しているため、NOR,ゲー)6hの信号Phは、
時点tcで信号Pe力ψL」レベルになったこと(、−
1つ[11]レベルとなる。
Next, when the signal P4 becomes rLJ level at time tc 0.125 sec after time tb, S I!
: The signal Pd of I, 6d becomes the gHJ level again, and the NAND gate 6c which receives the signal Pd as an input outputs the signal Pe of the [LJ level. Moreover, Ii” F 6f
Since the signal Pf of 6h continues to be at the "L" level from the timing tb, the signal Ph of 6h (NOR, G) is
At time tc, the signal Pe power ψL' level (, -
One [11] level.

イ、Y−って、信号PhによりFF6aは信号Paを1
1、」レベルとするリセット状態となり、信号Paを人
力とするNORゲート6jの制御信号P、をrHJレベ
ルにせしめ、駆動制御部30のN型MO8ト・7ンジス
タ30aをON状態として脈拍検出部15に電池電源3
1からの電力を供給するようになる。
A, Y-, the signal Ph causes the FF6a to set the signal Pa to 1.
1, the control signal P of the NOR gate 6j, which uses the signal Pa manually, is brought to the rHJ level, and the N-type MO8/7 transistor 30a of the drive control section 30 is turned on, and the pulse detection section is set to the "1" level. 15 battery power supply 3
Power will be supplied from 1.

更に、時点tcのタイミングから0.125see後の
時点tdで信号P4力fHJレベルとなると、S EL
 6 dの信号P、dは再び−L」レベルとなり、NA
NI)ゲート6eの信号Peを「H」レベル、FF6「
の信号PfをrHJレベル及びNOR,ゲート6hの4
g号PhをrLJレベルとして、FF6aがリセット解
除される。
Furthermore, when the signal P4 reaches the fHJ level at time td, which is 0.125sees after the timing tc, SEL
6 The signals P and d of d become -L” level again, and the NA
NI) Signal Pe of gate 6e is set to "H" level, FF6'
The signal Pf of the rHJ level and NOR, the gate 6h
The FF6a is reset and released by setting the g No. Ph to the rLJ level.

また時点tdではNANDゲート61の全ての人力信号
Pe、Pf、PgはいずれもrHJレベルであるため、
NANDゲー)6iの信号PiはrLJレベルとなり、
R8型FF6bは信号pbをrLJレベルとするリセッ
ト状態となる。従って信号PbKよりNANDゲート6
eの信号Pe及びN A N l)ゲート6gの信号P
gは共に「F1ルベルに定めらねる以後、次に波形整形
回路18より脈拍信号P。
Also, at time td, all the human input signals Pe, Pf, and Pg of the NAND gate 61 are at the rHJ level, so
NAND game) 6i signal Pi becomes rLJ level,
The R8 type FF 6b enters a reset state in which the signal pb is set to the rLJ level. Therefore, from the signal PbK, the NAND gate 6
e's signal Pe and N A N l) gate 6g's signal P
After g is determined to be the F1 level, the waveform shaping circuit 18 generates the pulse signal P.

の正のパルスが出力されるまで各信号Pa、Pb。each signal Pa, Pb until a positive pulse is output.

Pc、Pe、P f、Pg、Ph、P i%P jのレ
ベルは変化しない。以下、前記の状態を繰り返し脈拍検
出部1もへの電池電源31からの電力供給を間欠的に行
う。尚、第6図の第2実施例と第4図の第1実施例と異
なるところは、第6図の第2実施例では第4図に示すタ
イマー40を不要とすべく分周回路24からの信号P4
を利用して脈拍検出部15への電池電源31からの電力
供給を止める時間を例えば0.125sec以上0.2
5sec未満というように幅をもっていることである。
The levels of Pc, Pe, P f, Pg, Ph, P i%P j do not change. Thereafter, the above-mentioned state is repeated and power is intermittently supplied from the battery power supply 31 to the pulse detection section 1 as well. The difference between the second embodiment shown in FIG. 6 and the first embodiment shown in FIG. 4 is that in the second embodiment shown in FIG. 6, the timer 40 shown in FIG. signal P4 of
The time to stop the power supply from the battery power supply 31 to the pulse detection unit 15 using, for example, 0.125 seconds or more, 0.2
It has a range of less than 5 seconds.

前記の時間は、波形整形回路18より脈拍信号P、の正
のパルスが出力されたときの分周回路24の分局段のう
ち4 Hzの基準信号P4を出力するフリップフロップ
回路の位相状態できまる。
The above time is determined by the phase state of the flip-flop circuit that outputs the 4 Hz reference signal P4 in the dividing stage of the frequency dividing circuit 24 when the positive pulse of the pulse signal P is output from the waveform shaping circuit 18. .

尚、脈拍信号の検出は、指からの反射量を常時四側する
必要はなく、反射量の極大時のみを観測できれば十分で
ある。というのは、脈打つたびに血11′?が膨張と収
縮を繰り返し、受光回路部で受ける指からの反射量は正
弦波的に変化するが、正弦波の極大値を脈拍信号の信号
部分(脈拍をカウント「るタイミング)とするならば、
正弦波の極大値付近を観測すればよく、それ以外の時間
は観測する必要がないためである。また、脈拍信号の信
号部分を極太値となる時刻以外に設定した場合も同様で
ある。そして、脈拍周期は短くとも0.25sec(脈
拍数240回/分)であることから、脈拍信号の信号部
分が到来後0.25secは次の脈拍信号が到来しない
ことになる。この0.25secの間脈拍検出部の駆動
を制御することによって脈拍検出部の消費電力を軽減さ
せるものである。この脈拍検出部の発光部はLED等に
よって発光させるために、脈拍計全体から見ると消費電
力が多い部分であり、脈拍検出部の駆動を制御すること
は、脈拍計全体の消費電力を大幅に軽減するものである
Note that in detecting the pulse signal, it is not necessary to always measure the amount of reflection from the finger on all sides, and it is sufficient to observe only when the amount of reflection is at its maximum. Is it 11' of blood every time it beats? repeats expansion and contraction, and the amount of reflection from the finger received by the light receiving circuit changes in a sinusoidal manner.If the maximum value of the sine wave is taken as the signal part of the pulse signal (the timing at which the pulse is counted),
This is because it is sufficient to observe the vicinity of the maximum value of the sine wave, and there is no need to observe at other times. Further, the same applies when the signal portion of the pulse signal is set to a time other than the time at which the pulse signal has an extremely thick value. Since the pulse cycle is at least 0.25 sec (pulse rate 240 times/min), the next pulse signal does not arrive for 0.25 sec after the signal portion of the pulse signal arrives. By controlling the drive of the pulse detection section during this 0.25 sec, the power consumption of the pulse detection section is reduced. The light emitting part of this pulse detection part is a part that consumes a lot of power from the perspective of the whole pulse meter because it emits light using an LED or the like, and controlling the drive of the pulse detection part greatly reduces the power consumption of the whole pulse meter. It is intended to reduce the

以上のように本発明によれば、脈拍信号に同期して脈拍
検出部に間欠的に電力供給を行うため、脈拍検出部の消
費電力が大巾に軽減することができると共に脈拍検出部
に電力を供給していな(・II)1間では、脈拍検出部
に入力される外乱光(光ノイズ)を検出する動作が阻止
されS/Nを大幅に改善することができる。又、脈拍検
出部に間欠的に電力を供給していない電力ふんだけ、逆
に脈拍検出部に電力供給を行う時間に集中的に大きな′
11:力を供給することが可能となり、外乱光量に対し
脈拍検出部のLEDから発する光量をより大きく設定す
ることができ、やはり前記S/Nを大幅に改善すること
ができる等の効果を奏する。
As described above, according to the present invention, since power is intermittently supplied to the pulse detection section in synchronization with the pulse signal, the power consumption of the pulse detection section can be greatly reduced, and the power consumption of the pulse detection section can be reduced. During the period (.II) 1 in which the signal is not supplied, the operation of detecting disturbance light (optical noise) input to the pulse detection section is blocked, and the S/N ratio can be significantly improved. Also, since the power is not intermittently supplied to the pulse detection section, conversely, a large amount of power is concentrated during the time when power is supplied to the pulse detection section.
11: It becomes possible to supply force, and the amount of light emitted from the LED of the pulse detection unit can be set to be larger than the amount of disturbance light, and the above-mentioned S/N can be significantly improved. .

尚、本発明の各実施例はいずれも時計機能モードと脈拍
機能モードとを切換える機能切換回路28は双安定型の
スイッチ28aが用いられていたが、該スイッチ28a
を単安定型のスイッチとし、この単安定型スイッチから
の信号をトグル型1・’ I・” J、−人力せしめ、
該F Fがらの出力信号を第4図に示すNORゲート4
eの一方の入力端子又は第6図に示すNor−tゲート
6Jの一方の入力端子に供給するよう構成してもよい。
In each of the embodiments of the present invention, the function switching circuit 28 for switching between the clock function mode and the pulse function mode uses a bistable switch 28a.
is a monostable switch, and the signal from this monostable switch is a toggle type 1・'I・”J, -manual power,
The output signal from the FF is input to the NOR gate 4 shown in FIG.
It may be configured such that it is supplied to one input terminal of the gate 6J or one input terminal of the Nor-t gate 6J shown in FIG.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来の小型脈拍計のブロック線図、第2図は本
発明による実施例である脈拍計付腕時計の外イ1′νを
示す平面図、第3図は第2図の構成を示−「ブロック線
図、第4図は第3図の制御信号発生回路の第1実施例、
第5図は第4図に示す制御信号発生回路の第1実施例に
おけるタイムチャート1、Jg6図は制御信号宛先回路
の第2実施例、第7図は第6図に示す制御信号発生回路
の第2実施例におけるタイムチャート。 1.15・・・・・・脈拍検出部 1a、15a・・・・・・発光回路部 1b、15b・・・・・・受光回路部 2.16・・・・・・フィルタ回路 6.17・・・・・・増幅回路 4.18.27・・・・・・波形整形回路5.19・・
・・・・演算回路 6.20.26・・・・・・デコーダ回路7.22・・
・・・・表示駆動回路 8・・・・・・脈拍数表示器 21・・・・・・表示切換回路 23・・・・・・水晶発振回路 24・・・・・・分周回路 25・・・・・・計数回路 29・・・・・・制御信号発生回路 30・・・・・・駆動制御部 9.31・・・・・・電池電源 (eとご心やCめc?cf釘ご
Fig. 1 is a block diagram of a conventional small pulse meter, Fig. 2 is a plan view showing the outer side 1'ν of a wristwatch with a pulsometer according to an embodiment of the present invention, and Fig. 3 shows the configuration of Fig. 2. 4 is a block diagram showing a first embodiment of the control signal generation circuit shown in FIG.
5 is a time chart 1 of the first embodiment of the control signal generation circuit shown in FIG. 4, FIG. 6 is a time chart 1 of the control signal destination circuit of the second embodiment shown in FIG. A time chart in the second embodiment. 1.15... Pulse detection section 1a, 15a... Light emitting circuit section 1b, 15b... Light receiving circuit section 2.16... Filter circuit 6.17 ...... Amplifier circuit 4.18.27 ... Waveform shaping circuit 5.19...
... Arithmetic circuit 6.20.26 ... Decoder circuit 7.22 ...
... Display drive circuit 8 ... Pulse rate display 21 ... Display switching circuit 23 ... Crystal oscillation circuit 24 ... Frequency division circuit 25 ...Counting circuit 29...Control signal generation circuit 30...Drive control section 9.31...Battery power supply (e to heart C?cf Nagigo

Claims (1)

【特許請求の範囲】[Claims] 電源電池と、該電源電池からの電力供給により動作する
脈拍検出部とを備えた脈拍計において、前記脈拍検出部
に前記電源電池からの電力を間欠的に供給するため前記
電源電池と前記脈拍検出部との間に設けられた駆動制御
部と、前記脈拍検出部が脈拍を検出してから次の脈拍を
検出するまでの期間内で前記駆動制御部を所定の時間だ
け不導通状態とせしめる制御信号な出力する制御信号発
生回路とを備えたことを特徴とする脈拍計の電力供給装
置。
In a pulse meter that includes a power battery and a pulse detection unit that operates by power supply from the power battery, the power battery and the pulse detection unit are used to intermittently supply power from the power battery to the pulse detection unit. a drive control section provided between the pulse detection section and the pulse detection section; and control that causes the drive control section to be in a non-conducting state for a predetermined period of time from when the pulse detection section detects a pulse until the detection of the next pulse. 1. A power supply device for a pulse meter, comprising: a control signal generation circuit that outputs a signal.
JP57023136A 1982-02-16 1982-02-16 Power supply apparatus of pulse meter Pending JPS58141136A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57023136A JPS58141136A (en) 1982-02-16 1982-02-16 Power supply apparatus of pulse meter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57023136A JPS58141136A (en) 1982-02-16 1982-02-16 Power supply apparatus of pulse meter

Publications (1)

Publication Number Publication Date
JPS58141136A true JPS58141136A (en) 1983-08-22

Family

ID=12102122

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57023136A Pending JPS58141136A (en) 1982-02-16 1982-02-16 Power supply apparatus of pulse meter

Country Status (1)

Country Link
JP (1) JPS58141136A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61154639A (en) * 1984-12-28 1986-07-14 カシオ計算機株式会社 Cardiac pulse detection circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61154639A (en) * 1984-12-28 1986-07-14 カシオ計算機株式会社 Cardiac pulse detection circuit
JPH0561932B2 (en) * 1984-12-28 1993-09-07 Casio Computer Co Ltd

Similar Documents

Publication Publication Date Title
US3672155A (en) Solid state watch
US3974637A (en) Light emitting diode wristwatch with angular display
US3823550A (en) Solid state watch display switch
US4444515A (en) Earring watch
US3871170A (en) Solid state watch display switch
US4059955A (en) One button digital watch and method of setting the display
US3760584A (en) Integrated circuit solid state watch
US4255802A (en) Electronic timepiece
JPS58141136A (en) Power supply apparatus of pulse meter
US3956880A (en) Solid state wristwatch with charge coupled divider
US4051662A (en) Solid state watch with inertial switch
US4094136A (en) Electronic timepiece inspection circuit
US4120148A (en) Logic circuit for use in two or three button digital watch
JPH0248877B2 (en)
US4423963A (en) Electronic timepiece having illumination level
US4060971A (en) Solid state watch with inertial switch
JPH0217354Y2 (en)
JPS644157B2 (en)
US4030285A (en) Electronic hour glass clock
US4106277A (en) Wristwatch setting system
US4184320A (en) Electronic stop watches
US4094139A (en) Display control circuit for electronic timepiece
JPH0561932B2 (en)
JPH0616322Y2 (en) Initial setting circuit of weather trend device
JPS6349748Y2 (en)