JPS58111582A - Channel display - Google Patents

Channel display

Info

Publication number
JPS58111582A
JPS58111582A JP56212454A JP21245481A JPS58111582A JP S58111582 A JPS58111582 A JP S58111582A JP 56212454 A JP56212454 A JP 56212454A JP 21245481 A JP21245481 A JP 21245481A JP S58111582 A JPS58111582 A JP S58111582A
Authority
JP
Japan
Prior art keywords
pulse
channel
display
period
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56212454A
Other languages
Japanese (ja)
Inventor
Setsuo Waga
和賀 節郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Tokyo Shibaura Electric Co Ltd filed Critical Toshiba Corp
Priority to JP56212454A priority Critical patent/JPS58111582A/en
Publication of JPS58111582A publication Critical patent/JPS58111582A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)

Abstract

PURPOSE:To attain suitable display for channel display of a microsized and thinned television receiver, by eliminating a mechanical means moving a dial pointer as the channel display. CONSTITUTION:A tuning voltage VT applied to a terminal 35 at the channel selection is applied to a switching control circuit 33 controlling the change-over of a switch circuit 32. In the circuit 33, an output pulve V.P of a vertical oscillator 331 is converted into a pulse having a prescribed duty ratio at the 1st monostable multivibrator 332 and applied to a timer 333. The timer 333 is a kind of a gate circuit and the switching of the gate is controlled with an output V.D of a voltage changing detector 334. Further, the tuning voltage VT is applied to a channel display 36 to form a channel display signal V.C, which is applied to one input terminal of the switch circuit 32.

Description

【発明の詳細な説明】 どの発明は画111表゛示手段として例えばいわゆるフ
ラットパネル表示手段を用いたテレビジョン受僚機よう
な超小形、薄形化されたテレビジョン受儂機のチャンネ
ル表示に好適なチャンネル表示装置に関する。
DETAILED DESCRIPTION OF THE INVENTION Which invention is suitable for displaying channels in ultra-compact and thin television receivers, such as television receivers, using, for example, so-called flat panel display means as a picture 111 display means. This invention relates to a channel display device.

近年、エレクトロニクス技術の発達に伴ってテレビジョ
ン′受像機の画像表示手段も受偉管(CRT )’表示
手段の代わりにフラットパネル表、−゛示手段が用いら
れるようになってきており、機器の超小形、薄形化が実
現されつつある。このフラットパネル表示手段は表示素
子として発光ダイオードを用いたもの、液晶を用いたも
の、エレクトロルミネッセンス(ICL)を用いたもの
等各種゛のものが開−発されている。中でも表示素子と
して液晶を用い、画一をマトリクス形に配置した液晶マ
トリクス形フラットパネル表示手段は薄形でかつ低消費
電力である為、これをテレビジ璽ン受像機の画像表示手
段として用いた場合、第1図に示すようないわゆるポケ
ッタブルなテレビジ璽ン受僚機を作ることができる。
In recent years, with the development of electronics technology, flat panel display means have been used instead of CRT display means for television receivers. Ultra-small and thin devices are being realized. Various types of flat panel display means have been developed, including those using light emitting diodes as display elements, those using liquid crystals, and those using electroluminescence (ICL). Among them, liquid crystal matrix type flat panel display means that uses liquid crystal as the display element and arranges the pixels in a matrix is thin and has low power consumption, so when it is used as an image display means for a television receiver. , it is possible to make a so-called portable television receiver aircraft as shown in FIG.

すなわち、液晶マトリクス形フラットパネル表示手段は
薄形でかつ消費電力が小さいから、外装ケース11を薄
い箱形にすることができるわけである。なお、12は外
装ケース11の表面上部に液晶マトリクス形パネル表示
手段を組み込んで形晟され九面憎聚示部、13はチャン
ネル表示部、’14はダイヤル指針、15はチューニン
グダイヤルである。
That is, since the liquid crystal matrix type flat panel display means is thin and has low power consumption, the outer case 11 can be made into a thin box shape. The numeral 12 is a nine-sided display section formed by incorporating a liquid crystal matrix type panel display means into the upper surface of the outer case 11, the numeral 13 is a channel display section, the numeral '14 is a dial pointer, and the numeral 15 is a tuning dial.

こむで、液晶マトリクス形フラットパネル表示手段の駆
動装置の一般的な構成について第2図を参照しながら説
明する。図に於いて、16は液晶マトリクス形フラット
パネル嵌示手段でこの液晶マトリクス廖フラットパネル
表示手段16は縦方向に鴨ライン(Gl〜G−)、横方
向に鵠ライン(DI〜D、)の%Xs個の画素で構成さ
れているoJ1m方向のフィン(以下、これをアドレス
ラインと称する)Gl〜G11は垂直シフトレジスタ1
7で制御され、横方向のライン(以下、これをデータラ
インと称する)Di〜D−は水平シフトレジスタ18で
制御されるOこの場合、水平シフトレジスタ18の出力
はサンプリングホールド回路19を介して液晶マトリク
ス形フラットパネル懺示手段16に供給される。垂直シ
フトレジスタ17及び水平シフトレジスタ18は制御信
号発生回路20によって制御される。この制御信号発生
回路20と前記サンプリングホールド回路19には入力
端子゛21から映gI!信号Vjが供給される。
Now, the general structure of a driving device for a liquid crystal matrix type flat panel display means will be explained with reference to FIG. In the figure, reference numeral 16 denotes a liquid crystal matrix type flat panel fitting means, and this liquid crystal matrix flat panel display means 16 has duck lines (Gl to G-) in the vertical direction and duck lines (DI to D,) in the horizontal direction. Fins in the oJ1m direction (hereinafter referred to as address lines) consisting of %Xs pixels Gl to G11 are vertical shift registers 1
7, and the horizontal lines (hereinafter referred to as data lines) Di to D- are controlled by the horizontal shift register 18. In this case, the output of the horizontal shift register 18 is passed through the sampling and hold circuit 19. It is supplied to a liquid crystal matrix type flat panel display means 16. The vertical shift register 17 and the horizontal shift register 18 are controlled by a control signal generation circuit 20. The control signal generation circuit 20 and the sampling hold circuit 19 are connected to an input terminal 21 of the signal gI! A signal Vj is supplied.

上記構成に於いて、動作を説明する0制御信号発生回路
20は入力端子21から供給される映像信号中の同期信
号を基に制御信号を発生し、シフトレジスタ17,18
を制御する。この結果、映像信号は各水平走査期間毎に
サンプリングホールド回路19にサンプリングホールド
され、データネインD1〜D1こ線順次信号として供給
される。一方、垂直シフトレジスタ17によりアドレス
ツイン01〜()sが1水平走査期間毎に順次選択され
、垂直方向の走査が行なわれ、面憎表示がなされる。、
なお、液晶以外の表示素子を用いたiトリクス形フラッ
トパネル表示手段による表示装置も基本的には第2図の
ような構成を取るものである。
In the above configuration, the 0 control signal generation circuit 20, whose operation will be explained, generates a control signal based on the synchronization signal in the video signal supplied from the input terminal 21, and generates a control signal from the shift registers 17 and 18.
control. As a result, the video signal is sampled and held in the sampling and holding circuit 19 for each horizontal scanning period, and is supplied as a sequential signal to the data lines D1 to D1. On the other hand, address twins 01 to ()s are sequentially selected by the vertical shift register 17 every horizontal scanning period, scanning in the vertical direction is performed, and a display is performed. ,
Note that a display device using an i-trix type flat panel display means using a display element other than a liquid crystal basically has a configuration as shown in FIG. 2.

ところで、小形、薄′形化されたテレビジョン受像機の
選局装置としては、構造上の制約から一般にダイヤルに
よる電子同調方式のものが採用されている。この場合、
受信チャンネルの表示は、第1図に示すポケッタブルな
テレビジョン受像機のようにチャンネルが目盛られたチ
ャンネル表示部13に溢ってダイヤル指針14をチュー
ニングダイヤル15の操作に連動させて移動さlせて表
示するのが一般的である。
By the way, as a channel selection device for a small and thin television receiver, an electronic tuning system using a dial is generally adopted due to structural limitations. in this case,
The reception channel is displayed by moving the dial pointer 14 in conjunction with the operation of the tuning dial 15 over the channel display section 13 where the channels are scaled, as in the pocketable television receiver shown in FIG. It is generally displayed as follows.

しかしながら、このような構成ではダイヤル指針14を
移動させる為の機械的手段が必要で、機器の組立作業が
煩雑になったり、また、機械的手段である為破損しやす
くチャンネル表示上の信頼性に欠け、さらに機器の小型
化の障害になる。
However, such a configuration requires a mechanical means to move the dial pointer 14, which complicates the assembly work of the device, and because it is a mechanical means, it is easily damaged and reduces the reliability of channel display. This leads to chipping, which further impedes the miniaturization of equipment.

この発明は上記の事情に対処すべくなされたもので、例
えば液晶マトリクス形フラットパネル表示手段を用いた
テレビジョン受像機のような超小形、薄形化されたテレ
ビジョン受像機のチャンネル表示に好適なチャンネル表
示装置を提供することを目的とする。
This invention has been made to address the above-mentioned circumstances, and is suitable for channel display in ultra-compact and thin television receivers, such as those using liquid crystal matrix type flat panel display means. The purpose of this invention is to provide a channel display device.

以下、図面を参照してこの発明の一実施例を詳細に説明
する。第3図はこの発明の一実施例の回路図でおる。図
に於いて、31は映像信号V、の入力端子である。32
はスイッチ回路で、一方の入力端子321には前記入力
端子31に印加された映像信号VSが印加され、他方の
人力滑子322には詳細を後述するチャンネル表示信号
発生回路36の出力信号が印加される。
Hereinafter, one embodiment of the present invention will be described in detail with reference to the drawings. FIG. 3 is a circuit diagram of an embodiment of the present invention. In the figure, 31 is an input terminal for the video signal V. 32
is a switch circuit, one input terminal 321 is applied with the video signal VS applied to the input terminal 31, and the other manual slider 322 is applied with an output signal of a channel display signal generation circuit 36, the details of which will be described later. be done.

そして可動接片に得られた+i号は例えば前述した駆動
装置の入力端子21に供給される。
The +i number obtained at the movable contact piece is supplied to, for example, the input terminal 21 of the aforementioned drive device.

33はスイッチ回路32の切換を制御する為の切換制御
回路である。この切換制御回路33Jこ於いて、331
6i垂[発掘器でめり、映像信号の垂直同期信号に岡期
し九パルスを導出する。
33 is a switching control circuit for controlling switching of the switch circuit 32. In this switching control circuit 33J, 331
6i (excavator) and extracts nine pulses from the vertical synchronization signal of the video signal.

垂直発振器331の出力パルスV−Pは第1の単安定マ
ルチバイブレータ332にて所定のデユーティ比のパル
スに変換され、タイマー器333に供給される。このタ
イマー器3゛33は一種のゲート回路であり、そのゲー
トの開閉は電圧変化検出器334によって制御される。
The output pulse VP of the vertical oscillator 331 is converted into a pulse with a predetermined duty ratio by the first monostable multivibrator 332 and supplied to the timer 333. This timer device 3 33 is a type of gate circuit, and the opening and closing of the gate is controlled by a voltage change detector 334 .

この電圧変化検出器334は電源投入時には電源端子3
4に印加される電源電圧VCCの変化を検出して・電圧
変化検出パルスV−Dを導出し、選局操作時は端子35
に印加される同調電圧vTの変化を検出して電圧変化検
出パルスV、Dを導出する。そして、タイマー9333
は電圧変化検出パルスV、])が導出されるとゲートを
少なくとも電圧が変化している期間は開き、その他の場
合はゲートを閉じる。
This voltage change detector 334 is connected to the power terminal 3 when the power is turned on.
A voltage change detection pulse V-D is derived by detecting a change in the power supply voltage VCC applied to terminal 35, and when performing a channel selection operation,
The voltage change detection pulses V and D are derived by detecting the change in the tuning voltage vT applied to the voltage change detection pulse. And timer 9333
When the voltage change detection pulse V, ]) is derived, the gate is opened at least during the period when the voltage is changing, and is closed otherwise.

36は前述したチャンネル展示信号発生回路である。こ
のチャンネル表示信号発生回路36に於いて、361は
水平発振器で、映像信号v1の水平同期信号に同期し九
パルスV、Jを導出スる。このパルスV、Iは第2の単
安定マルチバイブレータ362に供給される。この第2
の単安定マルチバイブレータ362は端子35に印加さ
れる同調電圧vrのレベルに応じてパルスv、gのデユ
ーティ比を変えることができる。第2の単安定マルチバ
イブレータ362の出力パルスはゲート6363に供給
される。
36 is the aforementioned channel display signal generation circuit. In this channel display signal generation circuit 36, 361 is a horizontal oscillator which derives nine pulses V and J in synchronization with the horizontal synchronizing signal of the video signal v1. These pulses V, I are supplied to a second monostable multivibrator 362. This second
The monostable multivibrator 362 can change the duty ratio of the pulses v and g according to the level of the tuning voltage vr applied to the terminal 35. The output pulses of the second monostable multivibrator 362 are supplied to the gate 6363.

このゲート器363のゲートの開閉はゲートパルス発生
器364の出力パルスV、()によって制御される。ゲ
ートパルス発生器364は第1の単安定マルチバイブレ
ーク332の出力パルス■・日を基にこのパルスV、S
の発生期間内に所定のパルス幅のパルスV、Gを導出し
、ゲート器363のゲートを開く。ゲート器363を通
ったM2の単安定マルチバイブレータ362の出力パル
スはチャンネル機示信号V−Cとしてスイッチ回路32
’の他方の入力端子32’2jこ供給される。
The opening and closing of the gate of this gate device 363 is controlled by the output pulse V, () of the gate pulse generator 364. The gate pulse generator 364 generates these pulses V, S based on the output pulses of the first monostable multi-bi break 332.
Pulses V and G of a predetermined pulse width are derived within the generation period of , and the gate of the gate device 363 is opened. The output pulse of the M2 monostable multivibrator 362 that has passed through the gate device 363 is sent to the switch circuit 32 as a channel indication signal V-C.
'2j is supplied to the other input terminal 32'2j of '.

上記構成に於いて、第4図−〜iの1号波形図を参照し
ながら動作を説明する。まず、第4図Sは入力端子31
に印加される映像信号V。
In the above configuration, the operation will be explained with reference to the No. 1 waveform diagrams in FIGS. 4--i. First, FIG. 4 S shows the input terminal 31
A video signal V applied to.

を示し、同図番は儂直発振暢331の出力パルスV、F
を示し、同図Cは第1の単安定マルチバイブレータ33
2の出力パルスv−8を示し、同図dはゲートパルス発
生器364の出力パルスv、Gを示し、同図−は電圧変
化検出器334の出力パルス■・Dを示し、同図fは端
子21に導出される映像信号’Ti3/ を示し、同図
Vは同図dに示すパルスV、Gを拡大して示し、同図ん
はゲート器363の出力パルス、つまり、チャンネル表
示信号V、Cを示し、同図iは水平発振器、361の出
力パルスV、Hを示す。なお、第4図をこ於いて、横軸
は時間、縦軸は振幅レベルを示す。また、1vは1垂直
走査期間を示し、lHはl水平走査期間を示す。
The figure number shows the output pulses V and F of my direct oscillation 331.
, and C in the figure shows the first monostable multivibrator 33.
2 shows the output pulses v-8 of the gate pulse generator 364, d shows the output pulses v and G of the gate pulse generator 364, - shows the output pulses ■ and D of the voltage change detector 334, and f shows the output pulses v and D of the voltage change detector 334. The image signal 'Ti3/' derived from the terminal 21 is shown in FIG. , C, and i in the figure shows the output pulses V and H of the horizontal oscillator 361. In FIG. 4, the horizontal axis represents time and the vertical axis represents amplitude level. Further, 1v indicates one vertical scanning period, and lH indicates one horizontal scanning period.

通常の状態(テレビジョン受像機がオン状態でかつ選局
操作がなされていない状態)では、第1の単安定マルチ
パイプレーク332からは垂直発振器331の出力パル
ス” −P (第4図6参照)の前轍に同期したパルス
V、S(第4図6参照)が導出されているが、端子34
.359電王が一定であるためtE変化検出器334よ
り電圧変化検出パルスV、D(第4図6参照)が導出さ
れず、タイマー器333のゲートを閉じた状態にめる。
In a normal state (the television receiver is on and no channel selection operation is being performed), the first monostable multi-pipe rake 332 outputs the output pulse "-P" of the vertical oscillator 331 (see FIG. 4, 6). ) are derived from the pulses V and S (see Fig. 4, 6), which are synchronized with the front track of the terminal 34.
.. Since 359 voltage is constant, voltage change detection pulses V and D (see FIG. 4 and 6) are not derived from the tE change detector 334, and the gate of the timer 333 is kept in a closed state.

したがってスイッチ回路32の可動接片323は一方の
入力端子321に接続された状態にあり、入力端子31
に印加された映像信号vS−はそのまま端子21に導出
される。なお、このとき、ゲートパルス発生器364よ
りゲートパルスV、G(第4図ds C1参照)が導出
されているので、ゲート器363のゲートは開いた状態
にある。したがって、第2の単安定マルチバイブレータ
362の出力パルスはゲート器363を介してスイッチ
回路32の他方の入力端子322に供給されている。し
かしながら、この場合、スイッチ回路32の可動切片3
23が一方の入力端子321に接続されているので、チ
ャンネル表示信号発生回路36の出力信号は端子21に
導出さ゛れることはない。
Therefore, the movable contact piece 323 of the switch circuit 32 is in a state connected to one input terminal 321, and
The video signal vS- applied to is led out to the terminal 21 as it is. Note that at this time, since the gate pulses V and G (see FIG. 4 ds C1) are derived from the gate pulse generator 364, the gate of the gate device 363 is in an open state. Therefore, the output pulse of the second monostable multivibrator 362 is supplied to the other input terminal 322 of the switch circuit 32 via the gate device 363. However, in this case, the movable segment 3 of the switch circuit 32
23 is connected to one input terminal 321, the output signal of the channel display signal generating circuit 36 is not led out to the terminal 21.

次に受信チャンネルの表示が必要な電源投入時や選局操
作時について説明する。この場合、11t源域圧や同′
Ij4電圧が変化するので、電圧変化検出@334より
電圧変化検出パルスl/、D(第41−参照)が導出さ
れる。タイマー器333は電圧変化検出パルスV、Dを
トリガパルスとして鑞源電EE6るいは同調電圧が変化
した時点TIから所定時間(少なくとも鑞王が変化して
いる期間)ゲートを開く。これにより、第1の単安定マ
ルチバイブレータ332の出力パルスV、S(第4図0
参照)がスイッチ回路32に切換制御パルスとして供給
される。スイッチ回路32は切換制御パルスがハイレベ
ルの期間TJI(第4図6参照)は可動接片323が入
力端子322に接続されるよう)こ制御されるので、こ
のときは端子21にチャンネル表示信号発生回路36の
出力信号が導出される。一方、J換制御パルスがロウレ
ペ2の期間は入力端子321に接続されるように制御さ
れるので、このときは端子21に映像信号V、aが導出
される。し九がって、端子21には映像信号V・8に対
して切換制御パルスのハイレベルの期間でかつゲートパ
ルスV、Gがハイレベルの期間にチャンネル表示信号V
、C(第4図に参照)を重畳したような映像信号y s
/  (第4図0参照)が導出される。なお、入力端子
322に導出される信号の振幅レベルは例えばゲート器
363から出力されるチャンネル表示信号V、Cがハイ
レベルの期間のみ映像信号V、の白レベルに相当し、そ
の他の期間は黒レベルに相当するような振幅レベルに設
定されている。
Next, we will explain how to display the reception channel when the power is turned on or when performing a channel selection operation. In this case, the source area pressure of 11t and the same
Since the Ij4 voltage changes, voltage change detection pulses l/, D (see 41st-) are derived from voltage change detection @334. The timer 333 uses the voltage change detection pulses V and D as trigger pulses to open the gate for a predetermined period of time (at least during the period when the voltage is changing) from the time point TI when the voltage change detection pulse V or D changes. As a result, the output pulses V and S of the first monostable multivibrator 332 (Fig.
) is supplied to the switch circuit 32 as a switching control pulse. The switch circuit 32 is controlled so that the movable contact piece 323 is connected to the input terminal 322 during the period TJI (see FIG. 4, 6) when the switching control pulse is at a high level. The output signal of generation circuit 36 is derived. On the other hand, since the J conversion control pulse is controlled to be connected to the input terminal 321 during the low repeat 2 period, the video signals V and a are derived to the terminal 21 at this time. Therefore, the channel display signal V is supplied to the terminal 21 during the period when the switching control pulse is at a high level with respect to the video signal V.8, and during the period when the gate pulses V and G are at a high level.
, C (see Fig. 4).
/ (see FIG. 4, 0) is derived. Note that the amplitude level of the signal derived to the input terminal 322 corresponds to the white level of the video signal V only during the period when the channel display signals V and C output from the gate device 363 are at a high level, and corresponds to the white level of the video signal V during other periods. The amplitude level is set to correspond to the level.

ここで、第5図を用いて端子21に導出された映gI!
信号vS′により画像弐示面にチャンネル表示がなされ
た状態を説明する。$5図に於いて、画像表示面12に
表示されているムの部分が映像信号V、による画像表示
がなされない期間、つまり、第1の単安定マルチバイブ
レータ332の1内、、、、パルスV・8がハイレベル
の期間である。この期間は各垂直走査期間の始まりから
数Hの期間にわたっている。そして、この期間では画面
は黒色表示される。一方、Bの部分は映*1f号V、が
画像表示される期間、つまりパルスV−8がロウレベル
の期間である。
Here, the image gI! derived to the terminal 21 using FIG.
The state in which the channel is displayed on the second image screen by the signal vS' will be explained. In the figure $5, the part displayed on the image display surface 12 corresponds to the period in which the image is not displayed by the video signal V, that is, the pulse within 1 of the first monostable multivibrator 332. This is the period when V.8 is at a high level. This period spans several H periods from the start of each vertical scanning period. During this period, the screen is displayed in black. On the other hand, part B is a period in which the image *1f V is displayed, that is, a period in which the pulse V-8 is at a low level.

期間ムに於いて、ム1の部分はチャンネル表示信号VC
が画像表示される期間、つまり、ゲートパルスv−0が
ハイレベルの期間であり、この期間ム1も期間ムの範囲
内で数H期間にわたっている。そして、チャンネル表示
信号V、Cのハイレベルの期間は水平走査方向に向けて
白色で棒状に画像表示され、四つレベーの期間は黒色表
示される。白色表示される部分Wの水平方向に対する長
りはチャンネル表示信号T/、Cのデユーティによって
決まる。そこで、画像表示部12の例えば上l1klB
に水平走査方向に油って各受信チャンネルを願次目盛っ
てチャンネル表示s37を設けておき、同調電圧YTに
よるチャンネル表示信号マ・Cのデユーティの制御量と
チャンネル表示s37の各チャンネルの目盛位置を合わ
せておゆば、チャンネル表示信号V、Cの画像表示によ
って受信チャンネルを知ることができる。
In the period M, the part M1 is the channel display signal VC.
is a period in which an image is displayed, that is, a period in which the gate pulse v-0 is at a high level, and this period M1 also extends over several H periods within the range of period M. During the high level period of the channel display signals V and C, a white bar-shaped image is displayed in the horizontal scanning direction, and during the four-level period, the image is displayed in black. The length of the portion W displayed in white in the horizontal direction is determined by the duty of the channel display signals T/, C. Therefore, for example, the upper l1klB of the image display section 12
A channel display s37 is provided in which each receiving channel is graduated in the horizontal scanning direction, and the control amount of the duty of the channel display signal M and C by the tuning voltage YT and the scale position of each channel on the channel display s37 are provided. Together, the receiving channel can be known by the image display of the channel display signals V and C.

以上祥述したこの実tIPIJ例によれば次のような効
果がある。選局操作に合わせて機械的手段によってチャ
ンネル表示を行なうのではなく、電気的手段によってチ
ャンネル表示を行なうので、機器の組立の容易化、機器
の小形、薄形化、チャンネル表示動作上のg1頼性向上
を図ることができる。また、同調電圧vrが変化したと
きのみならず、電源電圧が変化したときもチャンネル表
示動作が行なわれるようにし九ので、電源投入特電受信
チャンネルを確認できる利点がある。また、チャンネル
表示信号V、Cの画像表示期間ムlを含む所定期間ムで
映像信号”isによる画像表示をやめるようにしたので
、チャンネル表示画像の鮮明化を図ることができる。ま
た、少なくとも同調電圧V、及び電源電圧VCCの変化
期間のみチャンネル表示を行なうように構成したので通
常の画像表示には何ら影響はない。
The actual tIPIJ example described above has the following effects. Channel display is not performed by mechanical means in accordance with the channel selection operation, but by electrical means, making it easier to assemble the device, making the device smaller and thinner, and improving G1 reliability in channel display operation. It is possible to improve sexual performance. Further, since the channel display operation is performed not only when the tuning voltage vr changes but also when the power supply voltage changes, there is an advantage that the power-on special call reception channel can be confirmed. In addition, since the image display using the video signal "is" is stopped at a predetermined period including the image display period ml of the channel display signals V and C, it is possible to make the channel display image clearer. Since the channel display is performed only during the change period of the voltage V and the power supply voltage VCC, there is no effect on normal image display.

なお、この発明は先の実施例に限定されるものではない
。まず、期間ムや期間ム1の表示色は黒色や白色に限定
されるものではないことは勿論でおる。まえ、期間ムの
始まりを垂直走査期間の始ま抄を垂直走査期間の始めで
はなくその途中に設定してもよいことは勿論である。ま
た、各チャンネルを目盛るのに予じめ外装ケース11に
目盛っておくのではなく、例えば、期間ムの始まり部分
あるいは終わり部分に電気的な手段によって面憎表示す
るものであってもよい。これについて兵体的なl!明は
省略するが近年の画像表示手段では容易なことである。
Note that the present invention is not limited to the above embodiments. First, it goes without saying that the display color of period M and period M1 is not limited to black or white. Of course, the start of the period may be set not at the beginning of the vertical scanning period but in the middle of the vertical scanning period. In addition, instead of marking each channel on the exterior case 11 in advance, for example, it may be possible to display the scale at the beginning or end of the period by electrical means. . I'm military about this! Although the details are omitted, this is easy to do with recent image display means.

また、テレビジョン受像機は一般にHEν放送、VH1
放送の両方とも受信できるが、この発明に係るチャンネ
ル表示装置はUHF放送、vH]F放送のどちらが受信
されているかを表示するように構成することも容易でろ
るう例えば、テレビジョン受像機に設けられているHE
?放送とVHF放送の切換えスイッチの切換操作に応じ
て期間ムlの真示色と期間ムtを−く期間Aの表示色と
を切り換えるようにすればよいわけで弗る。これは例え
ばゲート器363の出力端に反転器を接続することによ
って可能である。また、この発明は画像表示手段として
フラットパネル表示手段を用いたテレビジョン受像機以
外のテレビジョン受像機にも実施可能なことは勿論であ
る。
In addition, television receivers generally use HEν broadcasting, VH1
Although both broadcasts can be received, the channel display device according to the present invention can be easily configured to display whether UHF broadcast or vH]F broadcast is being received. HE is being
? It is only necessary to switch between the display color of the period M1 and the display color of the period A, which is the period Mt, in accordance with the switching operation of the changeover switch between broadcasting and VHF broadcasting. This is possible, for example, by connecting an inverter to the output terminal of the gate device 363. Furthermore, it goes without saying that the present invention can be implemented in television receivers other than those using flat panel display means as image display means.

また、画像表示イざ号■・Cを適宜設定することにより
、これを棒状に表示するものではなく、点状に表示する
ようにしてもよいことも勿論である。
Furthermore, by appropriately setting the image display icons ■ and C, it is of course possible to display the image not in the form of a bar but in the form of a dot.

このようにこの発明によれば、超小形、薄形化されたテ
レビジョン受像機のチャンネル表示に好適なチャンネル
表示装置を提供することができる。
As described above, according to the present invention, it is possible to provide a channel display device suitable for displaying channels on an ultra-small and thin television receiver.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は画像表示手段として液晶マトリクス形フラット
パネル表示手段を用い九テレビジョン受儂機の概略斜視
図、第2図は液晶マトリクス形フラットパネル表示手段
の駆動装置を示す回路図、第3図はこの発明に係るチャ
ンネル表示装置ぽの一実施例を示す回路図、fs4図6
〜iはn%図の装置の動作を説明する為の各部の信号波
形図、第5図は第3図の装置でチャンネル表示された状
態を示すテレビジョン受僚機の概略斜視図である。 31−・・入力端子 32・・・スイッチ回路 33・・・切換制御回路 331・・・垂直発振器 332・・・第1の単安定マルチバイブレータ333・
・・タイマー器 334・・・電圧変化検出器 34・・・電源端子 35・・・端子 36・・・チャンネル表示信号発生回路361・・・水
平発振器 362 =−第2の単安定マルチ/<イブレータ363
・−ゲート器 364・・・ゲートパルス発生器 37・・・チャンネル真水部 第1図 冨2図
Fig. 1 is a schematic perspective view of a nine-television receiver using a liquid crystal matrix type flat panel display means as an image display means, Fig. 2 is a circuit diagram showing a driving device for the liquid crystal matrix type flat panel display means, and Fig. 3 FIG. 6 is a circuit diagram showing an embodiment of the channel display device according to the present invention, fs4.
~i is a signal waveform diagram of each part for explaining the operation of the device shown in the n% diagram, and FIG. 5 is a schematic perspective view of a television receiver aircraft showing channels displayed by the device shown in FIG. 31-...Input terminal 32...Switch circuit 33...Switching control circuit 331...Vertical oscillator 332...First monostable multivibrator 333...
...Timer 334...Voltage change detector 34...Power terminal 35...Terminal 36...Channel display signal generation circuit 361...Horizontal oscillator 362 =-Second monostable multi/<ibrator 363
-Gate device 364...Gate pulse generator 37...Channel fresh water section Figure 1, Figure 2

Claims (1)

【特許請求の範囲】[Claims] 映倫信号の垂直同期信号に同期して各垂直走査期間の所
定位置で所定の期間だけ水平同期信号に同期し九パルス
を発生するパルス発生手段と、゛チャンネル選局用の同
調電圧レベルに応じて前記パルス発生手段で発生される
パルスのデユーティを可変するデユーティ可変手段と、
前記同一電圧及び電源電圧の変化を検出する電圧変化検
出手段と、この電圧変化検出手段より豹間毎に前記パル
ス発生手段のパルス発生期間を含む所定期間画素表示手
段への前記映倫信号の供給を遮断して亀記パルス発生手
段の出力を供給する切換手段とを少なくとも具備し、前
記パルス発生子Rの出力パルスのデユーティの変化に応
じて蚊パルスの水平走査方向に於ける画像表示位置が異
なることを利用して受信チャンネルの表示を行なうよう
に構成己たことを特徴とするチャンネル表示装置。
a pulse generating means that generates nine pulses in synchronization with the vertical synchronization signal of the Eirin signal for a predetermined period at a predetermined position in each vertical scanning period, and in synchronization with the horizontal synchronization signal; duty variable means for varying the duty of the pulses generated by the pulse generating means;
Voltage change detection means for detecting changes in the same voltage and power supply voltage, and supplying the video signal from the voltage change detection means to the pixel display means for a predetermined period including the pulse generation period of the pulse generation means every time. and a switching means that cuts off and supplies the output of the pulse generator R, and the image display position in the horizontal scanning direction of the mosquito pulse varies according to a change in the duty of the output pulse of the pulse generator R. A channel display device characterized in that it is configured to display a received channel by utilizing this.
JP56212454A 1981-12-25 1981-12-25 Channel display Pending JPS58111582A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56212454A JPS58111582A (en) 1981-12-25 1981-12-25 Channel display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56212454A JPS58111582A (en) 1981-12-25 1981-12-25 Channel display

Publications (1)

Publication Number Publication Date
JPS58111582A true JPS58111582A (en) 1983-07-02

Family

ID=16622884

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56212454A Pending JPS58111582A (en) 1981-12-25 1981-12-25 Channel display

Country Status (1)

Country Link
JP (1) JPS58111582A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61373U (en) * 1984-06-06 1986-01-06 カシオ計算機株式会社 television receiver
US5006933A (en) * 1988-08-30 1991-04-09 Citizen Watch Co., Ltd. Liquid crystal television

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61373U (en) * 1984-06-06 1986-01-06 カシオ計算機株式会社 television receiver
US5006933A (en) * 1988-08-30 1991-04-09 Citizen Watch Co., Ltd. Liquid crystal television

Similar Documents

Publication Publication Date Title
EP0382567B1 (en) Liquid crystal display device and driving method therefor
US4736246A (en) Stereoscopic video display system
CN1328615C (en) LCD device and method of driving LCD panel
GB2007002A (en) Electroluminescent flat TV display with facilities for image freezing
US6011534A (en) Driving circuit for image display device including signal generator which generates at least two types of sampling pulse timing signals having phases that differ from each other
US4792857A (en) Liquid crystal television
JPS58111582A (en) Channel display
KR100298966B1 (en) Plane display device
US3739091A (en) Method and apparatus for displaying image and measuring object therein
US5526042A (en) Apparatus and method for displaying different time-scale waveforms of a signal
JPH07261145A (en) Liquid crystal driving method
GB1178330A (en) Electronic Synthesizer System.
KR0147597B1 (en) The liquid crystal driving device for a wide tv receiving set
JPS63194481A (en) Display using solid-state display device
SU1021024A1 (en) Device for displaying data on a large screen
US3988634A (en) Controlled storage level for a storage cathode-ray tube
JP2000137468A (en) Video signal frequency conversion device
JPS6447194A (en) Image pickup device
Loudin et al. Pixel-level control of the Epson LCTV
JP3422248B2 (en) Drive circuit for liquid crystal display
KR100396318B1 (en) Method of processing image data of high pixel density progressive ccd camera
JPH0369273A (en) Television receiver
JPS5459028A (en) Driving system for liquid crystal display unit
JPS58182570A (en) Radar indication system
KR101053012B1 (en) LCD Display