JPH118789A - Image pickup device and image pickup system - Google Patents

Image pickup device and image pickup system

Info

Publication number
JPH118789A
JPH118789A JP9160196A JP16019697A JPH118789A JP H118789 A JPH118789 A JP H118789A JP 9160196 A JP9160196 A JP 9160196A JP 16019697 A JP16019697 A JP 16019697A JP H118789 A JPH118789 A JP H118789A
Authority
JP
Japan
Prior art keywords
signal
signal line
line
unit
multiplexed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP9160196A
Other languages
Japanese (ja)
Inventor
Hitoshi Yasuda
均 安田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP9160196A priority Critical patent/JPH118789A/en
Priority to US09/018,006 priority patent/US6437824B1/en
Priority to EP98102119A priority patent/EP0858215A3/en
Publication of JPH118789A publication Critical patent/JPH118789A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Details Of Television Systems (AREA)
  • Studio Devices (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide an image pickup device and an image pickup system for which the number of signal lines between an image pickup unit and an image processing unit is reduced by superimposing a power supply line for supplying power from an image processing part to the image pickup unit on the signal line to be the pair of the signal line to which the respective kinds of synchronizing signals and video signals, etc., are multiplexed. SOLUTION: A camera head part 1 for picking up the image of a subject and outputting the video signals and the image processing part are connected by a coaxial cable 94 and the video signals, the synchronizing signals of the video signals, clock signals for synchronization and transmission data further are multiplexed to the signal line 31 of the coaxial cable 94 and transmitted. Also, a power supply voltage is generated by inputting a DC voltage from the image processing part through a shield line 32 paired with the signal line 31 and a coupling capacitor 96 for interrupting DC signals is provided between the shield line and a ground line.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、被写体を撮像して
映像信号を出力する撮像装置及び撮像システムに関する
ものである。
[0001] 1. Field of the Invention [0002] The present invention relates to an image pickup apparatus and an image pickup system for picking up an image of a subject and outputting a video signal.

【0002】[0002]

【従来の技術】受像素子として固体撮像素子(以下CC
Dと称する)を用いた撮像装置では、CCDを備えた撮
像部と、CCDからの映像信号を処理してビデオ信号と
して出力する信号処理部とを分離し、その間をケーブル
などにより接続した、いわゆるヘッド分離型カメラと呼
ばれる装置が提案されている。
2. Description of the Related Art A solid-state image sensor (hereinafter referred to as CC) is used as an image receiving device.
D), an imaging unit having a CCD is separated from a signal processing unit that processes a video signal from the CCD and outputs it as a video signal. An apparatus called a head-separated camera has been proposed.

【0003】またCCDを用いたカメラ装置では、近年
の電子技術の進歩により小型、軽量化が進んできてい
る。とりわけ半導体の技術の進歩により、映像信号を高
速にA/D変換を行い、そのデジタル化された映像信号
をDSP(デジタル信号処理回路)等により処理して出
力できる装置も開発されている。
[0003] In recent years, camera devices using CCDs have been reduced in size and weight due to advances in electronic technology. In particular, with the advance of semiconductor technology, a device has been developed which can perform A / D conversion of a video signal at a high speed and process and output the digitized video signal by a DSP (digital signal processing circuit) or the like.

【0004】[0004]

【発明が解決しようとする課題】しかし、これら従来の
ヘッド分離型カメラは、カメラヘッド部と信号処理部と
の間で映像信号や、その映像信号に同期した各種同期信
号、更にはカメラのパンやチルト、ズーム等の各種制御
コマンドなどをやり取りするための多数の信号線が必要
となる。また、このようなカメラヘッド部は、通常電力
を供給するための電源ユニットを設けておらず、前述し
た信号線に加えて、その電力を信号処理部から供給する
ための電源ラインが必要になる。
However, in these conventional head-separated cameras, a video signal, various synchronization signals synchronized with the video signal, and a panning of the camera are provided between the camera head and the signal processing unit. A large number of signal lines are required for exchanging various control commands such as tilt, zoom, and the like. In addition, such a camera head unit does not have a power supply unit for supplying normal power, and requires a power supply line for supplying the power from the signal processing unit in addition to the signal lines described above. .

【0005】本発明は上記従来例に鑑みてなされたもの
で、画像処理部から撮像ユニットに電力を供給している
電源ラインを、各種同期信号と映像信号などが多重され
た信号線の対となる信号線に重畳させることにより、撮
像ユニットと画像処理ユニットとの間の信号線の数を少
なくした撮像装置及び撮像システムを提供することを目
的とする。
The present invention has been made in view of the above-mentioned conventional example, and a power supply line for supplying power from an image processing unit to an image pickup unit is connected to a pair of signal lines in which various synchronization signals and video signals are multiplexed. An object of the present invention is to provide an imaging apparatus and an imaging system in which the number of signal lines between an imaging unit and an image processing unit is reduced by being superimposed on a signal line.

【0006】また本発明の目的は、映像信号及び各種同
期信号、送受信データを多重させて信号線を介して伝送
するとともに、その信号線の対となる信号線に電源電圧
を重畳させることにより、信号線の数を少なくした撮像
装置及び撮像システムを提供することにある。
Another object of the present invention is to multiplex a video signal, various synchronization signals, and transmission / reception data, transmit the multiplexed signal via a signal line, and superimpose a power supply voltage on a signal line which is a pair of the signal line. An object of the present invention is to provide an imaging device and an imaging system in which the number of signal lines is reduced.

【0007】[0007]

【課題を解決するための手段】上記目的を達成するため
に本発明の撮像装置は以下のような構成を備える。即
ち、被写体を撮像して映像信号を出力する撮像装置であ
って、前記映像信号の同期信号及び同期用クロック信号
を発生する同期信号発生手段と、送信データを発生する
データ発生手段と、前記同期信号発生手段からの同期信
号及び前記同期用クロック信号と、前記データ発生手段
からの送信データを前記映像信号に多重した多重信号を
発生する多重手段と、前記多重手段により発生された多
重信号を伝送するための、少なくとも第1信号線と前記
第1信号線と対になる第2信号線を有する伝送手段と、
前記伝送手段の前記第2信号線を介して直流電圧を入力
して電源電圧を発生する電源手段と、前記第2信号線と
接地ラインとの間での直流信号を遮断する遮断手段とを
有することを特徴とする。
In order to achieve the above object, an image pickup apparatus according to the present invention has the following arrangement. That is, an image capturing apparatus that captures an image of a subject and outputs a video signal, wherein a synchronization signal generation unit that generates a synchronization signal and a synchronization clock signal of the video signal; a data generation unit that generates transmission data; A multiplexing unit for generating a multiplexed signal obtained by multiplexing a synchronization signal from the signal generation unit and the synchronization clock signal, transmission data from the data generation unit on the video signal, and transmitting the multiplexed signal generated by the multiplexing unit Transmission means having at least a first signal line and a second signal line paired with the first signal line,
Power supply means for inputting a DC voltage through the second signal line of the transmission means to generate a power supply voltage; and interrupting means for interrupting a DC signal between the second signal line and a ground line. It is characterized by the following.

【0008】また上記目的を達成するために本発明の撮
像システムは以下のような構成を備える。即ち、被写体
を撮像して映像信号を出力する撮像ユニットと、前記撮
像ユニットからの映像信号を処理する画像処理ユニット
を有する撮像システムであって、前記撮像ユニットは、
前記映像信号の同期信号及び同期用クロック信号を発生
する同期信号発生手段と、送信データを発生するデータ
発生手段と、前記同期信号発生手段からの同期信号及び
前記同期用クロック信号と、前記データ発生手段からの
送信データを前記映像信号に多重した多重信号を発生す
る多重手段と、前記多重手段により発生された多重信号
を伝送するための、少なくとも第1信号線と前記第1信
号線と対になる第2信号線を有する伝送手段と、前記伝
送手段の前記第2信号線を介して直流電圧を入力して電
源電圧を発生する電源手段と、前記第2信号線と接地ラ
インとの間での直流信号を遮断する第1の遮断手段とを
有し、前記画像処理ユニットは、前記伝送手段を介して
伝送される多重信号を受取って映像信号と同期信号に分
離する分離手段と、前記分離手段により分離された同期
信号に基づいて前記映像信号に対して画像処理を行う処
理手段と、前記伝送手段の前記第2信号線に直流電圧を
重畳する電源電圧発生手段と、前記第2信号線と接地ラ
インとの間での直流信号を遮断する第2の遮断手段とを
有することを特徴とする。
[0008] To achieve the above object, the imaging system of the present invention has the following configuration. That is, an imaging system that includes an imaging unit that captures an image of a subject and outputs a video signal, and an image processing unit that processes a video signal from the imaging unit, wherein the imaging unit includes:
Synchronizing signal generating means for generating a synchronizing signal and a synchronizing clock signal of the video signal, data generating means for generating transmission data, a synchronizing signal from the synchronizing signal generating means and the synchronizing clock signal, and generating the data Multiplexing means for generating a multiplexed signal obtained by multiplexing transmission data from the means onto the video signal; and a pair of at least a first signal line and the first signal line for transmitting the multiplexed signal generated by the multiplexing means. A transmission means having a second signal line, a power supply means for inputting a DC voltage through the second signal line of the transmission means to generate a power supply voltage, and First blocking means for blocking the DC signal of the image processing unit, wherein the image processing unit receives a multiplexed signal transmitted via the transmitting means and separates the multiplexed signal into a video signal and a synchronization signal; and Processing means for performing image processing on the video signal based on the synchronization signal separated by the separation means; power supply voltage generation means for superimposing a DC voltage on the second signal line of the transmission means; A second cutoff unit for cutting off a DC signal between the signal line and the ground line.

【0009】[0009]

【発明の実施の形態】以下、添付図面を参照して本発明
の好適な実施の形態を詳細に説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Preferred embodiments of the present invention will be described below in detail with reference to the accompanying drawings.

【0010】図1は、本発明の実施の形態に係るカメラ
ヘッド部1の構成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of a camera head unit 1 according to an embodiment of the present invention.

【0011】図において、カメラヘッド部1は、ズーム
レンズ10、アイリス11、光学的ローバスフィルタ及
び赤外線カットフィルタ12、CCD13、CDS回路
14、AGC回路15、CCD信号と制御用送信データ
と基準クロックと同期信号を加算する加算回路16と、
75Ωの同軸ケーブル94をドライブするドライブ回路
17、同期信号発生器19、カメラ部1全体の制御を行
うMPU20、連続したクロックに映像信号に加算する
ためのゲートをかけるバーストゲート(BG)回路8
1、映像信号の同期信号期間に制御データを送受信する
処理回路21(以下VIDS:Vertical Interval Data
Signal)と、12Vの電源電圧から+5Vと−5Vの
電圧を発生するレギュレータ(REG)92と、ステレオマ
イクの右用マイクロフォン25、及び左用マイクロフォ
ン26を有している。レギュレータ92は、映像信号の
リターン信号ライン32に多重された12Vの電圧信号
を入力し、+5Vと−5Vの電圧を発生している。94
は多芯シールドケーブル、95は多芯シールドケーブル
94のシールド部に相当するGNDライン、96は直流
電圧のカット用のカップリング・コンデンサである。
In FIG. 1, a camera head 1 includes a zoom lens 10, an iris 11, an optical low-pass filter and an infrared cut filter 12, a CCD 13, a CDS circuit 14, an AGC circuit 15, a CCD signal, control transmission data, and a reference clock. An addition circuit 16 for adding the synchronization signal
A drive circuit 17 for driving a 75 Ω coaxial cable 94, a synchronization signal generator 19, an MPU 20 for controlling the entire camera unit 1, and a burst gate (BG) circuit 8 for applying a gate for adding a continuous clock to a video signal
1. A processing circuit 21 (hereinafter referred to as VIDS: Vertical Interval Data) for transmitting and receiving control data during a synchronization signal period of a video signal.
Signal), a regulator (REG) 92 that generates +5 V and −5 V from a 12 V power supply voltage, and a right microphone 25 and a left microphone 26 of a stereo microphone. The regulator 92 receives the multiplexed 12V voltage signal on the video signal return signal line 32 and generates + 5V and -5V voltages. 94
Is a multi-core shielded cable, 95 is a GND line corresponding to the shield part of the multi-core shielded cable 94, and 96 is a coupling capacitor for cutting a DC voltage.

【0012】信号線31は、同期信号発生器19からの
同期信号(CSYNC)とクロック(CLOCK)と、処理回路21か
らの制御用送信データ(TX)が多重された映像信号(SIGNA
L)を、後述する画像処理部3(図2)に送信している。
尚、この信号線31には、画像処理部3において制御用
の受信データ(RX)が乗せられ、この受信データは処理回
路21により受信されて解析され、画像処理部3からの
各コマンド等を受取ることができるように構成されてい
る。37はステレオマイクの右側の音声信号の出力信号
線、38はステレオマイクの左側の音声信号の出力信号
線である。尚、この多芯シールドケーブル94は、カメ
ラヘッド部1と画像処理部3とを接続するための同軸ケ
ーブルである。
A signal line 31 is a video signal (SIGNA) in which the synchronization signal (CSYNC) and clock (CLOCK) from the synchronization signal generator 19 and the control transmission data (TX) from the processing circuit 21 are multiplexed.
L) is transmitted to the image processing unit 3 (FIG. 2) described later.
The signal line 31 carries control reception data (RX) in the image processing unit 3. The reception data is received and analyzed by the processing circuit 21, and commands and the like from the image processing unit 3 are transmitted. It is configured to be able to receive. Reference numeral 37 denotes an output signal line of an audio signal on the right side of the stereo microphone, and reference numeral 38 denotes an output signal line of an audio signal on the left side of the stereo microphone. The multi-core shielded cable 94 is a coaxial cable for connecting the camera head unit 1 and the image processing unit 3.

【0013】以上の構成に基づく動作を以下に説明す
る。
The operation based on the above configuration will be described below.

【0014】ズームレンズ10、アイリス11、光学ロ
ーパスフィルタ及び赤外線カットフィルタ12を介して
入射された映像がCCD13の受光面に結像され、この
CCD13により電気信号に変換される。この電気信号
に変換された映像信号は、CDS回路14、AGC回路
15を経由して加算回路16に出力される。同期信号発
生器19は、CCD13の撮像用の種々の同期パルス、
及び水平・垂直同期信号(HD,VD)、複合同期信号(CSYN
C)、バーストゲートパルス(BGP)、撮像処理の基準とな
る連続したクロック信号(CLOCK)を出力する。バースト
ゲート回路(BG)81では、同期信号発生器19からのバ
ーストゲート信号(BGP)により、入力される連続したク
ロック信号(CLOCK)を映像信号への加算に適したバース
トクロック23として出力する。また、処理回路(VIDS)
21は、信号線31の映像信号から画像処理部3で加算
されている制御用受信データ(RX)を分離し、これをMP
U20に出力する。またMPU20は、画像処理部3に
送信するための制御用送信データ(TX)を処理回路21に
入力し、この処理回路21はこれを加算回路16に出力
する。この処理回路21を介してのVIDS通信は、全
て同期信号発生器19からの水平(HD)、垂直(VD)同期信
号及びクロック(CLOCK)に同期して行われる。
An image incident through the zoom lens 10, the iris 11, the optical low-pass filter, and the infrared cut filter 12 is formed on a light receiving surface of a CCD 13, and is converted into an electric signal by the CCD 13. The video signal converted into the electric signal is output to the adding circuit 16 via the CDS circuit 14 and the AGC circuit 15. The synchronization signal generator 19 includes various synchronization pulses for imaging the CCD 13,
And horizontal / vertical synchronization signals (HD, VD), composite synchronization signals (CSYN
C), a burst gate pulse (BGP), and a continuous clock signal (CLOCK) serving as a reference for the imaging process. The burst gate circuit (BG) 81 outputs an input continuous clock signal (CLOCK) as a burst clock 23 suitable for addition to a video signal, based on the burst gate signal (BGP) from the synchronization signal generator 19. Processing circuit (VIDS)
21 separates the control reception data (RX) added by the image processing unit 3 from the video signal on the signal line 31, and
Output to U20. Further, the MPU 20 inputs control transmission data (TX) to be transmitted to the image processing unit 3 to the processing circuit 21, and the processing circuit 21 outputs this to the addition circuit 16. All of the VIDS communication via the processing circuit 21 is performed in synchronization with the horizontal (HD) and vertical (VD) synchronization signals and the clock (CLOCK) from the synchronization signal generator 19.

【0015】加算回路16では、AGC回路15から出
力された映像信号と、処理回路21からの制御用送信デ
ータ(TX)と、BG回路81からのバーストクロック23
と、同期信号発生器19からの複合同期信号(CSYNC)と
を入力して、これらを加算(多重)する。こうして、こ
れらの信号が多重された映像信号24は、75Ωドライ
ブ回路17により駆動され、多芯ケーブル94の信号線
31を介して画像処理部3に出力される。なお前述した
ように、カメラヘッド部1全体を制御するMPU20
は、処理回路(VIDS)21と通信することにより制御用受
信データ(RX)を取り込むことができ、これにより画像処
理部3と通信することができる。この画像処理部3との
間の通信に基づいて、ズームレンズ10の倍率やオート
フォーカスレンズ(図示せず)の制御、アイリス11の
絞り値やAGC回路15のゲインの制御等を行ってい
る。また、ステレオマイクロフォン25,26からの入
力信号は、出力信号線37,38を介して画像処理部3
へ出力される。
The adder circuit 16 includes a video signal output from the AGC circuit 15, control transmission data (TX) from the processing circuit 21, and a burst clock 23 from the BG circuit 81.
And a composite synchronizing signal (CSYNC) from the synchronizing signal generator 19, and add (multiplex) them. The video signal 24 in which these signals are multiplexed is driven by the 75Ω drive circuit 17 and output to the image processing unit 3 via the signal line 31 of the multi-core cable 94. As described above, the MPU 20 that controls the entire camera head unit 1
Can receive the control reception data (RX) by communicating with the processing circuit (VIDS) 21, and thereby can communicate with the image processing unit 3. Based on the communication with the image processing unit 3, control of the magnification of the zoom lens 10, control of an autofocus lens (not shown), control of the aperture value of the iris 11, control of the gain of the AGC circuit 15, and the like are performed. Input signals from the stereo microphones 25 and 26 are output from the image processing unit 3 via output signal lines 37 and 38.
Output to

【0016】図1の構成において、多芯シールドケーブ
ル94のリターン信号ライン32を介して画像処理部3
からカメラヘッド部1に電圧(ここでは+12V)が供
給されている。この信号ライン32は、信号線31の映
像信号のリターン信号線としても機能している。これは
信号線31を伝播される映像信号が交流結合されること
から、映像信号のリターン信号ライン32に電圧を多重
したものである。こうしてライン32を介して供給され
る電圧信号は、カップリング・コンデンサ96によりG
ND95と遮断され、交流信号である映像信号の帰還電
流のみがこのコンデンサ96を通過してGND95に流
入することになる。
In the configuration shown in FIG. 1, the image processing unit 3 is connected via the return signal line 32 of the multi-core shielded cable 94.
(Here, +12 V) is supplied to the camera head unit 1. The signal line 32 also functions as a return signal line for the video signal of the signal line 31. This is obtained by multiplexing a voltage on the return signal line 32 of the video signal because the video signal propagated through the signal line 31 is AC-coupled. Thus, the voltage signal supplied via line 32 is
The signal is cut off from the ND 95 and only the feedback current of the video signal, which is an AC signal, passes through the capacitor 96 and flows into the GND 95.

【0017】本実施の形態では、映像信号の信号線31
を同軸ケーブルの信号ラインに、電源電圧を同じ同軸ケ
ーブルのシールドラインに接続している。ここで、信号
線31とシールドライン32とが接続される同軸ケーブ
ルは、その特性インピーダンスが75Ωのものを使用し
ているが、この同軸ケーブルの特性インピーダンスが信
号線31の映像信号に対して有効となるように、或は映
像信号が下記に示すGNDであるシールド部95に流れ
込まないように、あるいは流れ込みにくくなるようにす
る必要がある。
In this embodiment, the signal line 31 of the video signal is used.
Is connected to the signal line of the coaxial cable, and the power supply voltage is connected to the shield line of the same coaxial cable. Here, the coaxial cable to which the signal line 31 and the shield line 32 are connected has a characteristic impedance of 75Ω, but the characteristic impedance of the coaxial cable is effective for the video signal of the signal line 31. It is necessary to prevent the video signal from flowing into the shield part 95, which is the following GND, or to prevent the video signal from flowing.

【0018】そのためにはカメラヘッド部1の映像信号
の信号線31からみたカメラヘッド部1の映像信号とG
NDライン95との間のインピーダンスが、「カメラヘ
ッド部1の信号線31−多芯シールドケーブル94(信
号線31)−画像処理部3の映像信号線31−画像処理
部3のGND95−画像処理部3のカップリングコンデ
ンサ97−多芯シールドケーブル94のリターン信号ラ
イン32−カメラヘッド部1のカップリングコンデンサ
96−カメラヘッド部1のGND95」のルートの方
が、「カメラヘッド部1の映像信号31−多芯シールド
ケーブル94(信号線31)−画像処理部3の信号線3
1−画像処理部3のGNDライン95−多芯シールドケ
ーブル94のシールド部(95)−カメラヘッド部1の
GND95」のルートのインピーダンスよりも遙かに低
くなるように、これら信号線の配線パターン及びカップ
リングコンデンサ96の位置に配慮することが重要であ
る。
For this purpose, the video signal of the camera head 1 and the G
The impedance between the ND line 95 and the ND line 95 is “signal line 31 of camera head unit 1-multi-core shielded cable 94 (signal line 31)-video signal line 31 of image processing unit 3-GND 95 of image processing unit 3-image processing. The route of “coupling capacitor 97 of unit 3-return signal line 32 of multi-core shielded cable 94-coupling capacitor 96 of camera head unit 1-GND 95 of camera head unit 1” is “video signal of camera head unit 1”. 31-multi-core shielded cable 94 (signal line 31)-signal line 3 of image processing unit 3
1—the GND line 95 of the image processing unit 3—the shield portion (95) of the multi-core shielded cable 94—the wiring pattern of these signal lines so as to be much lower than the impedance of the route “GND95” of the camera head unit 1. It is important to consider the position of the coupling capacitor 96.

【0019】尚、ケーブル94は、カメラヘッド部1と
画像処理部3をつなぐための多芯シールドケーブル全体
であり、95は多芯シールドケーブル94のシールド部
である。このシールド部95がカメラヘッド部1と画像
処理部3をつなぐ信号線群の基準GNDである。
The cable 94 is the whole multi-core shielded cable for connecting the camera head unit 1 and the image processing unit 3, and the reference numeral 95 is the shield part of the multi-core shielded cable 94. This shield part 95 is a reference GND of a signal line group connecting the camera head part 1 and the image processing part 3.

【0020】図2は、本発明の実施の形態の画像処理部
3を含むホストコンピュータ部の構成を示すブロック図
である。
FIG. 2 is a block diagram showing the configuration of the host computer unit including the image processing unit 3 according to the embodiment of the present invention.

【0021】画像処理部3は、信号線31のバッファ回
路(BFF)42と、クランプ回路(CLP)43と、A/D変換
器(A/D)44と、カラー画像の撮像に必要なフィルタ、
色分離、ガンマ、マトリックス、クリップなどのデジタ
ル信号処理をする信号処理回路9(DSP)と、画像通信に
適合したフォーマットに映像信号を変換する画像コーデ
ック(CODEC)47と、MPU48と、映像信号の垂直帰
線期間に制御データを送受信する処理回路(VIDS)回路4
9と、同期分離回路45と、同期信号発生器50と、バ
ーストゲート回路(BG)83と、PLL(Phase Locked Lo
op)回路84と、12Vから5Vをレギュレートするレ
ギュレータ(REG)91と、オーディオ信号のA/D変換
器52と、オーディオコーデック(AUDIO CODEC)53と
を有している。
The image processing unit 3 includes a buffer circuit (BFF) 42 for the signal line 31, a clamp circuit (CLP) 43, an A / D converter (A / D) 44, and a filter necessary for capturing a color image. ,
A signal processing circuit 9 (DSP) for performing digital signal processing such as color separation, gamma, matrix, and clip; an image codec (CODEC) 47 for converting a video signal into a format suitable for image communication; an MPU 48; Processing circuit (VIDS) circuit 4 for transmitting and receiving control data during the vertical flyback period
9, a synchronization separation circuit 45, a synchronization signal generator 50, a burst gate circuit (BG) 83, and a PLL (Phase Locked Lo
op) circuit 84, a regulator (REG) 91 for regulating 12V to 5V, an A / D converter 52 for an audio signal, and an audio codec (AUDIO CODEC) 53.

【0022】信号線31は前述した信号線と同じ信号を
伝送しており、クロックと複合同期信号と制御用受信デ
ータが多重された映像信号と、画像処理部3からカメラ
ヘッド部1への制御用送信データが多重されている。信
号線32は、信号線31の映像信号のリターン信号ライ
ンである。37はステレオマイクの右側の音声信号の入
力信号線、38はステレオマイクの左側の音声信号の入
力信号線である。95はGNDラインで、多芯ケーブル
94のシールド部に相当している。
The signal line 31 transmits the same signal as the above-mentioned signal line, and a video signal in which a clock, a composite synchronizing signal and control reception data are multiplexed, and a control signal from the image processing unit 3 to the camera head unit 1. Transmission data is multiplexed. The signal line 32 is a return signal line for the video signal of the signal line 31. 37 is an input signal line for an audio signal on the right side of the stereo microphone, and 38 is an input signal line for an audio signal on the left side of the stereo microphone. Reference numeral 95 denotes a GND line, which corresponds to a shield portion of the multi-core cable 94.

【0023】また、60はホストコンピュータ、62は
ホストコンピュータ60に接続され、各種データやオペ
レータへのメッセージなどを表示するCRTや液晶など
のモニタ、63はオペレータにより操作されて各種デー
タやコマンドの入力に使用されるキーボード、64はポ
インティングデバイスとしてマウス、65は信号線3
7、38を介して入力された音声などを再生して出力す
るスピーカである。
Reference numeral 60 denotes a host computer, 62 is connected to the host computer 60, and a monitor such as a CRT or a liquid crystal display for displaying various data and messages to the operator, and 63 is operated by the operator to input various data and commands. , 64 is a mouse as a pointing device, 65 is a signal line 3
A speaker that reproduces and outputs audio and the like input through the input terminals 7 and 38.

【0024】以上の構成に基づく本実施の形態の画像処
理部3の動作を説明する。
The operation of the image processing section 3 according to the present embodiment based on the above configuration will be described.

【0025】信号線31を介して入力された映像信号
は、バッファ回路(BFF)42、クランプ回路(CLP)43を
経由して、BG回路83、同期分離回路45、A/D変
換器44の各回路に入力される。
The video signal input via the signal line 31 passes through a buffer circuit (BFF) 42 and a clamp circuit (CLP) 43, and is transmitted to a BG circuit 83, a sync separation circuit 45, and an A / D converter 44. Input to each circuit.

【0026】同期分離回路45は、クランプ回路43か
ら入力された映像信号から、HD信号(水平同期信
号)、VD信号(垂直同期信号)、バーストゲートパル
ス(BGP)を分離・生成する。これら信号の内、H
D、VD信号はそれぞれ同期信号発生器50の水平同期
カウンタ(不図示)のリセット端子及び垂直同期カウン
タ(不図示)のリセット端子に入力され、カメラヘッド
部1との水平同期及び垂直同期を行う。こうしてカメラ
ヘッド部1の動作に同期したHD,VD信号は、信号処
理回路(DSP)9及び処理回路(VIDS)49に入力される。
The synchronization separation circuit 45 separates and generates an HD signal (horizontal synchronization signal), a VD signal (vertical synchronization signal), and a burst gate pulse (BGP) from the video signal input from the clamp circuit 43. Of these signals, H
The D and VD signals are input to a reset terminal of a horizontal synchronization counter (not shown) and a reset terminal of a vertical synchronization counter (not shown) of the synchronization signal generator 50, respectively, and perform horizontal synchronization and vertical synchronization with the camera head unit 1. . The HD and VD signals synchronized with the operation of the camera head unit 1 are input to the signal processing circuit (DSP) 9 and the processing circuit (VIDS) 49.

【0027】BG回路83に入力された映像信号は、同
期分離回路45で生成されたバーストゲートパルス(BG
P)により、映像信号に加算されているバーストクロック
のみが抜き出され、PLL回路84に入力される。PL
L回路84では、そのBG回路83から入力されるバー
ストクロックから連続したクロック(CLK)を生成し、そ
のクロック信号(CLK)を同期信号発生器50、A/D変
換器44、信号処理回路(DSP)9、処理回路(VIDS)49
に入力している。
The video signal input to the BG circuit 83 is a burst gate pulse (BG
By P), only the burst clock added to the video signal is extracted and input to the PLL circuit 84. PL
The L circuit 84 generates a continuous clock (CLK) from the burst clock input from the BG circuit 83, and outputs the clock signal (CLK) to the synchronization signal generator 50, the A / D converter 44, the signal processing circuit ( DSP) 9, Processing circuit (VIDS) 49
Is being entered.

【0028】A/D変換器44に入力された映像信号
は、PLL回路84からのクロック(CLK)に同期してデ
ジタル信号(ここでは10ビット)に変換され、このデ
ジタル信号は信号処理回路9及び処理回路(VIDS)49に
入力される。
The video signal input to the A / D converter 44 is converted into a digital signal (here, 10 bits) in synchronization with the clock (CLK) from the PLL circuit 84. And a processing circuit (VIDS) 49.

【0029】信号処理回路9に入力されたデジタル信号
は、PLL回路84からのクロック(CLK)及び同期信号
発生器50からの同期信号(HD,VD)に同期して、カラー
画像の撮像に必要なフィルタ処理、色分離、ガンマ補
正、マトリックス演算、クリップなどのデジタル信号処
理が施され、更に画像コーデック(CODEC)47で、ホス
トコンピュータ60との間での画像通信に適合したフォ
ーマットに変換される。
The digital signal input to the signal processing circuit 9 is synchronized with the clock (CLK) from the PLL circuit 84 and the synchronizing signals (HD, VD) from the synchronizing signal generator 50, and is necessary for capturing a color image. Digital signal processing such as filtering, color separation, gamma correction, matrix calculation, clipping, and the like, and further converted by an image codec (CODEC) 47 into a format suitable for image communication with the host computer 60. .

【0030】また処理回路(VIDS)49では、同期信号発
生器50からの同期信号(HD,VD)とPLL回路84から
のクロック(CLK)に同期して処理が行われ、A/D変換
器44から入力したデジタル信号を基準のデジタル値と
比較することにより、映像信号の垂直帰線期間に多重さ
れたカメラヘッド部1からの制御用データ(TX)を検出し
てMPU48に送信する。また、MPU48から受取っ
たカメラヘッド部1への制御用データ(DATA(TX))を、カ
メラヘッド部1から受信する映像信号の指定の垂直帰線
期間に多重することにより、カメラヘッド部1に送信し
ている。
In the processing circuit (VIDS) 49, processing is performed in synchronization with the synchronization signal (HD, VD) from the synchronization signal generator 50 and the clock (CLK) from the PLL circuit 84, and the A / D converter By comparing the digital signal input from 44 with a reference digital value, control data (TX) from the camera head unit 1 multiplexed during the vertical retrace period of the video signal is detected and transmitted to the MPU 48. Further, the control data (DATA (TX)) for the camera head unit 1 received from the MPU 48 is multiplexed in the designated vertical retrace period of the video signal received from the camera head unit 1 so that Sending.

【0031】93は12Vの電源電圧を発生する電源、
レギュレータ(REG)91は、この12Vの電圧より画像
処理部3のデジタルIC用の5Vを発生している。
Reference numeral 93 denotes a power supply for generating a power supply voltage of 12 V;
The regulator (REG) 91 generates 5 V for the digital IC of the image processing unit 3 from the voltage of 12 V.

【0032】信号線37,38を介して入力されたオー
ディオ信号は、A/D変換器52でデジタル信号に変換
され、音声コーデック53で、ホストコンピュータ60
との間での音声通信に適合したフォーマットに変換され
る。
An audio signal input via the signal lines 37 and 38 is converted into a digital signal by an A / D converter 52, and is converted by an audio codec 53 into a host computer 60.
It is converted to a format suitable for voice communication between.

【0033】97は、多芯シールドケーブル94のシー
ルド部95より直流電圧をカットするためのカップリン
グ・コンデンサである。
Reference numeral 97 denotes a coupling capacitor for cutting a DC voltage from the shield part 95 of the multi-core shielded cable 94.

【0034】この実施の形態では、リターン信号ライン
32を介してカメラヘッド部1で使用する電源電圧(こ
こでは+12V)をカメラヘッド部1に供給するととも
に、この信号ライン32を、信号線31を伝送される映
像信号のリターン信号ラインとしても使用している。こ
れは映像信号が交流結合されることから、映像信号のリ
ターンライン32に電圧を多重したものである。この信
号ライン32を介して供給される電源電圧はカップリン
グコンデンサ97でGNDとはカットされ、交流電流で
ある映像信号の帰還電流だけがこのコンデンサ97を通
過して映像信号のGNDライン95に流れることにな
る。
In this embodiment, a power supply voltage (here, +12 V) used in the camera head unit 1 is supplied to the camera head unit 1 via the return signal line 32, and the signal line 32 is connected to the signal line 31. It is also used as a return signal line for the transmitted video signal. Since the video signal is AC-coupled, the voltage is multiplexed on the return line 32 of the video signal. The power supply voltage supplied via the signal line 32 is cut off from the GND by the coupling capacitor 97, and only the feedback current of the video signal, which is an AC current, passes through the capacitor 97 and flows to the GND line 95 of the video signal. Will be.

【0035】本実施の形態では、映像信号が伝送される
信号線31を同軸ケーブルの信号ラインに、電源電圧を
同じ同軸ケーブルのシールドラインに接続している。
In the present embodiment, the signal line 31 for transmitting the video signal is connected to the signal line of the coaxial cable, and the power supply voltage is connected to the shield line of the same coaxial cable.

【0036】ここで、「カメラヘッド部1の映像信号線
31−多芯シールドケーブル94−画像処理部3の映像
信号線31−画像処理部3のGND95−画像処理部3
のカップリングコンデンサ97−多芯シールドケーブル
94のリターン信号ライン32−カメラヘッド部1のカ
ップリングコンデンサ96−カメラヘッド部1の信号G
ND95」のルートのインピーダンスが、「カメラヘッ
ド部1の映像信号線31−多芯シールドケーブル94−
画像処理部3の映像信号線31−画像処理部3のGND
95−多芯シールドケーブル94のシールド部95−カ
メラヘッド部1のGND95」というルートよりも遙か
に低くなるように、これら信号線の配線パターン及びカ
ップリングコンデンサ97の位置に配慮するようにする
ことが重要である。
Here, "the video signal line 31 of the camera head unit 1, the multi-core shielded cable 94, the video signal line 31 of the image processing unit 3, the GND 95 of the image processing unit 3, the image processing unit 3
Coupling capacitor 97 of multi-core shielded cable 94 return signal line 32 of camera head unit 1 coupling capacitor 96 of camera head unit 1
The impedance of the route of “ND95” is “video signal line 31 of camera head unit 1−multi-core shielded cable 94−
Video signal line 31 of image processing unit 3-GND of image processing unit 3
The wiring pattern of these signal lines and the position of the coupling capacitor 97 should be considered so as to be much lower than the route of “95−shield part 95 of the multi-core shielded cable 94−GND 95 of the camera head part 1”. This is very important.

【0037】尚、上記実施の形態ではカメラヘッド部1
から画像処理部3に送信する同期信号に複合同期信号を
使用しているが、水平同期信号と垂直同期信号の組み合
わせでもまったく同様である。
In the above embodiment, the camera head 1
Although the composite synchronizing signal is used as the synchronizing signal to be transmitted to the image processing unit 3, the same applies to a combination of the horizontal synchronizing signal and the vertical synchronizing signal.

【0038】また、カメラヘッド部1と画像処理部3の
通信のタイミングに、垂直帰線期間を使用しているが、
映像信号に影響を与えないところであればどこに多重し
ても良く、例えば水平同期信号期間に信号を多重しても
同様の効果が得られる。
The vertical flyback period is used for the communication timing between the camera head unit 1 and the image processing unit 3.
Multiplexing may be performed anywhere that does not affect the video signal. For example, similar effects can be obtained by multiplexing signals during the horizontal synchronization signal period.

【0039】更に本実施の形態では、パソコンとのデー
タ通信を行う構成を取っているが、スタンドアローン装
置におけるビデオ出力を行う構成にも適用できる。
Further, in the present embodiment, a configuration for performing data communication with a personal computer is employed, but the present invention can be applied to a configuration for performing video output in a stand-alone device.

【0040】以上説明したように本実施の形態によれ
ば、画像処理部3からカメラヘッド部1に供給する電源
電圧を、カメラヘッド部1から画像処理部3に送信され
る映像信号のリターン信号ラインに多重したため、電源
供給用の信号線を無くすことができる。
As described above, according to the present embodiment, the power supply voltage supplied from the image processing unit 3 to the camera head unit 1 is changed to the return signal of the video signal transmitted from the camera head unit 1 to the image processing unit 3. Since the signals are multiplexed on the line, the signal line for power supply can be eliminated.

【0041】なお、本発明は、複数の機器(例えばホス
トコンピュータ,インタフェイス機器,リーダ,プリン
タなど)から構成されるシステムに適用しても、一つの
機器からなる装置(例えば、複写機,ファクシミリ装置
など)に適用してもよい。
Even if the present invention is applied to a system composed of a plurality of devices (for example, a host computer, an interface device, a reader, a printer, etc.), an apparatus (for example, a copying machine, a facsimile, etc.) composed of one device. Device).

【0042】また、本発明の目的は、前述した実施形態
の機能を実現するソフトウェアのプログラムコードを記
録した記憶媒体を、システムあるいは装置に供給し、そ
のシステムあるいは装置のコンピュータ(またはCPU
やMPU)が記憶媒体に格納されたプログラムコードを
読出し実行することによっても達成される。
Another object of the present invention is to provide a storage medium storing a program code of software for realizing the functions of the above-described embodiments to a system or apparatus, and to provide a computer (or CPU) of the system or apparatus.
Or MPU) reads and executes the program code stored in the storage medium.

【0043】この場合、記憶媒体から読出されたプログ
ラムコード自体が前述した実施形態の機能を実現するこ
とになり、そのプログラムコードを記憶した記憶媒体は
本発明を構成することになる。
In this case, the program code itself read from the storage medium realizes the functions of the above-described embodiment, and the storage medium storing the program code constitutes the present invention.

【0044】プログラムコードを供給するための記憶媒
体としては、例えば、フロッピディスク,ハードディス
ク,光ディスク,光磁気ディスク,CD−ROM,CD
−R,磁気テープ,不揮発性のメモリカード,ROMな
どを用いることができる。
As a storage medium for supplying the program code, for example, a floppy disk, hard disk, optical disk, magneto-optical disk, CD-ROM, CD
-R, a magnetic tape, a nonvolatile memory card, a ROM, or the like can be used.

【0045】また、コンピュータが読出したプログラム
コードを実行することにより、前述した実施形態の機能
が実現されるだけでなく、そのプログラムコードの指示
に基づき、コンピュータ上で稼働しているOS(オペレ
ーティングシステム)などが実際の処理の一部または全
部を行い、その処理によって前述した実施形態の機能が
実現される場合も含まれる。
When the computer executes the readout program code, not only the functions of the above-described embodiment are realized, but also the OS (Operating System) running on the computer based on the instruction of the program code. ) Performs part or all of the actual processing, and the processing realizes the functions of the above-described embodiments.

【0046】さらに、記憶媒体から読出されたプログラ
ムコードが、コンピュータに挿入された機能拡張ボード
やコンピュータに接続された機能拡張ユニットに備わる
メモリに書込まれた後、そのプログラムコードの指示に
基づき、その機能拡張ボードや機能拡張ユニットに備わ
るCPUなどが実際の処理の一部または全部を行い、そ
の処理によって前述した実施形態の機能が実現される場
合も含まれる。
Further, after the program code read from the storage medium is written into a memory provided in a function expansion board inserted into the computer or a function expansion unit connected to the computer, based on the instructions of the program code, The case where the CPU of the function expansion board or the function expansion unit performs part or all of the actual processing, and the function of the above-described embodiment is realized by the processing.

【0047】以上説明したように本実施の形態によれ
ば、画像処理部からカメラヘッド部へ供給する電源ライ
ンを、カメラヘッド部から画像処理部へ送信される映像
信号のGNDラインに多重することにより、電源供給用
の専用線を無くすことができ、ケーブルの簡素化が図
れ、コスト削減と機器の取り扱いが向上する。
As described above, according to the present embodiment, the power supply line supplied from the image processing unit to the camera head unit is multiplexed with the GND line of the video signal transmitted from the camera head unit to the image processing unit. As a result, a dedicated line for power supply can be eliminated, cables can be simplified, costs can be reduced, and handling of equipment can be improved.

【0048】尚、本実施の形態では、画像処理部3に電
源93を有する構成としたが、本発明はこれに限定され
るものでなく、例えばこの電源93を無くし、ホストコ
ンピュータ60から電源電圧を供給されるようにして、
その電源電圧をライン32を介してカメラヘッド部1に
送るようにしてもよい。
In this embodiment, the image processing unit 3 has the power supply 93. However, the present invention is not limited to this. For example, the power supply 93 is eliminated and the power supply voltage is supplied from the host computer 60. To be supplied,
The power supply voltage may be sent to the camera head unit 1 via the line 32.

【0049】[0049]

【発明の効果】以上説明したように本発明によれば、画
像処理部から撮像ユニットに電力を供給している電源ラ
インを、各種同期信号と映像信号などが多重された信号
線の対となる信号線に重畳させることにより、撮像ユニ
ットと画像処理ユニットとの間の信号線の数を少なくで
きるという効果がある。
As described above, according to the present invention, the power supply line for supplying power from the image processing unit to the imaging unit is a pair of signal lines in which various synchronization signals and video signals are multiplexed. By superimposing the signal lines on the signal lines, the number of signal lines between the imaging unit and the image processing unit can be reduced.

【0050】また本発明によれば、映像信号及び各種同
期信号、送受信データを多重させて信号線を介して伝送
するとともに、その信号線の対となる信号線に電源電圧
を重畳させることにより、信号線の数を少なくできると
いう効果がある。
According to the present invention, a video signal, various synchronization signals, and transmission / reception data are multiplexed and transmitted via a signal line, and a power supply voltage is superimposed on a signal line which is a pair of the signal line. There is an effect that the number of signal lines can be reduced.

【0051】[0051]

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の実施の形態のカメラヘッド部の構成を
示すブロック図である。
FIG. 1 is a block diagram illustrating a configuration of a camera head unit according to an embodiment of the present invention.

【図2】本発明の実施の形態の画像処理部を含むホスト
コンピュータのブロック図である。
FIG. 2 is a block diagram of a host computer including an image processing unit according to the embodiment of the present invention.

【符号の説明】[Explanation of symbols]

16 加算回路 19 同期信号発生器 21 処理回路 31 信号線 32 リターン信号ライン 91,92 電源(REG) 93 電源ユニット 94 多芯シールドケーブル 16 Adder circuit 19 Synchronous signal generator 21 Processing circuit 31 Signal line 32 Return signal line 91, 92 Power supply (REG) 93 Power supply unit 94 Multi-core shielded cable

Claims (8)

【特許請求の範囲】[Claims] 【請求項1】 被写体を撮像して映像信号を出力する撮
像装置であって、 前記映像信号の同期信号及び同期用クロック信号を発生
する同期信号発生手段と、 送信データを発生するデータ発生手段と、 前記同期信号発生手段からの同期信号及び前記同期用ク
ロック信号と、前記データ発生手段からの送信データを
前記映像信号に多重した多重信号を発生する多重手段
と、 前記多重手段により発生された多重信号を伝送するため
の、少なくとも第1信号線と前記第1信号線と対になる
第2信号線を有する伝送手段と、 前記伝送手段の前記第2信号線を介して直流電圧を入力
して電源電圧を発生する電源手段と、 前記第2信号線と接地ラインとの間での直流信号を遮断
する遮断手段と、を有することを特徴とする撮像装置。
1. An image pickup apparatus for picking up an image of a subject and outputting a video signal, comprising: a synchronizing signal generating means for generating a synchronizing signal of the video signal and a synchronizing clock signal; and a data generating means for generating transmission data. Multiplexing means for generating a multiplexed signal obtained by multiplexing the synchronization signal and the synchronization clock signal from the synchronization signal generation means and the transmission data from the data generation means with the video signal; and multiplexing generated by the multiplexing means. A transmission unit for transmitting a signal, the transmission unit having at least a first signal line and a second signal line paired with the first signal line; and a DC voltage input through the second signal line of the transmission unit. An imaging apparatus comprising: a power supply unit that generates a power supply voltage; and a blocking unit that blocks a DC signal between the second signal line and a ground line.
【請求項2】 請求項1に記載の撮像装置であって、前
記伝送手段は同軸ケーブルを有し、前記第1信号線は前
記同軸ケーブルの信号線に相当し、前記第2信号線は前
記同軸ケーブルのシールド線に相当することを特徴とす
る。
2. The imaging apparatus according to claim 1, wherein said transmission means has a coaxial cable, said first signal line corresponds to a signal line of said coaxial cable, and said second signal line is said signal line. It is equivalent to a shielded wire of a coaxial cable.
【請求項3】 請求項1に記載の撮像装置であって、前
記多重信号を伝送する第1信号線には更に受信データが
多重されていることを特徴とする。
3. The imaging apparatus according to claim 1, wherein received data is further multiplexed on the first signal line transmitting the multiplexed signal.
【請求項4】 請求項1に記載の撮像装置であって、前
記遮断手段は、前記第2信号線と接地ラインとの間に直
列に挿入されたコンデンサを含むことを特徴とする。
4. The imaging apparatus according to claim 1, wherein said blocking means includes a capacitor inserted in series between said second signal line and a ground line.
【請求項5】 被写体を撮像して映像信号を出力する撮
像ユニットと、前記撮像ユニットからの映像信号を処理
する画像処理ユニットを有する撮像システムであって、 前記撮像ユニットは、 前記映像信号の同期信号及び同期用クロック信号を発生
する同期信号発生手段と、 送信データを発生するデータ発生手段と、 前記同期信号発生手段からの同期信号及び前記同期用ク
ロック信号と、前記データ発生手段からの送信データを
前記映像信号に多重した多重信号を発生する多重手段
と、 前記多重手段により発生された多重信号を伝送するため
の、少なくとも第1信号線と前記第1信号線と対になる
第2信号線を有する伝送手段と、 前記伝送手段の前記第2信号線を介して直流電圧を入力
して電源電圧を発生する電源手段と、 前記第2信号線と接地ラインとの間での直流信号を遮断
する第1の遮断手段とを有し、 前記画像処理ユニットは、 前記伝送手段を介して伝送される多重信号を受取って映
像信号と同期信号に分離する分離手段と、 前記分離手段により分離された同期信号に基づいて前記
映像信号に対して画像処理を行う処理手段と、 前記伝送手段の前記第2信号線に直流電圧を重畳する電
源電圧発生手段と、 前記第2信号線と接地ラインとの間での直流信号を遮断
する第2の遮断手段と、を有することを特徴とする撮像
システム。
5. An imaging system comprising: an imaging unit that images a subject and outputs a video signal; and an image processing unit that processes a video signal from the imaging unit, wherein the imaging unit synchronizes the video signal. A synchronizing signal generating means for generating a signal and a synchronizing clock signal; a data generating means for generating transmission data; a synchronizing signal and the synchronizing clock signal from the synchronizing signal generating means; and a transmitting data from the data generating means. Multiplexing means for generating a multiplexed signal multiplexed with the video signal, and a second signal line paired with at least a first signal line and the first signal line for transmitting the multiplexed signal generated by the multiplexing means Transmission means having: a DC voltage input through the second signal line of the transmission means to generate a power supply voltage; and the second signal line A first blocking unit for blocking a DC signal between the grounding line and the ground line, wherein the image processing unit receives a multiplexed signal transmitted through the transmission unit and separates the multiplexed signal into a video signal and a synchronization signal. Separating means; processing means for performing image processing on the video signal based on the synchronization signal separated by the separating means; power supply voltage generating means for superimposing a DC voltage on the second signal line of the transmitting means; An imaging system comprising: a second blocking unit configured to block a DC signal between the second signal line and a ground line.
【請求項6】 請求項5に記載の撮像システムであっ
て、前記伝送手段は同軸ケーブルを有し、前記第1信号
線は前記同軸ケーブルの信号線に相当し、前記第2信号
線は前記同軸ケーブルのシールド線に相当することを特
徴とする。
6. The imaging system according to claim 5, wherein said transmission means has a coaxial cable, said first signal line corresponds to a signal line of said coaxial cable, and said second signal line is said signal line. It is equivalent to a shielded wire of a coaxial cable.
【請求項7】 請求項5に記載の撮像システムであっ
て、前記画像処理ユニットは、前記多重信号を伝送する
第1信号線に更に受信データを多重することを特徴とす
る。
7. The imaging system according to claim 5, wherein the image processing unit further multiplexes received data on a first signal line transmitting the multiplexed signal.
【請求項8】 請求項5に記載の撮像システムであっ
て、前記第1及び第2の遮断手段は、前記第2信号線と
接地ラインとの間に直列に挿入されたコンデンサを含む
ことを特徴とする。
8. The imaging system according to claim 5, wherein said first and second blocking means include a capacitor inserted in series between said second signal line and a ground line. Features.
JP9160196A 1997-02-07 1997-06-17 Image pickup device and image pickup system Withdrawn JPH118789A (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP9160196A JPH118789A (en) 1997-06-17 1997-06-17 Image pickup device and image pickup system
US09/018,006 US6437824B1 (en) 1997-02-07 1998-02-03 Image pickup apparatus and system
EP98102119A EP0858215A3 (en) 1997-02-07 1998-02-06 Image pickup apparatus and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9160196A JPH118789A (en) 1997-06-17 1997-06-17 Image pickup device and image pickup system

Publications (1)

Publication Number Publication Date
JPH118789A true JPH118789A (en) 1999-01-12

Family

ID=15709896

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9160196A Withdrawn JPH118789A (en) 1997-02-07 1997-06-17 Image pickup device and image pickup system

Country Status (1)

Country Link
JP (1) JPH118789A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003110893A (en) * 2001-09-27 2003-04-11 Hitachi Kokusai Electric Inc Communication method and power supply method, and television camera using the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003110893A (en) * 2001-09-27 2003-04-11 Hitachi Kokusai Electric Inc Communication method and power supply method, and television camera using the same

Similar Documents

Publication Publication Date Title
CA2260621C (en) Image input apparatus, image input system, image sending/receiving system, image input method and storage medium
US8305448B2 (en) Selective privacy protection for imaged matter
US5486853A (en) Electrical cable interface for electronic camera
US6437824B1 (en) Image pickup apparatus and system
US6392698B1 (en) Camera head-detachable image sensing apparatus, image processing apparatus, and image sensing system constituted therewith
JP5970748B2 (en) Moving image photographing system and synchronization control method
US10045009B2 (en) Imaging device and imaging control method with adjustable frame frequency
US20220321854A1 (en) Signal processing device and signal processing method
WO2017049597A1 (en) System and method for video broadcasting
JPH118789A (en) Image pickup device and image pickup system
CN102104739B (en) Transmission system, imaging apparatus, and transmission method
KR102080927B1 (en) Method and Apparatus for Generating Stereo Image
JPH09294223A (en) Image pickup device, video image processor, and image pickup system
JPH10233954A (en) Image pickup device and image processor
JPH10173983A (en) Image pickup device, image processor and image pickup system
JP2001339631A (en) Video camera and video camera system
JP3072663B2 (en) Color video camera device
JP2006180293A (en) Head separation type single panel type color camera device
JPH07312710A (en) Head separate type ccd camera head
JPH10173982A (en) Image pickup device, image processor and image pickup system
JPH08186753A (en) Image pickup device
JP2719466B2 (en) Imaging system
JPH04152786A (en) Control signal transmission method for monitor system
KR970003995Y1 (en) External signal mixing circuit
JPH07322102A (en) Image pickup device

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20040907