JPH1184339A - Display device - Google Patents

Display device

Info

Publication number
JPH1184339A
JPH1184339A JP24158297A JP24158297A JPH1184339A JP H1184339 A JPH1184339 A JP H1184339A JP 24158297 A JP24158297 A JP 24158297A JP 24158297 A JP24158297 A JP 24158297A JP H1184339 A JPH1184339 A JP H1184339A
Authority
JP
Japan
Prior art keywords
voltage
display device
information
driving
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP24158297A
Other languages
Japanese (ja)
Inventor
Kazunori Katakura
一典 片倉
Tomoyuki Ono
智之 大野
Jun Iba
潤 伊庭
Akira Tsuboyama
明 坪山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP24158297A priority Critical patent/JPH1184339A/en
Publication of JPH1184339A publication Critical patent/JPH1184339A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide a display device capable of compensating a minute DC component which is caused by the variation of constituting elements, parts or the like and is superposed on the whole of matrix electrode parts. SOLUTION: All of plural driving voltages V1-V4 are uniformly changed according to temp. information from a temp. detecting means 108 by a first voltage control means 8 provided in a driving means 105 driving optical elements. Moreover, second voltage control means 9, 10 changing the prescribed driving voltage V4 among the plural driving voltages V1-V4 in an amount smaller than the amount of change of the voltage in which the plural voltages are changed uniformly, are provided in the driving means 105 and the prescribed driving voltage V4 is minutely changed by the second voltage control means 9, 10 in accordance with off-set information from an off-set means 3. Moreover, the prescribed driving voltage V4 is made so as to be applied intermittently and with a constant time ratio without depending on the display information as well by forming the pulses of an information signal with this prescribed driving voltage V4.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、文字や画像を表示
するための表示装置に関し、特に駆動信号を変化させて
表示画像を調整する表示装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a display device for displaying characters and images, and more particularly to a display device for adjusting a display image by changing a drive signal.

【0002】[0002]

【従来の技術】従来、基板間に液晶やエレクトロクロー
ミー物質等の光学変調物質を配置し、この光学変調物質
を走査信号電極群と情報信号電極群とを有してなるマト
リクス電極により駆動して画像表示を行う表示装置はよ
く知られている。中でも、光学変調物質として双安定性
を有する液晶を用いた液晶素子が、クラーク(Clar
k)及びラガーウォール(Lagerwall)の両者
により、特開昭56−107216号公報、米国特許第
4,362,924号明細書等で提案されている。
2. Description of the Related Art Conventionally, an optical modulator such as a liquid crystal or an electrochromic material is arranged between substrates, and the optical modulator is driven by a matrix electrode having a scanning signal electrode group and an information signal electrode group. Display devices that perform image display by using a well-known method are well known. Among them, a liquid crystal element using a liquid crystal having bistability as an optical modulator is known as Clark.
k) and Lagerwall, both of which are proposed in JP-A-56-107216 and U.S. Pat. No. 4,362,924.

【0003】ここで、双安定性液晶としては、一般にカ
イラルスメクチックC相(Smc*)またはH相(Sm
H*)相を有するカイラルスメクチック液晶が用いられ
ている。そして、この液晶は、これら各相の状態におい
て、印加された電界に応答して第1の光学的安定状態と
第2の光学的安定状態とのいずれかをとり、かつ電圧が
印加されてないときはその状態を維持する性質、即ち安
定性を有する。更に、この液晶は、電界の変化に対する
応答が速やかであることから、高速かつ記憶型の表示装
置等の分野における広い利用が期待されている。
Here, as the bistable liquid crystal, a chiral smectic C phase (Smc *) or an H phase (Sm *) is generally used.
A chiral smectic liquid crystal having an H *) phase is used. The liquid crystal takes one of the first optically stable state and the second optically stable state in response to the applied electric field in each of these phases, and no voltage is applied. Sometimes it has the property of maintaining that state, that is, it has stability. Further, the liquid crystal is expected to be widely used in fields such as a high-speed and storage type display device because of its quick response to a change in an electric field.

【0004】ところで、このような液晶素子で用いられ
る一対の基板の内側に各々ストライプ状電極群を設け、
このストライプ状電極が互いに直交するように配線した
マトリクス表示装置の場合では、例えば特開昭59−1
93426号公報、同59−193427号公報、同6
0−156046号公報や同60−156047号等に
開示された駆動法を適用することが出来る。
By the way, a striped electrode group is provided inside a pair of substrates used in such a liquid crystal element, respectively.
In the case of a matrix display device in which the striped electrodes are wired so as to be orthogonal to each other, for example, Japanese Unexamined Patent Publication No.
No. 93426, No. 59-193427, No. 6
The driving method disclosed in Japanese Patent Application Laid-Open Nos. 0-156046 and 60-15647 can be applied.

【0005】ここで、このような表示装置においては、
温度に応じて表示画像の調整を行う必要があり、この調
整方法としては、画像情報の表示を行う際、例えば温度
情報をモニターし、その出力をフィードバックすること
により電極に印加する駆動電圧を調整する方法や、調整
ボリュームの手動操作により駆動電圧を変化させて表示
画像の調整を行う方法が広く知られている。
Here, in such a display device,
It is necessary to adjust the display image according to the temperature. As the adjustment method, when displaying the image information, for example, monitor the temperature information and adjust the drive voltage applied to the electrodes by feeding back the output. There are widely known methods for adjusting the displayed image by changing the drive voltage by manual operation of an adjustment volume.

【0006】図11は、このような従来の表示装置のブ
ロック図であり、同図において、801は、走査信号電
極801aと情報信号電極801bとが互いにマトリク
ス状に配置され、その間に液晶を挟持した構成の液晶パ
ネルの表示部であり、この表示部801は温度によって
液晶のスイッチング闘値が変化する特性を有するもので
ある。
FIG. 11 is a block diagram of such a conventional display device. In FIG. 11, reference numeral 801 denotes a scanning signal electrode 801a and an information signal electrode 801b arranged in a matrix, and a liquid crystal interposed therebetween. This is a display unit of a liquid crystal panel having the above-described configuration, and the display unit 801 has a characteristic that the switching threshold value of the liquid crystal changes depending on the temperature.

【0007】そして、この表示部801は、情報信号電
極801bに情報信号印加波形を印加するための情報電
極駆動回路802、走査信号電極801aに走査信号電
圧波形を印加するための走査電極駆動回路803及び表
示部801の温度を検出するためのサーミスタ808を
備えている。ここで、このサーミスタ808は表示部8
01の温度を検出し、コントローラ805のMPU81
1に入力するようになっており、MPU811は入力さ
れた温度情報に基づき表示部801の温度に応じた駆動
電圧情報を決定するようになっている。
The display section 801 includes an information electrode drive circuit 802 for applying an information signal application waveform to the information signal electrode 801b, and a scan electrode drive circuit 803 for applying a scan signal voltage waveform to the scan signal electrode 801a. And a thermistor 808 for detecting the temperature of the display unit 801. Here, the thermistor 808 is connected to the display unit 8
01 of the MPU 81 of the controller 805
1 and the MPU 811 determines drive voltage information according to the temperature of the display unit 801 based on the input temperature information.

【0008】具体的には、サーミスタ808から入力さ
れた温度情報を、まずA/Dコンバータ812によって
A/D変換した後、MPU811にディジタル信号とし
て入力する。そして、MPU811は一定期間毎にA/
Dコンバータ812からの信号を受け取り、内蔵された
メモリに書き込まれている温度と駆動電圧との関係を定
義した温度補償テーブル(図示せず)に基づいて表示部
801の温度に応じた駆動電圧情報を決定するようにし
ている。
More specifically, the temperature information input from the thermistor 808 is first A / D-converted by the A / D converter 812 and then input to the MPU 811 as a digital signal. Then, the MPU 811 performs A /
Drive voltage information corresponding to the temperature of the display unit 801 based on a temperature compensation table (not shown) that receives a signal from the D converter 812 and defines the relationship between the temperature and the drive voltage written in a built-in memory. Is to decide.

【0009】さらに、MPU811は、このようにして
決定した駆動電圧情報に基づき、スイッチング電源81
5から供給される電圧をD/Aコンバータ813によっ
て基準電圧(以後DAOUTと呼称する)に変換し、液
晶駆動電源部814に供給するようにしている。ここ
で、このように表示部801の温度に応じて液晶駆動電
源部814に供給するDAOUTの値を変化させること
により、液晶駆動電源部814が情報電極印加回路80
2及び走査電極駆動回路803へ供給する液晶駆動電圧
の制御を行うようにしている。(以下この動作を温度補
償動作と呼称する)なお、従来は、サーミスタ808に
よる自動温度補償のかわりに調整ボリュームを手動で操
作して駆動電圧を調整し、電極に印加する駆動電圧を変
化させることで温度特性を有する表示部801の表示画
像の調整を行うものもある。また、温度によって駆動波
形のバイアス比を変化させるため、走査電極に印加する
駆動電圧値と情報電極に印加する駆動電圧値を独立に変
えるものもあった。
Further, based on the drive voltage information determined in this way, the MPU 811
5 is converted into a reference voltage (hereinafter referred to as DAOUT) by a D / A converter 813 and supplied to a liquid crystal drive power supply 814. Here, by changing the value of DAOUT supplied to the liquid crystal drive power supply unit 814 according to the temperature of the display unit 801 in this way, the liquid crystal drive power supply unit 814 allows the information electrode application circuit 80
2 and the liquid crystal drive voltage supplied to the scan electrode drive circuit 803 is controlled. (Hereinafter, this operation is referred to as a temperature compensation operation.) Conventionally, instead of the automatic temperature compensation by the thermistor 808, the drive voltage is adjusted by manually operating an adjustment volume to change the drive voltage applied to the electrodes. In some cases, the display image of the display unit 801 having temperature characteristics is adjusted. Further, in order to change the bias ratio of the driving waveform depending on the temperature, there has been a method in which the driving voltage value applied to the scanning electrode and the driving voltage value applied to the information electrode are independently changed.

【0010】[0010]

【発明が解決しようとしている課題】しかし、このよう
な従来の表示装置においては、いずれもサーミスタや調
整ボリューム等によって駆動電圧やバイアス比、あるい
は駆動スピード、即ち選択期間の長さを変化させる場合
であっても、1フレーム走査期間中DC成分はゼロのま
ま、或は一定のDC成分を与えたまま駆動していた。こ
れでは、表示装置を構成する要素・部品の個体のばらつ
きや表示素子部分の負荷変動、温度変化、経時劣化など
から生じる表示画像の乱れを補正することができなかっ
た。
However, in such a conventional display device, when the driving voltage, the bias ratio, or the driving speed, that is, the length of the selection period is changed by a thermistor, an adjustment volume, or the like. Even if there is, during one frame scanning period, the DC component is driven with zero or a constant DC component is given. With this, it is not possible to correct the disturbance of the display image caused by the variation of the individual elements and components constituting the display device, the load variation of the display element portion, the temperature change, the deterioration over time, and the like.

【0011】具体的には、量産した数多くの製品の中に
はマトリクス電極部全体に必要以上の直流成分が重畳し
てしまい良好な表示を保つことができないものが発生し
てしまうという問題があった。特に、光学変調物質と電
極間の抵抗値を低くしたものは、直流成分が光学変調物
質に直接印加されるため、良好な表示を保てないものが
多く発生してしまい、量産性を落とす結果となってい
た。
Specifically, among many mass-produced products, there is a problem that a superfluous DC component is superimposed on the entire matrix electrode portion and a good display cannot be maintained. Was. In particular, when the resistance between the optical modulation material and the electrode is low, a direct current component is directly applied to the optical modulation material, so that many materials that cannot maintain a good display are generated, resulting in a decrease in mass productivity. Had become.

【0012】本発明は、上記問題点を解決するためにな
されたものであり、構成要素・部品のばらつき等から生
じ、マトリクス電極部全体に重畳する微細な直流成分を
補正することのできる表示装置を提供することである。
The present invention has been made in order to solve the above-mentioned problems, and a display device capable of correcting a minute DC component superimposed on the entire matrix electrode portion due to a variation in components and parts and the like. It is to provide.

【0013】[0013]

【課題を解決するための手段】本発明は、対向配置され
た一対の基板及び前記基板間に設けられた光学変調物質
を備えた表示部と、情報信号及び走査信号を前記基板に
形成されたマトリクス電極に印加して前記光学変調物質
を駆動する駆動手段とを有する表示装置であって、前記
駆動手段は、画素の非選択期間に該画素の光学変調物質
に印加される電圧のDC成分を変化させる第1の電圧制
御手段を有することを特徴とするものである。
SUMMARY OF THE INVENTION According to the present invention, there is provided a display device comprising a pair of substrates arranged opposite to each other and an optical modulation material provided between the substrates, and an information signal and a scanning signal formed on the substrates. A driving unit for driving the optical modulation material by applying the same to a matrix electrode, wherein the driving unit converts a DC component of a voltage applied to the optical modulation material of the pixel during a non-selection period of the pixel. It has a first voltage control means for changing.

【0014】また本発明は、前記表示部の温度情報を提
供する温度検知手段と、前記温度検知手段からの温度情
報に応じて画素の選択期間に該画素の光学変調物質に印
加される駆動電圧を変化させる第2の電圧制御手段を有
することを特徴とするものである。
According to another aspect of the present invention, there is provided a temperature detecting means for providing temperature information of the display section, and a driving voltage applied to an optical modulation material of the pixel during a selection period of the pixel according to the temperature information from the temperature detecting means. And a second voltage control means for changing the voltage.

【0015】また本発明は、前記第1の電圧制御手段
は、バイアス比を変えずに駆動電圧を変化させることを
特徴とするものである。
Further, the invention is characterized in that the first voltage control means changes the drive voltage without changing the bias ratio.

【0016】また本発明は、前記第2の電圧制御手段に
前記表示部の温度情報を提供する温度検知手段を備え、
該第2の電圧制御手段は前記温度検知手段からの温度情
報に応じて前記駆動電圧を変化させることを特徴とする
ものである。
The present invention further comprises a temperature detecting means for providing the second voltage control means with temperature information of the display section,
The second voltage control means changes the drive voltage according to temperature information from the temperature detection means.

【0017】また本発明は、前記光学変調物質が液晶で
あることを特徴とするものである。
Further, the present invention is characterized in that the optical modulation material is a liquid crystal.

【0018】また本発明は、前記液晶が強誘電性液晶で
あることを特徴とするものである。
Further, the present invention is characterized in that the liquid crystal is a ferroelectric liquid crystal.

【0019】また本発明は、前記基板には前記光学変調
物質に接する体積抵抗が108 Ωcm以下の膜が塗布され
ていることを特徴とするものである。
The present invention is also characterized in that the substrate is coated with a film having a volume resistance of 10 8 Ωcm or less in contact with the optical modulation substance.

【0020】また本発明は、前記DC成分を変化させる
ための電圧変化量が前記電極に印加される最大電圧値の
0.2%以下であることを特徴とするものである。
Further, the present invention is characterized in that a voltage change amount for changing the DC component is 0.2% or less of a maximum voltage value applied to the electrode.

【0021】また本発明のように、駆動手段により基板
に形成されたマトリクス電極に情報信号及び走査信号を
印加して対向配置された一対の基板基板間に設けられた
光学変調物質を駆動すると共に、この駆動手段に設けら
れた第1の電圧制御手段により画素の非選択期間に画素
の光学変調物質に印加される電圧のDC成分を変化させ
るようにする。
Further, as in the present invention, an information signal and a scanning signal are applied to a matrix electrode formed on a substrate by a driving means to drive an optical modulation substance provided between a pair of substrate substrates arranged opposite to each other. The first voltage control means provided in the driving means changes the DC component of the voltage applied to the optical modulation material of the pixel during the non-selection period of the pixel.

【0022】[0022]

【発明の実施の形態】以下、本発明の実施の形態につい
て図面を用いて詳細に説明する。
Embodiments of the present invention will be described below in detail with reference to the drawings.

【0023】図1は本発明による表示装置に用いられる
画素の光学変調物質に印加される駆動電圧を示す図であ
る。なお、同図において、VE は画素の表示状態を消去
する為の消去パルスの電圧、VOPは消去後の画素の表示
状態を定める為の書き込みパルスの電圧を示している。
FIG. 1 is a diagram showing a driving voltage applied to an optical modulation material of a pixel used in a display device according to the present invention. In the figure, V E is the voltage of the erase pulse for erasing the display state of the pixel, the V OP represents the voltage of the write pulse for defining the display state of the pixel after erase.

【0024】また、消去パルス電圧VE の印加期間を消
去期間、書き込みパルス電圧VOPの印加期間を選択期間
とし、書き込み期間終了後次の消去期間までの間を非選
択期間とする。
The application period of the erase pulse voltage V E is an erase period, the application period of the write pulse voltage V OP is a selection period, and the period from the end of the write period to the next erase period is a non-selection period.

【0025】一方、波形(A)は非選択期間に画素の光
学変調物質に電圧が印加されない波形、波形(B)は非
選択期間に書き込みパルス電圧と反対極性の正のDCオ
フセット電圧VOFF が印加される波形であり、波形
(C)は非選択期間に書き込みパルス電圧と同極性の負
のDCオフセット電圧VOFF が印加される波形である。
On the other hand, the waveform (A) is a waveform in which no voltage is applied to the optical modulator of the pixel during the non-selection period, and the waveform (B) is a positive DC offset voltage V OFF having the opposite polarity to the write pulse voltage during the non-selection period. The waveform (C) is a waveform to which a negative DC offset voltage V OFF having the same polarity as the write pulse voltage is applied during the non-selection period.

【0026】ここで、DCオフセット電圧VOFF が変化
すれば非選択期間に印加される電圧のDC成分が変化す
ることになる。本発明は、このDCオフセット電圧V
OFF を可変としたことを特徴とするものである。
Here, if the DC offset voltage V OFF changes, the DC component of the voltage applied during the non-selection period changes. The present invention uses the DC offset voltage V
The feature is that OFF is variable.

【0027】また、波形(D)は、非選択期間には正負
対称の非選択電圧波形が印加され、画素の光学変調物質
に印加されるDC成分はOとなっている波形である。
The waveform (D) is a waveform in which a positive / negative symmetric non-selection voltage waveform is applied during the non-selection period, and the DC component applied to the optical modulation material of the pixel is O.

【0028】本発明においては、波形(E)に示すよう
に非選択期間に正負非対称の非選択電圧波形が印加さ
れ、書き込みパルスと逆極性且つ可変のDCオフセット
電圧が印加できるようになっている。なお、必要に応じ
て、書き込み電圧VOPをも可変とする手段を独立して設
けることも好ましいものである。
In the present invention, a non-selective asymmetrical non-selection voltage waveform is applied during the non-selection period as shown in waveform (E), so that a variable DC offset voltage having a polarity opposite to that of the write pulse can be applied. . If necessary, it is also preferable to independently provide means for varying the write voltage V OP .

【0029】本発明によれば、DCオフセット電圧V
OFF を可変にしたことで、駆動マージンを広くすること
が出来、良好な表示画像が得られる。
According to the present invention, the DC offset voltage V
By making OFF variable, a drive margin can be widened and a good display image can be obtained.

【0030】図2は、本発明の第1の実施の形態に係る
液晶装置のブロック図である。同図において、107は
グラフィックコントローラであり、ここから送出される
データは光学素子である液晶を駆動する駆動手段である
駆動制御回路105を通して走査信号制御回路104と
情報信号制御回路106に入力された後、それぞれ走査
線アドレスデータと表示データとに変換され、この後、
走査信号印加回路102及び情報信号印加回路103に
入力されるようになっている。
FIG. 2 is a block diagram of the liquid crystal device according to the first embodiment of the present invention. In the figure, reference numeral 107 denotes a graphic controller, and data transmitted from the graphic controller is input to a scanning signal control circuit 104 and an information signal control circuit 106 through a drive control circuit 105 which is a drive unit for driving a liquid crystal as an optical element. After that, they are converted into scanning line address data and display data, respectively.
The signals are input to the scanning signal application circuit 102 and the information signal application circuit 103.

【0031】そして、走査信号印加回路102は、この
走査線アドレスデータに従って図3の(a)に示す走査
選択信号波形、又は(b)に示す走査非選択信号波形を
発生し、1280×1024画素からなる表示部101
の図4に示す走査信号電極201に印加する。また、情
報信号印加回路103は、表示データに従って図3の
(c)又は(d)に示す情報信号波形を発生し、図4に
示す表示部101の情報信号電極202に印加する。そ
して、これら走査信号電極201に印加される走査選択
信号波形及び情報信号電極202に印加される情報信号
波形により、1280×1024画素にて構成される表
示部101の各画素203が駆動されるようになる。
The scanning signal applying circuit 102 generates a scanning selection signal waveform shown in FIG. 3A or a scanning non-selection signal waveform shown in FIG. 3B in accordance with the scanning line address data, and 1280 × 1024 pixels. Display unit 101 comprising
Is applied to the scanning signal electrode 201 shown in FIG. Further, the information signal application circuit 103 generates an information signal waveform shown in FIG. 3C or 3D according to the display data, and applies it to the information signal electrode 202 of the display unit 101 shown in FIG. Then, each pixel 203 of the display unit 101 composed of 1280 × 1024 pixels is driven by the scanning selection signal waveform applied to the scanning signal electrode 201 and the information signal waveform applied to the information signal electrode 202. become.

【0032】また、図2において、108は表示部10
1の温度を検知するサーミスタであり、表示部101の
温度はサーミスタ108を介して温度検知回路109に
入力されるようになっている。なお、これらサーミスタ
108及び温度検知回路109により温度検知手段が構
成される。
In FIG. 2, reference numeral 108 denotes the display unit 10.
1 is a thermistor for detecting the temperature, and the temperature of the display unit 101 is input to the temperature detection circuit 109 via the thermistor 108. The thermistor 108 and the temperature detecting circuit 109 constitute a temperature detecting means.

【0033】ここで、この駆動制御回路105は、この
温度情報に基づいて走査信号制御回路104及び情報信
号制御回路106を通じて走査信号印加回路102と情
報信号印加回路103に駆動電圧情報を送るようになっ
ている。なお、この駆動制御回路105は、後述する図
9に示すように温度補償テーブルを内蔵しているMPU
1、D/Aコンバータ6、液晶駆動電源部7等を備えた
ものである。
Here, the drive control circuit 105 sends drive voltage information to the scan signal application circuit 102 and the information signal application circuit 103 through the scan signal control circuit 104 and the information signal control circuit 106 based on the temperature information. Has become. The drive control circuit 105 includes an MPU having a built-in temperature compensation table as shown in FIG.
1, a D / A converter 6, a liquid crystal drive power supply unit 7, and the like.

【0034】また、3は、この駆動制御回路105に、
所定の駆動電圧をオフセットさせるオフセット情報を手
動により入力するためのオフセット手段であるオフセッ
ト調整スイッチである。
Reference numeral 3 denotes the drive control circuit 105,
An offset adjustment switch is offset means for manually inputting offset information for offsetting a predetermined drive voltage.

【0035】一方、図5は表示部101の部分的な断面
図である。同図において、301はアナライザ、307
はポラライザであり、これらは互いにクロスニコルで配
置されている。また、302と306はガラス基板、3
03は配向膜、304は強誘電性のカイラルスメクチッ
ク液晶、305は体積抵抗が108 Ωcm以下のアンチモ
ンドープのSnO2 を含むポリシロキサンを焼成した対
向膜、308はシール材である。なお、これらガラス基
板302,306には対向膜303、対向膜305以外
の高抵抗の絶縁膜は形成されていない。また、画素20
3をさらに3分割し、それぞれにカラーフィルターを配
置するようにすれば多色カラー表示装置として使用する
ことができる。
FIG. 5 is a partial sectional view of the display unit 101. As shown in FIG. In the figure, reference numeral 301 denotes an analyzer;
Are polarizers, which are arranged in crossed Nicols with each other. Further, 302 and 306 are glass substrates,
Numeral 03 is an alignment film, numeral 304 is a ferroelectric chiral smectic liquid crystal, numeral 305 is a facing film obtained by firing antimony-doped SnO 2 -containing polysiloxane having a volume resistance of 10 8 Ωcm or less, and numeral 308 is a sealing material. Note that a high-resistance insulating film other than the opposing films 303 and 305 is not formed on these glass substrates 302 and 306. The pixel 20
3 can be further divided into three, and a color filter can be arranged in each of them, so that the device can be used as a multicolor color display device.

【0036】なお、表1は、本発明に用いることのでき
る光学変調物質としての強誘電性のカイラルスメクチッ
ク液晶304の物性を示すものである。
Table 1 shows the physical properties of the ferroelectric chiral smectic liquid crystal 304 as an optical modulator that can be used in the present invention.

【0037】[0037]

【表1】 ところで、図3の(a)に示す走査選択信号波形おい
て、Pwはパルス幅ΔTの選択パルス、Peは選択パル
スPsの前に配置したパルス幅2.5ΔTの消去パル
ス、Psは選択パルスPwの直後に配置したパルス幅1
/4ΔTの補助パルス、Tsは1/4ΔTの休止期間で
ある。また、(b)に示す走査非選択信号は常に0vの
ような基準電圧である。
[Table 1] In the scanning selection signal waveform shown in FIG. 3A, Pw is a selection pulse having a pulse width ΔT, Pe is an erasing pulse having a pulse width of 2.5ΔT arranged before the selection pulse Ps, and Ps is a selection pulse Pw. Pulse width 1 immediately after
An auxiliary pulse of / 4ΔT, Ts is a 期間 ΔT idle period. The scanning non-selection signal shown in (b) is always a reference voltage such as 0V.

【0038】さらに、(c)は明(白)表示する時の情
報信号であり、この情報信号は、パルス幅ΔTの選択パ
ルスPiと、選択パルスPiの前後に配置したパルス幅
1/2ΔTの補助パルスPs’から構成されたものであ
る。また、(d)は暗(黒)表示する時の情報信号であ
り、(c)の明情報信号の極性が反転したものである。
ここで、走査選択信号の選択パルスの期間△Tと、情報
信号の選択パルスの期間△Tは同期している。なお、同
図において1Hは走査期間(一水平走査期間)、△Tは
書き込み期間を示しており、1Hは2△Tである。
(C) is an information signal for bright (white) display. This information signal includes a selection pulse Pi having a pulse width ΔT and a pulse width 1 / 2ΔT arranged before and after the selection pulse Pi. This is composed of the auxiliary pulse Ps'. (D) is an information signal at the time of dark (black) display, and (c) is a signal obtained by inverting the polarity of the bright information signal.
Here, the period ΔT of the selection pulse of the scanning selection signal and the period ΔT of the selection pulse of the information signal are synchronized. In the figure, 1H indicates a scanning period (one horizontal scanning period), ΔT indicates a writing period, and 1H is 2ΔT.

【0039】また、図6は、各画素に印加される合成波
形を示すものであり、同図において、(a)は明(白)
表示するときの合成波形、(b)は暗(黒)表示すると
きの合成波形である。なお、図7は、走査信号S1,S
2,S3〜Sn、情報信号IW ,IB 及び合成波形S1
−IW ,S1−IB のタイミングを示す図である。
FIG. 6 shows a composite waveform applied to each pixel. In FIG. 6, (a) is light (white).
(B) is a composite waveform when displaying dark (black). FIG. 7 shows the scanning signals S1, S
2, S3~Sn, information signals I W, I B and the composite waveform S1
It is a diagram showing a timing of -I W, S1-I B.

【0040】情報信号に使用される所定の液晶駆動電圧
値(V4)のみを変化させ、マトリクスパネルに定常的
に印加される直流成分の量を変えた時の、液晶の闘値特
性は図8に示す通りである。液晶駆動電圧値(V4)を
変えてもDCオフセット電圧を変えると、DCオフセッ
ト電圧に応じてほぼ平行移動した闘値特性が得られた。
なお、同図において、闘値とは安定に明・暗の表示がで
きる下限値、暗クロストークとは安定に暗表示できる上
限値、明クロストークとは安定に明表示できる上限値を
示す。
FIG. 8 shows the threshold value characteristics of the liquid crystal when only the predetermined liquid crystal drive voltage value (V4) used for the information signal is changed and the amount of the DC component constantly applied to the matrix panel is changed. As shown in FIG. When the DC offset voltage was changed even when the liquid crystal drive voltage value (V4) was changed, a threshold value characteristic that was substantially translated in accordance with the DC offset voltage was obtained.
In the figure, the threshold value is a lower limit value for stably displaying light and dark, a dark crosstalk is an upper limit value for stable dark display, and a bright crosstalk is an upper limit value for stable bright display.

【0041】ここで、同図は、闘値、暗クロストーク及
び明クロストークの3つの境界で囲まれた領域の駆動条
件で表示装置を動作させれば、良好な表示を保てること
を意味している。さらに、同図の平行移動した閾値特性
から、直流成分を補償するには定常的に補償するのでは
なく、情報信号の選択パルスPi、あるいは極性が反転
した補助パルスPs’の電圧V3 又はV4 を変えること
で、正負非対称な情報信号波形を生成し、これを用いて
間欠的に補償電位を与えれば良いことがわかった。
FIG. 7 shows that a good display can be maintained if the display device is operated under the driving conditions of an area surrounded by three boundaries of threshold value, dark crosstalk and bright crosstalk. ing. Furthermore, the translation and threshold characteristics of the figure, to compensate for the DC component is not to constantly compensate, selection information signal pulse Pi or voltage V 3 or V of the auxiliary pulse Ps' polarity is reversed, By changing 4 , it was found that a positive / negative asymmetric information signal waveform was generated, and the compensation potential could be applied intermittently using this.

【0042】また、同図では直流成分の変動幅が150
mV以内であれば良好に表示できる範囲があることを示
唆しているが、この直流成分の変動幅は、表示素子の温
度特性を考えると1/3倍、量産性を考えるとさらに1
/2倍の25mV程度が望ましい。そして、これを補償
する駆動電圧を1/2の割合で間欠的に印加することを
考えると、望ましい電圧幅は50mV、従ってこの時必
要な液晶駆動電圧の調整幅は50mVになり、これは最
大印加電位差が25Vの時の0.2%に相当する。
In the same figure, the fluctuation range of the DC component is 150
It suggests that there is a range in which the display can be performed well if it is within mV. However, the fluctuation range of the DC component is 1/3 times in consideration of the temperature characteristics of the display element, and further 1 in consideration of mass productivity.
It is desirably about 25 mV, which is / 2 times. Considering that the driving voltage for compensating for this is intermittently applied at a rate of 1/2, the desirable voltage width is 50 mV, and the adjustment width of the liquid crystal driving voltage required at this time is 50 mV, which is the maximum. This corresponds to 0.2% when the applied potential difference is 25V.

【0043】そこで、本発明は、特定の液晶駆動電圧を
最大印加電位差の0.2%程度に微細に変化させ、さら
にその駆動電圧を間欠的に印加することにより、例えば
最大印加電圧25Vの表示装置において、安価に実現で
きる回路構成で実質的な直流成分の補償を微細な数10
mVの単位で行うものである。
Therefore, according to the present invention, a specific liquid crystal driving voltage is finely changed to about 0.2% of the maximum applied potential difference, and the driving voltage is intermittently applied, so that a display of a maximum applied voltage of 25 V, for example, is performed. In the device, the compensation of the substantial DC component can be performed by a fine
It is performed in units of mV.

【0044】このため、本実施の形態においては、暗情
報信号又は明情報信号(図3の(c)及び(d)参照)
の選択パルス(負極性パルス)の駆動電圧V4を微調整
することで直流成分の重畳による影響を相殺するように
した。なお、このとき、明情報信号、暗情報信号のいず
れを選択しても情報信号電極202に駆動電圧V4が印
加される期間は1HにつきΔTの割合で一定の比率を保
っているので入力される表示情報によらず、安定して直
流成分の重畳による影響を相殺することができる。
Therefore, in the present embodiment, a dark information signal or a bright information signal (see (c) and (d) of FIG. 3).
By finely adjusting the drive voltage V4 of the selection pulse (negative pulse), the influence of the superposition of the DC component is canceled. At this time, regardless of which of the bright information signal and the dark information signal is selected, the period in which the drive voltage V4 is applied to the information signal electrode 202 is maintained at a constant rate of ΔT per 1H, so that it is input. Irrespective of the display information, it is possible to stably cancel the influence of the superposition of the DC component.

【0045】図9は、この駆動波形の駆動電圧を供給す
る駆動制御回路105のブロック図であり、MPU1
は、サーミスタ108からの入力信号から温度補償テー
ブル2の駆動電圧情報(8bit,256レベル)を得
る。そして、この駆動電圧情報と、オフセット調整スイ
ッチ3からのオフセット信号とによりオフセット演算回
路4でオフセット演算処理を行い、この後、DAC(D
Aコンバータ)制御回路5からDAC制御信号と共に駆
動電圧情報及び演算処理されたオフセット情報ををD/
Aコンバータ6に出力するようになっている。
FIG. 9 is a block diagram of a drive control circuit 105 for supplying a drive voltage having this drive waveform.
Obtains the drive voltage information (8 bits, 256 levels) of the temperature compensation table 2 from the input signal from the thermistor 108. Then, an offset calculation process is performed by the offset calculation circuit 4 based on the drive voltage information and the offset signal from the offset adjustment switch 3, and thereafter, the DAC (D
A / A converter) The drive voltage information and the offset information that has been subjected to arithmetic processing together with the DAC control signal are
The signal is output to the A converter 6.

【0046】ここで、このオフセット演算処理の内容
は、オフセット調整スイッチ3の「+」のボタン3aと
「−」のボタン3bを押した回数をカウントして加減処
理したものを記憶すると共にこれを駆動電圧情報に加算
し、オフセット情報(8bit,256レベル)とする
ものである。なお、このオフセット演算回路4でオフセ
ット調整した値を保持するため、MPU1は、表示装置
オフ時にはオフセット調整した値をE2 PROM5に書
き込む一方、表示装置オン時には、E2 PROM5から
オフセット調整した値を読み出すという機能を有してい
る。
Here, the contents of the offset calculation processing are obtained by counting the number of times the "+" button 3a and the "-" button 3b of the offset adjustment switch 3 are depressed, and storing and adding the result. It is added to the drive voltage information to obtain offset information (8 bits, 256 levels). Note that the offset arithmetic circuit 4 for holding a value obtained by offset adjustment, MPU 1, while writing to E 2 PROM5 a value offset adjustment at the time of the display device off, when the display device on a value obtained by offset adjustment from E 2 PROM5 It has the function of reading.

【0047】一方、D/Aコンバータ6は2つの出力チ
ャンネルを有しており、チャンネル1は液晶駆動電源部
7のV1〜V3(図3参照)を生成する第1、第2及び
第3駆動電圧生成回路71〜73に対し、駆動電圧情報
をアナログ化した信号を出力するようになっている。こ
こで、MPU1の温度補償テーブル2、オフセット演算
回路4及びDAC(DAコンバータ)制御回路5、D/
Aコンバータ6のチャンネル1により第1の電圧制御手
段が構成される。
On the other hand, the D / A converter 6 has two output channels, and the channel 1 is a first, second and third drive for generating V1 to V3 (see FIG. 3) of the liquid crystal drive power supply unit 7. A signal obtained by converting the drive voltage information into an analog signal is output to the voltage generation circuits 71 to 73. Here, the temperature compensation table 2 of the MPU 1, the offset operation circuit 4, and the DAC (DA converter) control circuit 5,
Channel 1 of the A converter 6 constitutes first voltage control means.

【0048】また、チャンネル2はV4(図3参照)を
生成する第4駆動電圧生成回路74に対し、オフセット
情報をアナログ化した信号を入力するようになってい
る。ここで、MPU1のオフセット演算回路4及びDA
C(DAコンバータ)制御回路5、D/Aコンバータ6
のチャンネル2により第2の電圧制御手段が構成され
る。なお、このときの各駆動電圧生成回路71〜74
は、シリーズ方式で構成してもスイッチング方式で構成
してもよい。
The channel 2 inputs a signal obtained by converting offset information into an analog signal to a fourth drive voltage generating circuit 74 for generating V4 (see FIG. 3). Here, the offset operation circuit 4 of the MPU 1 and the DA
C (DA converter) control circuit 5, D / A converter 6
Channel 2 constitutes second voltage control means. At this time, the driving voltage generation circuits 71 to 74
May be configured by a series system or a switching system.

【0049】ここで、本実施の形態において、D/Aコ
ンバータ6のリファレンス電圧を5V、分解能を8ビッ
ト(256レベル)に設定すると、基準電圧DAOUT
は5V÷255=0.0196Vのステップで調整可能
となる。また、第1及び第2駆動電圧生成回路71,7
2におけるゲインを3.5倍、第3及び第4駆動電圧生
成回路73,74におけるゲインを1.44倍に設定し
たところ、V1,V2の最大出力電圧値は5V×3.5
0=17.5V、V3,V4の最大出力電圧値は5V×
1.44=7.2V、電極基板間に印加する最大電位差
はV2+V3のときで24.7Vとなった。
In this embodiment, when the reference voltage of the D / A converter 6 is set to 5 V and the resolution is set to 8 bits (256 levels), the reference voltage DAOUT
Can be adjusted in steps of 5V ÷ 255 = 0.0196V. Further, the first and second drive voltage generation circuits 71, 7
2 is set to 3.5 times, and the gains of the third and fourth drive voltage generation circuits 73 and 74 are set to 1.44 times, the maximum output voltage value of V1 and V2 is 5V × 3.5.
0 = 17.5V, the maximum output voltage value of V3 and V4 is 5V ×
1.44 = 7.2 V, and the maximum potential difference applied between the electrode substrates was 24.7 V when V 2 + V 3.

【0050】一方、V4は、オフセット情報に応じて
0.0196V×1.44=0.0282Vのステップ
で調整可能となる。また、この時の電圧調整比は、0.
0282÷24.7=0.11%で0.2%以下となっ
ている。さらに、図3から分かるように、1H=2ΔT
なので実効値的に調整可能な電圧は0.0282V÷2
=0.0141Vと最大電位差24.7Vにくらべ十分
小さいものとなった。
On the other hand, V4 can be adjusted in steps of 0.0196V × 1.44 = 0.0282V according to the offset information. The voltage adjustment ratio at this time is 0.1.
0282 ÷ 24.7 = 0.11%, which is 0.2% or less. Further, as can be seen from FIG. 3, 1H = 2ΔT
Therefore, the voltage that can be adjusted as an effective value is 0.0282V ÷ 2
= 0.0141V, which is sufficiently smaller than the maximum potential difference of 24.7V.

【0051】次に、本実施の形態に係る表示装置を温度
が25℃の時、駆動条件をΔT=16μs、駆動電圧情
報=208、オフセット情報=+2に設定して駆動した
ところ、表示部101全面にわたって良好な表示ができ
た。また、温度が55℃の時、駆動条件をΔT=16μ
s、駆動電圧情報=104、オフセット情報=−4に設
定して駆動したところ、表示部101全面にわたって良
好な表示ができた。
Next, when the display device according to the present embodiment was driven with the driving conditions set to ΔT = 16 μs, drive voltage information = 208, and offset information = + 2 when the temperature was 25 ° C., the display unit 101 Good display was achieved over the entire surface. When the temperature is 55 ° C., the driving condition is ΔT = 16 μ
When driving was performed with s, drive voltage information = 104, and offset information = −4, good display was achieved over the entire display unit 101.

【0052】一方、DCオフセット値を0に固定して、
従来例と同じくオフセット調整しないで駆動した場合、
温度が25℃の時は表示部101全面にわたって良好な
表示ができたが、温度が55℃の時に、表示部101の
一部に暗表示できない領域ができた。なお、本実施の形
態では、電圧調整幅を微細に取るために駆動電圧V4を
調整したが、同じゲイン値を持つV3で調整してもよ
い。
On the other hand, by fixing the DC offset value to 0,
When driving without offset adjustment as in the conventional example,
When the temperature was 25 ° C., good display was possible over the entire display unit 101, but when the temperature was 55 ° C., an area where dark display was not possible occurred in a part of the display unit 101. In the present embodiment, the drive voltage V4 is adjusted to obtain a fine voltage adjustment width, but the drive voltage V4 may be adjusted to V3 having the same gain value.

【0053】次に、本発明の第2の実施の形態について
説明する。
Next, a second embodiment of the present invention will be described.

【0054】図10は、本実施の形態に係る表示装置の
駆動制御回路のブロック図であり、MPU1は、サーミ
スタ108からの入力信号から温度補償テーブル2の駆
動電圧情報(8bit)を得た後、この駆動電圧情報を
DAC制御回路5から第1D/Aコンバータ6Aに出力
する。なお、MPU1の温度補償テーブル2及びDAC
制御回路5と第1D/Aコンバータ6Aにより第1の電
圧制御手段である温度補償回路8が形成される。
FIG. 10 is a block diagram of a drive control circuit of the display device according to the present embodiment. MPU 1 obtains drive voltage information (8 bits) of temperature compensation table 2 from an input signal from thermistor 108. The drive voltage information is output from the DAC control circuit 5 to the first D / A converter 6A. Note that the temperature compensation table 2 of the MPU 1 and the DAC
The control circuit 5 and the first D / A converter 6A form a temperature compensation circuit 8, which is a first voltage control means.

【0055】また、MPU1は、オフセット調整スイッ
チ3からの入力信号によりオフセット演算回路4でオフ
セット演算処理を行ってオフセット情報(8bit)を
得た後、このオフセット情報を第2D/Aコンバータ6
Bに出力する。ここで、オフセット演算処理の内容は、
オフセット調整スイッチ3の「+」のボタン3aと
「−」のボタン3bを押した回数をカウントして加減処
理したものをオフセット情報(8bit)とするもので
ある。
Further, the MPU 1 performs offset calculation processing in the offset calculation circuit 4 based on the input signal from the offset adjustment switch 3 to obtain offset information (8 bits), and then transfers the offset information to the second D / A converter 6.
Output to B. Here, the contents of the offset calculation process are as follows:
The offset information (8 bits) is obtained by counting the number of times the "+" button 3a and the "-" button 3b of the offset adjustment switch 3 are pressed and adding / decreasing the count.

【0056】なお、このオフセット演算回路4でオフセ
ット調整した値を保持するため、MPU1は、表示装置
オフ時にはオフセット調整した値をE2 PROM5に書
き込む一方、表示装置オン時にはE2 PROM5からオ
フセット調整した値を読み出す機能を有している。ま
た、このオフセット演算回路4、E2 PROM5及び第
2D/Aコンバータ6Bによりオフセット調整回路10
が形成される。
[0056] In order to hold the value offset adjustment by the offset calculation circuit 4, MPU 1 is the time of the display device off while writing a value offset adjustment E 2 PROM5, at the time of the display device on the offset adjustment from E 2 PROM5 It has a function to read values. Further, the offset operation circuit 4, the E 2 PROM 5, and the second D / A converter 6B make the offset adjustment circuit 10
Is formed.

【0057】ここで、温度補償回路8の第1D/Aコン
バータ6Aは、第1、第2及び第3駆動電圧生成回路7
1〜73と加算回路9に対し、駆動電圧情報をアナログ
化した信号を出力する。また、オフセット調整回路10
の第2D/Aコンバータ6Bは加算回路9に対し、駆動
電圧情報をアナログ化した信号を出力する。
Here, the first D / A converter 6A of the temperature compensating circuit 8 includes first, second and third drive voltage generating circuits 7
A signal obtained by converting the drive voltage information into an analog signal is output to 1 to 73 and the adder circuit 9. Also, the offset adjustment circuit 10
The second D / A converter 6B outputs an analog signal of the drive voltage information to the adder circuit 9.

【0058】そして、この加算回路9は、温度補償回路
8からの駆動電圧情報をアナログ化した信号と、オフセ
ット調整回路10からの駆動電圧情報をアナログ化した
信号とを加算し、第4駆動電圧生成回路74に入力す
る。なお、この加算回路9と、オフセット調整回路10
とにより第2の電圧制御手段が形成される。また、各駆
動電圧生成回路71〜74はシリーズ方式で構成しても
スイッチング方式で構成してもよい。
The addition circuit 9 adds the signal obtained by converting the drive voltage information from the temperature compensation circuit 8 into an analog signal and the signal obtained by converting the drive voltage information from the offset adjustment circuit 10 into an analog signal. It is input to the generation circuit 74. The addition circuit 9 and the offset adjustment circuit 10
Thus, a second voltage control means is formed. Further, each of the drive voltage generation circuits 71 to 74 may be configured by a series system or a switching system.

【0059】ここで、本実施の形態においては、温度補
償回路8とオフセット調整回路10のD/Aコンバータ
6A,6Bのリファレンス電圧を5V、分解能を8ビッ
ト(256レベル)に設定したので、基準電圧DAOU
Tは5V÷255=0.0196Vのステップで調整可
能となる。
In this embodiment, the reference voltage of the D / A converters 6A and 6B of the temperature compensation circuit 8 and the offset adjustment circuit 10 is set to 5 V, and the resolution is set to 8 bits (256 levels). Voltage DAOU
T can be adjusted in steps of 5V ÷ 255 = 0.0196V.

【0060】また、第1及び第2駆動電圧生成回路7
1,72におけるゲインを3.50倍、第3及び第4駆
動電圧生成回路71,72におけるゲインを1.44倍
に設定したところ、V1,V2の最大出力電圧値は5V
×3.50=17.5V、V3,V4の最大出力電圧値
は5V×1.44=7.2V、電極基板間に印加する最
大電位差はV2+V3のときで24.7Vとなった。
The first and second drive voltage generation circuits 7
When the gain in the first and second driving voltage generation circuits 71 and 72 is set to be 1.44 times, the maximum output voltage value of V1 and V2 is 5V.
× 3.50 = 17.5V, the maximum output voltage value of V3 and V4 was 5V × 1.44 = 7.2V, and the maximum potential difference applied between the electrode substrates was 24.7V when V2 + V3.

【0061】またV4は0.0196V×1.44=
0.0282Vのステップで調整可能となる。この時の
電圧調整比は0.0282÷24.7=0.11%で
0.2%以下となっている。また、図3から分かるよう
に1H=2ΔTなので実効値的に調整可能な電圧は、
0.0282V÷2=0.0141Vと最大電位差2
4.7Vにくらべ十分小さいものとなった。
V4 is 0.0196V × 1.44 =
It can be adjusted in steps of 0.0282V. At this time, the voltage adjustment ratio is 0.0282 / 24.7 = 0.11%, which is 0.2% or less. Also, as can be seen from FIG. 3, since 1H = 2ΔT, the voltage that can be adjusted in terms of effective value is
0.0282V ÷ 2 = 0.0141V and the maximum potential difference 2
It was much smaller than 4.7V.

【0062】そして、本実施の形態の表示装置を、温度
が25℃の時、駆動条件をΔT=16μs,駆動電圧情
報=208,オフセット情報=+2に設定して駆動した
ところ、表示部101全面にわたって良好な表示ができ
た。また、温度が55℃の時、駆動条件をΔT=16μ
s,駆動電圧情報=104,オフセット情報=−4に設
定して駆動したところ、表示部101全面にわたって良
好な表示ができた。
Then, when the display device of the present embodiment was driven by setting the drive conditions to ΔT = 16 μs, drive voltage information = 208, and offset information = + 2 when the temperature was 25 ° C., the entire display unit 101 was driven. And good display was obtained. When the temperature is 55 ° C., the driving condition is ΔT = 16 μ
When driving was performed with s, drive voltage information = 104, and offset information = −4, good display was achieved over the entire display unit 101.

【0063】一方、DCオフセット値を0に固定して、
従来例と同じくオフセット調整しないで駆動した場合、
温度が25℃の時は表示部101全面にわたって良好な
表示ができたが、温度が55℃の時に、表示部101の
一部に暗表示できない領域ができた。また、本実施の形
態では、電圧調整幅を微細に取るために駆動電圧V4を
調整したが、同じゲイン値を持つV3で調整してもよ
い。
On the other hand, by fixing the DC offset value to 0,
When driving without offset adjustment as in the conventional example,
When the temperature was 25 ° C., good display was possible over the entire display unit 101, but when the temperature was 55 ° C., an area where dark display was not possible occurred in a part of the display unit 101. Further, in the present embodiment, the drive voltage V4 is adjusted to obtain a fine voltage adjustment width, but the drive voltage V4 may be adjusted at V3 having the same gain value.

【0064】[0064]

【発明の効果】以上説明したように本発明によれば、画
素の非選択期間に画素の光学変調物質に印加される電圧
のDC成分を変化させることにより、表示装置を構成す
る要素・部品の個体ばらつきや表示素子部分の負荷変
動、温度変化、経時劣化などから生じる微細な直流成分
を補正することができる。そして、その結果、表示装置
が良好な表示を保つ範囲を広げ、量産時の歩留まりを上
げることができる。
As described above, according to the present invention, by changing the DC component of the voltage applied to the optical modulation material of the pixel during the non-selection period of the pixel, the elements and parts constituting the display device are changed. It is possible to correct minute DC components caused by individual variations, load fluctuations of display elements, temperature changes, deterioration over time, and the like. As a result, the range in which the display device maintains good display can be widened, and the yield in mass production can be increased.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明に用いられる駆動波形を示す図。FIG. 1 is a diagram showing driving waveforms used in the present invention.

【図2】本発明の第1の実施の形態に係る表示装置のブ
ロック図。
FIG. 2 is a block diagram of the display device according to the first embodiment of the present invention.

【図3】上記表示装置の表示部の走査信号電極及び情報
信号電極に印加される駆動波形を示す図。
FIG. 3 is a diagram showing driving waveforms applied to scanning signal electrodes and information signal electrodes of a display unit of the display device.

【図4】上記表示部の部分拡大図。FIG. 4 is a partially enlarged view of the display unit.

【図5】上記表示部の要部断面図。FIG. 5 is a sectional view of a main part of the display unit.

【図6】上記表示部の各画素に印加される合成波形を示
す図。
FIG. 6 is a diagram showing a composite waveform applied to each pixel of the display unit.

【図7】本発明に用いられる駆動信号波形の印加タイミ
ングを示す図。
FIG. 7 is a diagram showing the application timing of a drive signal waveform used in the present invention.

【図8】上記表示部に定常的に印加される直流成分と駆
動電圧とを調整した時の強誘電性液晶の闘値特性を示す
図。
FIG. 8 is a view showing a threshold value characteristic of a ferroelectric liquid crystal when a DC component and a drive voltage constantly applied to the display unit are adjusted.

【図9】上記表示装置の駆動制御回路のブロック図。FIG. 9 is a block diagram of a drive control circuit of the display device.

【図10】本発明の第2の実施の形態に係る表示装置の
駆動制御回路のブロック図。
FIG. 10 is a block diagram of a drive control circuit of a display device according to a second embodiment of the present invention.

【図11】従来の表示装置のブロック図。FIG. 11 is a block diagram of a conventional display device.

【符号の説明】[Explanation of symbols]

3 オフセット調整スイッチ 4 オフセット演算回路 6,6A,6B D/Aコンバータ 8 温度補償回路 10 オフセット調整回路 71〜74 駆動電圧生成回路 101,801 表示部 105 駆動制御回路 108,808 サーミスタ 109 温度検知回路 201,801a 走査信号電極 202,801b 情報信号電極 302,306 ガラス基板 304 強誘電性液晶 Reference Signs List 3 offset adjustment switch 4 offset operation circuit 6, 6A, 6B D / A converter 8 temperature compensation circuit 10 offset adjustment circuit 71 to 74 drive voltage generation circuit 101, 801 display unit 105 drive control circuit 108, 808 thermistor 109 temperature detection circuit 201 , 801a scanning signal electrode 202, 801b information signal electrode 302, 306 glass substrate 304 ferroelectric liquid crystal

───────────────────────────────────────────────────── フロントページの続き (72)発明者 坪山 明 東京都大田区下丸子3丁目30番2号 キヤ ノン株式会社内 ────────────────────────────────────────────────── ─── Continued on the front page (72) Inventor Akira Tsuboyama Canon Inc. 3- 30-2 Shimomaruko, Ota-ku, Tokyo

Claims (8)

【特許請求の範囲】[Claims] 【請求項1】 対向配置された一対の基板及び前記基板
間に設けられた光学変調物質を備えた表示部と、情報信
号及び走査信号を前記基板に形成されたマトリクス電極
に印加して前記光学変調物質を駆動する駆動手段とを有
する表示装置であって、 前記駆動手段は、画素の非選択期間に該画素の光学変調
物質に印加される電圧のDC成分を変化させる第1の電
圧制御手段を有することを特徴とする表示装置。
And a display section provided with a pair of substrates arranged opposite to each other and an optical modulation material provided between the substrates, and an information signal and a scanning signal applied to a matrix electrode formed on the substrate to form the optical element. A driving unit for driving a modulation material, wherein the driving unit changes a DC component of a voltage applied to an optical modulation material of the pixel during a non-selection period of the pixel. A display device comprising:
【請求項2】 前記表示部の温度情報を提供する温度検
知手段と、前記温度検知手段からの温度情報に応じて画
素の選択期間に該画素の光学変調物質に印加される駆動
電圧を変化させる第2の電圧制御手段を有することを特
徴とする請求項1記載の表示装置。
2. A temperature detecting means for providing temperature information of the display unit, and a driving voltage applied to an optical modulation material of the pixel during a selection period of the pixel is changed according to the temperature information from the temperature detecting means. 2. The display device according to claim 1, further comprising a second voltage control unit.
【請求項3】 前記第1の電圧制御手段は、バイアス比
を変えずに駆動電圧を変化させることを特徴とする請求
項1記載の表示装置。
3. The display device according to claim 1, wherein said first voltage control means changes a drive voltage without changing a bias ratio.
【請求項4】 前記第2の電圧制御手段に前記表示部の
温度情報を提供する温度検知手段を備え、該第2の電圧
制御手段は前記温度検知手段からの温度情報に応じて前
記駆動電圧を変化させることを特徴とする請求項2記載
の表示装置。
4. A temperature detecting means for providing temperature information of the display section to the second voltage controlling means, wherein the second voltage controlling means is configured to control the driving voltage in accordance with temperature information from the temperature detecting means. 3. The display device according to claim 2, wherein:
【請求項5】 前記光学変調物質が液晶であることを特
徴とする請求項1記載の表示装置。
5. The display device according to claim 1, wherein the optical modulation material is a liquid crystal.
【請求項6】 前記液晶が強誘電性液晶であることを特
徴とする請求項5記載の表示装置。
6. The display device according to claim 5, wherein the liquid crystal is a ferroelectric liquid crystal.
【請求項7】 前記基板には前記光学変調物質に接する
体積抵抗が108 Ωcm以下の膜が塗布されていることを
特徴とする請求項1記載の表示装置。
7. The display device according to claim 1, wherein a film having a volume resistance of 10 8 Ωcm or less in contact with the optical modulation material is applied to the substrate.
【請求項8】 前記DC成分を変化させるための電圧変
化量が前記電極に印加される最大電圧値の0.2%以下
であることを特徴とする請求項1乃至4のいずれかに記
載の表示装置。
8. The method according to claim 1, wherein a voltage change amount for changing the DC component is 0.2% or less of a maximum voltage value applied to the electrode. Display device.
JP24158297A 1997-09-05 1997-09-05 Display device Pending JPH1184339A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24158297A JPH1184339A (en) 1997-09-05 1997-09-05 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24158297A JPH1184339A (en) 1997-09-05 1997-09-05 Display device

Publications (1)

Publication Number Publication Date
JPH1184339A true JPH1184339A (en) 1999-03-26

Family

ID=17076465

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24158297A Pending JPH1184339A (en) 1997-09-05 1997-09-05 Display device

Country Status (1)

Country Link
JP (1) JPH1184339A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7233306B2 (en) 2000-04-28 2007-06-19 Fujitsu Limited Display panel including liquid crystal material having spontaneous polarization
JP2010049272A (en) * 2002-06-13 2010-03-04 E Ink Corp Method of driving electro-optical display apparatus
US10319314B2 (en) 1999-04-30 2019-06-11 E Ink Corporation Methods for driving electro-optic displays, and apparatus for use therein
US11250794B2 (en) 2004-07-27 2022-02-15 E Ink Corporation Methods for driving electrophoretic displays using dielectrophoretic forces

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10319314B2 (en) 1999-04-30 2019-06-11 E Ink Corporation Methods for driving electro-optic displays, and apparatus for use therein
US7233306B2 (en) 2000-04-28 2007-06-19 Fujitsu Limited Display panel including liquid crystal material having spontaneous polarization
US7830344B2 (en) 2000-04-28 2010-11-09 Fujitsu Limited Display panel including liquid crystal material having spontaneous polarization
JP2010049272A (en) * 2002-06-13 2010-03-04 E Ink Corp Method of driving electro-optical display apparatus
JP2012078860A (en) * 2002-06-13 2012-04-19 E Ink Corp Method for driving electro-optical display device
US11250794B2 (en) 2004-07-27 2022-02-15 E Ink Corporation Methods for driving electrophoretic displays using dielectrophoretic forces

Similar Documents

Publication Publication Date Title
JP3199978B2 (en) Liquid crystal display
JP4170666B2 (en) Liquid crystal display device and driving method thereof
JP2614280B2 (en) Liquid crystal device
EP0523796B1 (en) Active matrix display device and its method of operation
JPH06347759A (en) Liquid crystal display device
US5471229A (en) Driving method for liquid crystal device
US20070097064A1 (en) Display control circuit, display control method and display apparatus
JPH05158444A (en) Liquid crystal display device
JP2002149127A (en) Liquid crystal display device and drive control method therefor
JPH06258614A (en) Display element
JP3672317B2 (en) Liquid crystal display
JP2652886B2 (en) Driving method of liquid crystal device
JPH1184339A (en) Display device
US5815130A (en) Chiral smectic liquid crystal display and method of selectively driving the scanning and data electrodes
US6069603A (en) Method of driving a matrix display device
CN111640405A (en) Liquid crystal module driving control method and device and liquid crystal display
JP2578490B2 (en) Driving method of display device
JPH1145075A (en) Driving method for liquid crystal display device
JP2000122035A (en) Display device
JPH0527719A (en) Display device
JPH10142580A (en) Liquid crystal device
JP3101790B2 (en) Liquid crystal display device
JP2802692B2 (en) Display device
JPH0253026A (en) Liquid crystal device
JP3233925B2 (en) Driving method of ferroelectric liquid crystal device