JPH114203A - Multidirection/time-divisional multiplex radio data communication system - Google Patents

Multidirection/time-divisional multiplex radio data communication system

Info

Publication number
JPH114203A
JPH114203A JP15273997A JP15273997A JPH114203A JP H114203 A JPH114203 A JP H114203A JP 15273997 A JP15273997 A JP 15273997A JP 15273997 A JP15273997 A JP 15273997A JP H114203 A JPH114203 A JP H114203A
Authority
JP
Japan
Prior art keywords
data
error correction
correction code
master station
station device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15273997A
Other languages
Japanese (ja)
Inventor
Hideaki Shimada
秀明 嶋田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP15273997A priority Critical patent/JPH114203A/en
Publication of JPH114203A publication Critical patent/JPH114203A/en
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

PROBLEM TO BE SOLVED: To prevent the occurrence of a bit error in a transmitted data signal. SOLUTION: Data which is data-converted at high speed in a continuous/burst conversion circuit 71 and an error correction code generated in an error correction encoding circuit 2 are multiplexed in a specified time slot and a specified idle slot so as to be transmitted. Data in the multiplex signal is data-converted at low speed in a burst/continuous conversion circuit 81 and the bit error position in the error correction code is detected in an error position detection circuit 4 through a division circuit 3. The error of data is corrected in an addition circuit 5 based on the detected result.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は多方向時分割多重無
線データ通信システムに関し、特に親局装置と子局装置
との間で使用する無線タイムスロットを固定的に割り当
て、それらの装置に接続されたデータ端末装置間でデー
タ通信を行う多方向時分割多重無線データ通信システム
に関に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a multi-directional time-division multiplexing wireless data communication system, and more particularly, to a fixed allocation of a wireless time slot used between a master station device and a slave station device, which is connected to these devices. The present invention relates to a multi-way time division multiplexed wireless data communication system for performing data communication between data terminal devices.

【0002】[0002]

【従来の技術】一般に、多方向多重通信を行う無線シス
テムでは、一つの親局装置とこの親局装置と対向する複
数の子局装置との間で1対N(Nは2以上の正の整数)
の時分割多重通信が行われる。この時、特に電話通信と
データ通信とが混在するシステムでは、電話通信に関し
ては、親局装置または子局装置に呼が生起した時にのみ
該親局装置と子局装置間に無線通信チャネルを割り当て
るデマンドアサイン方式でチャネル割当がなされ、デー
タ通信に関しては、親局装置に接続されたデータ端末装
置とそのデータ端末装置と対向する子局装置に接続され
たデータ端末装置との間でデータ通信を行うための無線
通信チャネルを予め固定的に割り当てるプリアサイン方
式でチャネル割り当て制御がなされることが行われてい
る。
2. Description of the Related Art Generally, in a radio system for performing multi-directional multiplex communication, a one-to-N (N is a positive number of two or more) is established between one master station and a plurality of slave stations facing the master station. integer)
Is performed. At this time, especially in a system in which telephone communication and data communication coexist, with respect to telephone communication, a radio communication channel is allocated between the master station device and the slave station device only when a call is generated in the master station device or the slave station device. Channel assignment is performed by a demand assignment method, and with respect to data communication, data communication is performed between a data terminal device connected to the master station device and a data terminal device connected to a slave station device opposite to the data terminal device. Allocation control is performed by a pre-assignment method in which a fixed wireless communication channel is assigned in advance.

【0003】図3は従来の多方向時分割多重無線データ
通信システムの一例の構成図である。すなわち同図にお
いて、多方向時分割多重無線データ通信システムは、親
局装置51と、親局装置51に接続される複数のデータ
端末装置52,53,54と、親局装置と無線対向する
複数の子局装置62,63,64と、夫々の子局装置6
2〜64に接続されるデータ端末装置65,66,67
とを有しており、親局装置51から子局装置62〜64
への下り方向はTDM(Time Division
Multiplex)方式、子局装置62〜64から親
局装置51への上り方向はTDMA(Time Div
ision Multiplex Access)方式
でデータ通信が行われる。
FIG. 3 is a block diagram showing an example of a conventional multi-directional time-division multiplex wireless data communication system. That is, in the figure, a multi-way time-division multiplexing wireless data communication system includes a master station device 51, a plurality of data terminal devices 52, 53, 54 connected to the master station device 51, and a plurality of wireless terminals facing the master station device. Slave station devices 62, 63, and 64, and respective slave station devices 6
Data terminal devices 65, 66, 67 connected to 2 to 64
And the slave station devices 62 to 64
Downlink to TDM (Time Division)
In the Multiplex (Multiplex) system, the uplink direction from the slave station devices 62 to 64 to the master station device 51 is TDMA (Time Div).
The data communication is performed by an I / O Multiplexing Access Multiplexing method.

【0004】ここで、データ端末装置52とデータ端末
装置62、データ端末装置53とデータ端末装置63、
データ端末装置54とデータ端末装置64とが夫々対向
してデータ通信を行う場合の動作について説明する。
Here, the data terminal device 52 and the data terminal device 62, the data terminal device 53 and the data terminal device 63,
The operation when the data terminal device 54 and the data terminal device 64 face each other to perform data communication will be described.

【0005】まず、対向するデータ端末装置毎に夫々無
線通信チャネルとして使用する無線タイムスロットを予
め固定的に割り当てる。すなわち、データ端末装置52
とデータ端末装置62用に無線タイムスロットTS0、
データ端末装置53とデータ端末装置63用に無線タイ
ムスロットTS1、データ端末装置54とデータ端末装
置64用に無線タイムスロットTS2を夫々固定的に割
り当てる。
First, a radio time slot to be used as a radio communication channel is fixedly allocated in advance to each of the opposing data terminal devices. That is, the data terminal device 52
And a wireless time slot TS0 for the data terminal device 62,
A wireless time slot TS1 is fixedly assigned to the data terminal device 53 and the data terminal device 63, and a wireless time slot TS2 is assigned to the data terminal device 54 and the data terminal device 64, respectively.

【0006】図4は無線タイムスロットの割り当て状態
を示すタイミングチャートである。同図に示すように、
無線タイムスロットTS0,無線タイムスロットTS
1,無線タイムスロットTS2は、時間軸Tに対して夫
々重複しない別の位置に割り当てられており、夫々のタ
イムスロットを使用して伝送される信号が衝突すること
はない。
FIG. 4 is a timing chart showing the allocation state of radio time slots. As shown in the figure,
Radio time slot TS0, radio time slot TS
1, the radio time slots TS2 are allocated to different positions that do not overlap with each other with respect to the time axis T, so that signals transmitted using the respective time slots do not collide.

【0007】システム内のいずれかのデータ端末装置に
呼が生起した場合には、夫々のデータ端末装置毎に無線
タイムスロットが割り当てられているため、必然的に対
向するデータ端末装置との間でデータ通信を行うことが
できる構成となっている。
When a call is made to any of the data terminal devices in the system, a radio time slot is allocated to each of the data terminal devices. The data communication can be performed.

【0008】下り方向のデータ伝送に関しては、データ
端末装置52,データ端末装置53,データ端末装置5
4から送出されたデータ信号が親局装置51に入力さ
れ、親局装置51で多重化された後、TDMA方式を用
いて子局装置62,子局装置63,子局装置64へ多重
化されたデータ信号を送信する。
For data transmission in the down direction, the data terminal device 52, the data terminal device 53, the data terminal device 5
4 is input to the master station device 51, multiplexed by the master station device 51, and then multiplexed to the slave station devices 62, 63, and 64 using the TDMA method. The data signal is transmitted.

【0009】すなわち、データ端末装置52からのデー
タ信号は無線タイムスロットTS0に、データ端末装置
53からのデータ信号は無線タイムスロットTS1に、
データ端末装置54からのデータ信号は無線タイムスロ
ットTS2に夫々多重され、TDM方式を用いて各子局
装置へ多重化されたバースト状のデータ信号が送出され
る。
That is, the data signal from the data terminal device 52 is in the radio time slot TS0, the data signal from the data terminal device 53 is in the radio time slot TS1,
The data signal from the data terminal device 54 is multiplexed in the radio time slot TS2, respectively, and the multiplexed burst-like data signal is transmitted to each slave station device using the TDM method.

【0010】なお、各子局装置に対しては、いずれも全
く同じ信号が送出される。
It is to be noted that the same signal is transmitted to each slave station device.

【0011】各子局装置62〜64では、自身に宛てら
れたデータ信号のみを分離選択して取り出し、接続され
たデータ端末装置65〜67のいずれかへデータ信号を
送出する。
Each of the slave station devices 62 to 64 separates and selects only the data signal addressed to itself, and sends out the data signal to one of the connected data terminal devices 65 to 67.

【0012】すなわち、無線タイムスロットTS0に多
重されたデータ信号は子局装置62で分離されデータ端
末装置65に、無線タイムスロットTS1に多重された
データ信号は子局装置63で分離されデータ端末装置6
6に、無線タイムスロットTS2に多重されたデータ信
号は子局装置64で分離されデータ端末装置67に夫々
送出される。
That is, the data signal multiplexed in the radio time slot TS0 is separated by the slave station device 62 to the data terminal device 65, and the data signal multiplexed in the radio time slot TS1 is separated by the slave station device 63 and separated by the data terminal device. 6
6, the data signal multiplexed in the radio time slot TS2 is separated by the slave station device 64 and transmitted to the data terminal device 67, respectively.

【0013】上り方向のデータ伝送に関しては、子局装
置62〜64に接続されたデータ端末装置65〜67か
らのデータ信号が子局装置62〜64で、夫々割り当て
られた無線タイムスロットに多重され、TDMA方式を
用いてバースト状の信号となって親局装置へ送出され
る。
As for data transmission in the uplink direction, data signals from the data terminal devices 65 to 67 connected to the slave station devices 62 to 64 are multiplexed in the assigned wireless time slots by the slave station devices 62 to 64. , And is transmitted to the master station as a burst signal using the TDMA method.

【0014】すなわち、データ端末装置65からの連続
データ信号は子局装置62に入力され無線タイムスロッ
トTS0に多重されて、親局装置51へ送出される。同
様に、データ端末装置66からのデータ信号は子局装置
63に入力され無線タイムスロットTS1に多重され、
データ端末装置67からのデータ信号は子局装置64に
入力され無線タイムスロットTS2に多重されて、夫々
親局装置51へ送出される。
That is, the continuous data signal from the data terminal device 65 is input to the slave station device 62, multiplexed into the radio time slot TS0, and transmitted to the master station device 51. Similarly, the data signal from the data terminal device 66 is input to the slave station device 63 and multiplexed into the radio time slot TS1,
The data signal from the data terminal device 67 is input to the slave station device 64, multiplexed into the radio time slot TS2, and transmitted to the master station device 51, respectively.

【0015】親局装置51では、各子局装置62〜64
からのデータ信号を各々分離して取り出し、接続されデ
ータ端末装置52〜54のいずれかへ該当するデータ信
号を送出する。
In the master station device 51, each of the slave station devices 62 to 64
, And separates and extracts the data signals, and sends the corresponding data signals to any of the connected data terminal devices 52 to 54.

【0016】すなわち、無線タイムスロットTS0に多
重されたデータ信号はデータ端末装置52に、無線タイ
ムスロットTS1に多重されたデータ信号はデータ端末
装置53に、無線タイムスロットTS2に多重されたデ
ータ信号はデータ端末装置54に夫々送出される。
That is, the data signal multiplexed in the radio time slot TS0 is transmitted to the data terminal device 52, the data signal multiplexed in the radio time slot TS1 is transmitted to the data terminal device 53, and the data signal multiplexed in the radio time slot TS2 is transmitted to the data terminal device 53. Each is sent to the data terminal device 54.

【0017】なお、説明の便宜上、図3において、子局
装置の数を3、各子局装置に接続されるデータ端末装置
の数を夫々1とし、特に重要ではない回路,信号線等は
省略したが、子局装置の数が3以外の場合及び1台の子
局装置に複数のデータ端末装置が接続される場合につい
ても同様の動作をすることは明らかである。
For convenience of explanation, in FIG. 3, the number of slave station devices is 3, and the number of data terminal devices connected to each slave station device is 1, respectively. Circuits, signal lines, etc., which are not particularly important, are omitted. However, it is clear that the same operation is performed when the number of slave station devices is other than three and when a plurality of data terminal devices are connected to one slave station device.

【0018】ここで、さらに一対向のデータ伝送動作に
ついて説明する。従来、この種の技術として、例えば、
特開平3−248638号公報に開示された多方向多重
方式に示す方法が良く知られている。図5は、従来の親
局装置及び子局装置の構成図である。
Here, the one-way data transmission operation will be further described. Conventionally, as this kind of technology, for example,
The method shown in the multi-directional multiplexing system disclosed in Japanese Patent Application Laid-Open No. 3-24838 is well known. FIG. 5 is a configuration diagram of a conventional master station device and slave station devices.

【0019】同図において、親局51はコンティ/バー
スト(continuous/burst)変換回路7
1と、タイミング信号発生回路72,73とからなり、
子局装置62,63,64の各々はバースト/コンティ
(burst/continuous)変換回路81
と、タイミング信号発生回路82,83とからなる。
In FIG. 1, a master station 51 includes a continuity / burst conversion circuit 7.
1 and timing signal generating circuits 72 and 73,
Each of the slave station devices 62, 63, 64 has a burst / continuous (burst / continuous) conversion circuit 81.
And timing signal generating circuits 82 and 83.

【0020】親局装置51において、データ端末装置5
2〜54のいずれか、例えば52から入力される低速の
連続データSIG1は、タイミング信号発生回路72に
よって発生されるタイミング信号に基づいて、コンティ
/バースト変換回路71に入力され、そこでそのデータ
が蓄えられる。
In the master station device 51, the data terminal device 5
The low-speed continuous data SIG1 input from any one of 2 to 54, for example, from 52 is input to the continuity / burst conversion circuit 71 based on the timing signal generated by the timing signal generation circuit 72, where the data is stored. Can be

【0021】タイミング信号発生回路72は、連続デー
タSIG1に同期したクロック信号から、連続データS
IG1がコンティ/バースト変換回路71に周期的に入
力される際に必要なタイミング信号を発生するものであ
る。
The timing signal generation circuit 72 converts the clock signal synchronized with the continuous data SIG1 into the continuous data S
It generates a timing signal required when IG1 is periodically input to the continuity / burst conversion circuit 71.

【0022】コンティ/バースト変換回路71に蓄えら
れたデータは、タイミング信号発生回路73によって発
生されるタイミング信号に基づいて読出され、高速のバ
ーストデータSIG2として無線区間へ送出される。
The data stored in the continuity / burst conversion circuit 71 is read out based on the timing signal generated by the timing signal generation circuit 73, and sent out to the radio section as high-speed burst data SIG2.

【0023】タイミング信号発生回路73は、無線側の
高速のバーストデータSIG2に同期したクロック信号
から、コンティ/バースト変換回路71に蓄えられたデ
ータを、単位バーストデータが要するビット数単位で周
期的に読み出す際に必要なタイミング信号を発生するも
のである。
The timing signal generation circuit 73 periodically converts the data stored in the continuity / burst conversion circuit 71 from a clock signal synchronized with the high-speed burst data SIG2 on the wireless side in units of the number of bits required for the unit burst data. This generates a timing signal necessary for reading.

【0024】図6は低速の連続データと高速のバースト
データのタイミングチャートである。同図のSIG1及
びSIG2に示すように低速の連続データSIG1は高
速データSIG2に変換されタイムスロットTS0に多
重される。
FIG. 6 is a timing chart of low-speed continuous data and high-speed burst data. As shown by SIG1 and SIG2 in the figure, low-speed continuous data SIG1 is converted to high-speed data SIG2 and multiplexed into time slot TS0.

【0025】次に、子局装置62〜64のいずれか、例
えば62において、対向局から送出されたバーストデー
タSIG2は、無線区間を介して、バーストデータSI
G3として受信され、タイミング信号発生回路82によ
って発生されるタイミング信号に基づいて、バースト/
コンティ変換回路81に入力され、そこでそのデータが
蓄えられる。
Next, in any of the slave station apparatuses 62 to 64, for example, 62, the burst data SIG2 transmitted from the opposite station is transmitted to the burst data SI via the wireless section.
G3, based on the timing signal generated by the timing signal generation circuit 82,
The data is input to the conti conversion circuit 81, where the data is stored.

【0026】タイミング信号発生回路82は、バースト
データSIG3に同期したクロック信号から、バースト
データSIG3がバースト/コンティ変換回路81に、
単位バーストデータが要するビット数単位で周期的に入
力される際に必要なタイミング信号を発生するものであ
る。
From the clock signal synchronized with the burst data SIG3, the timing signal generation circuit 82 sends the burst data SIG3 to the burst / continuity conversion circuit 81.
It generates a necessary timing signal when the unit burst data is periodically input in the required number of bits.

【0027】バースト/コンティ変換回路81に蓄えら
れたデータは、タイミング信号発生回路83によって発
生されるタイミング信号に基づいて読出され、低速の連
続データSIG4としてデータ端末装置65へ出力され
る。
The data stored in burst / continuous conversion circuit 81 is read out based on a timing signal generated by timing signal generation circuit 83, and output to data terminal device 65 as low-speed continuous data SIG4.

【0028】タイミング信号発生回路83は、低速の連
続データSIG4に同期したクロック信号から、バース
ト/コンティ変換回路81に蓄えられたデータを周期的
に読み出す際に必要なタイミング信号を発生するもので
ある。
The timing signal generating circuit 83 generates a timing signal necessary for periodically reading data stored in the burst / continuous conversion circuit 81 from a clock signal synchronized with the low-speed continuous data SIG4. .

【0029】すなわち、図6を参照して、タイムスロッ
トTS0に多重された高速データSIG3は低速データ
SIG4に変換される。
That is, referring to FIG. 6, high speed data SIG3 multiplexed in time slot TS0 is converted to low speed data SIG4.

【0030】なお、SIG2とSIG3は同一信号だ
が、説明の便宜上異なる番号で表示した。
Although SIG2 and SIG3 are the same signal, they are indicated by different numbers for convenience of explanation.

【0031】又、各子局装置62〜64から親局装置5
1へデータ送信する場合も同様なので説明を省略する。
Further, each of the slave station devices 62 to 64 is connected to the master station device 5.
The same applies to the case where data is transmitted to No. 1, and the description is omitted.

【0032】すなわち、各子局62〜64においても図
5の親局装置51同様の構成を有し、親局装置51にお
いても図5の各子局62〜64同様の構成を有してい
る。
That is, each of the slave stations 62 to 64 has the same configuration as the master station device 51 of FIG. 5, and the master station device 51 also has the same configuration as each of the slave stations 62 to 64 of FIG. .

【0033】[0033]

【発明が解決しようとする課題】しかし、上述した従来
の多方向時分割多重無線データ通信システムは、データ
端末装置側の低速の連続データと無線区間側の高速のバ
ーストデータとの速度変換のみを行い、無線区間を介し
てデータ伝送を行うため、干渉またはフェージング等が
発生した場合に直接的にその影響を受け、伝送されるデ
ータ信号にビット誤りが生じるという欠点がある。
However, the above-mentioned conventional multi-directional time-division multiplexing radio data communication system only converts the speed between low-speed continuous data on the data terminal device side and high-speed burst data on the radio section side. In this case, since data transmission is performed through a wireless section, interference or fading or the like is directly affected by the occurrence of the interference or fading, resulting in a bit error in a transmitted data signal.

【0034】そこで本発明の目的は、伝送されるデータ
信号にビット誤りが生じるのを防止することができる多
方向時分割多重無線データ通信システムを提供すること
にある。
An object of the present invention is to provide a multi-way time division multiplexed wireless data communication system capable of preventing a bit error from occurring in a transmitted data signal.

【0035】[0035]

【課題を解決するための手段】前記課題を解決するため
に本発明は、複数の親局側データ端末装置と、これらの
データ端末装置からのデータを時分割多重して送信する
親局装置と、この親局装置から送信されるデータを受信
し、そのデータから自局宛てのデータのみを分離選択す
る複数の子局装置と、これらの子局装置からのデータが
夫々入力される複数の子局側データ端末装置とを含む多
方向時分割多重無線データ通信システムであって、前記
親局装置は、前記親局側データ端末装置からのデータに
対する誤り訂正符号を生成する誤り訂正符号生成手段
と、前記データ及び前記誤り訂正符号生成手段からの誤
り訂正符号を特定の異なるタイムスロットに多重して送
信する多重送信手段とを含むことを特徴とする。
SUMMARY OF THE INVENTION In order to solve the above-mentioned problems, the present invention provides a plurality of master station side data terminal apparatuses and a master station apparatus for transmitting data from these data terminal apparatuses in a time-division multiplex manner. A plurality of slave stations that receive data transmitted from the master station and separate and select only data addressed to the own station from the data, and a plurality of slaves to which data from these slave stations are respectively input. A multi-directional time-division multiplexing wireless data communication system including a station side data terminal device, wherein the master station device has an error correction code generating means for generating an error correction code for data from the master station data terminal device; Multiplexing means for multiplexing the data and the error correction code from the error correction code generation means into specific different time slots and transmitting the multiplexed time slots.

【0036】本発明による他の発明は、複数の親局側デ
ータ端末装置と、これらのデータ端末装置からのデータ
を時分割多重して送信する親局装置と、この親局装置か
ら送信されるデータを受信し、そのデータから自局宛て
のデータのみを分離選択する複数の子局装置と、これら
の子局装置からのデータが夫々入力される複数の子局側
データ端末装置とを含む多方向時分割多重無線データ通
信システムであって、前記子局装置は前記親局装置から
夫々特定の異なるタイムスロットにて送信されてきた前
記データ及びこのデータに対する誤り訂正符号を受信す
るとともに、前記子局装置は、前記親局装置からの誤り
訂正符号を受信する誤り訂正符号受信手段と、この誤り
訂正符号受信手段で受信された誤り訂正符号を解読する
誤り訂正符号解読手段と、この誤り訂正符号解読手段で
解読された誤り訂正符号に基づき前記受信データの誤り
訂正を行う誤り訂正手段とを含むことを特徴とする。
According to another aspect of the present invention, there are provided a plurality of master station side data terminal apparatuses, a master station apparatus for transmitting data from these data terminal apparatuses in a time-division multiplexed manner, and transmission from the master station apparatus. A plurality of slave stations that receive data and separate and select only data addressed to the own station from the data, and a plurality of slave station data terminal apparatuses to which data from the slave stations are respectively input. A time-division multiplexed wireless data communication system, wherein the slave station receives the data transmitted from the master station in specific different time slots and an error correction code for the data, and The station device includes: an error correction code receiving unit that receives an error correction code from the master station device; and an error correction code decoding unit that decodes the error correction code received by the error correction code reception unit. And the step, characterized in that it comprises an error correction means for performing error correction of the received data based on the decoded error correction code in the error correction code decoding means.

【0037】本発明によれば、送信データとともに、こ
のデータの誤り訂正符号をデータとは異なる特定のタイ
ムスロットに多重して送信する。
According to the present invention, together with the transmission data, the error correction code of the data is multiplexed and transmitted to a specific time slot different from the data.

【0038】本発明による他の発明によれば、受信側で
はこの送信データと誤り訂正符号を受信し、誤り訂正符
号によりデータの誤りを訂正する。
According to another aspect of the present invention, the receiving side receives the transmission data and the error correction code, and corrects a data error using the error correction code.

【0039】[0039]

【発明の実施の形態】以下、本発明の実施の形態につい
て添付図面を参照しながら説明する。本発明に係る多方
向時分割多重無線データ通信システムの全体の構成は従
来例(図3)と同様であるため、説明及び図示を省略す
る。
Embodiments of the present invention will be described below with reference to the accompanying drawings. The overall configuration of the multi-way time-division multiplexed wireless data communication system according to the present invention is the same as that of the conventional example (FIG. 3), and thus description and illustration are omitted.

【0040】一方、本発明では図3中の親局装置51及
び子局装置62〜64の内部構成が従来例と異なる。そ
こで、親局装置及び子局装置についてはこれらと異なる
番号を新たに付与する。又、従来例(図5)と同様の構
成部分については同一番号を付し、その説明を省略す
る。
On the other hand, in the present invention, the internal configurations of the master station device 51 and the slave station devices 62 to 64 in FIG. Therefore, numbers different from these are newly assigned to the master station device and the slave station device. The same components as those in the conventional example (FIG. 5) are denoted by the same reference numerals, and description thereof will be omitted.

【0041】図1は本発明に係る多方向時分割多重無線
データ通信システムの親局装置及び子局装置の構成図で
ある。
FIG. 1 is a block diagram of a master station device and a slave station device of a multi-way time division multiplexed wireless data communication system according to the present invention.

【0042】本発明に係る多方向時分割多重無線データ
通信システムの親局装置1が従来の親局51と異なる点
は、誤り訂正符号化回路2を設けたことであり、子局装
置12,13,14が従来の子局装置62,63,64
と異なる点は、割算回路3、誤り位置検出回路4、加算
回路5を設けたことである。
The master station apparatus 1 of the multi-way time-division multiplexing wireless data communication system according to the present invention differs from the conventional master station 51 in that an error correction coding circuit 2 is provided. 13 and 14 are conventional slave station devices 62, 63 and 64.
The difference from the first embodiment is that a division circuit 3, an error position detection circuit 4, and an addition circuit 5 are provided.

【0043】次に、この親局装置1及び子局装置1の動
作について説明する。
Next, the operation of the master station device 1 and the slave station device 1 will be described.

【0044】親局装置1において、データ端末装置52
〜54のいずれか、例えば52から入力される低速の連
続データSIG1は、タイミング信号発生回路72によ
って発生されるタイミング信号に基づいて、コンティ/
バースト変換回路71に入力され、そこでそのデータが
蓄えられる。
In the master station device 1, the data terminal device 52
To 54, for example, low-speed continuous data SIG1 input from 52, based on the timing signal generated by the timing signal generation circuit 72.
The data is input to the burst conversion circuit 71, where the data is stored.

【0045】また、それと同時に連続データSIG1は
誤り訂正符号化回路2において、単位バーストデータが
要するビット数単位にBCH(B,C,Hは夫々考案者
の3名の頭文字を示す。)符号等の誤り訂正符号化演算
が行われた後、その結果生成された誤り訂正用冗長ビッ
トが出力される。
At the same time, the continuous data SIG1 is converted into a BCH code (B, C, H indicate the first three letters of the inventor) in units of the number of bits required for the unit burst data in the error correction coding circuit 2. After the error correction coding operation is performed, the resulting redundant bits for error correction are output.

【0046】タイミング信号発生回路72は、連続デー
タSIG1に同期したクロック信号から、連続データS
IG1がコンティ/バースト変換回路71に周期的に入
力される際に必要なタイミング信号と、誤り訂正符号化
回路2において誤り訂正符号化演算を行う際に必要なタ
イミング信号を夫々発生するものである。
The timing signal generation circuit 72 converts the clock signal synchronized with the continuous data SIG1 into the continuous data S
The IG1 generates a timing signal required when the IG1 is periodically input to the continuity / burst conversion circuit 71 and a timing signal required when the error correction coding circuit 2 performs an error correction coding operation. .

【0047】コンティ/バースト変換回路71に蓄えら
れたデータは、タイミング信号発生回路73によって発
生されるタイミング信号に基づいて読出される。
Data stored in continuous / burst conversion circuit 71 is read out based on a timing signal generated by timing signal generation circuit 73.

【0048】多重化回路74において、コンティ/バー
スト変換回路71から出力されたバーストデータは、予
め割り当てられたある特定の無線タイムスロットに、ま
た、誤り訂正符号化回路23から出力された誤り訂正用
冗長ビットは、無線フレーム上の特定の空きスロット
に、夫々多重され、高速のバーストデータSIG2とし
て無線区間へ送出される。
In the multiplexing circuit 74, the burst data output from the continuity / burst conversion circuit 71 is transmitted to a predetermined radio time slot allocated in advance, and to the error correction encoding output from the error correction encoding circuit 23. The redundant bits are respectively multiplexed in specific empty slots on the radio frame and transmitted to the radio section as high-speed burst data SIG2.

【0049】タイミング信号発生回路73は、無線側の
高速のバーストデータSIG2に同期したクロック信号
から、コンティ/バースト変換回路71に蓄えられたデ
ータを単位バーストデータが要するビット数単位で周期
的に読み出す際に必要なタイミング信号と、誤り訂正符
号化回路2から誤り訂正用冗長ビットを出力する際に必
要なタイミング信号を夫々発生するものである。
The timing signal generation circuit 73 periodically reads data stored in the continuity / burst conversion circuit 71 from a clock signal synchronized with the high-speed burst data SIG2 on the radio side in units of bits required by the unit burst data. And a timing signal necessary for outputting the error correction redundant bits from the error correction encoding circuit 2.

【0050】図2は低速の連続データと高速のバースト
データ及び冗長ビットのタイミングチャートである。同
図のSIG1及びSIG2に示すように低速の連続デー
タSIG1及び誤り訂正用冗長ビットは高速データSI
G2に変換され、連続データSIG1はタイムスロット
TS0に、誤り訂正用冗長ビットは特定の空きタイムス
ロットTSPに夫々多重される。
FIG. 2 is a timing chart of low-speed continuous data, high-speed burst data, and redundant bits. As shown by SIG1 and SIG2 in the figure, the low-speed continuous data SIG1 and the redundant bits for error correction are high-speed data SI.
The data is converted into G2, the continuous data SIG1 is multiplexed in the time slot TS0, and the redundant bit for error correction is multiplexed in a specific empty time slot TSP.

【0051】次に、子局装置12,13,14、例えば
14において、対向局から送出されたバーストデータS
IG2は、無線区間を介して、バーストデータSIG3
として受信され、タイミング信号発生回路82によって
発生されるタイミング信号に基づいて、バースト/コン
ティ変換回路81に入力され、そこでそのデータが蓄え
られる。
Next, in the slave station devices 12, 13, 14, for example, 14, the burst data S transmitted from the opposite station is transmitted.
IG2 transmits burst data SIG3 via a wireless section.
And based on the timing signal generated by the timing signal generation circuit 82, is input to the burst / continuity conversion circuit 81, where the data is stored.

【0052】また、それと同時にバーストデータSIG
3は割算回路3に入力され、誤り訂正符号を構成するビ
ット列に対して予め決められた多項式で割算が行われ、
誤り訂正符号に対するシンドロームが生成される。
At the same time, the burst data SIG
3 is input to a division circuit 3, where division is performed on a bit sequence constituting an error correction code by a predetermined polynomial,
A syndrome for the error correction code is generated.

【0053】タイミング信号発生回路82は、バースト
データSIG3に同期したクロック信号から、バースト
データSIG3がバースト/コンティ変換回路81に、
単位バーストデータが要するビット数単位で周期的に入
力される際に必要なタイミング信号と、割算回路3の動
作に必要なタイミング信号とを夫々発生するものであ
る。
The timing signal generation circuit 82 outputs the burst data SIG3 from the clock signal synchronized with the burst data SIG3 to the burst / continuity conversion circuit 81.
It generates a timing signal required when the unit burst data is periodically input in the required number of bits and a timing signal required for the operation of the division circuit 3.

【0054】バースト/コンティ変換回路81に蓄えら
れたデータは、タイミング信号発生回路83によって発
生されるタイミング信号に基づいて読み出される。
Data stored in burst / continuous conversion circuit 81 is read based on a timing signal generated by timing signal generation circuit 83.

【0055】ここで、割算回路3から出力されるシンド
ロームに基づいて、誤り位置検出回路4において、デー
タ中のビット誤りが発生した位置を特定し、バースト/
コンティ変換回路81から読み出された低速の連続デー
タ中の誤りが発生したビットに対して、加算回路5にお
いてビット反転を行い、誤り訂正を行う。
Here, based on the syndrome output from the division circuit 3, the error position detection circuit 4 specifies the position where a bit error has occurred in the data,
The addition circuit 5 performs bit inversion on the erroneous bits in the low-speed continuous data read from the continuous conversion circuit 81, and performs error correction.

【0056】タイミング信号発生回路83は、低速の連
続データSIG4に同期したクロック信号から、バース
ト/コンティ変換回路81に蓄えられたデータを周期的
に読み出す際に必要なタイミング信号と、誤り位置検出
回路4から誤り位置検出信号を出力する際に必要なタイ
ミング信号を夫々発生するものである。
The timing signal generation circuit 83 includes a timing signal necessary for periodically reading data stored in the burst / continuous conversion circuit 81 from a clock signal synchronized with the low-speed continuous data SIG4, and an error position detection circuit. 4 generates a timing signal necessary for outputting an error position detection signal.

【0057】誤り訂正後のデータは連続データSIG4
としてデータ端末装置65〜67へ出力される。
The data after error correction is continuous data SIG4
Is output to the data terminal devices 65 to 67.

【0058】すなわち、図2を参照して、タイムスロッ
トTS0に多重された高速データ及びタイムスロットT
SPに多重された誤り訂正用冗長ビットからなるデータ
SIG3は低速データに変換される。そして、低速変換
後のデータが誤り訂正され低速データSIG4としてデ
ータ端末65〜67に送出される。
That is, referring to FIG. 2, high-speed data multiplexed in time slot TS0 and time slot T
Data SIG3 composed of error correction redundant bits multiplexed on the SP is converted into low-speed data. Then, the data after the low-speed conversion is error-corrected and sent to the data terminals 65 to 67 as low-speed data SIG4.

【0059】なお、SIG2とSIG3は同一信号だ
が、説明の便宜上異なる番号で表示した。
Although SIG2 and SIG3 are the same signal, they are indicated by different numbers for convenience of explanation.

【0060】又、各子局装置12〜14から親局装置1
へデータ送信する場合も同様なので説明を省略する。
Further, each of the slave station devices 12 to 14 sends the master station device 1
The same applies to the case where data is transmitted to the server, and a description thereof will be omitted.

【0061】すなわち、各子局12〜14においても図
1の親局装置1同様の構成を有し、親局装置1において
も図1の各子局12〜14同様の構成を有している。
That is, each of the slave stations 12 to 14 has the same configuration as the master station 1 in FIG. 1, and the master station 1 also has the same configuration as each of the slave stations 12 to 14 in FIG. .

【0062】[0062]

【発明の効果】本発明によれば、複数の親局側データ端
末装置と、これらのデータ端末装置からのデータを時分
割多重して送信する親局装置と、この親局装置から送信
されるデータを受信し、そのデータから自局宛てのデー
タのみを分離選択する複数の子局装置と、これらの子局
装置からのデータが夫々入力される複数の子局側データ
端末装置とを含む多方向時分割多重無線データ通信シス
テムであって、前記親局装置は、前記親局側データ端末
装置からのデータに対する誤り訂正符号を生成する誤り
訂正符号生成手段と、前記データ及び前記誤り訂正符号
生成手段からの誤り訂正符号を特定の異なるタイムスロ
ットに多重して送信する多重送信手段とを含み構成され
るため、データとともに誤り訂正符号を多重送信するこ
とができる。
According to the present invention, a plurality of master station data terminal devices, a master station device for transmitting data from these data terminal devices in a time-division multiplexed manner, and a signal transmitted from the master station device are provided. A plurality of slave stations that receive data and separate and select only data addressed to the own station from the data, and a plurality of slave station data terminal apparatuses to which data from the slave stations are respectively input. A time-division multiplexing wireless data communication system, wherein the master station device generates an error correction code for data from the master station side data terminal device; and the data and the error correction code generation device. Multiplexing means for multiplexing and transmitting the error correction code from the means to specific different time slots, so that the error correction code can be multiplexed with data.

【0063】又、本発明による他の発明によれば、複数
の親局側データ端末装置と、これらのデータ端末装置か
らのデータを時分割多重して送信する親局装置と、この
親局装置から送信されるデータを受信し、そのデータか
ら自局宛てのデータのみを分離選択する複数の子局装置
と、これらの子局装置からのデータが夫々入力される複
数の子局側データ端末装置とを含む多方向時分割多重無
線データ通信システムであって、前記子局装置は前記親
局装置から夫々特定の異なるタイムスロットにて送信さ
れてきた前記データ及びこのデータに対する誤り訂正符
号を受信するとともに、前記子局装置は、前記親局装置
からの誤り訂正符号を受信する誤り訂正符号受信手段
と、この誤り訂正符号受信手段で受信された誤り訂正符
号を解読する誤り訂正符号解読手段と、この誤り訂正符
号解読手段で解読された誤り訂正符号に基づき前記受信
データの誤り訂正を行う誤り訂正手段とを含み構成され
るため、伝送されるデータ信号にビット誤りが生じるの
を防止することができる。
According to another aspect of the present invention, there are provided a plurality of master station side data terminal devices, a master station device for transmitting data from these data terminal devices in a time-division multiplexed manner, and the master station device. And a plurality of slave station devices for receiving data transmitted from the mobile station and separating and selecting only data addressed to the own station from the data, and a plurality of slave station data terminal devices to which data from these slave stations are respectively input. Wherein the slave station device receives the data transmitted from the master station device in specific different time slots and an error correction code for the data, respectively. The slave station device further includes: an error correction code receiving unit that receives the error correction code from the master station device; and an error correction code that decodes the error correction code received by the error correction code receiving unit. Code decoding means, and error correction means for performing error correction of the received data based on the error correction code decoded by the error correction code decoding means, so that a bit error occurs in a transmitted data signal. Can be prevented.

【0064】又、本発明は、無線フレーム上の特定の空
きスロットに誤り訂正用冗長ビットを多重するため、冗
長ビットの付加に伴う速度変換回路が不要であり、無線
フレーム上で、予め情報ビットであるバーストデータ及
び冗長ビットの位置が分かっているため、受信側で誤り
訂正復号化のためのワード同期回路が不要である。
Further, according to the present invention, since redundant bits for error correction are multiplexed in a specific empty slot on a radio frame, a speed conversion circuit accompanying the addition of the redundant bits is not required. Since the positions of the burst data and the redundant bits are known, a word synchronization circuit for error correction decoding on the receiving side is unnecessary.

【0065】又、無線フレーム全てについて誤り訂正を
行うわけではなく、単位加入者インタフェース毎に必要
な加入者のみ誤り訂正を行うことができるため、伝送す
る信号の種類によって、例として、音声信号をディジタ
ル変換して伝送する場合は誤り訂正を行わず、データ端
末装置等からのディジタルデータ信号を伝送する場合は
誤り訂正を行う、という使い分けが可能である。
In addition, since error correction is not performed for all radio frames but only for required subscribers per unit subscriber interface, an audio signal may be transmitted depending on the type of signal to be transmitted. It is possible to selectively use such that error correction is not performed when transmitting by digital conversion, and error correction is performed when transmitting a digital data signal from a data terminal device or the like.

【0066】さらに、一方の局ではコンティ/バースト
変換を行うと同時に誤り訂正符号化を行い、他方の対向
局ではバースト/コンティ変換を行うと同時に誤り訂正
復号化を行うため、誤り訂正を行うことによる新たな遅
延が生じることはない。
Further, in one station, error correction coding is performed at the same time as performing the continuous / burst conversion, and in the other station, error correction decoding is performed simultaneously with performing the burst / continuous conversion. Does not cause a new delay.

【0067】以上のことから、多方向時分割多重無線デ
ータ通信システムに関して、小規模の回路追加により、
新たな遅延を生じることなく経済的に伝送品質の向上を
実現できるという効果がある。
From the above, regarding a multi-way time division multiplexing wireless data communication system, by adding a small-scale circuit,
There is an effect that transmission quality can be economically improved without generating a new delay.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明に係る多方向時分割多重無線データ通信
システムの親局装置及び子局装置の構成図である。
FIG. 1 is a configuration diagram of a master station device and a slave station device of a multi-way time division multiplexed wireless data communication system according to the present invention.

【図2】同システムの低速の連続データと高速のバース
トデータ及び冗長ビットのタイミングチャートである。
FIG. 2 is a timing chart of low-speed continuous data, high-speed burst data, and redundant bits of the system.

【図3】従来の多方向時分割多重無線データ通信システ
ムの一例の構成図である。
FIG. 3 is a configuration diagram of an example of a conventional multi-directional time-division multiplex wireless data communication system.

【図4】無線タイムスロットの割り当て状態を示すタイ
ミングチャートである。
FIG. 4 is a timing chart showing a wireless time slot allocation state.

【図5】従来の多方向時分割多重無線データ通信システ
ムの親局装置及び子局装置の構成図である。
FIG. 5 is a configuration diagram of a master station device and a slave station device of a conventional multidirectional time-division multiplexing wireless data communication system.

【図6】同システムの低速の連続データと高速のバース
トデータのタイミングチャートである。
FIG. 6 is a timing chart of low-speed continuous data and high-speed burst data of the system.

【符号の説明】[Explanation of symbols]

1 親局装置 2 誤り訂正符号化回路 3 割算回路 4 誤り位置検出回路 5 加算回路 11〜14 子局装置 REFERENCE SIGNS LIST 1 master station device 2 error correction coding circuit 3 division circuit 4 error position detection circuit 5 addition circuit 11 to 14 slave station device

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】 複数の親局側データ端末装置と、これら
のデータ端末装置からのデータを時分割多重して送信す
る親局装置と、この親局装置から送信されるデータを受
信し、そのデータから自局宛てのデータのみを分離選択
する複数の子局装置と、これらの子局装置からのデータ
が夫々入力される複数の子局側データ端末装置とを含む
多方向時分割多重無線データ通信システムであって、 前記親局装置は、前記親局側データ端末装置からのデー
タに対する誤り訂正符号を生成する誤り訂正符号生成手
段と、前記データ及び前記誤り訂正符号生成手段からの
誤り訂正符号を特定の異なるタイムスロットに多重して
送信する多重送信手段とを含むことを特徴とする多方向
時分割多重無線データ通信システム。
1. A plurality of master station side data terminal devices, a master station device for transmitting data from these data terminal devices in a time-division multiplexed manner, and receiving data transmitted from the master station device. Multi-directional time-division multiplexed wireless data including a plurality of slave stations for separating and selecting only data addressed to the own station from the data, and a plurality of slave station data terminals to which data from the slave stations are respectively input. A communication system, wherein the master station device includes: an error correction code generation unit that generates an error correction code for data from the master station data terminal device; and an error correction code from the data and the error correction code generation unit. Multiplexing means for multiplexing the data into specific different time slots and transmitting the multiplexed data to a specific time slot.
【請求項2】 複数の親局側データ端末装置と、これら
のデータ端末装置からのデータを時分割多重して送信す
る親局装置と、この親局装置から送信されるデータを受
信し、そのデータから自局宛てのデータのみを分離選択
する複数の子局装置と、これらの子局装置からのデータ
が夫々入力される複数の子局側データ端末装置とを含む
多方向時分割多重無線データ通信システムであって、 前記子局装置は前記親局装置から夫々特定の異なるタイ
ムスロットにて送信されてきた前記データ及びこのデー
タに対する誤り訂正符号を受信するとともに、前記子局
装置は、前記親局装置からの誤り訂正符号を受信する誤
り訂正符号受信手段と、この誤り訂正符号受信手段で受
信された誤り訂正符号を解読する誤り訂正符号解読手段
と、この誤り訂正符号解読手段で解読された誤り訂正符
号に基づき前記受信データの誤り訂正を行う誤り訂正手
段とを含むことを特徴とする多方向時分割多重無線デー
タ通信システム。
2. A plurality of master station side data terminal devices, a master station device for transmitting data from these data terminal devices in a time-division multiplexed manner, and receiving data transmitted from the master station device. Multi-directional time-division multiplexed wireless data including a plurality of slave stations for separating and selecting only data addressed to the own station from the data, and a plurality of slave station data terminals to which data from the slave stations are respectively input. In the communication system, the slave station device receives the data transmitted from the master station device in specific different time slots and an error correction code for the data, and the slave station device includes the master station device. Error correction code receiving means for receiving the error correction code from the station device, error correction code decoding means for decoding the error correction code received by the error correction code reception means, and error correction code Multidirectional time division multiplex radio data communications system which comprises an error correction means for performing error correction of the received data based on the decoded error-correcting code decoding means.
【請求項3】 前記誤り訂正符号受信手段は、前記誤り
訂正符号を構成するビット列に対して予め決められた多
項式で除算を行い、前記誤り訂正符号に対するシンドロ
ームを生成し、前記誤り訂正符号解読手段は前記シンド
ロームに基づき前記受信データ中のビット誤りが発生し
た位置を特定し、前記誤り訂正手段はそのビット誤りが
発生した位置のビットを反転させることを特徴とする請
求項2記載の多方向時分割多重無線データ通信システ
ム。
3. The error correction code decoding means according to claim 1, wherein said error correction code receiving means divides a bit sequence constituting said error correction code by a predetermined polynomial to generate a syndrome for said error correction code. 3. The multi-directional communication device according to claim 2, wherein a position where a bit error occurs in the received data is specified based on the syndrome, and the error correction means inverts a bit at the position where the bit error occurs. Division multiplex wireless data communication system.
【請求項4】 前記誤り訂正符号が多重されるタイムス
ロットは特定の空きタイムスロットであることを特徴と
する請求項1〜3いずれかに記載の多方向時分割多重無
線データ通信システム。
4. The multi-way time-division multiplex wireless data communication system according to claim 1, wherein a time slot in which the error correction code is multiplexed is a specific empty time slot.
【請求項5】 前記親局装置は入力される低速データを
高速データに変換し、前記子局装置は受信した高速デー
タを低速データに変換することを特徴とする請求項1〜
4いずれかに記載の多方向時分割多重無線データ通信シ
ステム。
5. The apparatus according to claim 1, wherein the master station converts the input low-speed data into high-speed data, and the slave station converts the received high-speed data into low-speed data.
5. The multi-way time-division multiplexed wireless data communication system according to any one of 4 above.
JP15273997A 1997-06-11 1997-06-11 Multidirection/time-divisional multiplex radio data communication system Pending JPH114203A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15273997A JPH114203A (en) 1997-06-11 1997-06-11 Multidirection/time-divisional multiplex radio data communication system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15273997A JPH114203A (en) 1997-06-11 1997-06-11 Multidirection/time-divisional multiplex radio data communication system

Publications (1)

Publication Number Publication Date
JPH114203A true JPH114203A (en) 1999-01-06

Family

ID=15547109

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15273997A Pending JPH114203A (en) 1997-06-11 1997-06-11 Multidirection/time-divisional multiplex radio data communication system

Country Status (1)

Country Link
JP (1) JPH114203A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6553008B1 (en) 1998-01-19 2003-04-22 Nec Corporation Multidirectional time-division multiplexing wireless data communications system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6553008B1 (en) 1998-01-19 2003-04-22 Nec Corporation Multidirectional time-division multiplexing wireless data communications system

Similar Documents

Publication Publication Date Title
JP2540968B2 (en) Multidirectional communication system
JP4571362B2 (en) Apparatus and method for time alignment of data frames of a plurality of channels in a communication system
AU648003B2 (en) Prioritized data transfer method and apparatus for a radiotelephone peripheral
EP1806865B1 (en) Radio transmission method and radio transmission device
WO1993002512A1 (en) Data transfer method and apparatus for communication between a peripheral and a master
US5329550A (en) Signal processing circuit for the European digital cellular radio system
US20060002363A1 (en) Data transmission method
JP4185132B2 (en) Method and apparatus for sharing slot descriptor block among multiple users
US5426642A (en) Satellite broadcast communication system
US6697993B1 (en) Transmission and reception methods and devices in a transmission system comprising convolutional interleaving/deinterleaving
JP3029343B2 (en) TDMA frame synchronization between base stations in mobile communication
JPH114203A (en) Multidirection/time-divisional multiplex radio data communication system
JP2766228B2 (en) Stuff synchronization frame control method
JP4087948B2 (en) Code division multiplexing mobile communication device
JP2000201123A (en) Multidirectional time-division multiplex radio data communication device
US6553008B1 (en) Multidirectional time-division multiplexing wireless data communications system
JPH0964812A (en) Method and device for communicating frame structure data
JP3267581B2 (en) Frame synchronization method and apparatus
US20030147366A1 (en) Combining transport formats having heterogeneous interleaving schemes
JPH11103283A (en) Tdma/tdd transmitting method
JPH0613972A (en) Mobile station equipment
JP2850520B2 (en) Loopback control method
JPH07118674B2 (en) Communication method
JPH07118673B2 (en) Communication method
JPH03265231A (en) Repeating installation