JPH11341794A - Power circuit using dc-to-dc converter - Google Patents

Power circuit using dc-to-dc converter

Info

Publication number
JPH11341794A
JPH11341794A JP14738798A JP14738798A JPH11341794A JP H11341794 A JPH11341794 A JP H11341794A JP 14738798 A JP14738798 A JP 14738798A JP 14738798 A JP14738798 A JP 14738798A JP H11341794 A JPH11341794 A JP H11341794A
Authority
JP
Japan
Prior art keywords
frequency
circuit
switching
converter
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP14738798A
Other languages
Japanese (ja)
Other versions
JP3276921B2 (en
Inventor
Fumihiro Sasaki
文博 佐々木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP14738798A priority Critical patent/JP3276921B2/en
Publication of JPH11341794A publication Critical patent/JPH11341794A/en
Application granted granted Critical
Publication of JP3276921B2 publication Critical patent/JP3276921B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Dc-Dc Converters (AREA)
  • Noise Elimination (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

PROBLEM TO BE SOLVED: To prevent a beat interference with respect to AM broadcasting. SOLUTION: When an AM broadcasting is received, a switching circuit 29 is connected to the output side of a frequency divider 28, in accordance with the control output of a control circuit 24. Accordingly, the switching frequency of an NPN-type transistor 7, constituting a DC-DC converter, becomes half of the AM local frequency generated from a local oscillator 2. Hereby, the differential frequency between an AM received frequency and the halved frequency lies outside an audible frequency band of the AM broadcasting, and this power circuit is able to prevent the beat interference with respect to the AM received frequency, and satisfactorily receive the AM broadcasting.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、DC−DCコンバ
ータを用いた電源回路に関する。
The present invention relates to a power supply circuit using a DC-DC converter.

【0002】[0002]

【従来の技術】携帯用電子機器は電源として電池(乾電
池、二次電池等)を使用する。例えば、ヘッドフォンス
テレオの場合、現在の市場では、3ボルト電源仕様(電
池2本使用)及び1.5ボルト電源仕様(電池1本使
用)が混在した状態で販売されている。しかし、最近に
おける省電力化及び長寿命化等の市場要求に伴い、3ボ
ルト電源の対応機種は減少の一途を辿り、1.5ボルト
電源の対応機種が主流になりつつある。こうした背景か
ら、音響機器に関わる各社は3ボルト電源の対応機種に
代わり1.5ボルト電源の対応機種の開発に凌ぎを削っ
ている。しかし、ヘッドフォンステレオの内部回路を
1.5ボルト電源で動作させる為には、内部回路全体を
再設計しなければならない為、多くの開発時間を要する
問題があった。
2. Description of the Related Art Portable electronic devices use batteries (dry batteries, secondary batteries, etc.) as power supplies. For example, in the case of a headphone stereo, in the current market, a 3 volt power supply specification (using two batteries) and a 1.5 volt power supply specification (using one battery) are mixed and sold. However, with the recent market demands for power saving and long life, the number of models compatible with a 3 volt power supply is steadily decreasing, and models compatible with a 1.5 volt power supply are becoming mainstream. Against this background, companies related to audio equipment have been reducing the development of models compatible with 1.5 volt power supply instead of models compatible with 3 volt power supply. However, in order to operate the internal circuit of the headphone stereo with a 1.5 volt power supply, the entire internal circuit must be redesigned, and thus there is a problem that much development time is required.

【0003】開発時間短縮の為の対策として、DC−D
Cコンバータの使用が考えられる。つまり、1.5ボル
ト電源をDC−DCコンバータで昇圧すれば3ボルト電
源に対応する既存の内部回路を利用できるからである。
As a measure for shortening the development time, DC-D
The use of a C converter is conceivable. That is, if a 1.5-volt power supply is boosted by a DC-DC converter, an existing internal circuit corresponding to a 3-volt power supply can be used.

【0004】図3は本願出願人が使用するDC−DCコ
ンバータ電源回路をヘッドフォンステレオに適用した場
合の回路図であり、一点鎖線の範囲は集積化されている
ものとする。
FIG. 3 is a circuit diagram when a DC-DC converter power supply circuit used by the applicant of the present invention is applied to a headphone stereo, and it is assumed that a range indicated by a chain line is integrated.

【0005】図3において、(1)はAM放送受信回路
である。AM放送受信回路において、(2)はローカル
発振器であり、AM放送の受信周波数に対し450KH
z高いAMローカル周波数を発生するものである。ロー
カル発振器(2)の電源入力はバラクタダイオード
(6)を介して接地される。(3)は混合器であり、A
M受信周波数及びAMローカル周波数の混合結果として
AM受信周波数及びAMローカル周波数の差の周波数4
50KHzを出力するものである。(4)はIFフィル
タであり、450KHzを中心としたAM受信周波数帯
域を通過させるものである。(5)は検波回路であり、
IFフィルタ(4)の出力を検波して音声信号を出力す
るものである。尚、AM放送の可聴周波数帯域は20H
z〜20KHz程度である。
In FIG. 3, (1) is an AM broadcast receiving circuit. In the AM broadcast receiving circuit, (2) is a local oscillator, which is 450 KH to the AM broadcast reception frequency.
It generates a high AM local frequency. The power input of the local oscillator (2) is grounded via a varactor diode (6). (3) is a mixer;
The frequency 4 of the difference between the AM reception frequency and the AM local frequency as a result of mixing the M reception frequency and the AM local frequency.
It outputs 50 KHz. (4) is an IF filter that passes an AM reception frequency band centered at 450 KHz. (5) is a detection circuit,
It detects the output of the IF filter (4) and outputs an audio signal. The audible frequency band of AM broadcast is 20H
It is about z to 20 KHz.

【0006】NPN型トランジスタ(7)は、ベースに
所定周波数のクロック信号が供給されてオンオフする。
即ち、NPN型トランジスタ(7)がオンすると、第1
コイル(8)にエネルギーが蓄えられ、その後、NPN
型トランジスタ(7)がオフすると、第1コイル(8)
に逆起電圧が発生し当該逆起電圧がダイオード(9)を
介して第1コンデンサ(10)に充電される。尚、第1
コイル(8)の巻線巻数が多い程又は第1コンデンサ
(10)の容量が大きい程、高い昇圧効果が得られる。
この時の第1コンデンサ(10)の端子電圧が一点鎖線
の集積回路の電源電圧となる。第1及び第2コイル
(8)(11)は1次及び2次コイルの関係を有し、第
1及び第2コイル(8)(11)の巻線は互いに逆方向
に逆起電力が発生する様に巻かれている。即ち、NPN
型トランジスタ(7)のオフに伴い第1コイル(8)に
図面右方向の逆起電力が発生すると、第2コイル(1
1)が誘起され第2コイル(11)に図面左方向の逆起
電力が発生する。更に、第2コイル(11)の巻線巻数
は第1コイル(8)の巻線巻数より多く、第2コイル
(11)には第1コイル(8)より大きい逆起電力が発
生する。結果として、NPN型トランジスタ(7)のオ
フに同期して第1及び第2コイル(8)(11)には各
々図面右方向及び図面左方向の逆起電力が発生する。第
2コイル(11)の逆起電力はダイオード(12)を介
して第2コンデンサ(13)に充電される。ツエナーダ
イオード(14)及び抵抗(15)の直列体は第2コン
デンサ(13)と並列接続され、抵抗(15)の非接地
側はコンパレータ(16)の−端子と接続される。即
ち、抵抗(15)の端子電圧が基準電圧Vrefと一致
する様に負帰還がかかる為、第2コンデンサ(13)の
端子電圧はツエナーダイオード(14)及び抵抗(1
5)の端子電圧を加算した値V2(例えば12ボルト)
までしか充電されない。尚、第2コイル(11)の巻線
巻数は、NPN型トランジスタ(7)のオンオフ制御に
伴い第2コンデンサ(13)の端子電圧がV2未満とな
らない数に設定される。また、第2コンデンサ(13)
の端子電圧V2が一定値となる為、第1コンデンサ(1
0)の端子電圧V1も一定値となる。第2コンデンサ
(13)の端子電圧V2はAM放送受信回路(1)のA
Mローカル周波数を発生する為の電源電圧となる。
The base of the NPN transistor (7) is supplied with a clock signal of a predetermined frequency, and is turned on and off.
That is, when the NPN transistor (7) turns on, the first
Energy is stored in the coil (8) and then NPN
When the type transistor (7) is turned off, the first coil (8)
Back electromotive voltage is generated, and the back electromotive voltage is charged to the first capacitor (10) via the diode (9). The first
The higher the number of turns of the coil (8) or the larger the capacity of the first capacitor (10), the higher the boosting effect.
The terminal voltage of the first capacitor (10) at this time becomes the power supply voltage of the dashed-dotted integrated circuit. The first and second coils (8) and (11) have a relationship of primary and secondary coils, and the windings of the first and second coils (8) and (11) generate back electromotive force in opposite directions. It is wound to do. That is, NPN
When the back electromotive force in the right direction in the drawing is generated in the first coil (8) with the turning off of the type transistor (7), the second coil (1
1) is induced, and a counter electromotive force is generated in the second coil (11) in the left direction in the drawing. Further, the number of turns of the second coil (11) is larger than the number of turns of the first coil (8), and the second coil (11) generates a counter electromotive force larger than that of the first coil (8). As a result, a counter electromotive force is generated in the first and second coils (8) and (11) in the right and left directions in the drawing, respectively, in synchronization with the turning off of the NPN transistor (7). The back electromotive force of the second coil (11) charges the second capacitor (13) via the diode (12). The series body of the Zener diode (14) and the resistor (15) is connected in parallel with the second capacitor (13), and the non-ground side of the resistor (15) is connected to the minus terminal of the comparator (16). That is, since negative feedback is applied so that the terminal voltage of the resistor (15) matches the reference voltage Vref, the terminal voltage of the second capacitor (13) is changed by the Zener diode (14) and the resistor (1).
The value V2 obtained by adding the terminal voltage of 5) (for example, 12 volts)
It can only be charged up to The number of turns of the second coil (11) is set to a number such that the terminal voltage of the second capacitor (13) does not become lower than V2 due to on / off control of the NPN transistor (7). The second capacitor (13)
Becomes constant, the first capacitor (1
The terminal voltage V1 of 0) also becomes a constant value. The terminal voltage V2 of the second capacitor (13) is equal to A of the AM broadcast receiving circuit (1).
A power supply voltage for generating the M local frequency.

【0007】(17)はRC発振器であり、シュミット
インバータ、抵抗及びコンデンサ(図示せず)から成
り、抵抗の抵抗値及びコンデンサの容量で定まる発振周
波数で発振クロックCKを発生するものである。尚、発
振クロックCKは前記クロック信号の基となるものであ
る。ANDゲート(18)の一方の入力端子はRC発振
器(17)の出力と接続され、他方の入力端子はコンパ
レータ(16)の出力と接続され、出力端子は抵抗(1
9)を介してNPN型トランジスタ(7)のベースと接
続される。即ち、コンパレータ(16)はNPN型トラ
ンジスタ(7)を負帰還制御するものであり、詳しく
は、抵抗(15)の端子電圧が基準電圧Vrefより低
い時は「H」出力に伴いANDゲート(18)を開状態
とし、NPN型トランジスタ(7)が発振クロックCK
に従ってスイッチング動作を繰り返す様にし、一方、抵
抗(15)の端子電圧が基準電圧Vrefより高い時は
「L」出力に伴いANDゲート(18)を閉状態とし、
NPN型トランジスタ(7)のスイッチング動作を停止
させる。これより、第1及び第2コンデンサ(10)
(13)の端子電圧は負荷の変動とは無関係に常時一定
値に保持される。
[0007] Reference numeral 17 denotes an RC oscillator, which comprises a Schmitt inverter, a resistor and a capacitor (not shown), and generates an oscillation clock CK at an oscillation frequency determined by the resistance value of the resistor and the capacitance of the capacitor. Note that the oscillation clock CK is a source of the clock signal. One input terminal of the AND gate (18) is connected to the output of the RC oscillator (17), the other input terminal is connected to the output of the comparator (16), and the output terminal is a resistor (1).
9) is connected to the base of the NPN transistor (7). That is, the comparator (16) performs negative feedback control of the NPN transistor (7). Specifically, when the terminal voltage of the resistor (15) is lower than the reference voltage Vref, the AND gate (18) ) Is in the open state, and the NPN transistor (7)
And when the terminal voltage of the resistor (15) is higher than the reference voltage Vref, the AND gate (18) is closed with the "L" output,
The switching operation of the NPN transistor (7) is stopped. Thus, the first and second capacitors (10)
The terminal voltage of (13) is always kept at a constant value irrespective of the load fluctuation.

【0008】カップリングコンデンサ(20)はローカ
ル発振器(2)から発生するAMローカル周波数信号の
直流成分を除去する。インバータ(21)及び抵抗(2
2)の並列体から成る増幅器は直流成分除去後のAMロ
ーカル周波数信号を増幅するものである。プログラム分
周器(23)は増幅後のAMローカル周波数信号が基準
周波数(例えば10KHz)となる様に分周数が設定さ
れるものである。1点鎖線の集積回路は内部ブロックの
動作を制御する制御回路(24)を内蔵し、制御回路
(24)はAM放送受信回路(1)の選局情報が供給さ
れ、プログラム分周器(23)に対し選局周波数に1体
1に対応する分周数を設定する。位相比較器(25)は
プログラム分周器(23)の分周周波数と基準周波数と
を比較する。ローパスフィルタ(26)は位相比較器
(25)の比較出力を平滑し、第2コンデンサ(13)
の端子電圧V2と共にローカル発振器(2)に供給する
ものである。ローカル発振器(2)は電圧を周波数に変
換するものであり、第2コンデンサ(13)の端子電圧
V2を基準にローパスフィルタ(26)から供給される
電圧変化に応じてAMローカル周波数を調整し、受信周
波数より450KHz高い周波数で固定される様に動作
する。
The coupling capacitor (20) removes a DC component of the AM local frequency signal generated from the local oscillator (2). Inverter (21) and resistor (2
The amplifier composed of the parallel body 2) amplifies the AM local frequency signal after removing the DC component. The frequency divider (23) sets the frequency division number so that the AM local frequency signal after amplification becomes a reference frequency (for example, 10 KHz). The dashed line integrated circuit has a built-in control circuit (24) for controlling the operation of the internal block. The control circuit (24) is supplied with channel selection information of the AM broadcast receiving circuit (1), ), The frequency division number corresponding to one body is set as the tuning frequency. The phase comparator (25) compares the divided frequency of the program divider (23) with a reference frequency. The low-pass filter (26) smoothes the comparison output of the phase comparator (25), and the second capacitor (13)
Is supplied to the local oscillator (2) together with the terminal voltage V2. The local oscillator (2) converts a voltage into a frequency, and adjusts the AM local frequency according to a voltage change supplied from the low-pass filter (26) based on a terminal voltage V2 of the second capacitor (13), It operates so as to be fixed at a frequency 450 KHz higher than the reception frequency.

【0009】図3回路は1.5ボルト仕様の1本の電池
(27)を装着することにより動作する。
The circuit of FIG. 3 operates by mounting a single battery (27) of the 1.5 volt specification.

【0010】[0010]

【発明が解決しようとする課題】さて、AM放送の受信
周波数帯域は520KHz〜1800KHzであり、一
方、RC発振器(17)の発振周波数は1点鎖線の集積
回路内に集積する関係で400KHz〜600KHzの
範囲に限定される。DC−DCコンバータを構成するN
PN型トランジスタ(7)はRC発振器(17)の発振
周波数に同期してスイッチング動作するが、AM放送の
受信周波数とNPN型トランジスタ(7)のスイッチン
グ周波数との差がAM放送の可聴周波数帯域(20Hz
〜20KHz)に存在すると、RC発振器(17)の発
振周波数の3倍程度までの高調波がAM受信周波数にビ
ート妨害を起こし、AM放送の受信に支障を来す問題が
あった。
The reception frequency band of AM broadcasting is 520 KHz to 1800 KHz, while the oscillation frequency of the RC oscillator (17) is 400 KHz to 600 KHz due to integration in a single-dot chain line integrated circuit. Is limited to the range. N that constitutes a DC-DC converter
The PN transistor (7) performs a switching operation in synchronization with the oscillation frequency of the RC oscillator (17), but the difference between the AM broadcast reception frequency and the switching frequency of the NPN transistor (7) is caused by the AM broadcast audible frequency band ( 20Hz
If the frequency is within 20 kHz, there is a problem that harmonics up to about three times the oscillation frequency of the RC oscillator (17) cause a beat disturbance in the AM reception frequency, thereby hindering the reception of the AM broadcast.

【0011】そこで、本発明は、AM放送の受信妨害を
起こさないDC−DCコンバータを用いた電源回路を提
供することを目的とする。
SUMMARY OF THE INVENTION It is an object of the present invention to provide a power supply circuit using a DC-DC converter that does not interfere with AM broadcast reception.

【0012】[0012]

【課題を解決するための手段】本発明は、前記問題点を
解決する為に成されたものであり、所定周波数の発振ク
ロックを発生する発振器と、前記発振クロックに応じて
オンオフするスイッチングトランジスタと、前記スイッ
チングトランジスタのオンオフに起因してコイルに生じ
る逆起電圧を充電するコンデンサとを有し、前記コンデ
ンサの充電電圧をAM放送受信回路のAMローカル周波
数を発生する為の電源電圧として使用するDC−DCコ
ンバータにおいて、前記AMローカル周波数を所定分周
する分周器と、前記発振器の発振出力と前記分周器の分
周出力とを切り換える切換回路と、AM放送の受信の有
無に応答して前記切換回路を切換制御する制御回路と、
を備え、AM放送の受信時、前記分周器の分周出力に基
づいて前記スイッチングトランジスタをオンオフするこ
とを特徴とする。特に、前記分周器の分周比は、AMロ
ーカル周波数の1/2であることを特徴とする。
SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and has an oscillator for generating an oscillating clock of a predetermined frequency, a switching transistor for turning on and off in accordance with the oscillating clock. A capacitor for charging a back electromotive voltage generated in the coil due to the on / off of the switching transistor, and using the charged voltage of the capacitor as a power supply voltage for generating an AM local frequency of an AM broadcast receiving circuit. In the DC converter, a frequency divider for dividing the AM local frequency by a predetermined frequency, a switching circuit for switching between an oscillation output of the oscillator and a frequency division output of the frequency divider, A control circuit for switching control of the switching circuit;
Wherein the switching transistor is turned on / off based on the frequency divided output of the frequency divider when receiving AM broadcast. In particular, the frequency division ratio of the frequency divider is 1/2 of the AM local frequency.

【0013】[0013]

【発明の実施の形態】本発明の詳細を図面に従って具体
的に説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The details of the present invention will be specifically described with reference to the drawings.

【0014】図1は本発明のDC−DCコンバータを用
いた電源回路を示す第1の実施回路図である。尚、図1
において図3と同一素子に関しては同一番号を記すと共
にその説明を省略する。また、一点鎖線枠は集積回路と
する。図1において、(28)は分周器であり、ローカ
ル発振器(2)から発生するAMローカル周波数信号の
交流増幅出力を1/2分周するものである。(29)は
切換回路であり、制御回路(24)の制御出力に応じ
て、RC発振器(17)又は分周器(28)の何れか一
方の出力側に接続されるものである。AM放送受信回路
(1)が所定周波数帯のAM放送を受信している時、切
換回路(29)は、制御回路(24)から切換制御信号
が供給され、分周器(28)の出力側に接続される。即
ち、ANDゲート(18)は、コンパレータ(16)の
比較出力と分周器(28)の分周出力との論理積演算を
行う。従って、ANDゲート(18)は抵抗(15)の
端子電圧が基準電圧Vrefより低い時に開状態とな
り、この時、NPN型トランジスタ(7)は分周器(2
8)の分周出力に同期してスイッチング動作を行う。制
御回路(24)は、AM放送受信回路(1)がAM放送
を受信した時に例えば論理値「1」となる受信信号が供
給され、当該受信信号の論理演算処理結果に従い、切換
回路(29)を分周器(28)の出力側に接続する。
FIG. 1 is a first embodiment circuit diagram showing a power supply circuit using a DC-DC converter of the present invention. FIG.
In FIG. 7, the same elements as those in FIG. 3 are denoted by the same reference numerals, and description thereof is omitted. The dashed line frame is an integrated circuit. In FIG. 1, reference numeral 28 denotes a frequency divider, which divides the AC amplified output of the AM local frequency signal generated from the local oscillator 2 by 1/2. A switching circuit (29) is connected to one output side of the RC oscillator (17) or the frequency divider (28) according to the control output of the control circuit (24). When the AM broadcast receiving circuit (1) is receiving AM broadcast in a predetermined frequency band, the switching circuit (29) is supplied with a switching control signal from the control circuit (24), and outputs the switching signal from the frequency divider (28). Connected to. That is, the AND gate (18) performs an AND operation on the comparison output of the comparator (16) and the divided output of the frequency divider (28). Therefore, the AND gate (18) is opened when the terminal voltage of the resistor (15) is lower than the reference voltage Vref. At this time, the NPN transistor (7) is connected to the frequency divider (2).
The switching operation is performed in synchronization with the divided output of 8). When the AM broadcast receiving circuit (1) receives the AM broadcast, the control circuit (24) is supplied with a received signal having a logical value “1”, for example, and the switching circuit (29) according to the result of the logical operation of the received signal. Is connected to the output side of the frequency divider (28).

【0015】AM放送を受信した場合の具体例について
以下説明する。
A specific example when an AM broadcast is received will be described below.

【0016】例えば520KHzのAM放送を受信した
場合、ローカル発振器(2)から発生するAMローカル
周波数は970KHzとなる為、分周器(28)の1/
2分周周波数は485KHzとなり、NPN型トランジ
スタ(7)は485KHzに同期してスイッチング動作
を行う。従って、AM放送の受信周波数520KHzと
分周器(28)の分周周波数485KHzとの差は35
KHzとなり、当該差周波数は可聴周波数帯域(20H
z〜20KHz)に含まれない為、ビート妨害は発生し
ない。尚、AMローカル周波数の1/2分周周波数でD
C−DCコンバータを構成するNPN型トランジスタ
(7)をスイッチング動作させる場合、AM放送の受信
周波数が520KHzの時の差周波数が可聴周波数帯域
に一番近づくが、可聴周波数帯域に含まれることはな
い。従って、AM放送の如何なる周波数を受信しても、
AM放送の受信周波数に対するビート妨害を防止でき、
AM放送を良好に受信できる。更に、分周器(28)が
選択された時のNPN型トランジスタ(7)のスイッチ
ング速度はRC発振器(17)が選択された時のNPN
型トランジスタ(7)のスイッチング速度に比べて極端
に低下することなどあり得ない為、図面右側の集積回路
の内部電源電圧V1に対し支障を来すことはない。
For example, when an AM broadcast of 520 KHz is received, the AM local frequency generated from the local oscillator (2) is 970 KHz.
The frequency divided by 2 is 485 KHz, and the NPN transistor (7) performs a switching operation in synchronization with 485 KHz. Therefore, the difference between the AM broadcast reception frequency of 520 KHz and the division frequency of the frequency divider (28) is 485 KHz.
KHz, and the difference frequency is in the audible frequency band (20H
(z2020 KHz), no beat disturbance occurs. It should be noted that D is a half frequency of the AM local frequency.
When the switching operation of the NPN transistor (7) constituting the C-DC converter is performed, the difference frequency when the AM broadcast reception frequency is 520 KHz comes closest to the audio frequency band, but is not included in the audio frequency band. . Therefore, no matter what frequency of AM broadcast is received,
We can prevent beat interference to reception frequency of AM broadcast,
AM broadcasting can be received well. Further, the switching speed of the NPN transistor (7) when the frequency divider (28) is selected depends on the NPN when the RC oscillator (17) is selected.
Since the switching speed cannot be extremely reduced as compared with the switching speed of the type transistor (7), there is no problem with respect to the internal power supply voltage V1 of the integrated circuit on the right side of the drawing.

【0017】図2はローカル発振器(2)の電源電圧V
2の発生回路を変更した第2実施回路図である。図2に
おいて、第1コンデンサ(10)の非接地側の一端はコ
ンパレータ(16)の−端子と接続され電源電圧V1の
為の負帰還ループを形成する。また、第2コンデンサ
(13)に対し抵抗(30)及びツエナーダイオード
(31)の直列体が並列接続され、ツエナーダイオード
(31)の端子電圧が電源電圧V2としてローパスフィ
ルタ(26)の出力と共にローカル発振器(2)に供給
される。
FIG. 2 shows the power supply voltage V of the local oscillator (2).
2 is a circuit diagram of a second embodiment in which the generation circuit of No. 2 is changed. In FIG. 2, one end of the first capacitor (10) on the non-ground side is connected to the negative terminal of the comparator (16) to form a negative feedback loop for the power supply voltage V1. Further, a series body of a resistor (30) and a Zener diode (31) is connected in parallel to the second capacitor (13), and the terminal voltage of the Zener diode (31) is set as the power supply voltage V2 together with the output of the low-pass filter (26). It is supplied to the oscillator (2).

【0018】以上より、DC−DCコンバータをAM放
送受信回路(1)のローカル発振器(2)の電源電圧に
使用する場合、AMローカル周波数の1/2分周周波数
をDC−DCコンバータのスイッチング周波数に設定す
ることにより、AM受信周波数に対するビート妨害を常
に防止でき、AM放送を良好に受信できる。
As described above, when the DC-DC converter is used for the power supply voltage of the local oscillator (2) of the AM broadcast receiving circuit (1), the half frequency of the AM local frequency is changed to the switching frequency of the DC-DC converter. By setting to, beat interference to the AM reception frequency can always be prevented, and AM broadcast can be satisfactorily received.

【0019】[0019]

【発明の効果】本発明によれば、DC−DCコンバータ
をAM放送受信回路を構成するローカル発振器の電源電
圧に使用する場合、AMローカル周波数の1/2分周周
波数をDC−DCコンバータのスイッチング周波数に設
定することにより、AM受信周波数に対するビート妨害
を常に防止でき、AM放送を良好に受信できる効果を奏
する。
According to the present invention, when the DC-DC converter is used for the power supply voltage of the local oscillator constituting the AM broadcast receiving circuit, the half frequency of the AM local frequency is switched by the switching of the DC-DC converter. By setting the frequency, beat interference with the AM reception frequency can always be prevented, and an effect that AM broadcasting can be satisfactorily received.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明のDC−DCコンバータの電源回路を示
す第1実施回路図である。
FIG. 1 is a first embodiment circuit diagram showing a power supply circuit of a DC-DC converter of the present invention.

【図2】本発明のDC−DCコンバータの電源回路を示
す第2実施回路図である。
FIG. 2 is a second embodiment circuit diagram showing a power supply circuit of the DC-DC converter of the present invention.

【図3】従来のDC−DCコンバータの電源回路を示す
回路図である。
FIG. 3 is a circuit diagram showing a power supply circuit of a conventional DC-DC converter.

【符号の説明】[Explanation of symbols]

(1) AM放送受信回路 (2) ローカル発振器 (7) NPN型トランジスタ (11) 第2コイル (13) 第2コンデンサ (17) RC発振器 (24) 制御回路 (28) 分周器 (29) 切換回路 (1) AM broadcast receiving circuit (2) Local oscillator (7) NPN transistor (11) Second coil (13) Second capacitor (17) RC oscillator (24) Control circuit (28) Divider (29) Switching circuit

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 所定周波数の発振クロックを発生する発
振器と、前記発振クロックに応じてオンオフするスイッ
チングトランジスタと、前記スイッチングトランジスタ
のオンオフに起因してコイルに生じる逆起電圧を充電す
るコンデンサとを有し、前記コンデンサの充電電圧をA
M放送受信回路のAMローカル周波数を発生する為の電
源電圧として使用するDC−DCコンバータにおいて、 前記AMローカル周波数を所定分周する分周器と、 前記発振器の発振出力と前記分周器の分周出力とを切り
換える切換回路と、 AM放送の受信の有無に応答して前記切換回路を切換制
御する制御回路と、を備え、 AM放送の受信時、前記分周器の分周出力に基づいて前
記スイッチングトランジスタをオンオフすることを特徴
とするDC−DCコンバータを用いた電源回路。
1. An oscillator for generating an oscillation clock having a predetermined frequency, a switching transistor that turns on and off in response to the oscillation clock, and a capacitor that charges a back electromotive voltage generated in a coil due to turning on and off of the switching transistor. And the charging voltage of the capacitor is A
In a DC-DC converter used as a power supply voltage for generating an AM local frequency of an M broadcast receiving circuit, a frequency divider that divides the AM local frequency by a predetermined frequency, an oscillation output of the oscillator and a frequency divider of the frequency divider A switching circuit for switching between frequency output and a control circuit for switching the switching circuit in response to the presence or absence of AM broadcast reception. When an AM broadcast is received, based on the frequency-divided output of the frequency divider. A power supply circuit using a DC-DC converter, which turns on and off the switching transistor.
【請求項2】 前記分周器の分周比は、AMローカル周
波数の1/2であることを特徴とする請求項1記載のD
C−DCコンバータを用いた電源回路。
2. The digital-to-analog converter according to claim 1, wherein a frequency division ratio of the frequency divider is の of an AM local frequency.
Power supply circuit using a C-DC converter.
JP14738798A 1998-05-28 1998-05-28 Power supply circuit using DC-DC converter Expired - Fee Related JP3276921B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14738798A JP3276921B2 (en) 1998-05-28 1998-05-28 Power supply circuit using DC-DC converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14738798A JP3276921B2 (en) 1998-05-28 1998-05-28 Power supply circuit using DC-DC converter

Publications (2)

Publication Number Publication Date
JPH11341794A true JPH11341794A (en) 1999-12-10
JP3276921B2 JP3276921B2 (en) 2002-04-22

Family

ID=15429116

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14738798A Expired - Fee Related JP3276921B2 (en) 1998-05-28 1998-05-28 Power supply circuit using DC-DC converter

Country Status (1)

Country Link
JP (1) JP3276921B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005292618A (en) * 2004-04-02 2005-10-20 Matsushita Electric Ind Co Ltd Stroboscopic circuit
JP2006288103A (en) * 2005-04-01 2006-10-19 Nippon Soken Inc Switching apparatus
JP2007060579A (en) * 2005-08-26 2007-03-08 Kyocera Corp Operating frequency control method of radio communication apparatus, and electric power converter

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005292618A (en) * 2004-04-02 2005-10-20 Matsushita Electric Ind Co Ltd Stroboscopic circuit
JP4613507B2 (en) * 2004-04-02 2011-01-19 パナソニック株式会社 Strobe circuit
JP2006288103A (en) * 2005-04-01 2006-10-19 Nippon Soken Inc Switching apparatus
JP2007060579A (en) * 2005-08-26 2007-03-08 Kyocera Corp Operating frequency control method of radio communication apparatus, and electric power converter
JP4503512B2 (en) * 2005-08-26 2010-07-14 京セラ株式会社 Radio communication apparatus and power converter operating frequency control method
US7957488B2 (en) 2005-08-26 2011-06-07 Kyocera Corporation Wireless communication apparatus and operating frequency control method of power conversion apparatus

Also Published As

Publication number Publication date
JP3276921B2 (en) 2002-04-22

Similar Documents

Publication Publication Date Title
US6150798A (en) Voltage regulator
US7831851B2 (en) Switching regulator
US7570034B2 (en) Step-up/down DC-DC converter
US8716995B2 (en) Control circuit for switching power supply
JP2000513159A (en) Low power audio equipment
CN104426479A (en) Low-power consumption, low-jitter, and wide working-range crystal oscillator circuit
KR20000076963A (en) Fixed off time and zero voltatge switching dual mode power factor correcting converter
JPH1075119A (en) Oscillator
US20030122531A1 (en) Switched mode power supply device adapted for low current drains, and cellular phone equipped with such a device
WO2010032380A1 (en) Oscillating circuit, dc-dc converter, and semiconductor device
JP3276921B2 (en) Power supply circuit using DC-DC converter
JP3276920B2 (en) Power supply circuit using DC-DC converter
US6747521B1 (en) Analog memory cell in a low power oscillator
KR920013933A (en) PLL Synthesis Circuit
EP0739535A1 (en) Tuning system with dc-dc converter
JP2000253649A (en) Power supply circuit using dc-dc converter
JPH11341795A (en) Power circuit using dc-to-dc converter
JP3495660B2 (en) DC-DC converter circuit
JPH08162951A (en) Portable radio equipment
JP2001103738A (en) Dc-dc converter
JP4516664B2 (en) Oscillator power supply voltage drop compensation circuit
JP2000253651A (en) Power source circuit using dc-dc converter
JP3272300B2 (en) Power supply circuit using DC-DC converter
US7173497B1 (en) Sampling voltage controlled oscillator
JPH0733466Y2 (en) Low pass filter

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20090208

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20090208

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 8

Free format text: PAYMENT UNTIL: 20100208

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110208

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 9

Free format text: PAYMENT UNTIL: 20110208

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120208

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130208

Year of fee payment: 11

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130208

Year of fee payment: 11

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 12

Free format text: PAYMENT UNTIL: 20140208

LAPS Cancellation because of no payment of annual fees