JPH11327669A - Negative output direct current stabilizing power-supply unit and both positive and negative output direct current stabilizing power supply-unit using the same - Google Patents

Negative output direct current stabilizing power-supply unit and both positive and negative output direct current stabilizing power supply-unit using the same

Info

Publication number
JPH11327669A
JPH11327669A JP10126446A JP12644698A JPH11327669A JP H11327669 A JPH11327669 A JP H11327669A JP 10126446 A JP10126446 A JP 10126446A JP 12644698 A JP12644698 A JP 12644698A JP H11327669 A JPH11327669 A JP H11327669A
Authority
JP
Japan
Prior art keywords
power supply
transistor
circuit
control
stabilized
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10126446A
Other languages
Japanese (ja)
Other versions
JP3516862B2 (en
Inventor
Mitsuru Hosoki
満 細木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP12644698A priority Critical patent/JP3516862B2/en
Publication of JPH11327669A publication Critical patent/JPH11327669A/en
Application granted granted Critical
Publication of JP3516862B2 publication Critical patent/JP3516862B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Direct Current Feeding And Distribution (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

PROBLEM TO BE SOLVED: To make satisfactory suitability with a power supply control circuit of a microcomputer, etc., by allowing a 2nd transistor to make an emitter side a higher level than a base side that is connected to a ground line, outputting collector current to the base of a 1st transistor and making on/off driving of the 1st transistor. SOLUTION: The base of a 1st transistor Tr11 is connected to the collector of a 2nd transistor Tr12, and the base of the transistor Tr12 is connected to a high side terminal P12 through a resistor R12 and also gives an on/off control signal Vc which is inputted to a control input terminal P11 of an emitter through a resistor R11. And, the signal Vc is made a higher level than that of the high side input terminal P12, collector current of the transistor Tr12 is outputted to the base of the transistor Tr11 to turn on the transistor Tr11 and the terminal P12 is made conductive to a terminal P13.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、負の電源電圧が入
力され、所望とする負の定電圧を出力する負出力直流安
定化電源装置と、それを用いて正出力直流安定化電源装
置とともに構成される正負両出力の直流安定化電源装置
に関し、特に出力のON/OFF制御機能を有するもの
に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a negative output DC stabilized power supply which receives a negative power supply voltage and outputs a desired negative constant voltage, and a positive output DC stabilized power supply using the same. The present invention relates to a DC stabilized power supply having both positive and negative outputs, and more particularly to a device having an output ON / OFF control function.

【0002】[0002]

【従来の技術】近年の省エネルギ化の潮流に沿って、家
電機器などでは、必要な部分にのみ電力供給を行うこと
で、省電力化が図られている。たとえば、衛星放送チュ
ーナ内蔵型のビデオテープレコーダやテレビジョン受信
機では、衛星放送受信時には地上波チューナの電源を遮
断し、地上波放送受信時には衛星放送チューナの電源を
遮断するように構成されている。このような省電力化を
実現するために、回路ブロックを細分化し、各ブロック
毎に電源装置を設けて、その電源装置にON/OFF制
御機能を持たせるように構成されている。
2. Description of the Related Art In accordance with the trend of energy saving in recent years, power saving has been achieved in home electric appliances and the like by supplying power only to necessary parts. For example, a video tape recorder or a television receiver with a built-in satellite broadcast tuner is configured to shut off the power of the terrestrial tuner when receiving the satellite broadcast and to shut off the power of the satellite broadcast tuner when receiving the terrestrial broadcast. . In order to realize such power saving, a circuit block is subdivided, a power supply device is provided for each block, and the power supply device has an ON / OFF control function.

【0003】図14は、正出力直流安定化電源装置1の
電気回路図である。この正出力直流安定化電源装置1
は、集積回路化されて、広く用いられている3端子の正
出力電源回路2に、前記ON/OFF制御機能を付加し
たものである。前記正出力電源回路2は、入力端子p1
と出力端子p2との間のハイレベル側の電源ライン3に
直列に介在されるPNP形のパワートランジスタtr1
と、このパワートランジスタtr1のベース電流を制御
する駆動トランジスタtr2と、分圧抵抗r1,r2
と、基準電圧源4と、誤差増幅回路5とを備えて構成さ
れている。誤差増幅回路5は、差動増幅器などで実現さ
れ、分圧抵抗r1,r2によって入力された出力電圧+
O の分圧値が、基準電圧源4からの基準電圧よりも低
くなる程、大きな誤差信号を駆動トランジスタtr2の
ベースへ与え、これによってパワートランジスタtr1
のベース電流が増加されて、前記出力電圧+VO が予め
定める定電圧となるように維持される。出力端子p2に
は、平滑コンデンサc1が接続されている。
FIG. 14 is an electric circuit diagram of the positive output DC stabilized power supply device 1. This positive output DC stabilized power supply 1
Is an integrated circuit in which the ON / OFF control function is added to a three-terminal positive output power supply circuit 2 which is widely used. The positive output power supply circuit 2 has an input terminal p1
PNP-type power transistor tr1 interposed in series with the high-level power supply line 3 between the power supply line p1 and the output terminal p2
A driving transistor tr2 for controlling a base current of the power transistor tr1, and voltage dividing resistors r1 and r2.
And a reference voltage source 4 and an error amplifier circuit 5. The error amplification circuit 5 is realized by a differential amplifier or the like, and outputs the output voltage +
As the divided voltage value of V O becomes lower than the reference voltage from the reference voltage source 4, a larger error signal is applied to the base of the driving transistor tr2, whereby the power transistor tr1
, The output voltage + V O is maintained at a predetermined constant voltage. The smoothing capacitor c1 is connected to the output terminal p2.

【0004】前記ON/OFF制御機能の実現のために
は、前記電源ライン3において、パワートランジスタt
r1の上流側に、さらにPNP形のトランジスタtr3
が介在されており、このトランジスタtr3の導通/遮
断動作が、制御入力端子p3へのON/OFF制御信号
C1に応答して、トランジスタtr4によって制御され
る。前記ON/OFF制御信号VC1は、マイクロコンピ
ュータなどの電源制御回路から出力される。
In order to realize the ON / OFF control function, a power transistor t
On the upstream side of r1, a PNP transistor tr3
The conduction / shutoff operation of the transistor tr3 is controlled by the transistor tr4 in response to the ON / OFF control signal V C1 to the control input terminal p3. The ON / OFF control signal V C1 is output from a power supply control circuit such as a microcomputer.

【0005】前記ON/OFF制御信号VC1は抵抗r3
を介してトランジスタtr4のベースに与えられてお
り、このトランジスタtr4のエミッタは接地され、コ
レクタは抵抗r4を介して前記トランジスタtr3のベ
ースに接続されている。したがって、前記ON/OFF
制御信号VC1がハイレベルとなると、トランジスタtr
4が導通し、トランジスタtr3が導通して、前記正出
力電源回路2へ入力電圧+VINが供給されて、前記電圧
+VO の出力電圧が導出され、前記ON/OFF制御信
号VC1がローレベルとなると、前記電圧+VO の出力動
作は停止される。
The ON / OFF control signal V C1 is a resistor r3
, The emitter of the transistor tr4 is grounded, and the collector is connected to the base of the transistor tr3 via a resistor r4. Therefore, the ON / OFF
When the control signal V C1 goes high, the transistor tr
4 is turned on, the transistor tr3 is turned on, the input voltage + V IN is supplied to the positive output power supply circuit 2, the output voltage + V O is derived, and the ON / OFF control signal V C1 is low level. Then, the output operation of the voltage + V O is stopped.

【0006】また図15は、前記ON/OFF制御機能
を有する正出力電源回路12を用いた正出力直流安定化
電源装置11の電気回路図である。この正出力直流安定
化電源装置11において、前述の正出力直流安定化電源
装置1に類似し、対応する部分には同一の参照符号を付
して、その説明を省略する。この正出力電源回路12で
は、誤差増幅回路5の出力をバイパスするバイパストラ
ンジスタtr5と、このバイパストランジスタtr5を
駆動するためのトランジスタtr6,tr7、逆流防止
ダイオードd1〜d3、抵抗r5〜r9および定電流源
13とが設けられている。
FIG. 15 is an electric circuit diagram of a positive output DC stabilized power supply device 11 using the positive output power supply circuit 12 having the ON / OFF control function. This positive output DC stabilized power supply device 11 is similar to the positive output DC stabilized power supply device 1 described above, and corresponding portions are denoted by the same reference numerals, and description thereof will be omitted. In the positive output power supply circuit 12, a bypass transistor tr5 that bypasses the output of the error amplifier circuit 5, transistors tr6 and tr7 for driving the bypass transistor tr5, backflow prevention diodes d1 to d3, resistors r5 to r9, and a constant current A source 13 is provided.

【0007】制御入力端子p3へのON/OFF制御信
号VC2がハイレベルであるときには、該ON/OFF制
御信号VC2は逆流防止ダイオードd1によって遮断さ
れ、トランジスタtr6は、定電流源13からの電流が
抵抗r5および逆流防止ダイオードd3を介して与えら
れて導通し、このトランジスタtr6のエミッタ電流が
トランジスタtr7に与えられて該トランジスタtr7
も導通し、トランジスタtr5のベースを接地すること
によって、該トランジスタtr5は遮断する。これによ
って、前記誤差増幅回路5からの誤差信号は、トランジ
スタtr2のベースに与えられて、前記電圧+VO での
出力電圧が導出されている。
When the ON / OFF control signal V C2 to the control input terminal p3 is at a high level, the ON / OFF control signal V C2 is cut off by the backflow prevention diode d1, and the transistor tr6 is turned on by the constant current source 13. A current is applied through the resistor r5 and the backflow prevention diode d3 to conduct, and the emitter current of the transistor tr6 is applied to the transistor tr7 to be turned on.
Also conducts, and the transistor tr5 is cut off by grounding the base of the transistor tr5. Thereby, the error signal from the error amplifier circuit 5 is given to the base of the transistor tr2, and the output voltage at the voltage + V O is derived.

【0008】これに対して、前記ON/OFF制御信号
C2がローレベルとなると、前記定電流源13からの電
流は制御入力端子p3側に引出され、これによってトラ
ンジスタtr6のベース電流が無くなり、該トランジス
タtr6および前記トランジスタtr7が遮断し、トラ
ンジスタtr5のベースがハイレベルとなって該トラン
ジスタtr5が導通し、前記誤差増幅回路5からの誤差
信号が接地ラインにバイパスされてトランジスタtr2
は遮断し、電圧+VO の出力動作は停止される。
On the other hand, when the ON / OFF control signal V C2 becomes low level, the current from the constant current source 13 is drawn to the control input terminal p3, thereby eliminating the base current of the transistor tr6. The transistor tr6 and the transistor tr7 are turned off, the base of the transistor tr5 becomes high level, the transistor tr5 is turned on, and the error signal from the error amplifier circuit 5 is bypassed to the ground line, and the transistor tr2 is turned off.
Is shut off, and the output operation of the voltage + V O is stopped.

【0009】一方、前記テレビジョン受信機などでは、
高機能化に伴って、負の電源電圧を必要とする集積回路
の使用が増加してきている。図16〜図18は、そのよ
うな負電圧を出力することができる、正負両出力の直流
安定化電源装置21,22,23の構成をそれぞれ示す
ブロック図である。図16の直流安定化電源装置21
は、トランス24の2次側に、前述の正出力電源回路2
のような正出力電源回路25と、負出力電源回路26と
が設けられており、それぞれの出力電圧+VO ,−VO
の加算値が負荷27に与えられる。
On the other hand, in the above-mentioned television receiver and the like,
With the sophistication, the use of integrated circuits requiring a negative power supply voltage is increasing. FIGS. 16 to 18 are block diagrams respectively showing the configurations of the positive and negative output DC stabilized power supply devices 21, 22, 23 capable of outputting such a negative voltage. DC stabilized power supply 21 of FIG.
Is connected to the secondary side of the transformer 24 by the positive output power supply circuit 2 described above.
The positive output power supply circuit 25, such as, is provided with a negative output power supply circuit 26, respective output voltages + V O, -V O
Is given to the load 27.

【0010】これに対して、図17の直流安定化電源装
置22では、トランス24aの2次側には、前記正出力
電源回路25が2つ設けられており、両者の接続点が接
地端子となり、両端の端子がそれぞれ前記出力電圧+V
O ,−VO の出力端子となっている。この直流安定化電
源装置22は、正出力電源回路25のみを用いているの
で、部品の共有化による低コスト化を図ることができる
けれども、トランス24aの端子数が増加するので、小
型化が必要な場合は、前記負出力電源回路26を用いる
直流安定化電源装置21が用いられる。
On the other hand, in the DC stabilized power supply device 22 shown in FIG. 17, two positive output power supply circuits 25 are provided on the secondary side of the transformer 24a, and a connection point between the two becomes a ground terminal. And the terminals at both ends are the output voltage + V, respectively.
O, as the output terminal of the -V O. Since this DC stabilized power supply device 22 uses only the positive output power supply circuit 25, the cost can be reduced by sharing parts, but the number of terminals of the transformer 24a increases, so that downsizing is required. In such a case, the stabilized DC power supply 21 using the negative output power supply circuit 26 is used.

【0011】また、図18で示す直流安定化電源装置2
3は、トランス24bから正の電圧のみが供給されると
きの正負両出力の直流安定化電源装置の例であり、バッ
テリ駆動による機器で多く使用される。この直流安定化
電源装置23では、反転型チョッパ電源回路28のスイ
ッチング動作に伴って、コイル29およびダイオード3
0で負の直流出力電圧−VO が作成されて出力される。
したがって、コイル29およびダイオード30等の部品
点数の増加による回路コストの上昇とともに、ノイズ対
策が必要であるという問題を有している。
A stabilized DC power supply 2 shown in FIG.
Reference numeral 3 denotes an example of a DC stabilized power supply having both positive and negative outputs when only a positive voltage is supplied from the transformer 24b, and is often used in equipment driven by a battery. In this DC stabilized power supply device 23, the switching operation of the inverting chopper power supply circuit 28 causes the coil 29 and the diode 3
At 0, a negative DC output voltage −V O is created and output.
Therefore, there is a problem that the circuit cost is increased due to an increase in the number of components such as the coil 29 and the diode 30, and noise countermeasures are required.

【0012】[0012]

【発明が解決しようとする課題】ここで、正出力電源回
路25のON/OFF動作のスレッシュレベルについて
考えてみると、前記直流安定化電源装置1では、トラン
ジスタtr4をON/OFF制御することによって電源
ライン3による電力の供給/遮断を制御することがで
き、したがって図19で示すように、前記スレッシュレ
ベルは、トランジスタtr4の閾値電圧VBEの0.7V
付近となる。
Considering the threshold level of the ON / OFF operation of the positive output power supply circuit 25, in the DC stabilized power supply 1, the transistor tr4 is controlled by ON / OFF control. The supply / cutoff of power by the power supply line 3 can be controlled, and therefore, as shown in FIG. 19, the threshold level is 0.7 V of the threshold voltage V BE of the transistor tr4.
It will be near.

【0013】また、正出力電源回路12では、定電流源
13の出力電流値や、抵抗r5〜r9の設定などによっ
て、前記ON/OFF制御のスレッシュレベルは、図2
0で示すように、0.4〜2Vの範囲で設定可能であ
る。したがって、いずれの直流安定化電源装置1,11
も、正電位でON/OFF制御を行うことができ、マイ
クロコンピュータなどの電源制御回路との適性は良好で
ある。
In the positive output power supply circuit 12, the threshold level of the ON / OFF control is controlled by the output current value of the constant current source 13 and the settings of the resistors r5 to r9.
As shown by 0, it can be set in the range of 0.4 to 2V. Therefore, any of the stabilized DC power supplies 1, 11
Also, ON / OFF control can be performed at a positive potential, and the suitability with a power supply control circuit such as a microcomputer is good.

【0014】さらにまた、前述のように小型低コストな
構成に好適な直流安定化電源装置21に用いるような負
出力電源回路26にも、これまで搭載例のない前記ON
/OFF制御機能の搭載が要望されている。該ON/O
FF制御機能を付加しようとすると、たとえば図21の
負出力直流安定化電源装置31で示すようになる。すな
わち、負側の電源ライン33に、前記正出力直流安定化
電源装置1のトランジスタtr3に対応するトランジス
タtr11を介在し、このトランジスタtr11のベー
スを、抵抗r11および前記トランジスタtr4に対応
するトランジスタtr12を介して、接地レベルの電源
ライン32に接続し、前記トランジスタtr12のベー
スに抵抗r12を介して、制御入力端子p11に入力さ
れたON/OFF制御信号VC3を与えることによって、
実現することができる。
Further, the negative output power supply circuit 26 used in the DC stabilized power supply 21 suitable for a small-sized and low-cost configuration as described above is also provided with the ON-state which has not been mounted before.
There is a demand for mounting a / OFF control function. The ON / O
If an attempt is made to add an FF control function, for example, a negative output DC stabilized power supply 31 shown in FIG. 21 is obtained. That is, a transistor tr11 corresponding to the transistor tr3 of the positive output DC stabilized power supply device 1 is interposed in the negative power supply line 33, and the base of the transistor tr11 is connected to the resistor r11 and the transistor tr12 corresponding to the transistor tr4. Through a resistor r12 to the base of the transistor tr12 to supply an ON / OFF control signal V C3 input to the control input terminal p11.
Can be realized.

【0015】しかしながら、この負出力直流安定化電源
装置31では、ON/OFF制御のスレッシュレベル
は、図22で示すように、トランジスタtr12の閾値
電圧VBEである−0.7V付近の負電位となってしま
う。したがって、前記マイクロコンピュータなどの電源
制御回路との適性が好ましくなく、反転回路やレベルシ
フト回路を付加する必要がある。
However, in this negative output DC stabilized power supply device 31, the threshold level of the ON / OFF control is, as shown in FIG. 22, a negative potential near −0.7 V which is the threshold voltage V BE of the transistor tr12. turn into. Therefore, it is not suitable for the power supply control circuit such as the microcomputer, and it is necessary to add an inversion circuit and a level shift circuit.

【0016】本発明の目的は、正電位でON/OFF制
御を実現することができる負出力直流安定化電源装置お
よびそれを用いる正負両出力の直流安定化電源装置を提
供することである。
An object of the present invention is to provide a negative output DC stabilized power supply capable of realizing ON / OFF control at a positive potential and a DC stabilized power supply having both positive and negative outputs using the same.

【0017】[0017]

【課題を解決するための手段】請求項1の発明に係る負
出力直流安定化電源装置は、負の電源ラインに直列にパ
ワー素子を介在し、制御回路によって作成された実出力
電圧と予め定める基準電圧との差に対応した誤差信号に
応答して、駆動回路が前記パワー素子の制御端子への制
御電流を制御することによって、所望とする負の出力電
圧を得るようにした負出力直流安定化電源装置におい
て、外部からのON/OFF制御信号に応答して、前記
制御回路または駆動回路の少なくともいずれか一方を能
動化/不能動化制御することができるON/OFF制御
回路であって、前記制御回路または駆動回路の少なくと
もいずれか一方をON/OFF制御する第1のトランジ
スタと、接地ラインに対してベース電流が引出されるよ
うに配置され、前記ON/OFF制御信号がエミッタに
与えられ、コレクタ電流で前記第1のトランジスタを制
御する第2のトランジスタとを含む、そのようなON/
OFF制御回路を備えることを特徴とする。
According to a first aspect of the present invention, there is provided a stabilized negative output DC power supply having a power element interposed in series with a negative power supply line and having a predetermined actual output voltage generated by a control circuit. In response to an error signal corresponding to the difference from the reference voltage, the drive circuit controls a control current to the control terminal of the power element, thereby obtaining a desired negative output voltage. An ON / OFF control circuit capable of controlling activation / inactivation of at least one of the control circuit and the drive circuit in response to an external ON / OFF control signal, A first transistor that controls ON / OFF of at least one of the control circuit and the drive circuit, and a first transistor that is arranged so that a base current is drawn to a ground line; N / OFF control signal is applied to the emitter, and a second transistor for controlling said first transistor in the collector current, such ON /
An OFF control circuit is provided.

【0018】上記の構成によれば、第2のトランジスタ
は、接地ラインに接続されるベース側に対して、エミッ
タ側がハイレベルとなると、コレクタ電流を出力し、こ
れによって第1のトランジスタがONまたはOFF駆動
される。この第1のトランジスタのON/OFF動作に
よって、制御回路または駆動回路の少くともいずれか一
方がON/OFF制御されて、負の出力電圧が導出/遮
断制御される。
According to the above configuration, when the emitter side is at a high level with respect to the base side connected to the ground line, the second transistor outputs the collector current, whereby the first transistor is turned on or off. It is driven OFF. By the ON / OFF operation of the first transistor, at least one of the control circuit and the drive circuit is ON / OFF controlled, and the negative output voltage is derived / cut off.

【0019】したがって、前記出力電圧の導出/遮断制
御を行うON/OFF制御信号のスレッシュレベルは、
前記第2のトランジスタの閾値電圧VBE以上の所望とす
る正電位とすることができ、マイクロコンピュータなど
の電源制御回路との良好な適性を得ることができる。
Therefore, the threshold level of the ON / OFF control signal for performing the output voltage derivation / cutoff control is as follows:
A desired positive potential equal to or higher than the threshold voltage V BE of the second transistor can be obtained, and favorable suitability with a power supply control circuit such as a microcomputer can be obtained.

【0020】また、請求項2の発明に係る負出力直流安
定化電源装置では、前記ON/OFF制御回路は、前記
接地ラインからエミッタ電流を引込むように配置され、
前記ON/OFF制御信号がベースに与えられ、コレク
タ電流で前記第1のトランジスタを制御する第3のトラ
ンジスタをさらに備えることを特徴とする。
Further, in the stabilized negative output DC power supply according to the second aspect of the present invention, the ON / OFF control circuit is arranged to draw an emitter current from the ground line.
The semiconductor device further includes a third transistor to which the ON / OFF control signal is applied to a base and controls the first transistor by a collector current.

【0021】上記の構成によれば、第3のトランジスタ
は負電位でON/OFF制御されるので、前記第1のト
ランジスタと合わせて、たとえば、≧|VBE|の場合に
は第1のトランジスタがON、すなわち電力供給が行わ
れ、<|VBE|の場合には第1のトランジスタがOF
F、すなわち電力供給が停止される。
According to the above configuration, since the third transistor is ON / OFF controlled at the negative potential, the third transistor is combined with the first transistor, for example, when ≧ | V BE | Is ON, that is, power is supplied, and if <| V BE |, the first transistor is turned off.
F, that is, the power supply is stopped.

【0022】したがって、ON/OFF制御のスレッシ
ュレベルを、正電位および負電位のいずれにでも設定す
ることができる。
Therefore, the threshold level of the ON / OFF control can be set to either the positive potential or the negative potential.

【0023】さらにまた、請求項3の発明に係る負出力
直流安定化電源装置では、前記ON/OFF制御回路
は、前記制御回路から駆動回路への誤差信号を、接地ラ
インまたは負の電源ラインにバイパスすることによって
駆動回路を不能動化し、前記パワー素子をOFF駆動す
ることを特徴とする。
Still further, in the negative output DC stabilized power supply according to the invention of claim 3, the ON / OFF control circuit transmits an error signal from the control circuit to the drive circuit to a ground line or a negative power supply line. The drive circuit is deactivated by bypassing, and the power element is driven off.

【0024】上記の構成によれば、最も簡易な構成で、
電源装置のON/OFF制御を実現することができる。
According to the above configuration, the simplest configuration is used.
ON / OFF control of the power supply device can be realized.

【0025】また、請求項4の発明に係る負出力直流安
定化電源装置では、前記ON/OFF制御回路は、前記
第1のトランジスタが接地ラインから制御回路への電源
ラインに直列に介在され、該第1のトランジスタによっ
て前記制御回路への電源供給を遮断することによって該
制御回路を不能動化し、前記パワー素子をOFF駆動す
ることを特徴とする。
According to a fourth aspect of the present invention, in the ON / OFF control circuit, the first transistor is disposed in series with a power supply line from a ground line to a control circuit. The power supply to the control circuit is cut off by the first transistor to inactivate the control circuit, and the power element is driven off.

【0026】上記の構成によれば、電源OFF時におけ
る消費電流は、ほぼパワー素子のリーク電流だけとな
り、該OFF時における電力消費を最も低減することが
できる。
According to the above configuration, the power consumption when the power is turned off is almost only the leakage current of the power element, and the power consumption when the power is turned off can be reduced most.

【0027】さらにまた、請求項5の発明に係る負出力
直流安定化電源装置は、前記制御回路が、前記駆動回路
から誤差信号電流を吸込むことによって該駆動回路を制
御し、かつON/OFF制御信号電流≫誤差信号電流と
することが可能である場合には、前記第1のトランジス
タを省略することを特徴とする。
Further, according to a fifth aspect of the present invention, the control circuit controls the drive circuit by sucking an error signal current from the drive circuit, and controls ON / OFF. When it is possible to set the signal current to the error signal current, the first transistor is omitted.

【0028】上記の構成によれば、ON/OFF制御信
号を出力する電源制御回路に充分な電流容量があり、ま
たは誤差信号電流が充分小さい場合に、電流増幅用の第
1のトランジスタを省略し、部品点数を削減することが
できる。
According to the above configuration, when the power supply control circuit that outputs the ON / OFF control signal has a sufficient current capacity or the error signal current is sufficiently small, the first transistor for current amplification is omitted. Thus, the number of parts can be reduced.

【0029】また、請求項6の発明に係る正負両出力の
直流安定化電源装置は、前記ON/OFF制御信号に応
答してON/OFF制御される正出力直流安定化電源装
置と、前記請求項1〜5のいずれかに示す負出力直流安
定化電源装置とを備えることを特徴とする。
A DC stabilized power supply having both positive and negative outputs according to the invention of claim 6 is a positive output DC stabilized power supply which is ON / OFF controlled in response to the ON / OFF control signal. And a negative output stabilized DC power supply device according to any one of Items 1 to 5.

【0030】上記の構成によれば、前記請求項1〜5に
示す負出力直流安定化電源装置は、正電位での制御が可
能であるので、正出力直流安定化電源装置と組合わせた
該正負両出力の直流安定化電源装置では、マイクロコン
ピュータなどの電源制御回路からの共通のON/OFF
制御信号で、2つの直流安定化電源装置を制御すること
ができる。
According to the above configuration, since the negative output DC stabilized power supply device according to the first to fifth aspects can be controlled at a positive potential, the negative output DC stabilized power supply device combined with the positive output DC stabilized power supply device can be used. In a DC stabilized power supply having both positive and negative outputs, a common ON / OFF signal from a power supply control circuit such as a microcomputer is provided.
The two DC stabilized power supplies can be controlled by the control signal.

【0031】[0031]

【発明の実施の形態】本発明の実施の一形態について、
図1〜図12に基づいて説明すれば、以下の通りであ
る。
DESCRIPTION OF THE PREFERRED EMBODIMENTS One embodiment of the present invention will be described.
This will be described below with reference to FIGS.

【0032】図1〜図3は、本発明の実施の一形態の基
本的な考え方を説明するための負出力直流安定化電源装
置41,42,43をそれぞれ示すブロック図である。
これらの負出力直流安定化電源装置41,42,43
は、負の入力電圧−VINが入力される入力端子P1と、
所定の定電圧の出力電圧−VO を出力する出力端子P2
と、接地端子P3と、制御入力端子P11とを有する4
端子の負出力直流安定化電源装置である。
FIGS. 1 to 3 are block diagrams respectively showing negative output stabilized DC power supplies 41, 42 and 43 for explaining the basic concept of an embodiment of the present invention.
These negative output DC stabilized power supplies 41, 42, 43
Has an input terminal P1 to which a negative input voltage −V IN is input;
An output terminal P2 for outputting an output voltage −V O of a predetermined constant voltage
And a ground terminal P3 and a control input terminal P11.
This is a negative output DC stabilized power supply device of the terminal.

【0033】前記入力端子P1から出力端子P2への負
の電源ライン44には、直列にNPN形のパワートラン
ジスタTr1が介在されている。前記出力電圧−V
O は、分圧抵抗R1,R2によって分圧されて誤差増幅
回路45または45aに入力されており、この誤差増幅
回路45,45aは、前記出力電圧−VO の分圧値が基
準電圧源46から入力される基準電圧よりも高くなる
程、すなわち出力電圧−VOの絶対値が小さくなる程、
大きな誤差信号を駆動回路47,47aにそれぞれ出力
する。駆動回路47,47aは、たとえば抵抗R3と、
駆動トランジスタTr2またはTr2aとから構成され
ている。出力端子P2と接地ライン48との間には、平
滑コンデンサCIが介在されている。
An NPN type power transistor Tr1 is interposed in series on the negative power supply line 44 from the input terminal P1 to the output terminal P2. The output voltage -V
O is divided by the voltage dividing resistors R1 and R2 and input to the error amplification circuit 45 or 45a. The error amplification circuits 45 and 45a supply the divided voltage of the output voltage −V O to the reference voltage source 46. , The output voltage −V O becomes smaller,
Large error signals are output to the drive circuits 47 and 47a, respectively. The drive circuits 47 and 47a include, for example, a resistor R3,
It is composed of a driving transistor Tr2 or Tr2a. A smoothing capacitor CI is interposed between the output terminal P2 and the ground line 48.

【0034】図1で示す負出力直流安定化電源装置41
および図2で示す負出力直流安定化電源装置42の駆動
回路47では、前記駆動トランジスタTr2はPNP形
であり、したがって誤差増幅回路45は、前記出力電圧
−VO の分圧値が基準電圧よりも高くなる程、駆動トラ
ンジスタTr2のベースから誤差信号電流を引込み、こ
れによって該駆動トランジスタTr2のコレクタ電流で
あるパワートランジスタTr1のベース電流を増加さ
せ、前記出力電圧−VO が所定の定電圧となるように制
御する。これに対して、図3で示す負出力直流安定化電
源装置43の駆動回路47aでは、駆動トランジスタT
r2aはNPN形であり、このため誤差増幅回路45a
は、前記出力電圧−VO の分圧値が基準電圧よりも高く
なる程、駆動トランジスタTr2aのベースへ誤差信号
電流を流し出す。
The negative output DC stabilized power supply 41 shown in FIG.
In the driving circuit 47 of the negative output DC stabilized power supply 42 shown in FIG. 2, the driving transistor Tr2 is of a PNP type. Therefore, the error amplification circuit 45 determines that the divided voltage of the output voltage −V O is higher than the reference voltage. Is higher, the error signal current is drawn from the base of the driving transistor Tr2, thereby increasing the base current of the power transistor Tr1, which is the collector current of the driving transistor Tr2, so that the output voltage −V O becomes a predetermined constant voltage. Control so that On the other hand, in the drive circuit 47a of the negative output DC stabilized power supply 43 shown in FIG.
r2a is of the NPN type, so that the error amplification circuit 45a
Causes the error signal current to flow to the base of the driving transistor Tr2a as the divided value of the output voltage −V O becomes higher than the reference voltage.

【0035】注目すべきは、本実施の形態では、前記誤
差信号を接地ライン48または電源ライン44にバイパ
スすることによって、駆動回路47,47aを不能動化
し、パワートランジスタTr1をOFF駆動する。すな
わち、図1で示す負出力直流安定化電源装置41では、
誤差増幅回路45の出力端を、スイッチSWによって接
地ライン48に接続している。図2で示す負出力直流安
定化電源装置42では、誤差増幅回路45の出力端を、
スイッチSWによって、抵抗R3と駆動トランジスタT
r2との接続点P4に接続、すなわち駆動トランジスタ
Tr2のベース−エミッタ間を短絡し、前記誤差増幅回
路45の出力端を抵抗R3を介して接地ライン48側に
接続している。図3で示す負出力直流安定化電源装置4
3では、誤差増幅回路45aの出力端を、スイッチSW
によって、電源ライン44の入力側に接続している。
It should be noted that, in the present embodiment, the error signals are bypassed to the ground line 48 or the power supply line 44 to deactivate the drive circuits 47 and 47a and to drive the power transistor Tr1 OFF. That is, in the negative output DC stabilized power supply device 41 shown in FIG.
The output terminal of the error amplification circuit 45 is connected to the ground line 48 by a switch SW. In the negative-output DC stabilized power supply device 42 shown in FIG.
By the switch SW, the resistor R3 and the driving transistor T
It is connected to a connection point P4 with r2, that is, the base and the emitter of the driving transistor Tr2 are short-circuited, and the output terminal of the error amplification circuit 45 is connected to the ground line 48 via a resistor R3. Negative output DC stabilized power supply 4 shown in FIG.
3, the output terminal of the error amplification circuit 45a is connected to the switch SW
Connected to the input side of the power supply line 44.

【0036】前記スイッチSWは、制御入力端子P11
に入力されるON/OFF制御信号VC によって、導通
/遮断制御される。図4は、前記スイッチSWの一構成
例であるスイッチSW1の具体的構成を示す電気回路図
である。このスイッチSW1は、大略的に、第1のトラ
ンジスタであるトランジスタTr11と、第2のトラン
ジスタであるトランジスタT12と、必要に応じて挿入
される電流制限用の抵抗R11,R12、スピードアッ
プ用の抵抗R13および逆流防止用のダイオードD1,
D2とを備えて構成されている。
The switch SW is connected to a control input terminal P11
Is turned on / off by an ON / OFF control signal V C input to the switch. FIG. 4 is an electric circuit diagram showing a specific configuration of the switch SW1, which is a configuration example of the switch SW. The switch SW1 generally includes a transistor Tr11 as a first transistor, a transistor T12 as a second transistor, current limiting resistors R11 and R12 inserted as necessary, and a speed-up resistor. R13 and a diode D1 for backflow prevention
D2.

【0037】ハイ側端子P12とロー側端子P13との
間には、NPN形のトランジスタTr11が直列に介在
されている。このトランジスタTr11のベースは、第
2のトランジスタであるPNP形のトランジスタTr1
2のコレクタに接続され、トランジスタTr12のベー
スは、抵抗R12を介して前記ハイ側端子P12に接続
され、エミッタには、抵抗R11を介して、前記制御入
力端子P11に入力されるON/OFF制御信号VC
与えられる。また、ハイ側端子P12とトランジスタT
r11のコレクタとの間には、コレクタ電流の順方向と
なるようにダイオードD1が、同様に、トランジスタT
r12のベースと抵抗R12との間には、ベース電流の
順方向となるようにダイオードD2が、必要に応じて挿
入される。
An NPN transistor Tr11 is connected in series between the high terminal P12 and the low terminal P13. The base of this transistor Tr11 is a PNP transistor Tr1 which is a second transistor.
2, the base of the transistor Tr12 is connected to the high-side terminal P12 via a resistor R12, and the emitter is connected to the control input terminal P11 via a resistor R11. signal V C is given. Also, the high side terminal P12 and the transistor T
Similarly, a diode D1 is connected between the transistor T11 and the collector of the transistor T11 so that the collector current becomes a forward direction of the collector current.
A diode D2 is inserted between the base of r12 and the resistor R12 so as to be in the forward direction of the base current, if necessary.

【0038】上述のように構成されるスイッチSW1
は、制御入力端子P11へのON/OFF制御信号がハ
イ側入力端子P12よりもハイレベルとなると、トラン
ジスタTr12が導通し、トランジスタTr11が導通
して、端子P12−P13間が導通する。その導通閾値
であるON/OFFスレッシュレベルは、前記ダイオー
ドD2を挿入することによって、トランジスタTr12
の閾値電圧VBEおよびダイオードD2のアノード−カソ
ード間の電圧降下から、たとえば常温で+1.4V程度
となる。前記トランジスタTr12の閾値電圧VBEおよ
びダイオードD2の電圧降下は、温度係数(−2mV/
℃)を有しており、高温となる程小さくなり、したがっ
て抵抗R11,R12の抵抗値を適宜選択することによ
って、スイッチSW1のON/OFFスレッシュレベル
は、図5(a)で示すように、+0.4〜+2V程度の
範囲とすることができる。
The switch SW1 configured as described above
When the ON / OFF control signal to the control input terminal P11 becomes higher than the high-side input terminal P12, the transistor Tr12 conducts, the transistor Tr11 conducts, and the terminal P12-P13 conducts. The ON / OFF threshold level, which is the conduction threshold, can be changed by inserting the diode D2 into the transistor Tr12.
From the threshold voltage V BE and the voltage drop between the anode and cathode of the diode D2, for example, about +1.4 V at normal temperature. The threshold voltage V BE of the transistor Tr12 and the voltage drop of the diode D2 are determined by the temperature coefficient (−2 mV /
° C) and becomes smaller as the temperature becomes higher. Therefore, by appropriately selecting the resistance values of the resistors R11 and R12, the ON / OFF threshold level of the switch SW1 becomes as shown in FIG. It can be in the range of about +0.4 to + 2V.

【0039】なお、抵抗R13は、トランジスタTr1
1のOFF時において、ベースに蓄積された電荷をバイ
パスし、OFF動作をスピードアップするためのもので
あり、必要に応じて設けられる。
The resistor R13 is connected to the transistor Tr1
At the time of the OFF of 1, the charge accumulated in the base is bypassed to speed up the OFF operation, and is provided as necessary.

【0040】このように構成されるスイッチSW1にお
いて、前記図1で示す負出力直流安定化電源装置41に
用いられる場合には、ハイ側端子P12が接地ライン4
8に接続され、ロー側端子P13が誤差増幅回路45の
出力端に接続される。同様に、図2で示す負出力直流安
定化電源装置42に用いられる場合には、ハイ側端子P
12は抵抗R3と駆動トランジスタTr2との接続点P
4に接続され、ロー側端子P13は誤差増幅回路45の
出力端に接続される。これに対して、図3で示す負出力
直流安定化電源装置43に用いられる場合には、ハイ側
端子P12は誤差増幅回路45aの出力端に接続され、
ロー側端子P13は、電源ライン44において、入力端
子P1側に接続される。
In the switch SW1 configured as described above, when the switch SW1 is used in the negative output DC stabilized power supply 41 shown in FIG.
8 and the low-side terminal P13 is connected to the output terminal of the error amplifier circuit 45. Similarly, when used in the negative output DC stabilized power supply 42 shown in FIG.
12 is a connection point P between the resistor R3 and the driving transistor Tr2.
4 and the low-side terminal P13 is connected to the output terminal of the error amplification circuit 45. On the other hand, when used in the negative output DC stabilized power supply device 43 shown in FIG. 3, the high side terminal P12 is connected to the output terminal of the error amplifier circuit 45a,
The low-side terminal P13 is connected to the input terminal P1 on the power supply line 44.

【0041】このようにして、前記負出力直流安定化電
源装置41〜43は、前記図5(a)で示すような正電
位でのON/OFF制御動作が可能となり、マイクロコ
ンピュータなどの電源制御回路との良好な適性を得るこ
とができる。
In this way, the negative output DC stabilized power supply devices 41 to 43 can perform ON / OFF control operation at a positive potential as shown in FIG. Good suitability with the circuit can be obtained.

【0042】図6は、他の例のスイッチSW2の電気回
路図である。このスイッチSW2において、前述のスイ
ッチSW1に類似し、対応する部分には同一の参照符号
を付して、その説明を省略する。注目すべきは、このス
イッチSW2では、前記スイッチSW1の構成に加え
て、第3のトランジスタであるPNP形のトランジスタ
Tr13と、それに関連して、必要に応じて、電流制限
用の抵抗R14,R15および逆流防止用のダイオード
D3とが設けられていることである。
FIG. 6 is an electric circuit diagram of another example of the switch SW2. This switch SW2 is similar to the above-described switch SW1, and corresponding portions are denoted by the same reference numerals and description thereof will be omitted. It should be noted that in this switch SW2, in addition to the configuration of the switch SW1, a PNP-type transistor Tr13 as a third transistor, and in connection therewith, if necessary, current limiting resistors R14 and R15 And a diode D3 for preventing backflow.

【0043】トランジスタTr13のエミッタは、抵抗
R15を介して前記ハイ側端子P12に接続され、コレ
クタは、前記トランジスタTr11のベースに接続さ
れ、ベースには、ダイオードD3および抵抗R14を介
して、前記ON/OFF制御信号VC が与えられる。し
たがって、トランジスタTr13は、前記ON/OFF
制御信号VC がローレベルとなると導通し、トランジス
タTr11のベースにコレクタ電流を出力し、該トラン
ジスタTr11を導通させる。
The emitter of the transistor Tr13 is connected to the high terminal P12 via a resistor R15, the collector is connected to the base of the transistor Tr11, and the base is connected to the base via a diode D3 and a resistor R14. / OFF control signal V C is provided. Therefore, the transistor Tr13 is turned ON / OFF
Conduction with the control signal V C becomes the low level, and outputs a collector current to the base of the transistor Tr11, thereby turning on the transistor Tr11.

【0044】したがって、このトランジスタTr13に
よるON/OFFスレッシュレベルは、図5(b)で示
すようになり、これによってスイッチSW2のON/O
FFスレッシュレベルは、図5(c)で示すようにな
る。すなわち、たとえばダイオードD2,D3が設けら
れていない状態を考えると、トランジスタTr12,T
r13の閾値電圧を、それぞれ+VBE,−VBEとすると
き、≧|VBE|であるときには、トランジスタTr11
が導通し、<|VBE|であるときには、トランジスタT
r11は遮断する。このようにして、接地電位付近でト
ランジスタTr11をOFFとし、それ以外の領域では
ONとすることができる。
Therefore, the ON / OFF threshold level of the transistor Tr13 is as shown in FIG. 5B, whereby the ON / OFF of the switch SW2 is set.
The FF threshold level is as shown in FIG. That is, for example, considering the state where diodes D2 and D3 are not provided, transistors Tr12 and T3 are not provided.
When the threshold voltages of r13 are + V BE and −V BE , respectively, when ≧ | V BE |
Conducts and <| V BE |, the transistor T
r11 shuts off. In this way, the transistor Tr11 can be turned off near the ground potential, and turned on in other areas.

【0045】図7および図8は、さらに他の例のスイッ
チSW3,SW4の構成をそれぞれ示す電気回路図であ
り、これらのスイッチSW3,SW4は前述のスイッチ
SW1,SW2にそれぞれ類似し、対応する部分には同
一の参照符号を付して、その説明を省略する。注目すべ
きは、これらのスイッチSW3,SW4では、出力反転
用にPNP形のトランジスタTr14が設けられるとと
もに、それに併せて、バイアス用のプルダウン抵抗R1
6が設けられている。
FIGS. 7 and 8 are electric circuit diagrams respectively showing the configurations of switches SW3 and SW4 of still another example. These switches SW3 and SW4 are similar to and correspond to the above-described switches SW1 and SW2, respectively. Portions are given the same reference numerals, and description thereof is omitted. It should be noted that in these switches SW3 and SW4, a PNP transistor Tr14 is provided for inverting the output, and a pull-down resistor R1 for biasing is provided in conjunction with the transistor Tr14.
6 are provided.

【0046】トランジスタTr14のベースは、抵抗R
16によってバイアスされており、トランジスタTr1
1が導通し、ロー側端子P13から電流が出力される
と、該電流が抵抗R16を介して流れ、トランジスタT
r14は遮断する。これに対して、トランジスタTr1
1が遮断すると、前記抵抗R16によるバイアス電流に
よって、該トランジスタ14が導通し、ロー端子P13
aに電流が出力される。これによって、スイッチSW
3,SW4のON/OFF動作は、それぞれ前記図5
(a)および図5(c)において、( )を付して示す
ように、反転動作となる。
The base of the transistor Tr14 is connected to a resistor R
16 and the transistor Tr1
1 conducts and a current is output from the low-side terminal P13, the current flows through the resistor R16, and the transistor T
r14 shuts off. On the other hand, the transistor Tr1
1 is turned off, the transistor 14 is turned on by the bias current generated by the resistor R16, and the low terminal P13
The current is output to a. Thereby, the switch SW
3 and the SW4 ON / OFF operation are described in FIG.
In FIG. 5A and FIG. 5C, the inverting operation is performed as shown in parentheses.

【0047】すなわち、≦|VBE|の場合にトランジス
タTr11が導通し、>|VBE|の場合に遮断する。こ
のようにして、ON/OFF制御のスレッシュレベル
を、正電位および負電位のいずれにでも設定することが
でき、前記電源制御回路の出力インタフェイスに汎用性
を持たせることができる。
[0047] That is, ≦ | V BE | and the transistor Tr11 is conducting in the case of,> | blocking in the case of | V BE. In this way, the threshold level of the ON / OFF control can be set to any of the positive potential and the negative potential, and the output interface of the power supply control circuit can be made versatile.

【0048】図9〜図12は、さらに他の例のスイッチ
SW5〜SW8の構成をそれぞれ示す電気回路図であ
り、前述のスイッチSW1〜SW4に類似し、対応する
部分には同一の参照の符号を付して、その説明を省略す
る。
FIGS. 9 to 12 are electric circuit diagrams respectively showing the configurations of switches SW5 to SW8 of still another example, which are similar to the above-mentioned switches SW1 to SW4, and corresponding portions have the same reference characters. And description thereof is omitted.

【0049】図9で示すスイッチSW5では、前記スイ
ッチSW2において、ON/OFF制御信号VC の電流
制限用の抵抗R11,R14が、抵抗R21に統一され
ている。トランジスタTr11の電流増幅率が充分あっ
て、トランジスタTr12のエミッタ電流とトランジス
タTr13のベース電流との差を細かく調整する必要の
ない場合には、このように電流制御用の抵抗を共用化
し、部品点数を削減することができる。
[0049] In the switch SW5 shown in FIG. 9, in the switch SW2, ON / OFF control signal V C resistors R11, R14 for current limit has been unified to the resistor R21. In the case where the current amplification factor of the transistor Tr11 is sufficient and it is not necessary to finely adjust the difference between the emitter current of the transistor Tr12 and the base current of the transistor Tr13, the current control resistor is shared and the number of parts is reduced. Can be reduced.

【0050】また図10で示すスイッチSW6は、前記
図1および図2で示す誤差増幅回路45のように、誤差
増幅回路が誤差信号電流を吸込むことによって駆動回路
を制御する場合に用いられ、かつON/OFF制御信号
C の電流が増加しても良い場合で、かつON/OFF
制御信号電流≫誤差信号電流とすることが可能な場合に
用いられるものであり、前記スイッチSW1における電
流増幅用のトランジスタTr11およびそれに関連する
抵抗R13およびダイオードD1が省略されている。
The switch SW6 shown in FIG. 10 is used when the error amplifier circuit controls a drive circuit by sinking an error signal current, like the error amplifier circuit 45 shown in FIGS. 1 and 2, and If current of the ON / OFF control signal V C is may be increased, and ON / OFF
This is used when it is possible to set the control signal current to the error signal current, and the transistor Tr11 for current amplification in the switch SW1, the resistor R13 and the diode D1 associated therewith are omitted.

【0051】同様に、図11で示すスイッチSW7で
は、前記スイッチSW2において、前記スイッチSW6
のように、前記トランジスタTr11およびそれに関連
する抵抗R13およびダイオードD1が省略されてい
る。
Similarly, in the switch SW7 shown in FIG. 11, the switch SW6 is replaced by the switch SW6.
, The transistor Tr11 and its associated resistor R13 and diode D1 are omitted.

【0052】さらにまた、図12で示すスイッチSW8
は、前記スイッチSW7の抵抗R11,R14が、前記
スイッチSW5と同様に、抵抗R21で共用化されてい
る。
Further, the switch SW8 shown in FIG.
The resistors R11 and R14 of the switch SW7 are shared by the resistor R21 in the same manner as the switch SW5.

【0053】本発明の実施の他の形態について、図13
に基づいて説明すれば、以下の通りである。
FIG. 13 shows another embodiment of the present invention.
This will be described below.

【0054】図13は、本発明の実施の他の形態の負出
力直流安定化電源装置51の電気的構成を示すブロック
図であり、この負出力直流安定化電源装置51は、前述
の負出力直流安定化電源装置41〜43に類似し、対応
する部分には同一の参照符号を付して、その説明を省略
する。注目すべきは、この負出力直流安定化電源装置5
1では、スイッチSWは、誤差増幅回路45、基準電圧
源46および駆動回路47の電源ライン52に直列に介
在されていることである。
FIG. 13 is a block diagram showing an electric configuration of a negative output DC stabilized power supply device 51 according to another embodiment of the present invention. Similar to the DC stabilized power supply devices 41 to 43, corresponding portions are denoted by the same reference numerals and description thereof will be omitted. It should be noted that this negative output DC stabilized power supply 5
1, the switch SW is interposed in series with the power amplifier line 45, the reference voltage source 46, and the power supply line 52 of the drive circuit 47.

【0055】したがって、該スイッチSWのOFF時に
は、この負出力直流安定化電源装置51の消費電流は、
ほぼパワートランジスタTr1のリーク電流のみとな
り、該OFF時の電力消費を最も低減することができ
る。
Therefore, when the switch SW is turned off, the current consumption of the negative output DC stabilized power supply 51 is
Only the leakage current of the power transistor Tr1 is almost eliminated, and the power consumption at the time of the OFF can be reduced most.

【0056】上述のような各負出力直流安定化電源装置
41〜43および51は、前記図16で示す正負両出力
の直流安定化電源装置21の負出力電源回路26として
使用することができ、正出力電源回路25と共通のON
/OFF制御信号によって、ON/OFF動作を制御す
ることができる。
Each of the negative output DC stabilized power supplies 41 to 43 and 51 as described above can be used as the negative output power circuit 26 of the positive and negative output DC stabilized power supply 21 shown in FIG. ON common to the positive output power supply circuit 25
The ON / OFF operation can be controlled by the / OFF control signal.

【0057】[0057]

【発明の効果】請求項1の発明に係る負出力直流安定化
電源装置は、以上のように、制御回路または駆動回路の
少なくともいずれか一方を能動化/不能動化制御するこ
とができるON/OFF制御回路を、前記制御回路また
は駆動回路の少なくともいずれか一方をON/OFF制
御する第1のトランジスタと、接地ラインに接続される
ベース側に対して、外部からのON/OFF制御信号に
よってエミッタ側がハイレベルとなるとコレクタ電流を
出力し、第1のトランジスタをONまたはOFF駆動す
る第2のトランジスタとを含んで構成する。
According to the first aspect of the present invention, as described above, the ON / OFF control for enabling / disabling at least one of the control circuit and the drive circuit can be performed. An OFF control circuit includes a first transistor that controls ON / OFF of at least one of the control circuit and the driving circuit, and an emitter that controls an ON / OFF control signal from outside to a base connected to a ground line. The second transistor outputs a collector current when the side becomes high level and drives the first transistor ON or OFF.

【0058】それゆえ、出力電圧の導出/遮断制御を行
うON/OFF制御信号のスレッシュレベルを、前記第
2のトランジスタの閾値電圧VBE以上の所望とする正電
位とすることができ、マイクロコンピュータなどの電源
制御回路との良好な適性を得ることができる。
Therefore, the threshold level of the ON / OFF control signal for deriving / cutting off the output voltage can be set to a desired positive potential equal to or higher than the threshold voltage V BE of the second transistor. Good suitability with a power supply control circuit such as

【0059】また、請求項2の発明に係る負出力直流安
定化電源装置は、以上のように、前記ON/OFF制御
回路に、前記接地ラインからエミッタ電流を引込むよう
に配置され、前記ON/OFF制御信号がベースに与え
られ、コレクタ電流で前記第1のトランジスタを制御す
る第3のトランジスタをさらに備え、前記第1のトラン
ジスタと合わせて、たとえば、≧|VBE|の場合には第
1のトランジスタがON、すなわち電力供給が行われ、
<|VBE|の場合には第1のトランジスタがOFF、す
なわち電力供給が停止されるように構成することができ
る。
Further, as described above, the negative output DC stabilized power supply according to the second aspect of the present invention is arranged so that the ON / OFF control circuit draws an emitter current from the ground line and the ON / OFF. A control signal applied to the base, a third transistor for controlling the first transistor with a collector current, and a third transistor in the case of ≧ | V BE | The transistor is turned on, that is, power is supplied,
When <│V BE │, the first transistor can be turned off, that is, the power supply can be stopped.

【0060】それゆえ、ON/OFF制御のスレッシュ
レベルを、正電位および負電位のいずれにでも設定する
ことができる。
Therefore, the threshold level of the ON / OFF control can be set to any of the positive potential and the negative potential.

【0061】さらにまた、請求項3の発明に係る負出力
直流安定化電源装置は、以上のように、制御回路から駆
動回路への誤差信号を、接地ラインまたは負の電源ライ
ンにバイパスすることによって駆動回路を不能動化し、
パワー素子をOFF駆動する。
Furthermore, the negative output stabilized DC power supply according to the third aspect of the present invention, as described above, bypasses the error signal from the control circuit to the drive circuit to the ground line or the negative power supply line. Deactivate the drive circuit,
The power element is driven off.

【0062】それゆえ、最も簡易な構成で、電源装置の
ON/OFF制御を実現することができる。
Therefore, the ON / OFF control of the power supply device can be realized with the simplest configuration.

【0063】また、請求項4の発明に係る負出力直流安
定化電源装置は、以上のように、前記第1のトランジス
タを接地ラインから制御回路への電源ラインに直列に介
在し、この第1のトランジスタによって前記制御回路へ
の電源供給を遮断することによって該制御回路を不能動
化し、パワー素子をOFF駆動する。
According to a fourth aspect of the present invention, as described above, the first transistor is interposed in series with the power supply line from the ground line to the control circuit. The power supply to the control circuit is cut off by the transistor described above, thereby inactivating the control circuit and driving the power element OFF.

【0064】それゆえ、電源OFF時における消費電流
は、ほぼパワー素子のリーク電流だけとなり、該OFF
時における電力消費を最も低減することができる。
Therefore, the consumed current when the power is turned off is almost only the leak current of the power element,
The power consumption at the time can be reduced most.

【0065】さらにまた、請求項5の発明に係る負出力
直流安定化電源装置は、以上のように、制御回路が駆動
回路から誤差信号電流を吸込むことによって該駆動回路
を制御する構成において、前記ON/OFF制御信号を
出力する電源制御回路に充分な電流容量があり、または
誤差信号電流が充分小さく、ON/OFF制御信号電流
≫誤差信号電流とすることが可能である場合には、電流
増幅用の第1のトランジスタを省略する。
Further, in the negative output DC stabilized power supply according to the present invention, the control circuit controls the drive circuit by sinking an error signal current from the drive circuit. If the power supply control circuit that outputs the ON / OFF control signal has a sufficient current capacity or the error signal current is sufficiently small and the ON / OFF control signal current≫the error signal current can be obtained, the current amplification is performed. The first transistor for use is omitted.

【0066】それゆえ、部品点数を削減することができ
る。
Therefore, the number of parts can be reduced.

【0067】また、請求項6の発明に係る正負両出力の
直流安定化電源装置は、以上のように、前記ON/OF
F制御信号に応答してON/OFF制御される正出力直
流安定化電源装置と、前記請求項1〜5のいずれかに示
す負出力直流安定化電源装置とを備えて構成される。
Further, the stabilized DC power supply with both positive and negative outputs according to the invention of claim 6 is provided as described above.
It comprises a positive output DC stabilized power supply device that is ON / OFF controlled in response to the F control signal, and a negative output DC stabilized power supply device according to any one of claims 1 to 5.

【0068】それゆえ、正電位での制御が可能となった
前記請求項1〜5に示す負出力直流安定化電源装置と、
元々正電位での制御が可能であった正出力直流安定化電
源装置とを組合わせるので、マイクロコンピュータなど
の電源制御回路からの共通のON/OFF制御信号で、
2つの直流安定化電源装置を制御することができる。
Therefore, the negative output DC stabilized power supply device according to any one of claims 1 to 5, wherein control at a positive potential is possible.
Combined with a positive output DC stabilized power supply that could originally be controlled at a positive potential, a common ON / OFF control signal from a power supply control circuit such as a microcomputer enables
Two DC stabilized power supplies can be controlled.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の実施の一形態の負出力直流安定化電源
装置の一構成例を示すブロック図である。
FIG. 1 is a block diagram illustrating a configuration example of a negative output DC stabilized power supply device according to an embodiment of the present invention.

【図2】本発明の実施の一形態の負出力直流安定化電源
装置の他の構成例を示すブロック図である。
FIG. 2 is a block diagram showing another configuration example of the negative output DC stabilized power supply device according to the embodiment of the present invention.

【図3】本発明の実施の一形態の負出力直流安定化電源
装置のさらに他の構成例を示すブロック図である。
FIG. 3 is a block diagram showing still another configuration example of the negative output DC stabilized power supply device according to one embodiment of the present invention;

【図4】図1〜図3で示す負出力直流安定化電源装置に
用いられるスイッチの具体的な一構成例を示す電気回路
図である。
FIG. 4 is an electric circuit diagram showing a specific configuration example of a switch used in the negative output DC stabilized power supply device shown in FIGS.

【図5】図4および図6〜図12で示すスイッチの動作
を説明するためのグラフである。
FIG. 5 is a graph for explaining the operation of the switch shown in FIGS. 4 and 6 to 12;

【図6】図1〜図3で示す負出力直流安定化電源装置に
用いられるスイッチの具体的な他の構成例を示す電気回
路図である。
FIG. 6 is an electric circuit diagram showing another specific configuration example of the switch used in the negative output DC stabilized power supply device shown in FIGS. 1 to 3;

【図7】図1〜図3で示す負出力直流安定化電源装置に
用いられるスイッチの具体的なさらに他の構成例を示す
電気回路図である。
FIG. 7 is an electric circuit diagram showing still another specific configuration example of the switch used in the negative output DC stabilized power supply device shown in FIGS.

【図8】図1〜図3で示す負出力直流安定化電源装置に
用いられるスイッチの具体的なさらに他の構成例を示す
電気回路図である。
FIG. 8 is an electric circuit diagram showing still another specific configuration example of the switch used in the negative output DC stabilized power supply device shown in FIGS.

【図9】図1〜図3で示す負出力直流安定化電源装置に
用いられるスイッチの具体的なさらに他の構成例を示す
電気回路図である。
FIG. 9 is an electric circuit diagram showing still another specific configuration example of the switch used in the negative output DC stabilized power supply device shown in FIGS.

【図10】図1〜図3で示す負出力直流安定化電源装置
に用いられるスイッチの具体的なさらに他の構成例を示
す電気回路図である。
FIG. 10 is an electric circuit diagram showing still another specific configuration example of the switch used in the negative output DC stabilized power supply device shown in FIGS.

【図11】図1〜図3で示す負出力直流安定化電源装置
に用いられるスイッチの具体的なさらに他の構成例を示
す電気回路図である。
FIG. 11 is an electric circuit diagram showing still another specific configuration example of the switch used in the negative output DC stabilized power supply device shown in FIGS.

【図12】図1〜図3で示す負出力直流安定化電源装置
に用いられるスイッチの具体的なさらに他の構成例を示
す電気回路図である。
FIG. 12 is an electric circuit diagram showing still another specific configuration example of the switch used in the negative output DC stabilized power supply device shown in FIGS.

【図13】本発明の実施の他の形態の負出力直流安定化
電源装置の構成を示すブロック図である。
FIG. 13 is a block diagram showing a configuration of a negative output DC stabilized power supply device according to another embodiment of the present invention.

【図14】正出力直流安定化電源装置の一構成例を示す
電気回路図である。
FIG. 14 is an electric circuit diagram showing a configuration example of a positive output DC stabilized power supply device.

【図15】正出力直流安定化電源装置の他の構成例を示
す電気回路図である。
FIG. 15 is an electric circuit diagram showing another configuration example of the positive output DC stabilized power supply device.

【図16】正負両出力の直流安定化電源装置の一構成例
を示すブロック図である。
FIG. 16 is a block diagram showing a configuration example of a DC stabilized power supply having both positive and negative outputs.

【図17】正負両出力の直流安定化電源装置の他の構成
例を示すブロック図である。
FIG. 17 is a block diagram showing another example of the configuration of the DC stabilized power supply having both positive and negative outputs.

【図18】正負両出力の直流安定化電源装置のさらに他
の構成例を示すブロック図である。
FIG. 18 is a block diagram showing still another example of the configuration of the DC stabilized power supply having both positive and negative outputs.

【図19】前記図14で示す正出力直流安定化電源装置
のON/OFF動作を説明するためのグラフである。
FIG. 19 is a graph for explaining an ON / OFF operation of the positive output DC stabilized power supply device shown in FIG. 14;

【図20】前記図15で示す正出力直流安定化電源装置
のON/OFF動作を説明するためのグラフである。
FIG. 20 is a graph for explaining the ON / OFF operation of the positive output DC stabilized power supply device shown in FIG. 15;

【図21】従来からの負出力電源回路にON/OFF制
御機能を付加した負出力直流安定化電源装置の構成例を
示すブロック図である。
FIG. 21 is a block diagram showing a configuration example of a conventional negative output DC stabilized power supply in which an ON / OFF control function is added to a conventional negative output power supply circuit.

【図22】図21で示す負出力直流安定化電源装置のO
N/OFF動作を説明するためのグラフである。
22 is a diagram illustrating the O output of the stabilized negative output DC power supply device shown in FIG. 21;
6 is a graph for explaining an N / OFF operation.

【符号の説明】[Explanation of symbols]

21,22,23 直流安定化電源装置 25 正出力電源回路 26 負出力電源回路 27 負荷 28 反転型チョッパ電源装置 41,42,43 負出力直流安定化電源装置 44 電源ライン 45,45a 誤差増幅回路(制御回路) 46 基準電圧源(制御回路) 47,47a 駆動回路 48 接地ライン 51 負出力直流安定化電源装置 C1 平滑コンデンサ D1,D2,D3 ダイオード P1 入力端子 P2 出力端子 P3 接地端子 P11 制御入力端子 P12 ハイ側端子 P13,P13a ロー側端子 R1,R2 分圧抵抗 R11〜R16,R21 抵抗 SW;SW1〜SW8 スイッチ Tr1 パワートランジスタ Tr2 駆動トランジスタ Tr11 トランジスタ(第1のトランジスタ) Tr12 トランジスタ(第2のトランジスタ) Tr13 トランジスタ(第3のトランジスタ) Tr14 トランジスタ 21, 22, 23 DC stabilized power supply 25 Positive output power supply circuit 26 Negative output power supply circuit 27 Load 28 Inverting type chopper power supply 41, 42, 43 Negative output DC stabilized power supply 44 Power supply line 45, 45a Error amplifier circuit ( Control circuit) 46 reference voltage source (control circuit) 47, 47a drive circuit 48 ground line 51 negative output DC stabilized power supply C1 smoothing capacitor D1, D2, D3 diode P1 input terminal P2 output terminal P3 ground terminal P11 control input terminal P12 High-side terminals P13, P13a Low-side terminals R1, R2 Voltage dividing resistors R11 to R16, R21 Resistance SW; SW1 to SW8 Switch Tr1 Power transistor Tr2 Drive transistor Tr11 Transistor (first transistor) Tr12 Transistor (second transistor) Tr1 Transistor (third transistor) Tr14 transistor

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】負の電源ラインに直列にパワー素子を介在
し、制御回路によって作成された実出力電圧と予め定め
る基準電圧との差に対応した誤差信号に応答して、駆動
回路が前記パワー素子の制御端子への制御電流を制御す
ることによって、所望とする負の出力電圧を得るように
した負出力直流安定化電源装置において、 外部からのON/OFF制御信号に応答して、前記制御
回路または駆動回路の少なくともいずれか一方を能動化
/不能動化制御することができるON/OFF制御回路
であって、 前記制御回路または駆動回路の少なくともいずれか一方
をON/OFF制御する第1のトランジスタと、 接地ラインに対してベース電流が引出されるように配置
され、前記ON/OFF制御信号がエミッタに与えら
れ、コレクタ電流で前記第1のトランジスタを制御する
第2のトランジスタとを含む、そのようなON/OFF
制御回路を備えることを特徴とする負出力直流安定化電
源装置。
A power circuit is provided in series with a negative power supply line, and the driving circuit responds to an error signal corresponding to a difference between an actual output voltage created by a control circuit and a predetermined reference voltage. In a negative output DC stabilized power supply device that obtains a desired negative output voltage by controlling a control current to a control terminal of an element, the control device responds to an ON / OFF control signal from the outside, An ON / OFF control circuit capable of controlling activation / inactivation of at least one of a circuit and a drive circuit, wherein a first control circuit performs ON / OFF control of at least one of the control circuit and the drive circuit. A transistor, a base current is drawn to a ground line, the ON / OFF control signal is given to an emitter, and the Second and a transistor, such ON / OFF controlling the transistors
A negative output DC stabilized power supply device comprising a control circuit.
【請求項2】前記ON/OFF制御回路は、前記接地ラ
インからエミッタ電流を引込むように配置され、前記O
N/OFF制御信号がベースに与えられ、コレクタ電流
で前記第1のトランジスタを制御する第3のトランジス
タをさらに備えることを特徴とする請求項1記載の負出
力直流安定化電源装置。
2. The ON / OFF control circuit is arranged so as to draw an emitter current from the ground line.
2. The stabilized negative output DC power supply according to claim 1, further comprising a third transistor to which an N / OFF control signal is applied to a base and which controls the first transistor with a collector current.
【請求項3】前記ON/OFF制御回路は、前記制御回
路から駆動回路への誤差信号を、接地ラインまたは負の
電源ラインにバイパスすることによって駆動回路を不能
動化し、前記パワー素子をOFF駆動することを特徴と
する請求項1または2記載の負出力直流安定化電源装
置。
3. The ON / OFF control circuit deactivates a drive circuit by bypassing an error signal from the control circuit to a drive circuit to a ground line or a negative power supply line, and turns off the power element. 3. The stabilized negative output DC power supply device according to claim 1, wherein:
【請求項4】前記ON/OFF制御回路は、前記第1の
トランジスタが接地ラインから制御回路への電源ライン
に直列に介在され、該第1のトランジスタによって前記
制御回路への電源供給を遮断することによって該制御回
路を不能動化し、前記パワー素子をOFF駆動すること
を特徴とする請求項1または2記載の負出力直流安定化
電源装置。
4. The ON / OFF control circuit, wherein the first transistor is interposed in series with a power line from a ground line to a control circuit, and the first transistor cuts off power supply to the control circuit. 3. The stabilized negative output DC power supply according to claim 1, wherein the control circuit is deactivated to drive the power element off.
【請求項5】前記制御回路が、前記駆動回路から誤差信
号電流を吸込むことによって該駆動回路を制御し、かつ
ON/OFF制御信号電流≫誤差信号電流とすることが
可能である場合には、前記第1のトランジスタを省略す
ることを特徴とする請求項1または2記載の負出力直流
安定化電源装置。
5. The control circuit according to claim 1, wherein the control circuit controls the drive circuit by sucking an error signal current from the drive circuit, and the ON / OFF control signal current≫the error signal current. 3. The stabilized negative output DC power supply device according to claim 1, wherein the first transistor is omitted.
【請求項6】前記ON/OFF制御信号に応答してON
/OFF制御される正出力直流安定化電源装置と、前記
請求項1〜5のいずれかに示す負出力直流安定化電源装
置とを備えることを特徴とする正負両出力の直流安定化
電源装置。
6. An on / off control in response to the on / off control signal.
A DC stabilized power supply having both positive and negative outputs, comprising: a stabilized positive output DC power supply that is controlled to be turned off; and the negative output stabilized DC power supply according to any one of claims 1 to 5.
JP12644698A 1998-05-08 1998-05-08 Negative output DC stabilized power supply and both positive and negative output DC stabilized power supply using the same Expired - Fee Related JP3516862B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12644698A JP3516862B2 (en) 1998-05-08 1998-05-08 Negative output DC stabilized power supply and both positive and negative output DC stabilized power supply using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12644698A JP3516862B2 (en) 1998-05-08 1998-05-08 Negative output DC stabilized power supply and both positive and negative output DC stabilized power supply using the same

Publications (2)

Publication Number Publication Date
JPH11327669A true JPH11327669A (en) 1999-11-26
JP3516862B2 JP3516862B2 (en) 2004-04-05

Family

ID=14935423

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12644698A Expired - Fee Related JP3516862B2 (en) 1998-05-08 1998-05-08 Negative output DC stabilized power supply and both positive and negative output DC stabilized power supply using the same

Country Status (1)

Country Link
JP (1) JP3516862B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005176589A (en) * 2003-10-17 2005-06-30 Samsung Electronics Co Ltd Power supply device and liquid crystal display comprising the same
WO2007080828A1 (en) * 2006-01-10 2007-07-19 Rohm Co., Ltd. Negative output regulator circuit and electric device using same
KR100999164B1 (en) 2003-12-10 2010-12-07 삼성전자주식회사 Power Supply And Liquid Crystal Display Device Having The Same

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005176589A (en) * 2003-10-17 2005-06-30 Samsung Electronics Co Ltd Power supply device and liquid crystal display comprising the same
JP4593231B2 (en) * 2003-10-17 2010-12-08 三星電子株式会社 Power supply device and liquid crystal display device having the same
KR100999164B1 (en) 2003-12-10 2010-12-07 삼성전자주식회사 Power Supply And Liquid Crystal Display Device Having The Same
WO2007080828A1 (en) * 2006-01-10 2007-07-19 Rohm Co., Ltd. Negative output regulator circuit and electric device using same
US7859323B2 (en) 2006-01-10 2010-12-28 Rohm Co., Ltd. Negative output regulator circuit and electrical apparatus using same
JP4827858B2 (en) * 2006-01-10 2011-11-30 ローム株式会社 Negative output regulator circuit and electrical equipment using the same

Also Published As

Publication number Publication date
JP3516862B2 (en) 2004-04-05

Similar Documents

Publication Publication Date Title
EP0618673B1 (en) A differential amplification circuit wherein a DC level at an output terminal is automatically adjusted
JP3666383B2 (en) Voltage regulator
US5367249A (en) Circuit including bandgap reference
US4887181A (en) Circuit for temperature protection with hysteresis
JPS644375B2 (en)
JP3560512B2 (en) Power supply circuit and constant voltage circuit used therefor
US5682121A (en) No turn-on pop noise amplifier
US5994955A (en) Driver amplifiers with low noise standby mode characteristics
JPH11327669A (en) Negative output direct current stabilizing power-supply unit and both positive and negative output direct current stabilizing power supply-unit using the same
JP3313450B2 (en) Amplifier including output stage and current limiting circuit
US5519357A (en) Biasing arrangement for a quasi-complementary output stage
US8115552B2 (en) Amplifier circuit with step gain
JP3537571B2 (en) Audio signal amplifier circuit
US5444419A (en) Power amplifier having a temperature compensation circuit
US6812740B2 (en) Low-voltage drive circuit and method for the same
US4967102A (en) BiCMOS power up 3-state circuit having no through current in the disabled mode
JP3718894B2 (en) Output circuit
JP3340345B2 (en) Constant voltage generator
JPS606573B2 (en) Transistor amplifier output circuit
US5793170A (en) Motor drive circuit
JP3423200B2 (en) amplifier
US4799027A (en) Low-frequency amplifier
JPS6127927B2 (en)
JP2847010B2 (en) Transistor output circuit
JP2982416B2 (en) Speed detection circuit

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040120

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040121

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080130

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090130

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees