JPH11305888A - Standby state power consumption controller - Google Patents

Standby state power consumption controller

Info

Publication number
JPH11305888A
JPH11305888A JP10116339A JP11633998A JPH11305888A JP H11305888 A JPH11305888 A JP H11305888A JP 10116339 A JP10116339 A JP 10116339A JP 11633998 A JP11633998 A JP 11633998A JP H11305888 A JPH11305888 A JP H11305888A
Authority
JP
Japan
Prior art keywords
control means
power consumption
input
power supply
microcomputer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10116339A
Other languages
Japanese (ja)
Other versions
JP3408149B2 (en
Inventor
Tensho Sugino
天昭 杉野
Tadafumi Kawasaki
忠文 川崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP11633998A priority Critical patent/JP3408149B2/en
Publication of JPH11305888A publication Critical patent/JPH11305888A/en
Application granted granted Critical
Publication of JP3408149B2 publication Critical patent/JP3408149B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Power Sources (AREA)
  • Microcomputers (AREA)
  • Television Receiver Circuits (AREA)

Abstract

PROBLEM TO BE SOLVED: To reduce power consumption in a standby state by interrupting the power supply of a prescribed function block and switching the operation speed of a control means to a low speed in the standby state. SOLUTION: In the case that transition to a low power consumption standby state is requested by the operation of a user, a PCON(power control) SW 3 is turned off by signals from a microcomputer 2, the power supply to a PCON power source 4 is stopped and the power consumption in a PCON system circuit is turned to zero. Then, an STBY(standby) SW 9 is turned off by the signals from the microcomputer 2, the power supply to an STBY power source 10 is stopped and the power consumption consumed so as to process input in an STBY system circuit is suppressed. Thereafter, the microcomputer 2 switches respective control terminals to L output or the like and turns an operation reference clock from a high-speed mode to a low-speed mode so as to eliminate the power consumption in respective circuits connected to the control terminals of the microcomputer 2.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、消費電力制御装置
に係わり、特に待機状態における消費電力を削減する待
機状態消費電力制御装置に関するのもである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a power consumption control device, and more particularly to a standby power consumption control device for reducing power consumption in a standby state.

【0002】[0002]

【従来の技術】一般的に通電中の装置状態は電源状態に
より、動作状態、又は、POWERON状態(以降、P
_ONモード)と待機状態、又は、POWEROFF状
態(以降、P_OFFモード)の二つ状態に大別する事
ができる。P_ONモードでは、その装置の持つ全ての
操作が可能となる様、全ての回路に電源供給しており、
P_OFFモードでは、操作していない時に不要な回路
への電源供給を停止して消費電力を低減させている。
2. Description of the Related Art In general, the state of an energized apparatus depends on a power supply state, an operating state, or a POWERON state (hereinafter referred to as P
_ON mode) and a standby state, or a POWEROFF state (hereinafter, P_OFF mode). In the P_ON mode, power is supplied to all circuits so that all operations of the device can be performed.
In the P_OFF mode, when no operation is performed, power supply to unnecessary circuits is stopped to reduce power consumption.

【0003】図10は、その従来技術を示す一例であ
り、これを用い従来例の概要を説明する。
FIG. 10 shows an example of the prior art, and an outline of the conventional example will be described with reference to FIG.

【0004】通電時、AT(AllTime)電源1か
らは常に電源供給が行われている。P_ONモードの時
には、マイコン2からの信号によりPCON(Powe
rControl)SW3がON状態となっており、P
CON電源電源4に電源供給される事で、AT系回路
5、PCON系回路6とも動作状態にある。
During energization, power is always supplied from an AT (All Time) power supply 1. In the P_ON mode, PCON (Power
rControl) SW3 is in the ON state, and P
When power is supplied to the CON power supply 4, both the AT circuit 5 and the PCON circuit 6 are in operation.

【0005】マイコン2へのユーザー要求検出回路8か
らの要求により、P_OFFモードになると、PCON
SW3がOFF状態となり、PCON電源4への電源供
給が停止される為、PCON系回路で消費されていた分
の消費電力が抑えられる様になる。
When the P_OFF mode is set by a request from the user request detection circuit 8 to the microcomputer 2, the PCON
Since the SW3 is turned off and the power supply to the PCON power supply 4 is stopped, the power consumed by the PCON-related circuits can be reduced.

【0006】また、外部からの電源供給が途絶え停電状
態となった場合、マイコン2は、バックアップ電源7か
らの電源供給にて動作しながら、AT電源からの電源供
給停止を検出し、AT系回路5、PCON系回路6の状
態を低消費電力状態とした上で、マイコン動作基準クロ
ックを低速に切り替え、通電状態となるのを待ちなが
ら、停電中の時計カウント等を行うモードとなる(以
降、停電モード)。
When the power supply from the outside is interrupted and a power failure occurs, the microcomputer 2 detects the stop of the power supply from the AT power supply while operating with the power supply from the backup power supply 7 and detects the AT-related circuit. 5. After setting the state of the PCON circuit 6 to the low power consumption state, the microcomputer operation reference clock is switched to a low speed, and a clock count or the like during a power failure is performed while waiting for the power supply state (hereinafter, referred to as a mode). Power failure mode).

【0007】AT電源1からの電力供給が開始される
と、通電状態になった事をマイコン2が検出し、動作基
準クロックを高速モードに切り替えた上でAT系回路
5、PCON系回路6の状態を通電状態に戻し、P_O
FFモードとなる。
When the power supply from the AT power supply 1 is started, the microcomputer 2 detects that the power is supplied, and switches the operation reference clock to the high-speed mode. The state is returned to the energized state, and P_O
The mode becomes the FF mode.

【0008】また、特開平7−7696号公報に開示さ
れているような、待機状態の消費電力を低減させる別の
従来技術としてP_ONモード、P_OFFモード以外
の第3のエコノミーモードを設け、この時には、リモコ
ン受信機とその出力に接続されたフィルタのみに動作電
圧を供給し、リモコン受信機が何らかの入力を検出した
時にマイコンの電源を初めて供給してリモコンコードを
識別し通常動作モードに入るものもある。
Further, as another conventional technique for reducing the power consumption in the standby state as disclosed in Japanese Patent Application Laid-Open No. 7-7696, a third economy mode other than the P_ON mode and the P_OFF mode is provided. In some cases, the operating voltage is supplied only to the remote control receiver and the filter connected to its output, and when the remote control receiver detects any input, the microcomputer power is supplied for the first time to identify the remote control code and enter the normal operation mode. is there.

【0009】[0009]

【発明が解決しようとする課題】第1の従来例におい
て、装置待機時の消費電力をP_OFFモードより、さ
らに下げようとする場合できる限り、回路の制御状態を
停電状態に近づければ良いことになるが、従来の停電モ
ードでは、ユーザーのキー操作などを入力する回路も停
止しているため、P_ONモードへの復帰などができ
ず、通常の待機状態として扱う事ができなかった。
In the first prior art, when the power consumption during the standby mode is to be further reduced from the P_OFF mode, the control state of the circuit should be as close to the power failure state as possible. However, in the conventional power failure mode, since a circuit for inputting a key operation or the like by a user is also stopped, it is not possible to return to the P_ON mode and to be treated as a normal standby state.

【0010】また、第2の従来例では、リモコン受信機
に外来光が入った場合などに、マイコンの電源が頻繁に
ON−OFFしマイコンリセットが失敗する可能性があ
ることや、タイマ予約が有る場合は、マイコンの電源を
切れないため第3のエコノミーモードに入れることがで
きず、待機状態の消費電力を低減できなかった。
In the second conventional example, when external light enters the remote control receiver, the power of the microcomputer is frequently turned on and off, and the microcomputer reset may fail. If there is, the microcomputer cannot be turned off and cannot enter the third economy mode, and the power consumption in the standby state cannot be reduced.

【0011】本発明は、上記の課題を解決する為の手段
の提供を目的とする物である。
An object of the present invention is to provide means for solving the above-mentioned problems.

【0012】[0012]

【課題を解決するための手段】上記課題を解決するため
に、本発明はいかの構成を有する。
In order to solve the above problems, the present invention has the following structure.

【0013】即ち、請求項1の発明では、待機状態での
消費電力の削減を図る装置において、第1の機能ブロッ
クの電源供給を制御する第1の制御手段と、第2の機能
ブロックの電源供給を制御する第2の制御手段と、少な
くとも前記第1の制御手段と前記第2の制御手段の制御
をする第3の制御手段と、該第3の制御手段の動作速度
を切り換える切換手段と、前記第1の機能ブロック、及
び/または、前記第2の機能ブロックの電源供給が断た
れているときでも、少なくとも外部からの入力信号の受
付を可能とする入力手段を具備し、待機状態では、前記
第1の機能ブロックと、前記第2の機能ブロックの電源
供給を断つと共に、前記第3の制御手段の動作速度を前
記切換手段により低速に切り換えることを要旨とする待
機状態消費電力制御装置であり、また、請求項2の発明
では、前記入力手段は、少なくともA/D変換回路を具
備し、該A/D変換回路は、前記第3の制御手段の動作
速度と同期した速度で動作することを要旨とする請求項
1記載の待機状態消費電力制御装置であり、また、請求
項3の発明では、前記第3の制御手段にマイコンを使用
し、前記入力手段からの信号を該マイコンの割り込み端
子に入力することを要旨とする請求項2記載の待機状態
消費電力制御装置であり、また、請求項4の発明では、
前記入力手段は、少なくとも外部から入力された信号の
解読をする信号解読回路を具備し、該解読回路は、前記
第3の制御手段の動作速度と同期した速度で動作するこ
とを要旨とする請求項1記載の待機状態消費電力制御装
置であり、また、請求項5の発明では、前記第3の制御
手段にマイコンを使用し、前記入力手段からの信号を該
マイコンの割り込み端子に入力することを要旨とする請
求項4記載の待機状態消費電力制御装置であり、また、
請求項6の発明では、前記入力手段は、少なくとも記録
媒体の該装置への挿入或いは装着を検出する検出回路を
具備し、該検出回路は、前記第3の制御手段の動作速度
と同期した速度で動作することを要旨とする請求項1記
載の待機状態消費電力制御装置であり、また、請求項7
の発明では、前記第3の制御手段の速度を切り換える時
と、前記第1の制御手段を制御する時に、所定時間のタ
イムラグを設けることを要旨とする請求項1乃至請求項
6のいずれかに記載の待機状態消費電力制御装置であ
り、また、請求項8の発明では、待機状態での消費電力
の削減を図る装置において、第1の機能ブロックの電源
供給を制御する第1の制御手段と、第2の機能ブロック
の電源供給を制御する第2の制御手段と、少なくとも前
記第1の制御手段と前記第2の制御手段の制御をする第
3の制御手段と、該第3の制御手段の動作速度を切り換
える切換手段と、前記第1の機能ブロック、及び/また
は、前記第2の機能ブロックの電源供給が断たれている
ときでも、少なくとも外部からの入力信号の受付を可能
とする入力手段と、タイマ予約手段を具備し、使用状態
から待機状態に移行する際に、前記第1の機能ブロック
と、前記第2の機能ブロックの電源供給を断つと共に、
前記第3の制御手段の動作速度を前記切換手段により低
速に切り換え、また、タイマ予約がある場合は、タイマ
予約があることを示す警告を所定時間表示することを要
旨とする待機状態消費電力制御装置である。
That is, according to the first aspect of the present invention, in a device for reducing power consumption in a standby state, a first control means for controlling power supply of a first functional block, and a power supply of a second functional block are provided. Second control means for controlling the supply, third control means for controlling at least the first control means and the second control means, and switching means for switching the operating speed of the third control means; An input means for receiving at least an external input signal even when the power supply to the first functional block and / or the second functional block is cut off, and in a standby state, A standby state power consumption system, wherein power supply to the first function block and the second function block is cut off, and the operation speed of the third control means is switched to low speed by the switching means. In the invention, the input means includes at least an A / D conversion circuit, and the A / D conversion circuit operates at a speed synchronized with an operation speed of the third control means. A standby state power consumption control apparatus according to claim 1, wherein the control means operates, and in the invention according to claim 3, a microcomputer is used for the third control means, and a signal from the input means is transmitted to the third control means. The standby state power consumption control device according to claim 2, wherein the input is made to an interrupt terminal of a microcomputer.
The input means includes a signal decoding circuit for decoding at least a signal input from the outside, and the decoding circuit operates at a speed synchronized with an operation speed of the third control means. A standby state power consumption control apparatus according to claim 1, wherein in the invention according to claim 5, a microcomputer is used for the third control means, and a signal from the input means is input to an interrupt terminal of the microcomputer. The standby state power consumption control device according to claim 4, further comprising:
In the invention according to claim 6, the input means includes at least a detection circuit for detecting insertion or attachment of a recording medium to the apparatus, and the detection circuit has a speed synchronized with an operation speed of the third control means. The standby-state power consumption control device according to claim 1, wherein the control device operates in a standby mode.
The invention according to any one of claims 1 to 6, wherein a time lag of a predetermined time is provided when switching the speed of the third control means and when controlling the first control means. The standby state power consumption control device according to the above aspect, wherein in the apparatus for reducing power consumption in the standby state, a first control unit that controls power supply of the first functional block is provided. A second control unit for controlling power supply to a second functional block, a third control unit for controlling at least the first control unit and the second control unit, and a third control unit. Switching means for switching the operation speed of the first function block and / or an input enabling at least reception of an input signal from outside even when power supply to the first function block and / or the second function block is cut off. Means, Comprising a timer reservation means, in the transition from the use state to the standby state, and the first functional block, with cut off power supply of the second functional block,
A standby state power control which switches the operation speed of the third control means to a low speed by the switching means and, if there is a timer reservation, displays a warning indicating that the timer reservation is present for a predetermined time; Device.

【0014】[0014]

【発明の実施の形態】図1は、本発明の第1の実施形態
を示すブロック図であり、これを基に説明を行う。
FIG. 1 is a block diagram showing a first embodiment of the present invention, and the description will be made based on this.

【0015】本実施形態は従来例の図3における、AT
系回路5の一部をSTBY(Stand−by)系回路
10として分離した形になっており、STBY系回路1
0は、第1の制御手段によって制御される機器を動作さ
せるための入力を処理する回路に相当する。ユーザーの
操作によって、低消費電力待機状態(以降、P_LOW
モード)への移行要求が有った場合には、図2のフロー
チャートに示すように、まず、マイコン2からの信号に
より第2の制御手段であるPCONSW3がOFFさ
れ、PCON電源4への電源供給を停止しPCON系回
路での電力消費をゼロとする。
In this embodiment, the AT shown in FIG.
A part of the system circuit 5 is separated as an STBY (Stand-by) system circuit 10, and the STBY circuit 1
0 corresponds to a circuit for processing an input for operating a device controlled by the first control means. A low power consumption standby state (hereinafter, P_LOW)
2), the PCONSW3 as the second control means is turned off by a signal from the microcomputer 2 and the power is supplied to the PCON power supply 4 as shown in the flowchart of FIG. Is stopped, and the power consumption in the PCON-related circuit is reduced to zero.

【0016】次に、マイコン2からの信号により第1の
制御手段であるSTBYSW9がOFFされ、STBY
電源10への電源供給を停止し、STBY系回路にて入
力を処理するために消費されていた分の消費電力が抑え
られるようになっている。
Next, the STBYSW 9 as the first control means is turned off by a signal from the microcomputer 2, and the STBY SW9 is turned off.
The power supply to the power supply 10 is stopped, and the power consumption for processing the input in the STBY-related circuit is reduced.

【0017】その後、マイコン2は、マイコン2の制御
端子に接続された各回路での電力消費をなくすために、
各制御端子を“L”出力などに切り替え、動作基準クロ
ックを通常、数MHzの高速モードから数10KHzの
低速モードとした上で、P_LOWモードへの移行が完
了となる。
Thereafter, the microcomputer 2 removes power from each circuit connected to the control terminal of the microcomputer 2 in order to eliminate power consumption.
Each control terminal is switched to "L" output or the like, and the operation reference clock is normally changed from the high-speed mode of several MHz to the low-speed mode of several tens KHz, and the transition to the P_LOW mode is completed.

【0018】P_LOWモードから通常状態への復帰
は、図3のフローチャートに示すように、入力を処理す
るためのSTBY系回路の電源供給は停止しているが、
この状態でも、ユーザーの動作状態への移行要求の有無
を、少なくとも入力の有無は判別できる入力回路によっ
てマイコン2が判別する。
When returning from the P_LOW mode to the normal state, as shown in the flowchart of FIG. 3, the power supply to the STBY circuit for processing the input is stopped.
Even in this state, the microcomputer 2 determines whether or not there is a user's request to shift to the operating state by an input circuit that can determine at least whether or not there is an input.

【0019】ユーザーの動作状態への移行要求があった
場合は、動作基準クロックを低速モードから高速モード
へ切り替え、STBYSW9をONとして、動作状態へ
の移行要求の内容が何であったかを確認して、例えばP
_ONキーの入力を検出した場合には、P_ONモード
への移行動作を行うようになっている。
When there is a user's request for transition to the operation state, the operation reference clock is switched from the low-speed mode to the high-speed mode, STBYSW 9 is turned on, and the contents of the request for transition to the operation state are confirmed. For example, P
When an input of the _ON key is detected, a shift operation to the P_ON mode is performed.

【0020】本発明の第2の実施形態について、図1に
示すブロック図のユーザー要求検出回路8として、図4
の汎用入力(一般的に低消費電力化のためにはC−MO
S形式の入力となっている)との切り換え機能を持つA
/D変換器と図5に示す抵抗ラダーによるキー入力の場
合を一例にとり説明を行う。
In the second embodiment of the present invention, the user request detecting circuit 8 in the block diagram shown in FIG.
General purpose input (generally, C-MO
A which has the function of switching between S-format input)
An example will be described in which a key input is performed by the / D converter and the resistance ladder shown in FIG.

【0021】一般的に、A/D変換器は、データ変換ま
での時間が汎用入力に比べ、遅い為、マイコン2が動作
基準クロックを低速モードとなった状態で、要求検出の
為のサンプリングを行うと、マイコンの消費電力が増加
する事になる。
In general, the A / D converter takes a longer time until data conversion than a general-purpose input, so that the microcomputer 2 performs sampling for request detection with the operation reference clock in the low-speed mode. Doing so will increase the power consumption of the microcomputer.

【0022】また、A/D変換器を使用するときは常
時、電源を供給することが必要である。
When the A / D converter is used, it is necessary to supply power at all times.

【0023】しかし、P_LOWモード中は、動作モー
ドへの移行が主な目的である事より、必要なキーは限定
されている場合が多いことから、汎用入力でも検出可能
な電圧レベルを発生するSW(図5でいえば、SW1
等)に、P_LOWモード中での、動作モードへの移行
要求キーを割り付ける。
However, during the P_LOW mode, since the main purpose is to shift to the operation mode, the necessary keys are often limited, so that the SW which generates a voltage level that can be detected even with a general-purpose input is used. (Speaking of FIG. 5, SW1
Etc.), a key for requesting transition to the operation mode in the P_LOW mode is assigned.

【0024】例えば、AT電源が5VでSW1からSW
6で均等に電圧を分割した場合、SW1を押すと0V、
SW2は0.83V、SW3は1.67Vというように
なり、これらの電位差を通常はA/D変換器で識別して
いる。これに対し、C−MOS等の汎用入力では、およ
そ電源電圧の中間電位、この場合は2.5Vより低けれ
ば“L”入力、2.5Vより高ければ“H”と判定す
る。従って、SW1やSW2を押した場合は、2.5V
より低いため、“L”入力が有ったと判定できる。
For example, when the AT power supply is 5 V and SW1 to SW
When the voltage is divided evenly at 6, when SW1 is pressed, 0V,
SW2 becomes 0.83 V and SW3 becomes 1.67 V, and these potential differences are usually identified by the A / D converter. On the other hand, in the case of a general-purpose input such as a C-MOS, an intermediate potential of the power supply voltage is determined. In this case, it is determined that the input is “L” when the voltage is lower than 2.5 V and “H” when the input is higher than 2.5 V. Therefore, when SW1 or SW2 is pressed, 2.5V
Since it is lower, it can be determined that there is an "L" input.

【0025】このようにして汎用入力に切り換えて端子
入力のサンプリングを行うことにより、要求の有無が判
別できるようになる。
In this way, by switching to the general-purpose input and sampling the terminal input, it is possible to determine whether or not there is a request.

【0026】また、SW1からSW6で均等に電圧を分
割した場合等、SW1、SW2等、複数のキーが汎用入
力にて、動作モードへの移行要求と見なされる場合に
は、汎用入力のままでは、どのキーが入力されたのか判
別できない事になる為、マイコン2の動作基準クロック
を高速モードに切り換え、STBY電源10への電源供
給を行い、A/D変換器を動作状態に戻し、SW入力時
の電圧レベルを識別しどのSWが押されたかを判別す
る。
When a plurality of keys such as SW1 and SW2 are regarded as a request for transition to an operation mode by a general-purpose input, for example, when a voltage is equally divided by SW1 to SW6, the general-purpose input remains unchanged. Since it is impossible to determine which key has been input, the operation reference clock of the microcomputer 2 is switched to the high-speed mode, power is supplied to the STBY power supply 10, the A / D converter is returned to the operation state, and the SW input is performed. The voltage level at the time is identified, and which SW is pressed is determined.

【0027】この判別の結果が無効であれば、PCON
系回路の状態を動作状態に切り換える前に、再度、低消
費電力待機状態に戻す事が可能となる。判別結果が有効
な場合は、P_ONモードに移行する。この時のマイコ
ン2の動作を図6に示す。
If the result of this determination is invalid, PCON
Before switching the state of the system circuit to the operating state, it is possible to return to the low power consumption standby state again. If the determination result is valid, the mode shifts to the P_ON mode. FIG. 6 shows the operation of the microcomputer 2 at this time.

【0028】本発明の第3の実施形態は、第2の実施形
態において、ユーザー要求検出を汎用入力のサンプリン
グではなくマイコンの割り込み端子を使用したもので、
例えばマイコンがスリープモードに入っていても割り込
みによる起動で入力の有無が判定でき、サンプリングを
行ったときよりも低消費電力化が図れる。
The third embodiment of the present invention is different from the second embodiment in that a user request is detected not by sampling a general-purpose input but by using an interrupt terminal of a microcomputer.
For example, even if the microcomputer is in the sleep mode, the presence or absence of an input can be determined by activation by an interrupt, and lower power consumption can be achieved than when sampling is performed.

【0029】本発明の第4の実施形態は、第2の実施形
態において、ユーザー要求検出をリモコンから行う場合
で、リモコンの周期測定を行う等のリモコン受信信号の
判別回路の電源を第1の制御手段でOFFしたときで
も、C−MOS入力端子のサンプリングでリモコン受信
信号らしいものが有ったか無かったかを判定し、有った
と判定したときは、第1の制御手段をONとしリモコン
の周期測定を行う等のリモコン受信信号の判別回路の電
源を入れ、動作基準クロックを高速として受信したリモ
コンコードの判定を行い、判定結果に応じた動作を行え
るようにしたものである。
The fourth embodiment of the present invention is the same as the second embodiment, except that the user request is detected from the remote controller. Even when it is turned off by the control means, it is determined whether or not there is something like a remote control reception signal by sampling the C-MOS input terminal. If it is determined that there is, the first control means is turned on and the cycle of the remote control is turned on. The power of the remote control received signal discriminating circuit for performing measurement or the like is turned on, the operation reference clock is set to high speed, the received remote control code is determined, and an operation according to the determination result can be performed.

【0030】本発明の第5の実施形態は、本発明の第3
の実施形態と同様に、ユーザー要求検出を汎用入力のサ
ンプリングではなくマイコンの割り込み端子を使用した
もので、例えばマイコンがスリープモードに入っていて
も割り込みによる起動で入力の有無が判定でき、サンプ
リングを行ったときよりも低消費電力化が図れる。
The fifth embodiment of the present invention is the third embodiment of the present invention.
Similar to the embodiment, the user request detection uses the interrupt terminal of the microcomputer instead of sampling the general-purpose input.For example, even if the microcomputer is in the sleep mode, the presence or absence of the input can be determined by the activation by the interrupt, and the sampling is performed. Power consumption can be reduced as compared with the case where the operation is performed.

【0031】本発明の第6の実施形態について、図7は
図1でのユーザー要求検出回路8を別に設けたカセット
挿入状態検出回路12(別に設けた記録媒体挿入検出ス
イッチに相当)に置き換え、さらに、メカ位置情報をマ
イコン2に与える為の、メカ位置検出回路13を追加し
た構成になっている。
FIG. 7 shows a sixth embodiment of the present invention, in which the user request detecting circuit 8 in FIG. 1 is replaced with a cassette insertion state detecting circuit 12 (corresponding to a separately provided recording medium insertion detecting switch). Further, a mechanical position detecting circuit 13 for providing mechanical position information to the microcomputer 2 is added.

【0032】もとからあるカセット挿入状態検出回路や
メカ位置検出回路13は多くの場合、発光ダイオードと
フォトトランジスタからなる検出回路を用いているが、
これまでは、これらの検出回路はAT電源で駆動されて
おり常時、動作していた。
Although the original cassette insertion state detection circuit and mechanical position detection circuit 13 use a detection circuit composed of a light emitting diode and a phototransistor in many cases,
Heretofore, these detection circuits have been driven by the AT power supply and have always operated.

【0033】これらの回路の電源を第1の制御手段で制
御する。カセット非装着状態で、既にP_LOWモード
となっている場合、カセットを挿入すると別に設けたカ
セット挿入状態検出回路12によってP_ONモードへ
の移行が開始される。この時、第1の制御手段はONと
なり、発光ダイオードとフォトトランジスタからなる検
出回路を用いた従来のカセット挿入状態検出回路やメカ
位置検出回路13が動作開始し、通常動作に復帰する。
The power supplies of these circuits are controlled by the first control means. When the cassette is not mounted and the mode is already in the P_LOW mode, the shift to the P_ON mode is started by the separately provided cassette insertion state detection circuit 12 when the cassette is inserted. At this time, the first control means is turned on, and the conventional cassette insertion state detection circuit and the mechanical position detection circuit 13 using the detection circuit including the light emitting diode and the phototransistor start operation, and return to the normal operation.

【0034】メカ位置検出回路13からは、メカのマス
ターカムの回転角により、図8に示す、メカSW
(A)、及び、(B)の様な信号が得られる様になって
おり、マイコン2では、この信号を元にメカ位置コード
(H)、(L)の情報を作り、その時のメカ位置の状態
を管理する様になっている。また、カセット挿入SWと
しては一般的なタクトSWが使用してあり、カセット非
装着時には、マスターカムの状態によりバネの力でカセ
ット挿入SWを押し続ける様になっている。
From the mechanical position detecting circuit 13, the mechanical switch shown in FIG.
Signals such as (A) and (B) are obtained, and the microcomputer 2 generates information of mechanical position codes (H) and (L) based on these signals, and outputs the mechanical position at that time. To manage the status of A general tact SW is used as the cassette insertion SW. When the cassette is not mounted, the cassette insertion SW is kept pressed by the force of the spring depending on the state of the master cam.

【0035】カセット非挿入状態での、P_LOWモー
ドにて、カセット挿入動作が行われた時には、バネの力
にて押されていた、カセット挿入SWが離され、動作状
態への移行要求として、マイコン2は上述のように動作
状態への移行処理を実行する。また、カセット装着完に
て、P_LOWモードであった時には、メカ位置モード
の情報によりカセット装着完である事を認識し、カセッ
ト挿入SWによる、動作状態への移行要求を無効とする
事で、簡単なSW回路を設ける事により、カセット挿入
動作による動作状態への移行が実現できる様になる。こ
の場合のマイコン2のフローチャートを第図9に示す。
When the cassette insertion operation is performed in the P_LOW mode in the cassette non-insertion state, the cassette insertion switch, which has been pressed by the spring, is released, and the microcomputer enters a request to shift to the operation state. 2 executes the process of shifting to the operating state as described above. Further, when the cassette is completely mounted and the mode is the P_LOW mode, it is recognized that the cassette is completely mounted based on the information on the mechanical position mode, and the request to shift to the operation state by the cassette insertion SW is invalidated, thereby simplifying the operation. By providing a proper SW circuit, it is possible to realize transition to an operation state by a cassette insertion operation. FIG. 9 shows a flowchart of the microcomputer 2 in this case.

【0036】本発明の第7の実施形態について、例えば
短時間のリモコン入力が有って、マイコン動作基準クロ
ックを低速から高速に切り替える場合、一般的に何らか
の入力が有ってから切り替えるため、リモコンコードの
先頭部分は正しくコード判定ができず、最初のコード判
定結果はエラー状態となる。
In the seventh embodiment of the present invention, for example, when there is a remote control input for a short time and the microcomputer operation reference clock is switched from a low speed to a high speed, it is generally switched after some input is received. The code determination cannot be correctly performed at the head of the code, and the first code determination result is in an error state.

【0037】このため、この段階で第2の制御手段でP
CON系回路の電源を入れてもすぐにエラー状態とな
り、P_LOWモードへすぐに戻ってしまう。もう一
度、リモコンを短時間入力しても同じことが起こり、安
定してP_ONモードに移行できないことになる。
For this reason, at this stage, P
Even if the power of the CON-related circuit is turned on, an error state occurs immediately, and the mode immediately returns to the P_LOW mode. Once again, the same occurs even if the remote controller is input for a short time, and it is not possible to stably shift to the P_ON mode.

【0038】そこで一旦、P_ONモードになった時、
すなわちマイコンの動作クロックは高速、第1の制御手
段はONとなっているが、その後、すぐにP_LOWモ
ードへ戻す場合でも、第2の制御手段はOFFとする
が、所定時間の間(例えば5秒間程度)は、マイコンの
動作クロックを高速、第1の制御手段をONに継続して
おく。
Then, once in the P_ON mode,
That is, the operation clock of the microcomputer is high-speed, and the first control means is turned on. After that, even when returning to the P_LOW mode immediately, the second control means is turned off. (About seconds), the operation clock of the microcomputer is kept at high speed, and the first control means is kept ON.

【0039】こうしておけば、再度、リモコンが短時間
入力されたら、直ちにリモコンコード判定が可能である
のでエラー判定することなく所定の動作に移ることがで
きる。
In this way, if the remote controller is again input for a short time, the remote controller code can be immediately determined, so that a predetermined operation can be performed without error determination.

【0040】本発明の第8の実施形態について、これは
VTR等のタイマ予約機能を持つ記録再生機器の場合に
おいて、第2の制御手段がOFFとなった時に、最大限
の消費電力低下を目指すと蛍光表示管等の表示を全て消
してしまうことになるが、この時にユーザーにタイマ予
約がされていることを再警告するために、タイマ表示を
所定時間(例えば10秒間程度)、点滅あるいは点灯等
をおこなうものである。
The eighth embodiment of the present invention aims to reduce the maximum power consumption when the second control means is turned off in the case of a recording / reproducing device having a timer reservation function such as a VTR. In this case, the display of the fluorescent display tube and the like are all turned off. At this time, the timer display is blinked or lit for a predetermined time (for example, about 10 seconds) in order to warn the user again that the timer is reserved. And so on.

【0041】[0041]

【発明の効果】以上の様に請求項1記載の待機状態消費
電力制御装置では、本来、動作させておかなければユー
ザーの操作要求にすぐに応答できない入力を処理する回
路の電源をOFFしておくことが可能となり、通常待機
状態よりも、更に電力消費を抑えた、低消費電力待機状
態を実現することができる。さらにユーザーからの動作
状態への移行要求による、スムーズな移行を可能とする
ことができるようになる。
As described above, in the standby state power consumption control device according to the first aspect, the power supply of the circuit for processing the input which cannot respond immediately to the user's operation request unless it is operated normally is turned off. This makes it possible to realize a low power consumption standby state in which power consumption is further reduced as compared with the normal standby state. Further, a smooth transition can be made possible in response to a request from the user to transition to the operating state.

【0042】また、請求項2及び3記載の待機状態消費
電力制御装置では、通常、A/D入力である端子からの
動作状態への移行要求の際にも、消費電力を余り増加さ
せることなく仕様を実現する事が可能となる。
In the standby state power consumption control device according to the second and third aspects, the power consumption is not significantly increased even when a request for transition to the operation state is made from a terminal which is an A / D input. It is possible to realize the specifications.

【0043】また、請求項4及び5記載の待機状態消費
電力制御装置では、通常、リモコン入力である端子から
の動作状態への移行要求の際にも、消費電力を余り増加
させることなく仕様を実現する事が可能となる。
In the standby state power consumption control device according to the fourth and fifth aspects, the specification is usually made without increasing the power consumption excessively even when a request for transition to the operation state from a terminal which is a remote control input is made. It can be realized.

【0044】また、請求項6記載の待機状態消費電力制
御装置では、簡単な構造のカセット挿入SWを設ける事
により、非装着状態からのカセット挿入動作も、動作状
態への移行要求として扱う事が可能となり、これによっ
て常時、カセット状態やメカ位置を検出するための発光
ダイオード等に通電する必要が無くなった。
Further, in the standby state power consumption control device according to the present invention, by providing the cassette insertion switch having a simple structure, the cassette insertion operation from the non-mounting state can be treated as a request for transition to the operation state. This makes it unnecessary to always supply power to the light emitting diode for detecting the cassette state and the mechanical position.

【0045】また、請求項7記載の待機状態消費電力制
御装置では、リモコンのちょん押し等による誤動作を防
止して安定したモード移行が可能となる。
Further, in the standby state power consumption control device according to the present invention, it is possible to prevent a malfunction due to a push of the remote controller or the like, thereby enabling a stable mode transition.

【0046】また、請求項8記載の待機状態消費電力制
御装置では、全ての表示が消えてしまう前にユーザーに
明確にタイマ予約が有るかどうかを知らせることが可能
となる。
Further, in the standby state power consumption control device according to the present invention, it is possible to clearly inform the user whether or not there is a timer reservation before all the displays disappear.

【図面の簡単な説明】[Brief description of the drawings]

【図1】第1の実施形態に基づく装置のブロック図であ
る。
FIG. 1 is a block diagram of an apparatus according to a first embodiment.

【図2】第1の実施形態に基づく低消費電力待機状態へ
の移行の処理を示すフローチャートである。
FIG. 2 is a flowchart illustrating a process of shifting to a low power consumption standby state based on the first embodiment.

【図3】第1の実施形態における、低消費電力待機状態
からP_ONモードへの移行時のマイコンの処理を示す
フローチャートである。
FIG. 3 is a flowchart illustrating a process performed by a microcomputer according to the first embodiment when shifting from a low power consumption standby state to a P_ON mode.

【図4】第2の実施形態に基づくユーザー要求検出回路
内のブロック図である。
FIG. 4 is a block diagram of a user request detection circuit according to a second embodiment.

【図5】キー入力を行う為のSW回路である。FIG. 5 is a SW circuit for performing key input.

【図6】第2の実施形態に基づくユーザー要求検出回路
を設けた際の低消費電力待機状態からP_ONモードへ
の移行時のマイコンの処理を示すフローチャートであ
る。
FIG. 6 is a flowchart illustrating a process of a microcomputer when shifting from a low power consumption standby state to a P_ON mode when a user request detection circuit based on the second embodiment is provided.

【図7】第6の実施形態に基づく装置のブロック図であ
る。
FIG. 7 is a block diagram of an apparatus according to a sixth embodiment.

【図8】第6の実施形態おけるタイミングチャートであ
る。
FIG. 8 is a timing chart in the sixth embodiment.

【図9】第6の実施形態における、低消費電力待機状態
からP_ONモードへの移行時のマイコンの処理を示す
フローチャートである。
FIG. 9 is a flowchart illustrating a process performed by a microcomputer when a transition from the low power consumption standby state to the P_ON mode is performed in the sixth embodiment.

【図10】従来例に基づく装置のブロック図である。FIG. 10 is a block diagram of an apparatus based on a conventional example.

【符号の説明】 1 AT電源 2 マイコン 3 PCON SW 4 PCON電源 5 AT系回路 6 PCON系回路 7 バックアップ電源 8 ユーザー要求検出回路 9 STBY SW 10 STBY電源 11 STBY系回路 12 カセット挿入状態検出回路 13 メカ位置検出回路 14 汎用入力回路 15 A/D変換器 16 入力検出回路 17 入力処理回路[Description of Signs] 1 AT power supply 2 Microcomputer 3 PCON SW 4 PCON power supply 5 AT system circuit 6 PCON system circuit 7 Backup power supply 8 User request detection circuit 9 STBY SW 10 STBY power supply 11 STBY system circuit 12 Cassette insertion state detection circuit 13 Mechanical Position detection circuit 14 General-purpose input circuit 15 A / D converter 16 Input detection circuit 17 Input processing circuit

Claims (8)

【特許請求の範囲】[Claims] 【請求項1】 待機状態での消費電力の削減を図る装置
において、 第1の機能ブロックの電源供給を制御する第1の制御手
段と、 第2の機能ブロックの電源供給を制御する第2の制御手
段と、 少なくとも前記第1の制御手段と前記第2の制御手段の
制御をする第3の制御手段と、 該第3の制御手段の動作速度を切り換える切換手段と、 前記第1の機能ブロック、及び/または、前記第2の機
能ブロックの電源供給が断たれているときでも、少なく
とも外部からの入力信号の受付を可能とする入力手段を
具備し、 待機状態では、前記第1の機能ブロックと、前記第2の
機能ブロックの電源供給を断つと共に、前記第3の制御
手段の動作速度を前記切換手段により低速に切り換える
ことを特徴とする待機状態消費電力制御装置。
1. An apparatus for reducing power consumption in a standby state, comprising: first control means for controlling power supply of a first function block; and second control means for controlling power supply of a second function block. Control means; at least third control means for controlling the first control means and the second control means; switching means for switching the operation speed of the third control means; and the first functional block And / or input means for receiving at least an external input signal even when the power supply to the second functional block is cut off, and in a standby state, the first functional block And a power supply to the second functional block is cut off, and the operating speed of the third control means is switched to a low speed by the switching means.
【請求項2】 前記入力手段は、少なくともA/D変換
回路を具備し、 該A/D変換回路は、前記第3の制御手段の動作速度と
同期した速度で動作することを特徴とする請求項1記載
の待機状態消費電力制御装置。
2. The input means comprises at least an A / D conversion circuit, wherein the A / D conversion circuit operates at a speed synchronized with an operation speed of the third control means. Item 2. The standby power consumption control device according to Item 1.
【請求項3】 前記第3の制御手段にマイコンを使用
し、 前記入力手段からの信号を該マイコンの割り込み端子に
入力することを特徴とする請求項2記載の待機状態消費
電力制御装置。
3. The standby power consumption control device according to claim 2, wherein a microcomputer is used as the third control means, and a signal from the input means is input to an interrupt terminal of the microcomputer.
【請求項4】 前記入力手段は、少なくとも外部から入
力された信号の解読をする信号解読回路を具備し、 該解読回路は、前記第3の制御手段の動作速度と同期し
た速度で動作することを特徴とする請求項1記載の待機
状態消費電力制御装置。
4. The input means comprises a signal decoding circuit for decoding at least a signal inputted from the outside, wherein the decoding circuit operates at a speed synchronized with an operation speed of the third control means. The standby state power consumption control device according to claim 1, wherein:
【請求項5】 前記第3の制御手段にマイコンを使用
し、 前記入力手段からの信号を該マイコンの割り込み端子に
入力することを特徴とする請求項4記載の待機状態消費
電力制御装置。
5. The control device according to claim 4, wherein a microcomputer is used as the third control means, and a signal from the input means is input to an interrupt terminal of the microcomputer.
【請求項6】 前記入力手段は、少なくとも記録媒体の
該装置への挿入或いは装着を検出する検出回路を具備
し、 該検出回路は、前記第3の制御手段の動作速度と同期し
た速度で動作することを特徴とする請求項1記載の待機
状態消費電力制御装置。
6. The input means includes a detection circuit for detecting at least insertion or attachment of a recording medium to the apparatus, and the detection circuit operates at a speed synchronized with an operation speed of the third control means. 2. The standby power consumption control device according to claim 1, wherein:
【請求項7】 前記第3の制御手段の速度を切り換える
時と、前記第1の制御手段を制御する時に、所定時間の
タイムラグを設けることを特徴とする請求項1乃至請求
項6のいずれかに記載の待機状態消費電力制御装置。
7. A time lag of a predetermined time is provided when switching the speed of the third control means and when controlling the first control means. 2. The standby state power consumption control device according to item 1.
【請求項8】 待機状態での消費電力の削減を図る装置
において、 第1の機能ブロックの電源供給を制御する第1の制御手
段と、 第2の機能ブロックの電源供給を制御する第2の制御手
段と、 少なくとも前記第1の制御手段と前記第2の制御手段の
制御をする第3の制御手段と、 該第3の制御手段の動作速度を切り換える切換手段と、 前記第1の機能ブロック、及び/または、前記第2の機
能ブロックの電源供給が断たれているときでも、少なく
とも外部からの入力信号の受付を可能とする入力手段
と、 タイマ予約手段を具備し、 使用状態から待機状態に移行する際に、前記第1の機能
ブロックと、前記第2の機能ブロックの電源供給を断つ
と共に、前記第3の制御手段の動作速度を前記切換手段
により低速に切り換え、また、タイマ予約がある場合
は、タイマ予約があることを示す警告を所定時間表示す
ることを特徴とする待機状態消費電力制御装置。
8. An apparatus for reducing power consumption in a standby state, comprising: first control means for controlling power supply to a first functional block; and second control means for controlling power supply to a second functional block. Control means; at least third control means for controlling the first control means and the second control means; switching means for switching the operation speed of the third control means; and the first functional block And / or input means for enabling at least reception of an input signal from the outside even when power supply to the second functional block is cut off, and timer reservation means; At the time of shifting to, the power supply to the first functional block and the second functional block is cut off, the operating speed of the third control means is switched to low speed by the switching means, and the timer If there is, the standby state power consumption control device, wherein a warning indicating that there is a timer reservation display predetermined time.
JP11633998A 1998-04-27 1998-04-27 Standby power consumption controller Expired - Lifetime JP3408149B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11633998A JP3408149B2 (en) 1998-04-27 1998-04-27 Standby power consumption controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11633998A JP3408149B2 (en) 1998-04-27 1998-04-27 Standby power consumption controller

Publications (2)

Publication Number Publication Date
JPH11305888A true JPH11305888A (en) 1999-11-05
JP3408149B2 JP3408149B2 (en) 2003-05-19

Family

ID=14684509

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11633998A Expired - Lifetime JP3408149B2 (en) 1998-04-27 1998-04-27 Standby power consumption controller

Country Status (1)

Country Link
JP (1) JP3408149B2 (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002091396A (en) * 2000-09-18 2002-03-27 Sanyo Electric Co Ltd Display device and its control method
JP2003051960A (en) * 2001-08-06 2003-02-21 Sony Corp Electronic device
KR100480095B1 (en) * 2000-07-12 2005-04-06 엘지전자 주식회사 Controlling circuit for power supply
US7216250B2 (en) 2002-12-27 2007-05-08 Denso Corporation Clock control circuit for correcting frequency of second clock signal based on first clock signal and monitoring oscillation state of first clock signal based on second clock signal
JP2014014255A (en) * 2012-06-06 2014-01-23 Mitsubishi Electric Corp Power supply feeder and graphic display device
JP2016205759A (en) * 2015-04-28 2016-12-08 株式会社ノーリツ Stove

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100480095B1 (en) * 2000-07-12 2005-04-06 엘지전자 주식회사 Controlling circuit for power supply
JP2002091396A (en) * 2000-09-18 2002-03-27 Sanyo Electric Co Ltd Display device and its control method
JP2003051960A (en) * 2001-08-06 2003-02-21 Sony Corp Electronic device
JP4599774B2 (en) * 2001-08-06 2010-12-15 ソニー株式会社 Electronics
US7216250B2 (en) 2002-12-27 2007-05-08 Denso Corporation Clock control circuit for correcting frequency of second clock signal based on first clock signal and monitoring oscillation state of first clock signal based on second clock signal
DE10361017B4 (en) * 2002-12-27 2016-12-29 Denso Corporation A clock control circuit device, a microcomputer, a clock signal oscillation frequency adjusting method, an oscillation circuit device and a memory interface circuit device
JP2014014255A (en) * 2012-06-06 2014-01-23 Mitsubishi Electric Corp Power supply feeder and graphic display device
JP2016205759A (en) * 2015-04-28 2016-12-08 株式会社ノーリツ Stove

Also Published As

Publication number Publication date
JP3408149B2 (en) 2003-05-19

Similar Documents

Publication Publication Date Title
US7539888B2 (en) Message buffer for a receiver apparatus on a communications bus
JP2001268788A (en) Remote control receiving device and method
JPH11305888A (en) Standby state power consumption controller
JP3604982B2 (en) Remote control control method and device
JP2000278208A (en) Optically communicative electronic apparatus system and optically communicative electronic apparatus
CA1270576A (en) Ic device compatible with input signals in the formats for two-line and four-line type bus lines
JPH09179669A (en) Interface circuit and information processor using the circuit
JPH11272371A (en) Power saving device for electronic unit with remote operation device
JP2001112068A (en) Infrared ray remote control signal processing unit
KR100683347B1 (en) Power saving apparatus and method
JP3228542B2 (en) Power control device
JP2000345749A (en) Door lock controller
JP2001186657A (en) Power saving circuit
JP2004254196A (en) Network system
JP2005197897A (en) Low power consumption device
JP3066094U (en) Remote key continuous press judgment device for electronic equipment
KR100589628B1 (en) A combo system for economizing on power consumption
JP2800578B2 (en) Power control method
JPH0767190B2 (en) Bar code remote control device
KR0170673B1 (en) Automatic power saving method & apparatus by using touch sensor
JPH01256294A (en) Bar code remote controller
JPH07222262A (en) Wireless remotely controlled receiver
JP2001325216A (en) Communication system switching device and communication system switching method
JP2591862B2 (en) Power control signal converter
JP2000209687A (en) Wireless microphone system, wireless speaker system and electronic device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080314

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090314

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100314

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100314

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110314

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120314

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120314

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130314

Year of fee payment: 10