JPH10327087A - Television signal reception circuit - Google Patents

Television signal reception circuit

Info

Publication number
JPH10327087A
JPH10327087A JP13404497A JP13404497A JPH10327087A JP H10327087 A JPH10327087 A JP H10327087A JP 13404497 A JP13404497 A JP 13404497A JP 13404497 A JP13404497 A JP 13404497A JP H10327087 A JPH10327087 A JP H10327087A
Authority
JP
Japan
Prior art keywords
circuit
frequency
phase
output
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP13404497A
Other languages
Japanese (ja)
Other versions
JP3809703B2 (en
Inventor
Toshihiro Yamaguchi
敏宏 山口
Shinichi Kitazono
真一 北園
Koichi Otani
晃一 大谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP13404497A priority Critical patent/JP3809703B2/en
Priority to US09/083,544 priority patent/US6628343B1/en
Publication of JPH10327087A publication Critical patent/JPH10327087A/en
Application granted granted Critical
Publication of JP3809703B2 publication Critical patent/JP3809703B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Superheterodyne Receivers (AREA)

Abstract

PROBLEM TO BE SOLVED: To obtain a television TV reception circuit where a front end circuit of a television receiver is integrated and the output of an image frequency is suppressed. SOLUTION: A received broadcast signal is given to an integrated circuit 20 consisting of an analog circuit via a TV variable frequency tuning circuit 10. The integrated circuit 20 is provided with an AGC amplifier 21 and 1st and 2nd frequency mixers 22A, 22B, the 1st and 2nd frequency mixers 22A, 22B receive local signals with a phase difference of 90 deg. from a ϕ/2 phase shift circuit 24 shifts a phase of an oscillated frequency fL0 and provide an output of an intermediate frequency that is a difference component between a frequency of the local signal and a frequency of a received channel. The intermediate frequency outputted from the 1st and 2nd frequency mixers 22A, 22B is fed respectively to a +π/4 phase shift circuit 25A and a -ϕ phase shift circuit 25, outputs of them are added by an adder circuit 26 at an equal level and the sum is outputted to an intermediate frequency amplifier circuit 27 as a synthesized signal.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、複数のチャンネル
から選局された放送チャンネルを受信し、中間周波数と
して出力する際に好適なテレビジョン受信回路に係わ
り、特に、イメージ周波数を効率的に除去することが可
能とされている集積化されたテレビジョン受信回路に関
するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a television receiving circuit suitable for receiving a broadcast channel selected from a plurality of channels and outputting it as an intermediate frequency, and more particularly, to efficiently removing an image frequency. And an integrated television receiver circuit that is capable of performing such operations.

【0002】[0002]

【従来の技術】多数のテレビジョン(以下、TVとい
う)放送チャンネルから所望のチャンネル選択して受信
するための受信回路は、選択された放送信号を増幅する
高周波増幅部と、その高周波出力を中間周波数に変換す
る周波数混合回路を含み、例えば図4のブロック図に示
されているような構成回路とされている。この図におい
て1はアンテナで受信した放送電波のチャンネル周波数
から所望の周波数を選択する単同調型のフイルタ、2は
受信信号のレベルを制御する自動利得制御型の増幅器で
あって、図示されていない復調出力によってその出力レ
ベルが所定のレベル範囲内となるように制御するもので
ある。3はTV信号の通過帯域を制限するための複同調
フイルタに係わるものであって、前記した単同調フイル
タと共にその選局した放送電波の通過周波数が図示され
ていない選局信号によって可変するようになされてい
る。
2. Description of the Related Art A receiving circuit for selecting and receiving a desired channel from a large number of television (hereinafter referred to as TV) broadcast channels includes a high-frequency amplifier for amplifying a selected broadcast signal and an intermediate high-frequency output. It includes a frequency mixing circuit for converting to a frequency, and is, for example, a configuration circuit as shown in the block diagram of FIG. In this figure, reference numeral 1 denotes a single tuning type filter for selecting a desired frequency from the channel frequency of a broadcast wave received by an antenna, and 2 denotes an automatic gain control type amplifier for controlling the level of a received signal, which is not shown. The demodulation output controls the output level to be within a predetermined level range. Numeral 3 relates to a double-tuned filter for limiting the pass band of the TV signal, so that the pass frequency of the selected broadcast wave together with the single-tuned filter can be changed by a tuning signal (not shown). It has been done.

【0003】4は、受信した放送周波数の中で中間周波
数に変換される際に混入するイメージ周波数を除去する
トラップ回路であり、後で述べるように、このトラップ
回路4によって妨害波となるイメージ中間周波数が生じ
ないように除去すべき周波数が設定されている。 5
は、入力された高周波信号を中間周波数(58.75M
Hz)に変換するための周波数変換回路(ミキシング回
路)に係わり、この周波数変換回路は局部信号発振器L
o、周波数混合器MIX、及び中間周波数を選択する中
間周波数増幅器IFAを集積回路としたものによって構
成されている。
[0003] Reference numeral 4 denotes a trap circuit for removing an image frequency that is mixed when the received broadcast frequency is converted into an intermediate frequency. The frequency to be removed is set so that no frequency is generated. 5
Converts the input high-frequency signal to an intermediate frequency (58.75 M
Hz), a frequency conversion circuit (mixing circuit) for converting the signal into a local signal oscillator L.
o, a frequency mixer MIX, and an intermediate frequency amplifier IFA for selecting an intermediate frequency.

【0004】上記したようなTV受信回路は、図5に示
されているように所望の選局チャンネルの周波数(以
下、選局周波数ともいう)fDに対して局部発振周波数
(以下ローカル周波数ともいう)fLOが設定され、周波
数混合器MIXで混合されることによりその差の周波数
を中間周波数fIMとして出力するように制御されてい
る。ところで、周波数混合器MIXではローカル周波数fL
Oに対して中間周波数fIFだけ離れた点にイメージ周
波数fIMが混入すると、このイメージ周波数fIMに対
しても同一の周波数成分からなる希望しない中間周波数
fIF(IM)を出力することになるから、ミキシング回路に
イメージ妨害となるイメージ周波数成分fIMが混入しな
いようにするために、図4の場合はイメージ周波数を除
去するトラップ回路4が設けられている。したがって、
上記のTV受信回路の場合は単同調回路と、複同調回路
及びイメージトラップ回路の3者を選局チャンネルを変
える度に可変する必要があるため、選局制御回路が複雑
になるとともに、すべての受信帯域でイメージ妨害を減
少させるさせるように調整することも困難になるという
問題があった。
As shown in FIG. 5, the above-described TV receiver circuit has a local oscillation frequency (hereinafter, also referred to as a local frequency) with respect to a desired channel frequency (hereinafter, also referred to as a tuning frequency) fD. ) FLO is set, and is controlled so as to output the difference frequency as an intermediate frequency fIM by being mixed by the frequency mixer MIX. By the way, in the frequency mixer MIX, the local frequency fL
If the image frequency fIM is mixed at a point separated by an intermediate frequency fIF from O, an undesired intermediate frequency fIF (IM) having the same frequency component is output for this image frequency fIM. In order to prevent the image frequency component fIM which causes image interference from entering the circuit, a trap circuit 4 for removing the image frequency is provided in the case of FIG. Therefore,
In the case of the above-mentioned TV receiver circuit, it is necessary to change a single tuning circuit, a double tuning circuit and an image trap circuit every time a tuning channel is changed, so that the tuning control circuit becomes complicated and all the tuning control circuits become complicated. There has been a problem that it is difficult to make adjustments to reduce image interference in the reception band.

【0005】そこで、集積回路として形成されるミキシ
ング回路5として二つの周波数混合器を使用してイメー
ジ周波数をキャンセルする方式の受信回路が提案されて
いる。図6は、かかるミキシング回路の原理図を示した
もので、選局された所望のチャンネル周波数fDは第1
の周波数混合器MIX(Q)と第2の周波数混合器MIX(I)に供
給される。この第1及び第2の周波数混合器MIX(I)(Q)
には、それぞれπ/2移相器PHで形成された90度の
位相差を有するローカル周波数fLO(I)、fLO(Q)が供給
され、第1及び第2の周波数混合器MIX(I)(Q)から選局
周波数とローカル周波数の差周波数に対応する中間周波
数が出力されるが、この中間周波数は相互にπ/2移相さ
れる位相器PSNを介して出力され、加算器ADDにお
いて合成されることにより入力されたイメージ周波数f
IMをキャンセルする事ができるものである。(IEEE
Transactions on Consumer Electronics,Vol.38,No.
3,August 1992)
[0005] Therefore, there has been proposed a receiving circuit of a system for canceling an image frequency by using two frequency mixers as the mixing circuit 5 formed as an integrated circuit. FIG. 6 is a diagram showing the principle of such a mixing circuit.
To the second frequency mixer MIX (Q) and the second frequency mixer MIX (I). The first and second frequency mixers MIX (I) (Q)
Are supplied with local frequencies fLO (I) and fLO (Q) having a phase difference of 90 degrees formed by the π / 2 phase shifter PH, respectively, and the first and second frequency mixers MIX (I) From (Q), an intermediate frequency corresponding to the difference frequency between the channel selection frequency and the local frequency is output. Image frequency f input by synthesis
You can cancel IM. (IEEE
Transactions on Consumer Electronics, Vol. 38, No.
3, August 1992)

【0006】[0006]

【発明が解決しようとする課題】しかしながら、上記し
たイメージキャンセリングミキシング回路は、通常の比
較的低い周波数帯域で構成されているラジオ周波数の受
信回路等では実用化されるが、TV受信回路においては
使用が困難とされている。その理由はTV放送波にみら
れるように数MHzの周波数帯域を有する放送信号の場
合は、集積回路を形成する際の抵抗Rのばらつきや、キ
ャパシタンスのばらつき、および寄生する浮遊容量の影
響によって、特にπ/2位相器PHをすべての放送チャ
ンネル受信時に局部発振周波数を正確にπ/2移相させ
るように構成することが困難になり、素子数が増加する
ことによってコストアップとなることにより実用化が困
難とされていた。
However, the above-described image canceling and mixing circuit is practically used in a radio frequency receiving circuit having a relatively low frequency band, but is not practical in a TV receiving circuit. It is difficult to use. The reason is that in the case of a broadcast signal having a frequency band of several MHz as seen in a TV broadcast wave, due to variations in the resistance R when forming an integrated circuit, variations in capacitance, and parasitic stray capacitance, In particular, it is difficult to configure the π / 2 phase shifter PH to accurately shift the local oscillation frequency by π / 2 when receiving all broadcast channels. Was considered difficult.

【0007】[0007]

【課題を解決するための手段】本発明のテレビジョン受
信回路は上記したような問題点を解決するために入力信
号のレベルを制御する自動利得回路と、前記自動利得回
路の出力が入力されている第1及び第2の周波数混合回
路と、前記第1及び第2の周波数混合回路に対してπ/
2の位相差を有する局部発振周波数を供給するπ/2移
相回路と、前記第1の周波数混合回路の出力を+π/4
移相する第1のπ/4移相回路と、前記第2の周波数混
合回路の出力を−π/4移相する第2のπ/4移相回路
と、前記第1及び第2のπ/4移相回路の出力を等レベ
ルで加算する合成回路とを集積した集積回路を備え、可
変周波数同調回路を介して前記集積回路に入力されてい
るテレビジョン信号を中間周波数として出力するように
したものである。
SUMMARY OF THE INVENTION In order to solve the above-mentioned problems, a television receiving circuit according to the present invention has an automatic gain circuit for controlling the level of an input signal, and an output from the automatic gain circuit. The first and second frequency mixing circuits and the first and second frequency mixing circuits
A π / 2 phase shift circuit for supplying a local oscillation frequency having a phase difference of 2, and an output of the first frequency mixing circuit to + π / 4
A first π / 4 phase shift circuit for shifting the phase, a second π / 4 phase shift circuit for shifting the output of the second frequency mixing circuit by -π / 4, and the first and second π An integrated circuit that integrates a synthesis circuit that adds the outputs of the 4 phase shift circuit at the same level, and outputs a television signal input to the integrated circuit via a variable frequency tuning circuit as an intermediate frequency. It was done.

【0008】本発明は特に上記π/2移相回路は、移相
された出力と移相前の出力を比較する位相比較器と、前
記位相比較器の出力が帰還されているπ/2位相制御回
路によって構成することにより、π/2移相回路をすべ
ての周波数で正確に移相できるような自動移相回路にす
ると共に、上記合成回路に対しては、入力される第1及
び第2の信号のレベル差を検出するレベル検出器を設
け、このレベル検出器の検出出力に基づいて前記第1及
び第2の信号レベルを等レベルにして加算することによ
ってイメージ周波数の完全な除去が行われるようにして
いる。
According to the present invention, in particular, the π / 2 phase shift circuit includes a phase comparator for comparing a phase-shifted output with an output before the phase shift, and a π / 2 phase whose output of the phase comparator is fed back. By configuring the control circuit, the π / 2 phase shift circuit can be an automatic phase shift circuit that can accurately shift the phase at all frequencies, and the first and second input signals are input to the synthesis circuit. A level detector for detecting the level difference between the signals is provided, and based on the detection output of the level detector, the first and second signal levels are added to the same level to complete the removal of the image frequency. I am trying to be.

【0009】[0009]

【発明の実施の形態】本発明の実施の形態について、図
1により説明する。この図においてアンテナ、またはケ
ーブル等を介して入力された放送信号はTV可変周波数
同調回路10において希望の放送チャンネルが選択され
る。そして選択された例えば周波数がfDとされた信号
が、アナログ回路で構成されている集積回路20に入力
される。集積回路20に入力された放送信号は、まずA
GCアンプ21によって所定の信号レベルとなるように
増幅され第1及び第2の周波数混合器22A、22Bに
供給される。第1の周波数混合器22A及び第2の周波
数混合器に22Bは局部発振器23の発振周波数fLOを
移相するπ/2移相回路24から、90度の位相差を有
するローカル信号が入力されており、このローカル信号
の周波数と入力されている選局チャンネルの周波数の差
成分が中間周波数fIFとして出力される
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described with reference to FIG. In this figure, a desired broadcast channel is selected in a TV variable frequency tuning circuit 10 for a broadcast signal input via an antenna, a cable, or the like. Then, the selected signal whose frequency is set to fD, for example, is input to the integrated circuit 20 composed of an analog circuit. First, the broadcast signal input to the integrated circuit 20 is A
The signal is amplified by the GC amplifier 21 so as to have a predetermined signal level and supplied to the first and second frequency mixers 22A and 22B. The first frequency mixer 22A and the second frequency mixer 22B receive a local signal having a phase difference of 90 degrees from a π / 2 phase shift circuit 24 that shifts the oscillation frequency fLO of the local oscillator 23. And the difference component between the frequency of the local signal and the frequency of the selected channel is output as the intermediate frequency fIF.

【0010】この第1及び第2の周波数混合器から出力
される中間周波数は、次に+π/4移相回路25A、及
び−π/4移相回路にそれぞれ供給され、加算回路26
において等レベルで加算し合成信号としてして中間周波
数増幅回路27に出力される。なお、28はTV受信機
において使用されている局部発振周波数を形成するため
のPLL(Phase-Locked Loop) 回路であり、基準信号
周波数源に基づいて正確な局部発振周波数を形成すると
共に、その発振周波数に対応する情報とAFTシステム
による制御によって可変周波数同調回路の通過周波数を
微調整するように構成されている。また、29はTV受
像器の選局操作を行うと共に、全体的のコントロールを
行うシステムコントローラを示している。
The intermediate frequencies output from the first and second frequency mixers are then supplied to a + π / 4 phase shift circuit 25A and a -π / 4 phase shift circuit, respectively.
Are added at the same level and output as a composite signal to the intermediate frequency amplifier circuit 27. Reference numeral 28 denotes a PLL (Phase-Locked Loop) circuit for forming a local oscillation frequency used in a TV receiver, which forms an accurate local oscillation frequency based on a reference signal frequency source and generates the oscillation. The pass frequency of the variable frequency tuning circuit is finely adjusted by the information corresponding to the frequency and the control by the AFT system. Reference numeral 29 denotes a system controller which performs a tuning operation of the TV receiver and controls the whole.

【0011】本発明は上記実施の形態に示されているよ
うに選局された周波数fDに対して90度移相されたロ
ーカル周波数fLO(1)、fLO(2)を周波数混合器22A、
22Bに供給し、選局周波数fDと乗算するミキシング方
式をとっているため、以下に述べるように、イメージ妨
害周波数fIMが存在するときでも、この周波数成分で発
生する妨害波を出力しないようにキャンセルすることが
できる。
According to the present invention, the local frequencies fLO (1) and fLO (2) which are shifted by 90 degrees with respect to the frequency fD selected as described in the above embodiment are used as the frequency mixer 22A.
22B, and a mixing method of multiplying by the tuning frequency fD is employed. Therefore, as described below, even when an image interference frequency fIM exists, the interference wave generated by this frequency component is canceled so as not to be output. can do.

【0012】所望の選局された信号をACos(ωst+φ
s)、イメージ妨害となる周波数をBCos(ωit+φ
i)、ローカル周波数をCos(ωLt+φL)とすると、第
1の周波数混合器22Aの出力周波数fMIX(1)は数式1
の(1)によって示される。
The desired tuned signal is converted to ACos (ωst + φ
s), the frequency that causes image interference is BCos (ωit + φ
i), assuming that the local frequency is Cos (ωLt + φL), the output frequency fMIX (1) of the first frequency mixer 22A becomes
(1).

【数1】 そして、上記数式1の演算出力に対してローパスフイル
タ等を介して差信号成分(ωS−ωL)のみを抽出すると
数式2の(1)に示すような中間周波数fIF(1)が出力
される。
(Equation 1) Then, when only the difference signal component (ωS−ωL) is extracted from the operation output of Expression 1 through a low-pass filter or the like, an intermediate frequency fIF (1) as shown in Expression (1) of Expression 2 is output.

【数2】 (Equation 2)

【0013】次に第2の周波数混合器22Bにおいては
ローカル周波数がπ/2移相された周波数Sin(ωLt
+φL)が供給されているから、数式1と同様に演算す
るとその混合出力周波数fmix(2)は数式3に示すように
なる。
Next, in the second frequency mixer 22B, the frequency Sin (ωLt) obtained by shifting the local frequency by π / 2 is used.
+ Φ L), the mixed output frequency fmix (2) becomes as shown in Expression 3 when the calculation is performed in the same manner as Expression 1.

【数3】 そしてこの場合もローパスフイルタを介して差信号成分
を抽出すると数式4に示すような中間周波数信号fIF
(2)が出力される。
(Equation 3) Also in this case, when the difference signal component is extracted through the low-pass filter, the intermediate frequency signal fIF
(2) is output.

【数4】 (Equation 4)

【0014】前記した数式2及び数式4の信号成分を比
較すると、両信号成分は位相差がπ/2づれている二つ
の信号成分によって形成されているから、両者の位相差
がπ/2となるような位相回路、つまり図1の場合、一
方の信号を+π/4移相する移相回路25Aに供給し、
他方の信号を−π/4移相する移相回路25Bに供給し
てやると、数式2の(1)は数式2の(2)のようにな
り、相互にπ/2移相した状態になる。すると上記数式
2の(2)と数式4の第2項は極性が異なっているが同
一の信号を示していることになるから、この両者の信号
fIF(1)(π/2)とfIF(2)の信号を加算回路で合成す
ると、数式5に示すように希望の受信周波数fD(ωD)
と、ローカル周波数fL(ωL)の差信号のみを中間周波
数とする信号A*Sin{(ωL−ωs)t+φL−φs}
を得ることができる。
Comparing the signal components of Equations (2) and (4), both signal components are formed by two signal components having a phase difference of π / 2, so that the phase difference between the two is π / 2. Such a phase circuit, that is, in the case of FIG. 1, one signal is supplied to a phase shift circuit 25A that shifts the phase by + π / 4,
When the other signal is supplied to the phase shift circuit 25B that shifts the phase by -π / 4, Equation (1) in Equation 2 becomes as Equation (2) in Equation 2, and the phase shifts by π / 2. Then, (2) in the above equation (2) and the second term in the equation (4) have different polarities but indicate the same signal. Therefore, the signals fIF (1) (π / 2) and fIF ( When the signal of 2) is synthesized by the adder circuit, the desired reception frequency fD (ωD) is obtained as shown in Expression 5.
And a signal A * Sin {(ωL−ωs) t + φL−φs} having only the difference signal of the local frequency fL (ωL) as the intermediate frequency.
Can be obtained.

【数5】 (Equation 5)

【0015】この加算回路26の出力には妨害波となる
イメージ周波数fIMの信号成分が除去されているため、
中間周波数アンプ27の出力にはイメージ信号成分が出
力されないことになり、復調後の映像信号の画質が劣化
しないことになる。また、上記した集積回路は例えば差
動増幅器を基本として、プッシュプル方式の回路(平衡
回路)で構成することによって信号処理を行うと、信号
成分の2次の高調波歪みをなくすることができる。さら
に、入力側で多少のイメージ妨害となる周波数が入力さ
れた場合でも十分にイメージ中間周波数を除去すること
ができるため、入力側の選局回路を簡易化することがで
きるという利点がある。
Since the signal component of the image frequency fIM serving as an interference wave has been removed from the output of the adder circuit 26,
No image signal component is output to the output of the intermediate frequency amplifier 27, so that the image quality of the demodulated video signal does not deteriorate. Further, when the above-described integrated circuit is configured by a push-pull system (balanced circuit) based on, for example, a differential amplifier, and performs signal processing, it is possible to eliminate second-order harmonic distortion of a signal component. . Further, even when a frequency that causes some image interference on the input side is input, the image intermediate frequency can be sufficiently removed, so that there is an advantage that the channel selection circuit on the input side can be simplified.

【0016】ところで、上記したようなイメージキャン
セル方式の受信回路では、数式1ないし数式5で示され
ているように、π/2移相回路24が正確に90度の位
相差を有するローカル周波数を提供することが必要にな
るが、TV放送波のように高い周波数帯域とされている
周波数領域内で完全にπ/2移相を行うような集積回路
を構成することは、高い精度の製造技術と、複雑な回路
構成が要求され実用的ではない。そこで本発明の実施の
形態では、π/2移相回路24で移相された信号と移相
される前の信号の位相差を比較する位相比較回路24A
と、定電流源回路で移相量が制御できるようなπ/2位
相制御回路24Bを設け、位相比較回路24Aから出力
される位相誤差信号をπ/2移相制御回路24Bに帰還
することによってすべてのローカル周波数でπ/2の位
相差となっている2系統のローカル信号が出力されるよ
うにしている。
In the above-described image canceling receiving circuit, the π / 2 phase shift circuit 24 converts the local frequency having a phase difference of exactly 90 degrees as shown in Expressions 1 to 5. Although it is necessary to provide such an integrated circuit, it is necessary to provide an integrated circuit that completely shifts the phase by π / 2 in a frequency region having a high frequency band such as a TV broadcast wave. This requires a complicated circuit configuration and is not practical. Therefore, in the embodiment of the present invention, a phase comparison circuit 24A that compares the phase difference between the signal shifted by the π / 2 phase shift circuit 24 and the signal before the phase shift is performed.
And a π / 2 phase control circuit 24B for controlling the amount of phase shift by the constant current source circuit, and by feeding back the phase error signal output from the phase comparison circuit 24A to the π / 2 phase shift control circuit 24B. Two local signals having a phase difference of π / 2 at all local frequencies are output.

【0017】図2は上記したような自動π/2移相回路
24の一実施例を示すブロック図であって、31は可変
電流源で充電される時定数回路によって構成されている
π/2移相制御回路、32A、32Bは相互にπ/2の
位相差を有するローカル信号を平衡信号として取り出し
出力するための出力バッフア、33A、33Bはその信
号を周波数混合器22A、22Bに供給するための入力
バッフア、34は位相比較器、35は位相差信号の平均
値を出力するためのローパスフイルタ、36は位相誤差
アンプである。
FIG. 2 is a block diagram showing an embodiment of the automatic .pi. / 2 phase shift circuit 24 as described above. Reference numeral 31 denotes a .pi. / 2 constituted by a time constant circuit charged by a variable current source. An output buffer for extracting a local signal having a phase difference of π / 2 from each other as a balanced signal and outputting the balanced signal, and a phase shift control circuit for supplying the signal to the frequency mixers 22A and 22B. , An input buffer 34, a phase comparator 35, a low-pass filter for outputting an average value of the phase difference signal, and a phase error amplifier 36.

【0018】位相比較器34は入力される二つのローカ
ル周波数を乗算する乗算回路によって構成することがで
き、その演算出力によって二つのローカル信号の位相差
がπ/2よりずれている位相誤差(Sin△φ)の値を
検出する。そして、その信号をローパスフイルタ35に
より平均化して直流信号とし出力し、誤差アンプ35で
増幅するとともに、その出力でπ/2移相制御回路を構
成する、例えば、積分回路に流れる込む電流を制御する
ことにより、π/2移相器31の移相量を常にπ/2と
なるようにフイードバック制御している。
The phase comparator 34 can be constituted by a multiplying circuit for multiplying two input local frequencies, and a phase error (Sin) in which the phase difference between the two local signals is shifted from π / 2 by the operation output. Δφ) is detected. The signal is averaged by a low-pass filter 35 and output as a DC signal. The DC signal is amplified by the error amplifier 35 and the output constitutes a π / 2 phase shift control circuit. For example, a current flowing into an integration circuit is controlled. Thus, the feedback control is performed so that the phase shift amount of the π / 2 phase shifter 31 always becomes π / 2.

【0019】また、本実施の形態に示されている図1の
TV受信回路の場合はミキシングされた信号を加算して
イメージ成分を除去する合成回路26に入力される信号
のレベルが一致していないとイメージ成分を完全にキャ
ンセルされない。そこで、合成回路26としては図3に
示すように周波数混合器22A、22Bの出力をバラン
ス入力及び出力するタイプの+π/2移相回路41A、
−π/2移相回路41Bを設け、この+π/2移相回路
41A、−π/2移相回路41Bによって抽出された中
間周波数成分をレベル可変回路42A、42Bに供給す
るようにしている。このレベル可変回路42A、42B
は利得調整型の差動増幅器のゲインをコントロールする
ことにより同一の出力信号が得られるように調整される
が、その調整値は差動増幅器のゲインを手動調整によっ
て行えるような回路構成とする。
Also, in the case of the TV receiver circuit of FIG. 1 shown in the present embodiment, the levels of the signals inputted to the synthesizing circuit 26 for adding the mixed signals and removing the image components are the same. Otherwise, the image components cannot be completely canceled. Therefore, as shown in FIG. 3, a + π / 2 phase shift circuit 41A of a type that balances input and output of the frequency mixers 22A and 22B is used as the synthesis circuit 26.
A -π / 2 phase shift circuit 41B is provided, and the intermediate frequency components extracted by the + π / 2 phase shift circuits 41A and -π / 2 phase shift circuits 41B are supplied to the level variable circuits 42A and 42B. These level variable circuits 42A and 42B
Is adjusted so as to obtain the same output signal by controlling the gain of the differential amplifier of the gain adjustment type, and the adjustment value has a circuit configuration capable of manually adjusting the gain of the differential amplifier.

【0020】また、レベル可変回路42A、42Bに入
力される信号をレベル比較器43によって検出し、その
検出値によってレベル可変回路42A、42Bの両方の
出力レベルが等しくなるようにコントロールするように
してもよい。この場合、検出するレベルをレベル可変回
路42A、42Bの出力側で検出するとフイードバック
方式で自動的に出力レベルが一致するように構成するこ
ともできる。レベル可変回路42A、42Bの出力は適
当な帯域幅を有し、かつ中間周波数に同調するようなコ
イルLとコンデンサCからなるタンク回路44において
合成加算され、中間周波数増幅器27に供給される。
The signals input to the level variable circuits 42A and 42B are detected by a level comparator 43, and the detected values are controlled so that the output levels of both the level variable circuits 42A and 42B become equal. Is also good. In this case, when the level to be detected is detected on the output side of the level variable circuits 42A and 42B, the output levels can be automatically matched by a feedback system. The outputs of the variable level circuits 42A and 42B are combined and added in a tank circuit 44 having an appropriate bandwidth and tuned to an intermediate frequency and composed of a coil L and a capacitor C, and supplied to the intermediate frequency amplifier 27.

【0021】[0021]

【発明の効果】以上説明したように、本発明のTV受信
回路は、半導体集積基板上に受信したTV信号を中間周
波数に変換する信号処理回路を備えることによって、回
路を構成する素子の絶対的なバラツキをなくするように
構成し、しかも、この受信回路にイメージキャンセル方
式の回路を取り入れているので、受信回路の小型化を図
るとと共に、妨害となるイメージ信号を高い精度で除去
する事ができるため、選局用の回路に必要とされている
トラップ回路を省略することができるという効果があ
る。
As described above, the TV receiving circuit according to the present invention includes a signal processing circuit for converting a TV signal received on a semiconductor integrated substrate into an intermediate frequency, so that the elements constituting the circuit are absolutely required. The receiving circuit incorporates an image-cancelling circuit, which reduces the size of the receiving circuit and removes the disturbing image signal with high accuracy. Therefore, the trap circuit required for the channel selection circuit can be omitted.

【0022】さらに、イメージ周波数を除去するために
自動π/2移相回路や、自動レベル調整回路を採用する
と、半導体集積回路の各素子のバラツキの影響がなくな
るため、受信回路の調整作業は大幅に節減でき、コスト
ダウンを図ると共に、TV受信回路の設計が容易になる
という利点がある。
Further, if an automatic π / 2 phase shift circuit or an automatic level adjustment circuit is employed to eliminate the image frequency, the influence of the variation of each element of the semiconductor integrated circuit is eliminated, so that the adjustment work of the reception circuit is largely performed. This has the advantages that the cost can be reduced, the cost can be reduced, and the design of the TV receiver circuit becomes easy.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明のテレビジョン受信回路の実施の形態を
示すブロック図である。
FIG. 1 is a block diagram illustrating an embodiment of a television receiving circuit of the present invention.

【図2】テレビジョン受信回路に使用される移相回路の
原理図を示すブロック図である。
FIG. 2 is a block diagram showing a principle diagram of a phase shift circuit used in a television receiving circuit.

【図3】テレビジョン受信回路に使用できるイメージ周
波数をキャンセルする加算回路のブロック図である。
FIG. 3 is a block diagram of an adding circuit for canceling an image frequency that can be used for a television receiving circuit.

【図4】 従来のテレビジョン受信回路のブロック図で
ある。
FIG. 4 is a block diagram of a conventional television receiving circuit.

【図5】 イメージ周波数の説明図である。FIG. 5 is an explanatory diagram of an image frequency.

【図6】 イメージキャンセル機能を有するミキシング
回路のブロック図である。
FIG. 6 is a block diagram of a mixing circuit having an image cancel function.

【符号の説明】[Explanation of symbols]

10 可変周波数同調回路、21 AGCアンプ、22
A、22B 周波数混合器、23局部発振器、24 自
動移相回路、25A、25B π/4移相回路、26加
算回路
10 Variable frequency tuning circuit, 21 AGC amplifier, 22
A, 22B frequency mixer, 23 local oscillator, 24 automatic phase shifter, 25A, 25B π / 4 phase shifter, 26 adder

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 入力信号のレベルを制御する自動利得回
路と、 前記自動利得回路の出力が入力されている第1及び第2
の周波数混合回路と、 前記第1及び第2の周波数混合回路に対してπ/2の位
相差を有する局部発振周波数を供給するπ/2移相回路
と、 前記第1の周波数混合回路の出力を+π/4移相する第
1のπ/4移相回路と、 前記第2の周波数混合回路の出力を−π/4移相する第
2のπ/4移相回路と、 前記第1及び第2のπ/4移相回路の出力を加算する合
成回路とを集積した集積回路を備え、 可変周波数同調回路を介して前記集積回路に入力されて
いるテレビジョン信号を中間周波数として出力すること
を特徴とするテレビジョン信号受信回路。
1. An automatic gain circuit for controlling a level of an input signal, and first and second inputs of an output of the automatic gain circuit.
A frequency mixing circuit, a π / 2 phase shift circuit for supplying a local oscillation frequency having a phase difference of π / 2 to the first and second frequency mixing circuits, and an output of the first frequency mixing circuit A first π / 4 phase shifter that shifts the phase of the second frequency mixing circuit by + π / 4, a second π / 4 phase shifter that shifts the output of the second frequency mixing circuit by −π / 4, An integrated circuit that integrates a synthesis circuit that adds the output of the second π / 4 phase shift circuit, and outputs a television signal input to the integrated circuit via a variable frequency tuning circuit as an intermediate frequency. A television signal receiving circuit.
【請求項2】 上記π/2移相回路は、移相された出力
と移相前の出力を比較する位相比較器と、前記位相比較
の出力が帰還されているπ/2位相制御回路によって構
成されていることを特徴とする請求項1に記載のテレビ
ジョン受信回路。
2. The π / 2 phase shift circuit includes a phase comparator for comparing a phase-shifted output with an output before the phase shift, and a π / 2 phase control circuit to which the output of the phase comparison is fed back. The television receiving circuit according to claim 1, wherein the television receiving circuit is configured.
【請求項3】 上記合成回路は入力される第1及び第2
の信号のレベル差を検出するレベル検出器と、該レベル
検出器の検出出力に基づいて前記第1及び第2の信号レ
ベルを等レベルで加算する合成器によって構成されてい
ることを特徴とする請求項1、又は2に記載のテレビジ
ョン受信回路。
3. The synthesizing circuit according to claim 1, further comprising:
And a combiner for adding the first and second signal levels at the same level based on the detection output of the level detector. The television receiving circuit according to claim 1.
JP13404497A 1997-05-23 1997-05-23 Television signal receiving circuit Expired - Fee Related JP3809703B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP13404497A JP3809703B2 (en) 1997-05-23 1997-05-23 Television signal receiving circuit
US09/083,544 US6628343B1 (en) 1997-05-23 1998-05-22 Television signal reception circuit, automatic phase shift control circuit and equal amplitude addition circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13404497A JP3809703B2 (en) 1997-05-23 1997-05-23 Television signal receiving circuit

Publications (2)

Publication Number Publication Date
JPH10327087A true JPH10327087A (en) 1998-12-08
JP3809703B2 JP3809703B2 (en) 2006-08-16

Family

ID=15119062

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13404497A Expired - Fee Related JP3809703B2 (en) 1997-05-23 1997-05-23 Television signal receiving circuit

Country Status (1)

Country Link
JP (1) JP3809703B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100412541B1 (en) * 2001-12-11 2003-12-31 한국전자통신연구원 Radio frequency receiver
KR100444286B1 (en) * 2001-06-29 2004-08-12 가부시끼가이샤 도시바 Frequency converter and radio communication apparatus with the same
KR100856327B1 (en) 2003-03-13 2008-09-03 삼성전기주식회사 Double conversion type television tuner
JP2012065017A (en) * 2010-09-14 2012-03-29 Renesas Electronics Corp Harmonic rejection mixer and phase adjustment method

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100444286B1 (en) * 2001-06-29 2004-08-12 가부시끼가이샤 도시바 Frequency converter and radio communication apparatus with the same
KR100412541B1 (en) * 2001-12-11 2003-12-31 한국전자통신연구원 Radio frequency receiver
KR100856327B1 (en) 2003-03-13 2008-09-03 삼성전기주식회사 Double conversion type television tuner
JP2012065017A (en) * 2010-09-14 2012-03-29 Renesas Electronics Corp Harmonic rejection mixer and phase adjustment method

Also Published As

Publication number Publication date
JP3809703B2 (en) 2006-08-16

Similar Documents

Publication Publication Date Title
EP0799522B1 (en) Image-reject mixers
US5809088A (en) Digital carrier wave restoring device and method for use in a television signal receiver
US20090131006A1 (en) Apparatus, integrated circuit, and method of compensating iq phase mismatch
US6289048B1 (en) Apparatus and method for improving dynamic range in a receiver
US20190140870A1 (en) Method And System For Impairment Shifting
JPH07245633A (en) Digital data receiver
WO2011020399A1 (en) Radio frequency circuit structure for realizing function of converting dual-frequency global positioning system (gps) satellite signal into baseband signal
US4910800A (en) Dual branch receiver with wobbled oscillator for distortion reduction
JP2009296482A (en) Diversity receiver
JP5402037B2 (en) FM / AM demodulator, radio receiver, electronic device, and image correction adjustment method
US6628343B1 (en) Television signal reception circuit, automatic phase shift control circuit and equal amplitude addition circuit
US20090040393A1 (en) Quadrature correction method for analog television reception using direct-conversion tuners
US6725023B2 (en) Radio FM receiver
JP3606373B2 (en) Filter equipped device
JP3809703B2 (en) Television signal receiving circuit
JP4016945B2 (en) Receiving machine
JPH08130416A (en) Mixer circuit
US20060007999A1 (en) Method and system for enhancing image rejection in communications receivers using test tones and a baseband equalizer
JPH1155142A (en) Digital satellite broadcasting receiver
JPH07115602A (en) Aft detection circuit
JPH1141063A (en) Automatic phase control circuit
KR0124595B1 (en) Recover apparatus of digital carrier in hdtv
JP2000224578A (en) Satellite broadcasting receiver
JPS5854707A (en) Demodulation circuit for amplitude modulation signal
JP2005268860A (en) Video/audio demodulation circuit

Legal Events

Date Code Title Description
A977 Report on retrieval

Effective date: 20050303

Free format text: JAPANESE INTERMEDIATE CODE: A971007

A131 Notification of reasons for refusal

Effective date: 20050315

Free format text: JAPANESE INTERMEDIATE CODE: A131

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050513

A131 Notification of reasons for refusal

Effective date: 20060307

Free format text: JAPANESE INTERMEDIATE CODE: A131

A521 Written amendment

Effective date: 20060412

Free format text: JAPANESE INTERMEDIATE CODE: A523

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060502

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060515

LAPS Cancellation because of no payment of annual fees