JPH1032500A - Transmission device - Google Patents

Transmission device

Info

Publication number
JPH1032500A
JPH1032500A JP18592996A JP18592996A JPH1032500A JP H1032500 A JPH1032500 A JP H1032500A JP 18592996 A JP18592996 A JP 18592996A JP 18592996 A JP18592996 A JP 18592996A JP H1032500 A JPH1032500 A JP H1032500A
Authority
JP
Japan
Prior art keywords
voltage
transmission
frequency conversion
power
transmission frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP18592996A
Other languages
Japanese (ja)
Other versions
JP3064915B2 (en
Inventor
Takashi Nakazawa
敬 中澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP8185929A priority Critical patent/JP3064915B2/en
Publication of JPH1032500A publication Critical patent/JPH1032500A/en
Application granted granted Critical
Publication of JP3064915B2 publication Critical patent/JP3064915B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Transmitters (AREA)

Abstract

PROBLEM TO BE SOLVED: To maintain voltage to a frequency conversion part and to prevent the fluctuation of a transmission frequency while transmission output remains by setting a time constant circuit in a transmission frequency conversion part voltage line and delaying voltage while voltage gradually drops when power is cut. SOLUTION: An IF signal is inputted to an AGC amplifier 1 and constant output is inputted to the transmission frequency conversion part 2. PLL is operated based on a reference signal from a reference transmitter 3 and the signal is outputted to a power amplifier 4 after it is converted into an RF band. Here, an inputted RF signal is amplified to prescribed transmission output so as to be outputted. Secondary voltage is supplied to respective parts from a PS part 5 and the time constant circuit 6 is set in the secondary voltage line of the transmission frequency conversion part 2. It has a function for delaying voltage during time which is set in the time constant circuit 6 in the gradual drop process of voltage when power is cut. Voltage to the frequency conversion part is maintained while secondary voltage supplied to the power amplifier part 4 sufficiently drops and the fluctuation of the transmission frequency while the transmission output remains is prevented.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、マルチキャリアを
用いたディジタル無線方式に関し、特に電源断時の隣接
キャリア干渉抑圧機能を有する送信装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a digital radio system using multicarriers, and more particularly to a transmitter having a function of suppressing adjacent carrier interference when power is cut off.

【0002】[0002]

【従来の技術】マルチキャリアを用いたディジタル無線
方式の送信装置のブロック図を図5に示す。
2. Description of the Related Art FIG. 5 shows a block diagram of a digital radio transmission apparatus using a multicarrier.

【0003】本図において、1はIF帯域の信号を入力
し所定のレベルまで増幅するAGC増幅器である。AG
C増幅器1の出力は、送信周波数変換部2により周波数
変換されて、RF帯の信号となる。このRF信号は、R
F帯のAGC機能を有する電力増幅器4によって増幅さ
れ、RF出力として出力される。
In FIG. 1, reference numeral 1 denotes an AGC amplifier which receives an IF band signal and amplifies the signal to a predetermined level. AG
The output of the C amplifier 1 is frequency-converted by the transmission frequency converter 2 to become an RF band signal. This RF signal is R
The signal is amplified by a power amplifier 4 having an AGC function in the F band and output as an RF output.

【0004】ここで、周波数変換部2は、ミキサ21
と、電圧制御発振器22、位相比較器23、ループフィ
ルタ24で構成されるPLL型局部発振器とから構成さ
れる。また、基準発振器3は、前記局部発振器の位相比
較器23の比較する基準周波数を発生する。
[0004] Here, the frequency converter 2 includes a mixer 21
And a PLL type local oscillator including a voltage controlled oscillator 22, a phase comparator 23, and a loop filter 24. Further, the reference oscillator 3 generates a reference frequency to be compared by the phase comparator 23 of the local oscillator.

【0005】前述したAGC増幅器1、送信周波数変換
部2と基準発振器3、電力増幅部4にはPS部5から安
定化された2次直流電圧それぞれ−12V、+5V、+
9Vが独立に供給されている。このように、電源電圧が
各部で相違するのは、各部で用いられる半導体デバイス
の所要電圧が異なるからである。
The above-mentioned AGC amplifier 1, transmission frequency converter 2, reference oscillator 3, and power amplifier 4 have secondary DC voltages stabilized by the PS unit 5 of −12 V, +5 V, and +2 V, respectively.
9V is supplied independently. The reason why the power supply voltage differs in each unit is that the required voltage of the semiconductor device used in each unit is different.

【0006】このような構成をした送信装置において、
PS部5の入力電圧が断となった場合に、PS部5の各
直流電圧が徐降時には局部発振器のPLL回路が不安定
動作状態となり、不要な局部発振周波数を発生する。
[0006] In the transmission device having such a configuration,
When the input voltage of the PS unit 5 is cut off, when the DC voltage of the PS unit 5 gradually decreases, the PLL circuit of the local oscillator enters an unstable operation state and generates an unnecessary local oscillation frequency.

【0007】この場合、電力増幅器4がある程度の増幅
度を維持する場合に、不要な局部発振周波数がミキサ2
1を介してRF出力に発生することになる。この不要な
局部発振周波数は、隣接キャリア干渉を発生する問題を
有していた。
In this case, when the power amplifier 4 maintains a certain degree of amplification, an unnecessary local oscillation frequency is
1 through to the RF output. This unnecessary local oscillation frequency has a problem of causing adjacent carrier interference.

【0008】かかる問題を解決するため、従来より種々
の電源断制御方式が提案されていた。
In order to solve such a problem, various power supply cutoff control systems have been conventionally proposed.

【0009】例えば、電源断制御方式として、特開平5
−22933号公報に記載された方式がある。本公報に
記載された技術は、入力直流電圧の瞬断にも長い負荷電
流を確保するもので、入力電圧が徐降時には定格値近傍
の電圧で発振停止させ、瞬断時には時定数後の低い電圧
で発振停止させることで、瞬断時に過大な電流がスイッ
チング素子に流れるのを防止させると同時に、低い電圧
まで発振を維持できるので、長い負荷電流を確保できる
ようにした技術である。
For example, Japanese Patent Laid-Open No.
There is a system described in US Pat. The technique described in this publication is to secure a long load current even when the input DC voltage is momentarily interrupted.When the input voltage gradually decreases, oscillation stops at a voltage near the rated value, and when the input voltage is momentarily interrupted, the oscillation stops after a time constant. Stopping the oscillation with a voltage prevents an excessive current from flowing to the switching element at the moment of an instantaneous interruption, and at the same time maintains oscillation at a low voltage, so that a long load current can be secured.

【0010】また、他の技術としては、間欠的に電源印
加される状態での発振回路の安定性を得る技術として、
特開昭61−10329号公報に開示される技術があ
る。本技術は、電源が間欠的に印加される場合に、PL
Lループがハンチング動作に入らないように、まず第1
の位相比較器の出力を用いてPLLロックレンジ内に維
持させながら、第2の位相比較器出力を接続してプルイ
ンさせる。これにより、電源電圧が間欠的に印加された
場合、基準発振器とVCOとの発振周波数とが位相ずれ
を起こし、VCOの発振周波数が大きく変動してしまう
ことを抑圧できる。
Another technique for obtaining stability of an oscillation circuit in a state where power is intermittently applied is as follows.
There is a technique disclosed in JP-A-61-10329. The present technology is used when the power is intermittently applied.
To prevent the L loop from entering the hunting operation,
The second phase comparator output is connected and pulled in while maintaining within the PLL lock range using the output of the phase comparator. Thus, when the power supply voltage is intermittently applied, it is possible to suppress the occurrence of a phase shift between the oscillation frequency of the reference oscillator and that of the VCO and a large fluctuation of the oscillation frequency of the VCO.

【0011】[0011]

【発明が解決しようとする課題】以上説明した特開平5
−22933号公報に記載した従来技術では、長い負荷
直流電圧を得られるが、その安定性が弱く、特に小さな
電圧供給(例えば、+5Vなど)では、負荷変動が大き
いことが挙げられる。その理由は、本技術は、瞬断を前
提にしているため、所定の時間後、再び電源電圧が戻る
ことを想定しており、負荷電流は供給されるが、負荷安
定度が低く、電圧変動が大きいからである。
SUMMARY OF THE INVENTION As described above,
In the prior art described in Japanese Patent No. 22933, a long load DC voltage can be obtained, but its stability is weak. Particularly, when a small voltage is supplied (for example, +5 V), the load fluctuation is large. The reason is that the present technology presupposes an instantaneous interruption, so it is assumed that the power supply voltage returns again after a predetermined time, and the load current is supplied, but the load stability is low and the voltage fluctuation Is large.

【0012】また、特開昭61−10329号公報に記
載した従来技術では、PLLループのハンチング動作防
止のため、新たに、位相比較器と制御スイッチが必要に
なることである。その理由は、構成リードが増加すると
同時に、制御部の機能が追加になり、構成が複雑かつ高
価になるからである。
In the prior art described in Japanese Patent Application Laid-Open No. 61-10329, a phase comparator and a control switch are additionally required to prevent a hunting operation of a PLL loop. The reason is that the number of configuration leads increases, and at the same time, the function of the control unit is added, and the configuration becomes complicated and expensive.

【0013】以上述べたようにいずれの技術において
も、送信装置の電源断時の隣接キャリア干渉の発生を防
止することは不可能であった。
As described above, none of the techniques can prevent the occurrence of adjacent carrier interference when the power of the transmitting apparatus is turned off.

【0014】以上詳細に説明したように、本発明の目的
は、小型で、かつ回路構成も簡単な方法で、電源断時に
局発発振周波数変動を抑圧することのできる送信装置を
提供することにある。
As described above in detail, an object of the present invention is to provide a transmitting apparatus which is small in size and has a simple circuit configuration, and which can suppress local oscillation frequency fluctuation when power is turned off. is there.

【0015】[0015]

【課題を解決するための手段】本発明の送信装置は、I
F帯の信号を入力しRF帯の信号に周波数変換する送信
周波数変換部と、送信周波数変換部の出力を増幅する電
力増幅部と、送信周波数変換部と電力増幅部に各々所要
の電源電圧を供給する電源部から構成される送信装置に
おいて、送信装置の電源が断となった場合に送信周波数
変換部に供給する電源電圧を所定の時間遅延する時定数
回路を有することを特徴とする。
According to the present invention, there is provided a transmitting apparatus comprising:
A transmission frequency converter for inputting an F-band signal and converting the frequency to an RF-band signal; a power amplifier for amplifying the output of the transmission frequency converter; In a transmission device including a power supply unit for supplying, a time constant circuit for delaying a power supply voltage supplied to a transmission frequency conversion unit for a predetermined time when the power supply of the transmission device is cut off is characterized.

【0016】また、電源断時に生ずる局発発振周波数の
大きな変動によって生ずる隣接キャリア干渉を抑圧する
ために、局発発振器への供給電源に時定数を備えること
で、電力増幅器4の出力が残存している間に、局発発振
器の周波数変動が発生しないようにできる。
Further, in order to suppress adjacent carrier interference caused by a large fluctuation of the local oscillation frequency generated when the power is cut off, the power supply to the local oscillator is provided with a time constant so that the output of the power amplifier 4 remains. During this time, the frequency fluctuation of the local oscillator can be prevented from occurring.

【0017】局発発振器への供給電源に時定数を具備す
ることで、電源断時に、送信出力が残存している間に、
送信中心周波数の変動が抑圧されるので、隣接キャリア
への干渉が防止できる。
By providing the power supply to the local oscillator with a time constant, when the power is turned off, while the transmission output remains,
Since the fluctuation of the transmission center frequency is suppressed, interference with adjacent carriers can be prevented.

【0018】[0018]

【発明の実施の形態】本発明の実施の形態を図面を用い
て説明する。
Embodiments of the present invention will be described with reference to the drawings.

【0019】図1は、本発明の実施の形態を表わす送信
装置のブロック図である。本図において、IF帯のAG
C増幅器1にIF信号が入力し、一定出力を送信周波数
変換部2に入力する。この送信周波数変換部2では、基
準発振器3からの参照信号に基づいてPLLを動作さ
せ、RF帯に変換後、電力増幅部4に出力する。電力増
幅部4では、入力されたRF信号を所定の送信出力に増
幅後、出力する。この時、PS部5からは、各部に2次
電圧が供給しているが、送信周波数変換部2に供給する
2次電圧ラインに時定数回路6を持たせる。これは、電
源断時、2次電圧が徐降して行く過程を、時定数回路6
で設定された時間の間、遅延させる機能を有する。これ
により、電力増幅部4に供給している2次電圧が十分降
下する間、周波数変換部に供給する2次電圧を維持させ
て、送信出力が残存している間は、送信周波数の変動が
発生しないようにする。
FIG. 1 is a block diagram of a transmitting apparatus according to an embodiment of the present invention. In this figure, the IF band AG
The IF signal is input to the C amplifier 1 and a constant output is input to the transmission frequency converter 2. The transmission frequency converter 2 operates the PLL based on the reference signal from the reference oscillator 3, converts the signal into an RF band, and outputs the signal to the power amplifier 4. The power amplifying unit 4 amplifies the input RF signal to a predetermined transmission output and outputs the signal. At this time, a secondary voltage is supplied from the PS unit 5 to each unit, but a time constant circuit 6 is provided in a secondary voltage line supplied to the transmission frequency conversion unit 2. This is because, when the power is turned off, the process in which the secondary voltage gradually decreases is performed by the time constant circuit 6.
It has a function to delay for the time set in. Thereby, while the secondary voltage supplied to the power amplifying unit 4 drops sufficiently, the secondary voltage supplied to the frequency conversion unit is maintained, and while the transmission output remains, the transmission frequency fluctuates. Avoid it.

【0020】図2は、図1のブロック図の詳細を示した
図である。可変増幅器11と検波ダイオード12とAG
C増幅器13から構成されるIF増幅器1と、送信周波
数変換部2と、可変増幅器41,42と検波器44とA
GC増幅器43からなる電力増幅器4とに、各々−12
V、+5V、+9Vの2次直流電圧が供給されている。
このとき電源断が起こると、−12V、+5V、+9V
は、同時に徐降を開始するが、+5Vは、時定数回路6
に示す時定数τだけ遅延させて徐降させる。
FIG. 2 is a diagram showing details of the block diagram of FIG. Variable amplifier 11, detection diode 12, and AG
IF amplifier 1 composed of C amplifier 13, transmission frequency converter 2, variable amplifiers 41 and 42, detector 44 and A
The power amplifier 4 composed of the GC amplifier 43 and -12
V, + 5V, and + 9V secondary DC voltages are supplied.
At this time, if the power is turned off, -12V, + 5V, + 9V
Starts gradual lowering at the same time, but +5 V
Is slowly delayed by a time constant τ shown in FIG.

【0021】図3は、電力増幅器4の電源電圧と送信出
力との関係を示す図である。電力増幅器4の標準電源電
圧は、+9Vである。一方、電源電圧が低下し、隣接キ
ャリア干渉が発生しない電源電圧は、D/U=30dB
以上あれば十分であるので、約3.5V以下であれば良
いことが示されている。一方、図4は、PS部5の電源
電圧9Vと5Vの電源断時の過渡特性を示す図である。
本図に示すように、+9Vは消費電力の大きい電力増幅
器4に供給されているのに対し、+5Vは消費電力の比
較的少ない送信周波数変換部2に供給されているため、
電源断以後の低下曲線が異なる。すなわち、+9Vは急
激に低下するのに対し、+5Vは時定数τ後徐々に低下
することになる。+9Vが約3.5Vになるまで、ほと
んど+5Vは時定数回路6によって+5Vが変化しない
ため、周波数変換部6の中心周波数が変化しない。これ
により、隣接キャリア干渉が完全に抑圧できる。
FIG. 3 is a diagram showing the relationship between the power supply voltage of the power amplifier 4 and the transmission output. The standard power supply voltage of the power amplifier 4 is + 9V. On the other hand, the power supply voltage at which the power supply voltage is reduced and adjacent carrier interference does not occur is D / U = 30 dB.
Since the above is sufficient, it is indicated that the voltage should be about 3.5 V or less. On the other hand, FIG. 4 is a diagram showing the transient characteristics when the power supply voltage of the PS unit 5 is 9V and 5V when the power supply is cut off.
As shown in the figure, while +9 V is supplied to the power amplifier 4 that consumes a large amount of power, +5 V is supplied to the transmission frequency conversion unit 2 that consumes a relatively small amount of power.
The drop curve after power off is different. That is, while +9 V drops sharply, +5 V drops gradually after the time constant τ. Until +9 V becomes approximately 3.5 V, the +5 V is hardly changed by the time constant circuit 6, so that the center frequency of the frequency conversion unit 6 does not change. Thereby, adjacent carrier interference can be completely suppressed.

【0022】尚、以上説明したように、時定数回路6の
時定数τは、電力増幅器4が電源低下によってD/U比
が30dB以上となる時間(Td)以上遅延する回路で
あれば良い。
As described above, the time constant τ of the time constant circuit 6 may be any circuit that delays the power amplifier 4 by a time (Td) at which the D / U ratio becomes 30 dB or more due to a drop in power supply.

【0023】このような時定数回路としては、例えば、
抵抗61とコンデンサ62から構成される低域フィルタ
により実現できる。
As such a time constant circuit, for example,
This can be realized by a low-pass filter including a resistor 61 and a capacitor 62.

【0024】[0024]

【発明の効果】本発明は、送信周波数変換部に供給する
2次電圧ラインに時定数回路を備えることで、電力増幅
器の出力レベルが残存している間は、送信中心周波数の
変動を抑圧することができる。この結果、電源断時に
も、隣接キャリアに干渉を与えることがなく、また、保
守性を向上させる効果を有している。
According to the present invention, by providing a time constant circuit in the secondary voltage line supplied to the transmission frequency converter, fluctuations in the transmission center frequency are suppressed while the output level of the power amplifier remains. be able to. As a result, even when the power is turned off, there is no effect on adjacent carriers, and there is an effect of improving maintainability.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の送信装置のブロック図を示す図であ
る。
FIG. 1 is a diagram showing a block diagram of a transmission device of the present invention.

【図2】図1の具体的な送信装置のブロック図を示す図
である。
FIG. 2 is a diagram showing a block diagram of a specific transmitting device of FIG. 1;

【図3】図1の電力増幅器の電源電圧対出力との関係を
示す図である。
FIG. 3 is a diagram illustrating a relationship between a power supply voltage and an output of the power amplifier of FIG. 1;

【図4】図1の電源電圧の断時の低下曲線を示す図であ
る。
FIG. 4 is a diagram showing a drop curve when the power supply voltage of FIG. 1 is cut off.

【図5】従来の送信装置のブロック図を示す図である。FIG. 5 is a diagram illustrating a block diagram of a conventional transmission device.

【符号の説明】[Explanation of symbols]

1 1F増幅器 2 送信周波数変換部 3 基準発振器 4 電力増幅器 5 PS部 6 時定数回路 11 可変増幅器 12 検波ダイオード 13 AGC増幅器 21 ミキサ 22 電圧制御発振器 23 位相比較器 24 低域ろ波器 41,42 可変増幅器 43 AGC増幅器 44 検波ダイオード 61 抵抗 62 コンデンサ DESCRIPTION OF SYMBOLS 1 1F amplifier 2 Transmission frequency conversion part 3 Reference oscillator 4 Power amplifier 5 PS part 6 Time constant circuit 11 Variable amplifier 12 Detection diode 13 AGC amplifier 21 Mixer 22 Voltage controlled oscillator 23 Phase comparator 24 Low pass filter 41, 42 Variable Amplifier 43 AGC amplifier 44 Detection diode 61 Resistance 62 Capacitor

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】 IF帯の信号を入力しRF帯の信号に周
波数変換する送信周波数変換部と、 前記送信周波数変換部の出力を増幅する電力増幅部と、 前記送信周波数変換部と前記電力増幅部に各々所要の電
源電圧を供給する電源部から構成される送信装置におい
て、 前記送信装置の電源が断となった場合に前記送信周波数
変換部に供給する電源電圧を所定の時間遅延する時定数
回路を有することを特徴とする送信装置。
1. A transmission frequency conversion unit that inputs an IF band signal and converts the frequency into an RF band signal, a power amplification unit that amplifies an output of the transmission frequency conversion unit, the transmission frequency conversion unit, and the power amplification. A transmission unit comprising a power supply unit for supplying a required power supply voltage to the unit, wherein a time constant for delaying a power supply voltage supplied to the transmission frequency conversion unit for a predetermined time when the power supply of the transmission device is cut off A transmission device comprising a circuit.
【請求項2】 前記周波数変換部は、PLL型局部発振
器と前記IF信号とをミキサによって周波数変換するこ
とを特徴とする請求項1記載の送信装置。
2. The transmitting apparatus according to claim 1, wherein the frequency conversion section frequency-converts the PLL local oscillator and the IF signal by a mixer.
【請求項3】 前記所定の時間は、前記電力増幅器の出
力が標準から所定のレベルまで低下する時間以上である
ことを特徴とする請求項1記載の送信装置。
3. The transmitting apparatus according to claim 1, wherein the predetermined time is equal to or longer than a time when an output of the power amplifier falls from a standard to a predetermined level.
【請求項4】 前記所定のレベルは、前記電力増幅器の
出力が隣接キャリアに対し干渉を与えないレベルである
ことを特徴とする請求項3記載の送信装置。
4. The transmitting apparatus according to claim 3, wherein the predetermined level is a level at which an output of the power amplifier does not interfere with an adjacent carrier.
【請求項5】 前記所定のレベルは、30dB以上であ
ることを特徴とする請求項3記載の送信装置。
5. The transmitting device according to claim 3, wherein the predetermined level is 30 dB or more.
JP8185929A 1996-07-16 1996-07-16 Transmission device Expired - Fee Related JP3064915B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8185929A JP3064915B2 (en) 1996-07-16 1996-07-16 Transmission device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8185929A JP3064915B2 (en) 1996-07-16 1996-07-16 Transmission device

Publications (2)

Publication Number Publication Date
JPH1032500A true JPH1032500A (en) 1998-02-03
JP3064915B2 JP3064915B2 (en) 2000-07-12

Family

ID=16179354

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8185929A Expired - Fee Related JP3064915B2 (en) 1996-07-16 1996-07-16 Transmission device

Country Status (1)

Country Link
JP (1) JP3064915B2 (en)

Also Published As

Publication number Publication date
JP3064915B2 (en) 2000-07-12

Similar Documents

Publication Publication Date Title
EP2044668B1 (en) Polar transmitter having a dynamically controlled voltage regulator and method for operating same
JP3240998B2 (en) Transmission power control circuit
US5752171A (en) Transmission level control system with selectively fixed or variable amplication control
EP1880475B1 (en) Amplitude calibration element for an enhanced data rates for gsm evolution (edge) polar loop transmitter
JPH1022756A (en) Radio transmitter and its transmission control method
JP2004530350A (en) AGC method for highly integrated communication receiver
JP2002076805A (en) Agc amplifier circuit and receiver employing it
US20040014450A1 (en) Signal receiving apparatus and gain control method using analog control AGC and step control AGC
JP2000513532A (en) Apparatus and method for compensating phase distortion
US6980610B2 (en) Wireless terminal device
WO2007016017A2 (en) Power level control for rf transmitters
US20040043742A1 (en) System and method for establishing a bias current using a feedback loop
JP3064915B2 (en) Transmission device
US5818305A (en) Automatic substitution of a reference oscillator for synchronizing two transmitter co-channel local oscillators
JP2002016462A (en) Receiving circuit and receiving gain control method
JP2001119316A (en) Direct conversion receiver
JP2001285110A (en) Broadcast receiver
JPH1013256A (en) Radio transmitter
JPH1023089A (en) Transmission output control circuit
JPH06152288A (en) Power controller
JP2003243995A (en) Method for controlling power and transmitter
JP2000165275A (en) Radio receiver
JP3150104B2 (en) Modulator and transmitter
JP3489993B2 (en) Digital microwave transmitter
JP2002050934A (en) Feed forward amplifier

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees