JPH10290223A - データ送受信装置 - Google Patents

データ送受信装置

Info

Publication number
JPH10290223A
JPH10290223A JP9099946A JP9994697A JPH10290223A JP H10290223 A JPH10290223 A JP H10290223A JP 9099946 A JP9099946 A JP 9099946A JP 9994697 A JP9994697 A JP 9994697A JP H10290223 A JPH10290223 A JP H10290223A
Authority
JP
Japan
Prior art keywords
data
circuit
scrambler
reset
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9099946A
Other languages
English (en)
Inventor
Koichi Nagano
孝一 永野
Masahiro Ohashi
政宏 大橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP9099946A priority Critical patent/JPH10290223A/ja
Publication of JPH10290223A publication Critical patent/JPH10290223A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】データのスクランブルタイミング誤りが発生し
てもスクランブルのタイミングを制御することができる
データ送受信装置を提供する。 【解決手段】データをスクランブルするスクランブラを
有するデータ送信回路1Aと、タイミング設定信号とク
ロック信号を入力してデータ送信回路1Aのスクランブ
ラをリセットしデータ送信回路1Aにより送信するデー
タにディスクランブラリセット信号部を付加させるスク
ランブラリセット信号挿入回路3Bと、データ送信回路
1Aから伝送路を介して受信したデータのディスクラン
ブラリセット信号部によりリセットされてデータをディ
スクランブルするディスクランブラを有するデータ受信
回路2Bとを備えている。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明は、伝送路における
データ送受信のスクランブルのタイミングを制御するデ
ータ送受信装置に関する。
【0002】
【従来の技術】伝送路におけるデータ送受信のスクラン
ブルのタイミングを制御するデータのデータ送受信装置
において、以下に従来のデータ送受信装置について説明
する。図7は従来のデータ送受信装置の構成図であり、
1A、1Bはデータ送信回路、2A、2Bはデータ受信
回路、3Aはスクランブラリセット信号挿入回路であ
る。
【0003】以上のように構成されたデータ送受信装置
について、以下その動作を説明する。データ送信回路1
A、1Bはそのスクランブラによりある決まったスクラ
ンブルパターンでデータをスクランブルした後、伝送路
へデータを送信する。データ受信回路2A、2Bはその
ディスクランブラにより送信側のスクランブルパターン
に対応したディスクランブルパターンでデータをディス
クランブルして受信する。
【0004】またスクランブラリセット信号挿入回路3
Aはクロック信号を入力としそのクロック入力信号によ
り例えばカウンタ等である一定のタイミングでデータ送
信回路1A、1Bのスクランブル発生部をリセットし、
データ送信回路1A、1Bにより送信するデータにディ
スクランブラリセット信号部を付加する。このディスク
ランブラリセット信号部は受信側のデータ受信回路のデ
ィスクランブル部をリセットする。
【0005】このようにデータ送信側のある一定のスク
ランブルのタイミングに同期して、データ受信部でデー
タのディスクランブルを行なう。
【0006】
【発明が解決しようとする課題】上記のデータ送受信装
置では、データ送信部、データ受信部および伝送路にお
いてスクランブルのタイミングのずれによりデータ誤り
が発生した場合、データのスクランブルのタイミングを
制御できないという問題点があった。この発明は、上記
従来の問題点を解決するもので、データのスクランブル
タイミング誤りが発生してもスクランブルのタイミング
を制御することができるデータ送受信装置を提供するこ
とを目的とする。
【0007】
【課題を解決するための手段】請求項1記載のデータ送
受信装置は、データをスクランブルするスクランブラを
有するデータ送信回路と、スクランブルのタイミングを
設定するタイミング設定信号とクロック信号を入力して
前記データ送信回路の前記スクランブラをリセットする
信号を出力するとともに前記データ送信回路により送信
するデータにディスクランブラリセット用のディスクラ
ンブラリセット信号部を付加させるスクランブラリセッ
ト信号挿入回路と、前記データ送信回路から伝送路を介
して受信したデータの前記ディスクランブラリセット信
号部によりリセットされてデータをディスクランブルす
るディスクランブラを有するデータ受信回路とを備えた
ものである。
【0008】請求項1記載のデータ送受信装置によれ
ば、スクランブルしたデータを送受信するデータ送受信
装置において、スクランブルのタイミングを設定可能な
スクランブラリセット信号挿入回路を設けたため、デー
タのスクランブルタイミング誤りが発生してもスクラン
ブルのタイミングを制御することができる。請求項2記
載のデータ送受信装置は、データをスクランブルするス
クランブラを有する第1のデータ送信回路と、この第1
のデータ送信回路から伝送路を介して受信したデータの
ディスクランブラリセット信号部によりリセットされて
データをディスクランブルするディスクランブラを有す
る第1のデータ受信回路と、この第1のデータ受信回路
からデータ誤りを検出するディスクランブルエラー検出
回路と、このディスクランブルエラー検出回路の出力を
入力してスクランブラリセット要求挿入信号を出力する
スクランブラリセット要求挿入回路と、このスクランブ
ラリセット要求挿入回路の出力を入力して送信データに
スクランブラのリセットを要求する信号を付加する第2
のデータ送信回路と、この第2のデータ送信回路から伝
送路を介して送信されたデータをディスクランブルして
受信する第2のデータ受信回路と、この第2のデータ受
信回路からリセット要求信号を検出して第1のデータ送
信回路のスクランブラをリセットし第1のデータ送信回
路により送信するデータにディスクランブラリセット信
号部を付加させるスクランブラリセット要求検出回路と
を備えたものである。
【0009】請求項2記載のデータ送受信装置によれ
ば、ディスクランブルエラー検出回路、スクランブラリ
セット要求挿入回路およびスクランブラリセット要求検
出回路により、自動的にスクランブルのタイミングを設
定することで、スクランブルずれを自動補正するデータ
送受信装置を実現することができる。請求項3記載のデ
ータ送受信装置は、データをスクランブルするスクラン
ブラを有する第1のデータ送信回路と、この第1のデー
タ送信回路から伝送路を介して受信したデータのディス
クランブラリセット信号部によりリセットされてデータ
をディスクランブルするディスクランブラを有する第1
のデータ受信回路と、この第1のデータ受信回路からデ
ータ誤りを検出し外部にディスクランブルエラー検出信
号を出力するディスクランブルエラー検出回路と、外部
からのリセット要求信号を入力して送信データにスクラ
ンブラのリセットを要求する信号を付加する第2のデー
タ送信回路と、この第2のデータ送信回路から伝送路を
介して送信したデータをディスクランブルして受信する
第2のデータ受信回路と、この第2のデータ受信回路か
らリセット要求信号を検出し第1のデータ送信回路のス
クランブラをリセットし第1のデータ送信回路により送
信するデータにディスクランブラリセット信号部を付加
するスクランブラリセット要求検出回路とを備えたもの
である。
【0010】請求項3記載のデータ送受信装置によれ
ば、ディスクランブルエラー検出回路およびスクランブ
ラリセット要求検出回路を設け、外部装置でディスクラ
ンブルエラー検出回路のディスクランブルエラー検出信
号を受けてスクランブラリセット要求信号を第2のデー
タ送信回路に出力することにより、自動的にスクランブ
ルのタイミングを設定することで、スクランブルずれを
自動補正するデータ送受信装置を実現することができ
る。
【0011】請求項4記載のデータ送受信装置は、スク
ランブルのタイミングを設定するための外部からのタイ
ミング設定信号によりスクランブラリセット用の信号を
出力するとともにスクランブルして送信するデータにデ
ィスクランブラリセット用のディスクランブラリセット
信号部を付加させるスクランブラリセット信号挿入回路
と、データをスクランブルするスクランブラを有する第
1のデータ送信回路と、この第1のデータ送信回路から
伝送路を介して受信したデータの前記ディスクランブラ
リセット信号部によりリセットされてデータをディスク
ランブルするディスクランブラを有する第1のデータ受
信回路と、この第1のデータ受信回路からデータ誤りを
検出するディスクランブルエラー検出回路と、このディ
スクランブルエラー検出回路の出力を入力してスクラン
ブラリセット要求挿入信号を出力するスクランブラリセ
ット要求挿入回路と、前記スクランブラリセット要求挿
入回路の出力を入力して送信データにスクランブラのリ
セットを要求する信号を付加する第2のデータ送信回路
と、この第2のデータ送信回路から伝送路を介して受信
したデータをディスクランブルして受信する第2のデー
タ受信回路と、この第2のデータ受信回路からリセット
要求信号を検出し外部に出力するスクランブラリセット
要求検出回路とを備えたものである。
【0012】請求項4記載のデータ送受信装置によれ
ば、ディスクランブルエラー検出回路、スクランブラリ
セット要求挿入回路、スクランブラリセット要求検出回
路およびスクランブラリセット信号挿入回路を設け、外
部装置でスクランブラリセット要求検出信号を受けてタ
イミング設定信号をスクランブラリセット要求挿入回路
に出力することにより、スクランブルのずれの発生時に
所望のスクランブルのタイミングを設定し、スクランブ
ルのタイミングずれを自動補正するデータ送受信装置を
実現することができる。
【0013】請求項5記載のデータ送受信装置は、デー
タをスクランブルするスクランブラを有する第1のデー
タ送信回路と、この第1のデータ送信回路から伝送路を
介して受信したデータのディスクランブラリセット信号
部によりリセットされて前記データをディスクランブル
するディスクランブラを有する第1のデータ受信回路
と、この第1のデータ受信回路からデータ誤りを検出す
るディスクランブルエラー検出回路と、このディスクラ
ンブルエラー検出回路の出力を入力してスクランブラリ
セット要求挿入信号を出力するスクランブラリセット要
求挿入回路と、このスクランブラリセット要求挿入回路
の出力を入力とし送信データにスクランブラのリセット
を要求する信号を付加する第2のデータ送信回路と、こ
の第2のデータ送信回路から伝送路を介して受信された
データをディスクランブルして受信する第2のデータ受
信回路と、この第2のデータ受信回路からリセット要求
信号を検出するスクランブラリセット要求検出回路と、
スクランブルのタイミイングを設定するタイミング設定
信号とクロック信号および前記スクランブラリセット要
求検出回路の出力を入力して前記第1のデータ送信回路
のスクランブラをリセットし前記第1のデータ送信回路
により送信するデータにディスクランブラリセット信号
部を付加させるスクランブラリセット信号挿入回路とを
備えたものである。
【0014】請求項5記載のデータ送受信装置によれ
ば、ディスクランブルエラー検出回路、スクランブラリ
セット要求挿入回路、スクランブラリセット要求検出回
路およびスクランブラリセット信号挿入回路により、外
部から所望のスクランブルのタイミングを設定でき、ま
たスクランブルのタイミングずれを自動補正するデータ
送受信装置を実現することができる。
【0015】請求項6記載のデータ送受信装置は、デー
タをスクランブルするスクランブラを有する第1のデー
タ送信回路と、この第1のデータ送信回路から伝送路を
介して受信したデータのディスクランブラリセット信号
部によりリセットされてデータをディスクランブルする
ディスクランブラを有する第1のデータ受信回路と、こ
の第1のデータ受信回路からデータ誤りを検出するディ
スクランブルエラー検出回路と、このディスクランブル
エラー検出回路の出力を入力してスクランブラリセット
要求挿入信号を出力するスクランブラリセット要求挿入
回路と、このスクランブラリセット要求挿入回路の出力
を入力して送信データにスクランブラのリセットを要求
する信号を付加する第2のデータ送信回路と、この第2
のデータ送信回路から伝送路を介して送信されたデータ
をディスクランブルして受信する第2のデータ受信回路
と、この第2のデータ受信回路からリセット要求信号を
検出するスクランブラリセット要求検出回路と、クロッ
ク信号および前記スクランブラリセット要求検出回路の
出力を入力して前記第1のデータ送信回路のスクランブ
ラリセットのタイミイングを制御するスクランブラリセ
ットタイミイング制御回路とを備えたものである。
【0016】請求項6記載のデータ送受信装置によれ
ば、ディスクランブルエラー検出回路、スクランブラリ
セット要求挿入回路、スクランブラリセット要求検出回
路およびスクランブラリセットタイミイング制御回路に
より、自動的にスクランブルのタイミングを設定でき、
スクランブルのタイミングずれを自動補正するデータ送
受信装置を実現することができる。
【0017】
【発明の実施の形態】この発明の請求項1に対応する第
1の実施の形態について、図1に基づいて説明する。図
1は第1の実施の形態におけるデータ送受信装置の構成
図を示すものである。図1において、1、2は送受信回
路、1A、1Bはデータ送信回路、2A、2Bはデータ
受信回路、3Bはスクランブラリセット信号挿入回路で
ある。
【0018】図1に示すように、送受信回路1,2内の
データ送信回路1A、1Bはそのスクランブラによりあ
る決まったスクランブルパターンでデータをスクランブ
ルした後、伝送路へデータを送信する。データ送信回路
1A、1B内のスクランブラは、例えばカウンタ、レジ
スタ、排他的論理和回路などから構成されており、ある
特定の順番の決まったパターンのスクランブル信号を発
生し、そのスクランブル信号でデータを符号化し、その
符号化されたデータを伝送する。一方データ受信回路2
A、2Bでは、そのディスクランブラにより受信したデ
ータをディスクランブル信号で復号化する。その際、デ
ィスクランブル信号は、送信時のスクランブル信号と対
応しており、送信側と同期してデータを復号する。ここ
で、スクランブルパターンおよびディスクランブルパタ
ーンは、ある一定のタイミングでリセットすることがで
きる。このリセット信号を生成するスクランブラリセッ
ト信号挿入回路3Bは、クロックおよびタイミング設定
信号を入力とし、スクランブラおよびディスクランブラ
をリセットするための信号を出力する。送信側のデータ
送信回路1A内のスクランブラは、スクランブラリセッ
ト信号挿入回路3Bの出力によりリセットされる。その
後、スクランブラにより符号化されたデータにディスク
ランブラリセット信号を付加する。その付加されたディ
スクランブラリセット信号により、受信側のデータ受信
回路2B内のディスクランブラはリセットされ、送信側
と同期のとれたスクランブル符号化、復号化を行なうこ
とができる。
【0019】このようなスクランブル符号化、復号化の
データ送受信装置において、送信側のスクランブルと受
信側のディスクランブルのタイミングのずれにより、正
確に復号できずデータが誤ってしまうことがある。スク
ランブルリセット信号挿入回路3Bは、クロック信号を
入力としカウンタなどによりリセットのタイミングを設
定しているが、タイミング設定信号入力部を設けること
により、外部からスクランブルのタイミングを設定する
ことができる。外部からのタイミング設定信号により、
スクランブルのタイミングのずれが発生しない適切なス
クランブルリセットのタイミングを設定することができ
る。
【0020】このようにスクランブラリセット信号挿入
回路3Bにタイミング設定信号入力部を設け、スクラン
ブルのタイミングを設定することで、スクランブルずれ
のないデータ送受信装置を実現することができる。この
発明の請求項2に対応する第2の実施の形態のデータ送
受信装置について説明する。図2は第2の実施の形態に
おけるデータ送受信装置の構成図を示すものである。図
2において、1、2は送受信回路、1A、1Bはデータ
送信回路、2A、2Bはデータ受信回路、4はスクラン
ブラリセット要求検出回路、5はディスクランブルエラ
ー検出回路、6はスクランブラリセット要求挿入回路で
ある。
【0021】図2に示すデータ送信回路1A、1Bとデ
ータ受信回路2A、2Bは第1の実施の形態で示した回
路と同一のものである。第1の実施の形態と異なる点に
ついて説明すると、送受信回路2のデータ受信回路2B
でスクランブルのずれによりデータ誤りが発生した場
合、ディスクランブルエラー検出回路5によりエラーを
検出し、スクランブラリセット要求挿入回路6へエラー
検出信号を出力する。スクランブラリセット要求挿入回
路6は、ディスクランブルエラー検出回路5からのエラ
ー検出信号により送受信回路2のデータ送信回路1Bで
送信するデータにスクランブラリセット要求信号を付加
する。このデータを送受信回路1のデータ受信回路2A
で受信し、スクランブラリセット要求検出回路4でスク
ランブラリセット要求信号を検出する。スクランブラリ
セット要求検出回路4がスクランブラリセット要求信号
を検出すると、送受信回路1のデータ送信回路1A内の
スクランブラはリセットされ、その後スクランブラによ
り符号化されたデータにディスクランブラリセット信号
を付加する。その付加されたディスクランブラリセット
信号により、送受信回路2のデータ受信回路2B内のデ
ィスクランブラはリセットされ、送信側と同期のとれた
スクランブル符号化、復号化を行なうことができる。
【0022】このようにディスクランブルエラー検出回
路5、スクランブラリセット要求挿入回路6およびスク
ランブラリセット要求検出回路4を設け、自動的にスク
ランブルのタイミングを設定することで、スクランブル
ずれを自動補正するデータ送受信装置を実現することが
できる。この発明の請求項3に対応する第3の実施の形
態のデータ送受信装置について説明する。図3は第3の
実施の形態におけるデータ送受信装置の構成図を示すも
のである。図3において、1、2は送受信回路、1A、
1Bはデータ送信回路、2A、2Bはデータ受信回路、
4はスクランブラリセット要求検出回路、5はディスク
ランブルエラー検出回路である。
【0023】図3に示すデータ送信回路とデータ受信回
路は第1の実施の形態で示した回路と同一のものであ
り、スクランブラリセット要求検出回路4およびディス
クランブルエラー検出回路5は第2の実施の形態で示し
た回路と同一のものである。第2の実施の形態と異なる
点について説明すると、送受信回路2のデータ受信回路
2Bでスクランブルのずれによりデータ誤りが発生した
場合、ディスクランブルエラー検出回路5によりエラー
を検出し、外部へディスクランブルエラー検出信号を出
力する。この外部へ出力されたディスクランブルエラー
検出信号から、例えばマイコンなどによりスクランブラ
リセット要求の信号を生成し、送受信回路2のデータ送
信回路1Bへ出力する。このスクランブルリセット要求
信号は、送受信回路2のデータ送信回路1Bで送信する
データにスクランブラリセット要求信号を付加する。こ
のデータを送受信回路1のデータ受信回路2Aで受信
し、スクランブラリセット要求検出回路4でスクランブ
ラリセット要求信号を検出する。スクランブラリセット
要求検出回路4がスクランブラリセット要求信号を検出
すると、送受信回路1のデータ送信回路1A内のスクラ
ンブラはリセットされ、その後スクランブラにより符号
化されたデータにディスクランブラリセット信号を付加
する。その付加されたディスクランブラリセット信号に
より、送受信回路2のデータ受信回路2B内のディスク
ランブラはリセットされ、送信側と同期のとれたスクラ
ンブル符号化、復号化を行なうことができる。
【0024】このようにディスクランブルエラー検出回
路5およびスクランブラリセット要求検出回路4を設
け、外部装置でディスクランブルエラー検出回路5のデ
ィスクランブルエラー検出信号を受けてスクランブラリ
セット要求信号を第2のデータ送信回路に出力すること
により、自動的にスクランブルのタイミングを設定する
ことで、スクランブルずれを自動補正するデータ送受信
装置を実現することができる。
【0025】この発明の請求項4に対応する第4の実施
の形態のデータ送受信装置について説明する。図4は第
4の実施の形態におけるデータ送受信装置の構成図を示
すものである。図4において、1、2は送受信回路、1
A、1Bはデータ送信回路、2A、2Bはデータ受信回
路、3Bはスクランブラリセット信号挿入回路、4はス
クランブラリセット要求検出回路、5はディスクランブ
ルエラー検出回路、6はスクランブラリセット要求挿入
回路である。
【0026】図4に示すデータ送信回路1A、1B、デ
ータ受信回路2A、2B、スクランブラリセット要求検
出回路4、ディスクランブルエラー検出回路5、スクラ
ンブラリセット要求挿入回路6は第2の実施の形態で示
した回路と同一のものであり、またスクランブラリセッ
ト信号挿入回路3Bは第1の実施の形態で示した回路と
同一のものである。第1の実施の形態および第2の実施
の形態と異なる点について説明すると、スクランブルの
ずれによりデータ誤りが発生した場合、スクランブラリ
セット要求検出回路4は、スクランブラリセット要求検
出信号を送受信回路1の外部へ出力する。この外部へ出
力されたスクランブラリセット要求検出信号から、例え
ばマイコンなどによりタイミング設定信号を生成し、ス
クランブラリセット信号挿入回路3Bへタイミング設定
信号を出力する。
【0027】このようにディスクランブルエラー検出回
路5、スクランブラリセット要求挿入回路6、スクラン
ブラリセット要求検出回路4およびスクランブラリセッ
ト信号挿入回路3Bを設け、外部装置でスクランブラリ
セット要求検出信号を受けてタイミング設定信号をスク
ランブラリセット要求挿入回路3Bに出力することによ
り、スクランブルずれ発生時に所望のスクランブルのタ
イミングを設定し、スクランブルのタイミングずれを自
動補正するデータ送受信装置を実現することができる。
【0028】この発明の請求項5に対応する第5の実施
の形態のデータ送受信装置について説明する。図5は第
5の実施の形態におけるデータ送受信装置の構成図を示
すものである。図5において、1、2は送受信回路、1
A、1Bはデータ送信回路、2A、2Bはデータ受信回
路、3Cはスクランブラリセット信号挿入回路、4はス
クランブラリセット要求検出回路、5はディスクランブ
ルエラー検出回路、6はスクランブラリセット要求挿入
回路である。
【0029】図5に示すデータ送信回路1A、1B、デ
ータ受信回路2A、2B、スクランブラリセット要求検
出回路4、ディスクランブルエラー検出回路5、スクラ
ンブラリセット要求挿入回路6は第2の実施の形態で示
した回路と同一のものである。第2の実施の形態と異な
る点について説明すると、スクランブルのずれによりデ
ータ誤りが発生した場合、スクランブラリセット要求検
出回路4は、スクランブラリセット要求検出信号を送受
信回路1のスクランブラリセット信号挿入回路3Cへ出
力する。スクランブラリセット信号挿入回路3Cは、ク
ロック信号、タイミング設定信号およびスクランブラリ
セット要求検出回路4の出力を入力とし、送受信回路1
のデータ送信回路1Aへ信号を出力する。このような構
成により、外部からタイミング設定信号でスクランブル
のタイミングを設定できると同時に、データ送受信装置
内部でも自動的にスクランブルのタイミングのずれを補
正できる。
【0030】このようにディスクランブルエラー検出回
路5、スクランブラリセット要求挿入回路6、スクラン
ブラリセット要求検出回路4およびスクランブラリセッ
ト信号挿入回路3Cを設けることで、外部から所望のス
クランブルのタイミングを設定でき、またスクランブル
のタイミングずれを自動補正するデータ送受信装置を実
現することができる。
【0031】この発明の請求項6に対応する第6の実施
の形態のデータ送受信装置について説明する。図6は第
6の実施の形態におけるデータ送受信装置の構成図を示
すものである。図6において、1、2は送受信回路、1
A、1Bはデータ送信回路、2A、2Bはデータ受信回
路、4はスクランブラリセット要求検出回路、5はディ
スクランブルエラー検出回路、6はスクランブラリセッ
ト要求挿入回路、7はスクランブラリセットタイミング
制御回路である。
【0032】図6に示すデータ送信回路1A、1B、デ
ータ受信回路2A、2B、スクランブラリセット要求検
出回路4、ディスクランブルエラー検出回路5、スクラ
ンブラリセット要求挿入回路6は第2の実施の形態で示
した回路と同一のものである。第2の実施の形態と異な
る点について説明すると、スクランブルのずれによりデ
ータ誤りが発生した場合、スクランブラリセット要求検
出回路4は、スクランブラリセットタイミイング制御信
号を送受信回路1のスクランブラリセットタイミイング
制御回路7へ出力する。スクランブラリセットタイミイ
ング制御回路7は、クロック信号、スクランブラリセッ
ト要求検出回路4の出力を入力とし、送受信回路1のデ
ータ送信回路へ信号を出力し、データ送受信のスクラン
ブルのリセットタイミイングを変更する。スクランブラ
リセットタイミイング制御回路7では、スクランブラリ
セット要求検出回路4からの信号入力がある度に、スク
ランブルのリセットタイミイングの間隔をある一定の幅
で短くする。スクランブルのリセットタイミイングの間
隔をスクランブルのずれがある度に短くし、スクランブ
ルのずれがなくなるとスクランブルのリセットタイミイ
ングの間隔は安定する。このような構成により、データ
送受信装置内部でスクランブルのタイミングを設定で
き、自動的にスクランブルのタイミングのずれを補正で
きる。
【0033】このようにディスクランブルエラー検出回
路5、スクランブラリセット要求挿入回路6、スクラン
ブラリセット要求検出回路4およびスクランブラリセッ
トタイミイング制御回路7を設けることで、自動的にス
クランブルのタイミングを設定でき、スクランブルのタ
イミングずれを自動補正するデータ送受信装置を実現す
ることができる。
【0034】
【発明の効果】請求項1記載のデータ送受信装置によれ
ば、スクランブルしたデータを送受信するデータ送受信
装置において、タイミング設定の可能なスクランブラリ
セット信号挿入回路を設けたため、データのスクランブ
ルタイミング誤りが発生してもスクランブルのタイミン
グを制御することができる。
【0035】請求項2記載のデータ送受信装置によれ
ば、ディスクランブルエラー検出回路、スクランブラリ
セット要求挿入回路およびスクランブラリセット要求検
出回路により、自動的にスクランブルのタイミングを設
定することで、スクランブルずれを自動補正するデータ
送受信装置を実現することができる。請求項3記載のデ
ータ送受信装置によれば、ディスクランブルエラー検出
回路およびスクランブラリセット要求検出回路を設け、
外部装置でディスクランブルエラー検出回路のディスク
ランブルエラー検出信号を受けてスクランブラリセット
要求信号を第2のデータ送信回路に出力することによ
り、自動的にスクランブルのタイミングを設定すること
で、スクランブルずれを自動補正するデータ送受信装置
を実現することができる。
【0036】請求項4記載のデータ送受信装置によれ
ば、ディスクランブルエラー検出回路、スクランブラリ
セット要求挿入回路、スクランブラリセット要求検出回
路およびスクランブラリセット信号挿入回路を設け、外
部装置でスクランブラリセット要求検出信号を受けてタ
イミング設定信号をスクランブラリセット要求挿入回路
に出力することにより、スクランブルのずれの発生時に
所望のスクランブルのタイミングを設定し、スクランブ
ルのタイミングずれを自動補正するデータ送受信装置を
実現することができる。
【0037】請求項5記載のデータ送受信装置によれ
ば、ディスクランブルエラー検出回路、スクランブラリ
セット要求挿入回路、スクランブラリセット要求検出回
路およびスクランブラリセット信号挿入回路により、外
部から所望のスクランブルのタイミングを設定でき、ま
たスクランブルのタイミングずれを自動補正するデータ
送受信装置を実現することができる。
【0038】請求項6記載のデータ送受信装置によれ
ば、ディスクランブルエラー検出回路、スクランブラリ
セット要求挿入回路、スクランブラリセット要求検出回
路およびスクランブラリセットタイミイング制御回路に
より、自動的にスクランブルのタイミングを設定でき、
スクランブルのタイミングずれを自動補正するデータ送
受信装置を実現することができる。
【図面の簡単な説明】
【図1】この発明の第1の実施の形態におけるデータ送
受信装置の構成図である。
【図2】第2の実施の形態におけるデータ送受信装置の
構成図である。
【図3】第3の実施の形態におけるデータ送受信装置の
構成図てある。
【図4】第4の実施の形態におけるデータ送受信装置の
構成図である。
【図5】第5の実施の形態におけるデータ送受信装置の
構成図である。
【図6】第6の実施の形態におけるデータ送受信装置の
構成図である。
【図7】従来例のデータ送受信装置の構成図である。
【符号の説明】
1、2 送受信回路 1A、1B データ送信回路 2A、2B データ受信回路 3A、3B、3C スクランブラリセット信号挿入回路 4 スクランブラリセット要求検出回路 5 ディスクランブルエラー検出回路 6 スクランブラリセット要求挿入回路 7 スクランブラリセットタイミング制御回路

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 データをスクランブルするスクランブラ
    を有するデータ送信回路と、スクランブルのタイミング
    を設定するタイミング設定信号とクロック信号を入力し
    て前記データ送信回路の前記スクランブラをリセットす
    る信号を出力するとともに前記データ送信回路により送
    信するデータにディスクランブラリセット用のディスク
    ランブラリセット信号部を付加させるスクランブラリセ
    ット信号挿入回路と、前記データ送信回路から伝送路を
    介して受信したデータの前記ディスクランブラリセット
    信号部によりリセットされてデータをディスクランブル
    するディスクランブラを有するデータ受信回路とを備え
    たデータ送受信装置。
  2. 【請求項2】 データをスクランブルするスクランブラ
    を有する第1のデータ送信回路と、この第1のデータ送
    信回路から伝送路を介して受信したデータのディスクラ
    ンブラリセット信号部によりリセットされて前記データ
    をディスクランブルするディスクランブラを有する第1
    のデータ受信回路と、この第1のデータ受信回路からデ
    ータ誤りを検出するディスクランブルエラー検出回路
    と、このディスクランブルエラー検出回路の出力を入力
    してスクランブラリセット要求挿入信号を出力するスク
    ランブラリセット要求挿入回路と、このスクランブラリ
    セット要求挿入回路の出力を入力して送信データにスク
    ランブラのリセットを要求する信号を付加する第2のデ
    ータ送信回路と、この第2のデータ送信回路から伝送路
    を介して送信されたデータをディスクランブルして受信
    する第2のデータ受信回路と、この第2のデータ受信回
    路からリセット要求信号を検出して前記第1のデータ送
    信回路のスクランブラをリセットし前記第1のデータ送
    信回路により送信するデータにディスクランブラリセッ
    ト信号部を付加させるスクランブラリセット要求検出回
    路とを備えたデータ送受信装置。
  3. 【請求項3】 データをスクランブルするスクランブラ
    を有する第1のデータ送信回路と、この第1のデータ送
    信回路から伝送路を介して受信したデータのディスクラ
    ンブラリセット信号部によりリセットされて前記データ
    をディスクランブルするディスクランブラを有する第1
    のデータ受信回路と、この第1のデータ受信回路からデ
    ータ誤りを検出し外部にディスクランブルエラー検出信
    号を出力するディスクランブルエラー検出回路と、外部
    からのリセット要求信号を入力して送信データにスクラ
    ンブラのリセットを要求する信号を付加する第2のデー
    タ送信回路と、この第2のデータ送信回路から伝送路を
    介して送信したデータをディスクランブルして受信する
    第2のデータ受信回路と、この第2のデータ受信回路か
    らリセット要求信号を検出し前記第1のデータ送信回路
    のスクランブラをリセットし前記第1のデータ送信回路
    により送信するデータにディスクランブラリセット信号
    部を付加するスクランブラリセット要求検出回路とを備
    えたデータ送受信装置。
  4. 【請求項4】 スクランブルのタイミングを設定するた
    めの外部からのタイミング設定信号によりスクランブラ
    リセット用の信号を出力するとともにスクランブルして
    送信するデータにディスクランブラリセット用のディス
    クランブラリセット信号部を付加させるスクランブラリ
    セット信号挿入回路と、データをスクランブルするスク
    ランブラを有する第1のデータ送信回路と、この第1の
    データ送信回路から伝送路を介して受信したデータの前
    記ディスクランブラリセット信号部によりリセットされ
    てデータをディスクランブルするディスクランブラを有
    する第1のデータ受信回路と、この第1のデータ受信回
    路からデータ誤りを検出するディスクランブルエラー検
    出回路と、このディスクランブルエラー検出回路の出力
    を入力してスクランブラリセット要求挿入信号を出力す
    るスクランブラリセット要求挿入回路と、前記スクラン
    ブラリセット要求挿入回路の出力を入力して送信データ
    にスクランブラのリセットを要求する信号を付加する第
    2のデータ送信回路と、この第2のデータ送信回路から
    伝送路を介して受信したデータをディスクランブルして
    受信する第2のデータ受信回路と、この第2のデータ受
    信回路からリセット要求信号を検出し外部に出力するス
    クランブラリセット要求検出回路とを備えたデータ送受
    信装置。
  5. 【請求項5】 データをスクランブルするスクランブラ
    を有する第1のデータ送信回路と、この第1のデータ送
    信回路から伝送路を介して受信したデータのディスクラ
    ンブラリセット信号部によりリセットされて前記データ
    をディスクランブルするディスクランブラを有する第1
    のデータ受信回路と、この第1のデータ受信回路からデ
    ータ誤りを検出するディスクランブルエラー検出回路
    と、このディスクランブルエラー検出回路の出力を入力
    してスクランブラリセット要求挿入信号を出力するスク
    ランブラリセット要求挿入回路と、このスクランブラリ
    セット要求挿入回路の出力を入力とし送信データにスク
    ランブラのリセットを要求する信号を付加する第2のデ
    ータ送信回路と、この第2のデータ送信回路から伝送路
    を介して受信されたデータをディスクランブルして受信
    する第2のデータ受信回路と、この第2のデータ受信回
    路からリセット要求信号を検出するスクランブラリセッ
    ト要求検出回路と、スクランブルのタイミイングを設定
    するタイミング設定信号とクロック信号および前記スク
    ランブラリセット要求検出回路の出力を入力して前記第
    1のデータ送信回路のスクランブラをリセットし前記第
    1のデータ送信回路により送信するデータにディスクラ
    ンブラリセット信号部を付加させるスクランブラリセッ
    ト信号挿入回路とを備えたデータ送受信装置。
  6. 【請求項6】 データをスクランブルするスクランブラ
    を有する第1のデータ送信回路と、この第1のデータ送
    信回路から伝送路を介して受信したデータのディスクラ
    ンブラリセット信号部によりリセットされてデータをデ
    ィスクランブルするディスクランブラを有する第1のデ
    ータ受信回路と、この第1のデータ受信回路からデータ
    誤りを検出するディスクランブルエラー検出回路と、こ
    のディスクランブルエラー検出回路の出力を入力してス
    クランブラリセット要求挿入信号を出力するスクランブ
    ラリセット要求挿入回路と、このスクランブラリセット
    要求挿入回路の出力を入力して送信データにスクランブ
    ラのリセットを要求する信号を付加する第2のデータ送
    信回路と、この第2のデータ送信回路から伝送路を介し
    て送信されたデータをディスクランブルして受信する第
    2のデータ受信回路と、この第2のデータ受信回路から
    リセット要求信号を検出するスクランブラリセット要求
    検出回路と、クロック信号および前記スクランブラリセ
    ット要求検出回路の出力を入力して前記第1のデータ送
    信回路のスクランブラリセットのタイミイングを制御す
    るスクランブラリセットタイミイング制御回路とを備え
    たデータ送受信装置。
JP9099946A 1997-04-17 1997-04-17 データ送受信装置 Pending JPH10290223A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9099946A JPH10290223A (ja) 1997-04-17 1997-04-17 データ送受信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9099946A JPH10290223A (ja) 1997-04-17 1997-04-17 データ送受信装置

Publications (1)

Publication Number Publication Date
JPH10290223A true JPH10290223A (ja) 1998-10-27

Family

ID=14260884

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9099946A Pending JPH10290223A (ja) 1997-04-17 1997-04-17 データ送受信装置

Country Status (1)

Country Link
JP (1) JPH10290223A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000068998A (ja) * 1998-08-17 2000-03-03 Nec Corp 秘話通信システムと秘話通信装置
JP2000286833A (ja) * 1999-03-31 2000-10-13 Mitsubishi Electric Corp 通信システムおよび通信方法
JP2001186183A (ja) * 1999-12-24 2001-07-06 Nec Corp 交換装置とスクランブル方法
JP2017200040A (ja) * 2016-04-27 2017-11-02 日立オートモティブシステムズ株式会社 演算装置、認証システム、認証方法
JP2019071083A (ja) * 2014-03-31 2019-05-09 フェリカネットワークス株式会社 情報処理装置、情報処理方法、及びプログラム

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000068998A (ja) * 1998-08-17 2000-03-03 Nec Corp 秘話通信システムと秘話通信装置
JP2000286833A (ja) * 1999-03-31 2000-10-13 Mitsubishi Electric Corp 通信システムおよび通信方法
JP2001186183A (ja) * 1999-12-24 2001-07-06 Nec Corp 交換装置とスクランブル方法
JP2019071083A (ja) * 2014-03-31 2019-05-09 フェリカネットワークス株式会社 情報処理装置、情報処理方法、及びプログラム
JP2017200040A (ja) * 2016-04-27 2017-11-02 日立オートモティブシステムズ株式会社 演算装置、認証システム、認証方法
WO2017187924A1 (ja) * 2016-04-27 2017-11-02 日立オートモティブシステムズ株式会社 演算装置、認証システム、認証方法

Similar Documents

Publication Publication Date Title
CA1254277A (en) Digital communication system including an error correcting encoder/decoder and a scrambler/descrambler
JP3660721B2 (ja) 衛星伝送システム受信装置
EP1836783A2 (en) Methods and apparatus for optical wireless communication
GB2429359A (en) HDMI transmission systems for delivering image signals and packetized audio and auxiliary data
US4689606A (en) Data encoding/decoding circuit
US5341399A (en) Digital transmission test signal generating circuit
JPH10290223A (ja) データ送受信装置
EP0549047B1 (en) Scrambler/descrambler and synchronizer for a data transmission system
US5946398A (en) State synchronized cipher text scrambler
JP4407910B2 (ja) データ受信装置
JPH04267653A (ja) モデム装置
WO2007023620A1 (ja) データ受信装置及びデータ送受信システム
JPS5860848A (ja) デジタル信号伝送方法
US6477677B1 (en) Device and method for coding and decoding data
JP2591330B2 (ja) 誤り訂正方式
KR960028518A (ko) 피오엔(pon)에서의 버스트 데이타 전송장치
JPS63226145A (ja) スクランブルドバイナリ型伝送システム
KR950022522A (ko) 원격 데이타 서비스 유니트(dsu) 제어장치
JPS5961245A (ja) スクランブラ/デスクランブラを用いたデ−タ伝送方式
KR0179932B1 (ko) 적외선 데이타 통신장치
KR100351800B1 (ko) 알에스(rs)디코딩장치
JPH04310032A (ja) ループ伝送路内制御方式
GB2133954A (en) Receiver for a digital data communication system
JP2000209196A (ja) 暗号通信方法及び装置
JPS63197137A (ja) フレ−ム同期方式