JPH0961893A - Stroboscopic device - Google Patents

Stroboscopic device

Info

Publication number
JPH0961893A
JPH0961893A JP21207295A JP21207295A JPH0961893A JP H0961893 A JPH0961893 A JP H0961893A JP 21207295 A JP21207295 A JP 21207295A JP 21207295 A JP21207295 A JP 21207295A JP H0961893 A JPH0961893 A JP H0961893A
Authority
JP
Japan
Prior art keywords
signal
state
cpu
standby state
processing unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP21207295A
Other languages
Japanese (ja)
Other versions
JP3655949B2 (en
Inventor
Hirohito Maruyama
裕仁 丸山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
West Electric Co Ltd
Canon Inc
Original Assignee
West Electric Co Ltd
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by West Electric Co Ltd, Canon Inc filed Critical West Electric Co Ltd
Priority to JP21207295A priority Critical patent/JP3655949B2/en
Publication of JPH0961893A publication Critical patent/JPH0961893A/en
Application granted granted Critical
Publication of JP3655949B2 publication Critical patent/JP3655949B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Stroboscope Apparatuses (AREA)

Abstract

PROBLEM TO BE SOLVED: To prevent an adverse influence from being exerted because both a synchro signal and a single light emission signal are transmitted by easily software processing by executing desired operation whichever signal, the synchro signal or the single light emission signal, is supplied when a CPU is in an active state, and preventing the synchro signal from being transmitted but transmitting only the single light emission signal as a control signal when the CPU is in a standby state. SOLUTION: A control means 12 includes a diode 13, transistors 14, 15 and 16 being a switching element and resistances 17 to 22 in addition to diodes 4 and 7 and resistances 8 and 11, and controls the transmission of the synchro signal or the single light emission signal generated by the operation of an X contact 3 or a single light emission contact 9 to the CPU 1. The mode terminal 1c of the CPU 1 is a terminal constituted so that it may output a low level signal when the CPU 1 is in the active state where the desired operation is executed and a high level signal when the CPU 1 is in the standby state where no operation is executed.

Description

【発明の詳細な説明】Detailed Description of the Invention

【産業上の利用分野】本発明は写真撮影の際に補助光源
として有用されているストロボ装置に関し、特に中央演
算処理装置(以下、単にCPUと記す)を備えると共
に、このCPUを、電源が供給されている状態で所定期
間装置の使用が確認できなかった時に、所望動作を行え
る能動状態から何等の動作も行わない待機状態になすこ
とにより上記電源の浪費を防止するストロボ装置に関す
るものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a strobe device which is useful as an auxiliary light source during photography, and more particularly, it is equipped with a central processing unit (hereinafter simply referred to as CPU), and this CPU is supplied with power. The present invention relates to a strobe device for preventing waste of the power source by changing from an active state in which a desired operation can be performed to a standby state in which no operation is performed when the usage of the device cannot be confirmed for a predetermined period of time.

【従来の技術】ストロボ装置は、例えば周知のシンクロ
信号等の発光開始信号に応答して主コンデンサの充電電
荷を閃光放電管に供給して当該閃光放電管を発光させる
動作を基本動作とする装置であると共に、従来より写真
撮影に際し、例えば夜間や室内等の被写体の周辺輝度が
低い場合等において補助光源として有用されている。加
えて、近年のストロボ装置は、CPUを備え、例えば装
着されるカメラとの間で絞り値情報等の撮影情報を交換
したり、電源の消費動作や閃光放電管の発光動作を種々
の形態で制御する等、高機能化が一段と進んできてい
る。冒頭に述べたような装置、すなわち、CPUを備え
たストロボ装置において、備えているCPUを、電源が
供給されている状態で装置の使用が所定期間確認できな
かった時に、所望動作を行える能動状態から何等の動作
も行わない待機状態に制御することによりストロボ装置
としての動作を禁止し、これによって上記電源の浪費を
防止する状態を、電源の一つの消費動作形態として設定
できる機能を有するストロボ装置もよく知られている。
ところで、上記のような待機状態を設定できる機能を備
えたストロボ装置においては、上記待機状態を解除する
ことにより備えているCPUを能動状態に復帰させる構
成が必須の構成として必要になることは詳述するまでも
なく、従来、上記CPUの待機状態の解除、すなわち能
動状態への復帰は、図2に示したような構成により、シ
ンクロ信号あるいは単発発光信号を上記CPUが受ける
ことにより実施されていた。すなわち、図2は、待機状
態を設定できる機能を備えたストロボ装置における、シ
ンクロ信号あるいは単発発光信号による上記待機状態の
解除および発光制御構成を備えた従来のストロボ装置例
の要部略電気回路図を示している。図2においてCPU
1は、ストロボ装置の一部、例えば装着されるカメラと
の間で絞り値情報等の交換動作を実施する交換構成等を
構成し、駆動電源2が供給されることにより上記交換動
作等の所望動作を行う能動状態になされると共に、かか
る駆動電源2が供給されている状態で装置の使用が所定
期間確認できなかった時に上記能動状態から何等の動作
も行わない待機状態に制御される。また、CPU1は、
駆動電源2と抵抗10介して接続される発光起動端子1
aと、駆動電源2と抵抗11を介して接続される解除端
子1bを有し、さらに、CPU1は、能動状態にある
時、上記発光起動端子1aに例えば低レベル信号である
発光信号が入力されることにより図示していない閃光放
電管の発光動作を開始させ、また待機状態にある時、上
記解除端子1bに例えば低レベル信号である解除信号が
入力されることにより能動状態に復帰するように構成さ
れている。X接点3は、ダイオード4,5および抵抗6
を介して上記発光起動端子1aと、またダイオード4,
7および抵抗8を介して上記解除端子1bと接続され、
閉成動作されることによりダイオード4,5および7の
接続点である図2中のA点に低レベル信号であるいわゆ
るシンクロ信号を生成する接点である。単発発光接点9
は、ダイオード5および抵抗6を介して上記発光起動端
子1aと、またダイオード7および抵抗8を介して上記
解除端子1bと接続され、閉成動作されることにより先
のX接点3と同様、図2中のA点に低レベル信号である
いわゆる単発発光信号を生成する接点である。すなわ
ち、先のX接点3と単発発光接点9は、CPU1の発光
起動端子1aと解除端子1bに対して並列接続され、し
たがって図2に示した構成においては、X接点3あるい
は単発発光接点9のどちらが閉成動作されても、図2中
のA点にシンクロ信号あるいは単発発光信号である低レ
ベル信号が生成され、さらにこの低レベル信号がCPU
1の発光起動端子1aおよび解除端子1bの両端子にダ
イオード5,7等を介して入力される。この結果、CP
U1は、能動状態にある時には、上記両X接点3,9の
どちらか一方の動作によってその発光起動端子1aに入
力される低レベル信号により図示していない閃光放電管
の発光動作を開始させるように動作し、また待機状態に
ある時には、両接点3,9のどちらか一方の動作によっ
てその解除端子1bに入力される低レベル信号により能
動状態に復帰するように動作する。
2. Description of the Related Art A strobe device is a device whose basic operation is to supply the charge charged in a main capacitor to a flash discharge tube in response to a light emission start signal such as a well-known synchro signal to cause the flash discharge tube to emit light. In addition, it has been conventionally used as an auxiliary light source when taking a picture, for example, at night or when the ambient brightness of a subject such as indoors is low. In addition, recent strobe devices have a CPU, and exchange photographing information such as aperture value information with a camera to be mounted, power consumption operation, and flash discharge tube light emission operation in various forms. Higher functionality such as control has been advanced. In a device such as the one described at the beginning, that is, in a strobe device having a CPU, the CPU provided is in an active state in which desired operation can be performed when use of the device cannot be confirmed for a predetermined period while power is being supplied. The strobe device has a function of prohibiting the operation of the strobe device by controlling a standby state in which no operation is performed, thereby preventing the waste of the power source as one consumption operation mode of the power source. Is also well known.
By the way, in the strobe device having the function of setting the standby state as described above, it is necessary to have a configuration in which the CPU provided by releasing the standby state is returned to the active state as an essential configuration. Needless to say, conventionally, the release of the standby state of the CPU, that is, the return to the active state, is carried out by receiving the synchronizing signal or the single light emission signal by the CPU with the configuration shown in FIG. It was That is, FIG. 2 is a schematic electrical circuit diagram of a main part of an example of a conventional strobe device having a structure for releasing the standby state and emitting a light emission control signal by a synchronizing signal or a single emission signal in a strobe device having a function of setting a standby state. Is shown. CPU in FIG.
Reference numeral 1 constitutes a part of the strobe device, for example, an exchanging configuration for exchanging aperture value information and the like with a mounted camera, and when the driving power source 2 is supplied, the exchanging operation or the like is desired. When the drive power supply 2 is supplied and the device cannot be used for a predetermined period of time while the drive power supply 2 is supplied, the active state is controlled to a standby state in which no operation is performed. Also, the CPU 1
The light emission starting terminal 1 connected to the driving power source 2 through the resistor 10.
a and a release terminal 1b connected to the driving power supply 2 via the resistor 11. Further, when the CPU 1 is in the active state, a light emission signal which is a low level signal is input to the light emission activation terminal 1a. By doing so, the light emitting operation of a flash discharge tube (not shown) is started, and when in the standby state, the release terminal 1b is returned to the active state by inputting a release signal which is a low level signal, for example. It is configured. The X contact 3 has diodes 4, 5 and a resistor 6
Through the light emission starting terminal 1a, the diode 4,
7 and the resistor 8 are connected to the release terminal 1b,
It is a contact point which generates a so-called synchro signal which is a low level signal at a point A in FIG. Single light emitting contact 9
Is connected to the light emission starting terminal 1a via the diode 5 and the resistor 6 and to the release terminal 1b via the diode 7 and the resistor 8, and is closed to operate similarly to the X contact 3 described above. It is a contact point for generating a so-called single emission signal which is a low level signal at point A in 2. That is, the X contact 3 and the single-shot light emitting contact 9 are connected in parallel to the light emission starting terminal 1a and the release terminal 1b of the CPU 1. Therefore, in the configuration shown in FIG. Whichever is closed, a low-level signal, which is a synchronizing signal or a single-shot light emission signal, is generated at point A in FIG.
The light emission starting terminal 1a and the release terminal 1b of No. 1 are input via the diodes 5, 7 and the like. As a result, CP
When the U1 is in the active state, U1 starts the light emitting operation of the flash discharge tube (not shown) by the low level signal inputted to the light emitting starting terminal 1a by the operation of either one of the X contacts 3 and 9. In the standby state, the operation of either one of the contacts 3 and 9 causes the low level signal input to the release terminal 1b to return to the active state.

【発明が解決しようとする課題】上述のように図2に示
した従来装置は、X接点あるいは単発発光接点が動作す
ることにより同様な低レベル信号であるシンクロ信号あ
るいは単発発光信号のどちらか一方がCPUの解除端子
に入力されれば、上記CPUの待機状態の解除、すなわ
ち待機状態から能動状態への復帰動作が行われることに
なる。しかしながら、ここで、上記CPUに入力される
信号を中心に見てみると、当該CPUが能動状態である
のか待機状態であるのかにかかわらず、その解除端子と
発光起動端子には上記両接点の動作により必ず低レベル
信号が供給される構成となっており、一方、先に述べた
ようなCPUの待機状態は、通常、一旦設定されると以
後は設定されたその状態が確実に解除されない限り安定
した種々の所望動作を保証できない状態を設定するもの
であり、換言すれば、安定した所望動作を期待するには
確実に能動状態に復帰していることが必要条件であり、
かかる点において先の構成は以下のような不都合点を有
している。例えば、今、CPUの待機状態時に発光起動
端子に入力される低レベル信号について考慮してみる
と、当該低レベル信号は、待機状態を解除するべく解除
端子に入力される低レベル信号と同期して上記発光起動
端子に入力されることになることから、CPUの待機状
態から能動状態への復帰時点によっては上記CPUに不
所望な動作状態を生じさせてしまう信号として機能する
恐れがある。したがって、先の構成においては、上記発
光起動端子に入力される低レベル信号による悪影響を防
止するための防止構成を必要とする煩わしさを有し、ま
たその防止構成自体も、従来より上記低レベル信号が入
力されてもそれを入力信号として受け付けないようなソ
フト処理にて構成することが一般的であり、このため例
えば割込み処理等の複雑なソフトが必要となり、この結
果、先の構成はCPU内の信号処理ソフトが複雑化する
ことになる不都合点を有していた。本発明は上述したよ
うな不都合点を考慮してなしたもので、待機状態時にお
いては、上記待機状態を解除し能動状態に復帰させるた
めの単発発光信号のみがCPUに伝達されるように回路
的に制御することにより、上記CPUにおいて複雑なソ
フト処理を行う必要のないストロボ装置を提供すること
を目的とする。
As described above, in the conventional device shown in FIG. 2, either the sync signal or the single-shot light emission signal, which is a similar low level signal, is activated by the operation of the X contact or the single-shot light emission contact. Is input to the release terminal of the CPU, the standby state of the CPU is released, that is, the operation of returning from the standby state to the active state is performed. However, here, focusing on the signals input to the CPU, regardless of whether the CPU is in the active state or in the standby state, the release terminal and the light emission starting terminal have both contacts. The low-level signal is always supplied by the operation. On the other hand, the standby state of the CPU as described above is normally set once, and thereafter the set state is surely released unless it is surely released. It sets a state where stable various desired operations cannot be guaranteed. In other words, in order to expect a stable desired operation, it is a necessary condition that the active state is reliably restored.
In this respect, the above configuration has the following disadvantages. For example, considering a low-level signal input to the light-emission activation terminal when the CPU is in the standby state, the low-level signal is synchronized with the low-level signal input to the release terminal to release the standby state. Since it is input to the light emission starting terminal, it may function as a signal that causes an undesired operating state of the CPU depending on the time when the CPU returns from the standby state to the active state. Therefore, the above configuration has the troublesomeness of requiring the preventive configuration for preventing the adverse effect of the low level signal input to the light emission starting terminal, and the preventive configuration itself has the above-mentioned low level. Even if a signal is input, it is generally configured by software processing that does not accept it as an input signal. Therefore, for example, complicated software such as interrupt processing is required. As a result, the previous configuration is a CPU The signal processing software therein has a disadvantage that it becomes complicated. The present invention has been made in consideration of the inconveniences described above, and in the standby state, a circuit is provided so that only a single light emission signal for releasing the standby state and returning to the active state is transmitted to the CPU. It is an object of the present invention to provide a strobe device that does not need to perform complicated software processing in the above CPU by performing a dynamic control.

【課題を解決するための手段】本発明によるストロボ装
置は、電源が供給されている状態で装置の使用が所定期
間確認できなかった時に、備えているCPU算処理装置
を、所望動作を行える能動状態から何等の動作も行わな
い待機状態になすことにより上記電源の浪費を防止する
ストロボ装置であって、上記能動状態時には、シンクロ
信号および単発発光信号のいずれが供給されても夫々を
上記CPUに伝達して上記CPUに所望の動作を行わ
せ、上記待機状態時には、シンクロ信号の上記CPUへ
の伝達を阻止すると共に単発発光信号を上記CPUを上
記待機状態から上記能動状態になす制御信号として上記
CPUに伝達する制御手段を備えて構成される。
According to the strobe device of the present invention, when the device cannot be used for a predetermined period of time while power is being supplied, the CPU arithmetic device provided can be activated to perform a desired operation. A strobe device for preventing waste of the power source by changing from a state to a standby state in which no operation is performed. In the active state, regardless of whether a sync signal or a single emission signal is supplied, the strobe device is supplied to the CPU. In the standby state, the CPU transmits the synchronized signal to the CPU to perform a desired operation, and prevents the synchronization signal from being transmitted to the CPU, and the single emission signal is used as a control signal for changing the CPU from the standby state to the active state. It is configured to include control means for transmitting to the CPU.

【作用】本発明によるストロボ装置は上記のような構成
を有することから、CPUが能動状態になされている
時、従来構成と同様、シンクロ信号あるいは単発発光信
号が供給された場合、いずれの信号も制御手段を介して
上記CPUに伝達・入力されることになり、よって上記
CPUは所望の動作を行うことになる。一方、CPUが
待機状態になされている時には、制御手段により、上記
CPUへのシンクロ信号の伝達が回路的に阻止されると
共に単発発光信号が上記CPUを上記待機状態から能動
状態になす制御信号としてのみ上記CPUに伝達される
ことになり、この結果、待機状態の解除による能動状態
への復帰動作は、X接点の動作により実施されることは
なく、単発発光接点の動作により単発発光信号がCPU
の解除端子に入力された時のみ実施されることになる。
換言すれば、待機状態時においては、CPUの発光起動
端子と解除端子の両方に、同時にシンクロ信号あるいは
単発発光信号が入力されることはなく、したがって同時
に入力される構成による不都合の発生を防止するために
上記CPUにおいて複雑なソフト処理を行う必要はなく
なる。
Since the strobe device according to the present invention has the above-mentioned structure, when the CPU is in the active state, when the synchronizing signal or the single-shot light emission signal is supplied, as in the conventional structure, both signals are supplied. It is transmitted and input to the CPU via the control means, and thus the CPU performs a desired operation. On the other hand, when the CPU is in the standby state, the control means circuitally blocks the transmission of the synchronizing signal to the CPU, and the single emission signal serves as a control signal for switching the CPU from the standby state to the active state. As a result, the operation of returning to the active state by releasing the standby state is not performed by the operation of the X contact, and the single emission signal is transmitted by the operation of the single emission contact to the CPU.
It will be executed only when it is input to the release terminal.
In other words, in the standby state, the synchronization signal or the single-shot light emission signal is not simultaneously input to both the light emission start terminal and the release terminal of the CPU, and therefore, the inconvenience caused by the simultaneous input is prevented. Therefore, it is not necessary to perform complicated software processing in the CPU.

【実施例】図1は本発明によるストロボ装置の一実施例
を示す要部電気回路図であり、図中、図2と同符号の構
成要素は同機能要素である。符号12は、図1で述べた
ダイオード4,7、抵抗8,11の他、ダイオード1
3、スイッチ素子である例えばトランジスタ14,1
5,16および抵抗17〜22を含んで構成され、X接
点3あるいは単発発光接点9の動作により生成されるこ
とになるシンクロ信号あるいは単発発光信号のCPU1
への伝達を制御する制御手段を示している。なお、CP
U1のモード端子1cは、CPU1が所望動作を行える
能動状態になされている時に低レベル信号を、何等の動
作も行わない待機状態になされている時に高レベル信号
を出力するように構成された端子を示している。以下、
上記のような構成からなる本発明によるストロボ装置の
一実施例の動作について述べる。今、CPU1に駆動電
源2が供給されたとすると、CPU1は能動状態になさ
れると共に、その解除端子1bに高レベル信号が供給さ
れることになる。同時にCPU1は、そのモード端子1
cより低レベル信号を出力し、よってスイッチ素子であ
るトランジスタ16がオン状態に維持され、これにより
CPU1の発光起動端子1aに高レベル信号が供給され
ることになる。かかる状態においてX接点3が閉成動作
されると、図1中のB点に低レベル信号であるシンクロ
信号が生成されることになり、よってトランジスタ1
6、抵抗17,18、ダイオード4およびX接点3を介
して電流が流れ、上記抵抗17の両端の降下電圧にてト
ランジスタ14がオンし、さらにこのトランジスタ14
のオンにより抵抗19,20を介して電流が流れ、上記
抵抗20の両端の降下電圧にてトランジスタ15がオン
することになる。トランジスタ15がオンするとCPU
1の発光起動端子1aが低レベルに制御されることにな
り、すなわちトランジスタ15のオン動作は、それまで
高レベル信号が供給されていた上記発光起動端子1aに
低レベル信号が入力されることに他ならず、この結果、
CPU1は図示していない閃光放電管の発光動作を開始
させるように動作することになる。なお、先のB点の低
レベル信号は、本実施例においてはダイオード13によ
りそのアノード側への伝達が阻止され、すなわちダイオ
ード7および抵抗8を介してCPU1の解除端子1bに
入力されることはなく、換言すれば、本実施例は、X接
点3の閉成動作に基づいて生成される低レベル信号であ
るシンクロ信号が、CPU1の能動状態時にはCPU1
の解除端子1bに伝達されないように構成されている。
次に、CPU1が能動状態にある状態において単発発光
接点9が閉成動作されると、図1中のC点に低レベル信
号である単発発光信号が生成されることになり、よって
トランジスタ16、抵抗17,18およびダイオード1
3を介して電流が流れ、この結果、先の場合同様、上記
抵抗17の降下電圧によりトランジスタ14がオンする
ことになる。したがって、先の場合同様、トランジスタ
14のオンによりトランジスタ15がオンし、CPU1
の発光起動端子1aに低レベル信号が入力されてCPU
1が図示していない閃光放電管の発光動作を開始させる
ように動作する。なお、この時、先のC点の低レベル信
号に基づき抵抗11,8およびダイオード7を介して電
流が流れ、この結果、それまで高レベル信号が供給され
ていた解除端子1bに低レベル信号が入力されることに
なるが、この解除端子1bに入力される低レベル信号に
ついては、CPU1がすでに能動状態であることから特
にCPU1に悪影響を及ぼすことはない。一方、CPU
1が、駆動電源2の供給状態において装置の使用が所定
期間確認できずに何等の動作も行えない待機状態になさ
れると、CPU1はそのモード端子1cより高レベル信
号を出力してスイッチ素子であるトランジスタ16をオ
フ状態に維持することになり、よって、トランジスタ1
6の出力側である図中のD点には何等の電圧も現れなく
なる。なお、かかる場合においてもCPU1の解除端子
1bには、先の場合同様、駆動電源2より抵抗11を介
して高レベル信号が入力されている。かかる待機状態に
おいて、今、X接点3が閉成動作されると、先の場合同
様、図1中のB点に低レベル信号であるシンクロ信号が
生成されることになるが、上述したようにトランジスタ
16がオフ状態に維持されて図1中のD点に何等の電圧
も現れていないことから抵抗17,18等を介して電流
が流れることはなく、よって、トランジスタ14、トラ
ンジスタ15がオンすることはない。この結果、CPU
1の発光起動端子1aには何等の信号も入力されないこ
とになり、もちろん、CPU1が図示していない閃光放
電管の発光動作を開始させるように動作することもな
い。なお、かかる待機状態においても先の能動状態時同
様、X接点3の閉成動作に基づくB点の低レベル信号が
CPU1の解除端子1bに入力されないことは、本実施
例の回路構成上明らかである。次に、上記のようなCP
U1の待機状態において単発発光接点9が閉成動作され
ると、図1中のC点に低レベル信号である単発発光信号
が生成され、これにより、抵抗11,8およびダイオー
ド7を介して電流が流れ、それまで高レベル信号が供給
されていた解除端子1bに低レベル信号が入力されるこ
とになる。したがって、CPU1はこの解除端子1bに
入力される低レベル信号に基づいて待機状態を解除し、
すなわち自身の状態をそれまでの待機状態から能動状態
に復帰させるべく動作することになる。なお、C点に低
レベル信号が生成されても抵抗17,18等を介して電
流が流れないことは、待機状態においては図1中のD点
に何等の電圧も現れないことから明らかであり、したが
って、トランジスタ14、トランジスタ15がオンする
こともなく、この結果、CPU1の発光起動端子1aに
は何等の信号も入力されず、もちろんCPU1が図示し
ていない閃光放電管の発光動作を開始させるように動作
することもない。以上述べたように、本発明によるスト
ロボ装置の一実施例は、制御手段12により、CPU1
の解除端子1bにX接点3の動作によって生成される低
レベル信号であるシンクロ信号は入力されることはな
く、当該解除端子1bにはCPU1が待機状態にある時
に単発発光接点9の動作によって生成される低レベル信
号である単発発光信号のみが入力されるように構成され
ている。
1 is an electric circuit diagram of an essential part showing an embodiment of a strobe device according to the present invention. In the figure, constituent elements having the same reference numerals as those in FIG. 2 are functional elements. Reference numeral 12 indicates the diode 1 in addition to the diodes 4 and 7 and the resistors 8 and 11 described in FIG.
3, switching elements such as transistors 14 and 1
5, 16 and resistors 17 to 22, and CPU 1 of a synchro signal or a single light emission signal to be generated by the operation of the X contact 3 or the single light emission contact 9.
3 shows a control means for controlling the transmission to. Note that CP
The mode terminal 1c of U1 is a terminal configured to output a low level signal when the CPU 1 is in an active state in which it can perform a desired operation and outputs a high level signal when in a standby state in which no operation is performed. Is shown. Less than,
The operation of one embodiment of the strobe device according to the present invention having the above-mentioned configuration will be described. Now, assuming that the driving power supply 2 is supplied to the CPU 1, the CPU 1 is brought into an active state, and a high level signal is supplied to its release terminal 1b. At the same time, the CPU 1 has its mode terminal 1
A low-level signal is output from c, so that the transistor 16 that is a switch element is maintained in the ON state, and thus a high-level signal is supplied to the light emission starting terminal 1a of the CPU 1. When the X contact 3 is closed in this state, a low-level synchro signal is generated at point B in FIG.
6, a current flows through the resistors 17 and 18, the diode 4 and the X contact 3, the transistor 14 is turned on by the voltage drop across the resistor 17, and the transistor 14 is turned on.
When the transistor is turned on, a current flows through the resistors 19 and 20, and the voltage drop across the resistor 20 turns on the transistor 15. When the transistor 15 turns on, the CPU
The light emission starting terminal 1a of No. 1 is controlled to the low level, that is, the ON operation of the transistor 15 is such that the low level signal is input to the light emission starting terminal 1a to which the high level signal has been supplied until then. As a result,
The CPU 1 operates to start the light emitting operation of the flash discharge tube (not shown). In the present embodiment, the low-level signal at the point B is prevented from being transmitted to the anode side by the diode 13, that is, is not input to the release terminal 1b of the CPU 1 via the diode 7 and the resistor 8. In other words, in other words, in the present embodiment, when the sync signal, which is a low level signal generated based on the closing operation of the X contact 3, the CPU 1 is in the active state.
It is configured not to be transmitted to the release terminal 1b.
Next, when the single-shot light emitting contact 9 is closed while the CPU 1 is in the active state, a single-shot light emitting signal which is a low level signal is generated at the point C in FIG. Resistors 17, 18 and diode 1
A current flows through the transistor 3, and as a result, the transistor 14 is turned on by the voltage drop of the resistor 17 as in the previous case. Therefore, as in the previous case, when the transistor 14 is turned on, the transistor 15 is turned on, and the CPU 1
When a low level signal is input to the light emission starting terminal 1a of the CPU
1 operates to start the light emitting operation of a flash discharge tube (not shown). At this time, a current flows through the resistors 11 and 8 and the diode 7 based on the low-level signal at the point C, and as a result, the low-level signal is supplied to the release terminal 1b to which the high-level signal has been supplied until then. Although it is input, the low-level signal input to the release terminal 1b does not particularly affect the CPU 1 because the CPU 1 is already in the active state. On the other hand, CPU
When the device 1 is in a standby state in which the device cannot be used for a predetermined period of time while the drive power source 2 is being supplied and no operation is performed, the CPU 1 outputs a high level signal from its mode terminal 1c to activate a switch element. One transistor 16 will be kept in the off state, thus transistor 1
No voltage appears at point D in the figure, which is the output side of 6. Even in such a case, a high-level signal is input to the release terminal 1b of the CPU 1 from the drive power supply 2 via the resistor 11 as in the previous case. In this standby state, when the X contact 3 is now closed, as in the previous case, a synchro signal which is a low level signal is generated at the point B in FIG. 1, but as described above. Since the transistor 16 is maintained in the off state and no voltage appears at the point D in FIG. 1, no current flows through the resistors 17 and 18, and the transistors 14 and 15 are turned on. There is no such thing. As a result, the CPU
No signal is input to the light emission starting terminal 1a of No. 1 and, of course, the CPU 1 does not operate to start the light emitting operation of the flash discharge tube (not shown). It is apparent from the circuit configuration of this embodiment that the low level signal at the point B based on the closing operation of the X contact 3 is not input to the release terminal 1b of the CPU 1 even in the standby state as in the active state. is there. Next, the CP as above
When the single-shot light-emitting contact 9 is closed in the standby state of U1, a single-shot light-emitting signal that is a low level signal is generated at point C in FIG. 1, which causes a current to flow through the resistors 11 and 8 and the diode 7. And the low level signal is input to the release terminal 1b to which the high level signal was supplied until then. Therefore, the CPU 1 releases the standby state based on the low level signal input to the release terminal 1b,
That is, it operates so as to restore its own state from the standby state until then to the active state. It should be noted that no current flows through the resistors 17, 18 and the like even if a low level signal is generated at the point C, because no voltage appears at the point D in FIG. 1 in the standby state. Therefore, the transistors 14 and 15 are not turned on, and as a result, no signal is input to the light emission starting terminal 1a of the CPU 1, and of course the CPU 1 starts the light emitting operation of the flash discharge tube (not shown). It doesn't work as well. As described above, in one embodiment of the flash device according to the present invention, the CPU 12 is controlled by the control means 12.
The sync signal, which is a low-level signal generated by the operation of the X contact 3, is not input to the release terminal 1b of FIG. It is configured so that only a single emission signal which is a low level signal to be input is input.

【発明の効果】本発明によるストロボ装置は、備えてい
るCPUが能動状態時には、シンクロ信号および単発発
光信号のいずれが供給されても夫々を上記CPUに伝達
して上記CPUに所望の動作を行わせ、上記CPUが待
機状態時には、シンクロ信号の上記CPUへの伝達を阻
止して上記単発発光信号のみを、上記CPUを上記待機
状態から上記能動状態になす制御信号として上記CPU
に伝達する制御手段を備えていることから、上記待機状
態時において上記シンクロ信号あるいは単発発光信号の
両者が上記CPUに伝達されることはなく、すなわちソ
フト処理を行うことなく上記待機状態時に上記単発発光
信号のみの上記CPUへの、上記CPUを上記待機状態
から上記能動状態になす制御信号としての伝達を実現で
きることになり、この結果、両者が伝達されることによ
る悪影響の防止を目的とした複雑なソフト処理を上記C
PUにおいて行う必要のないストロボ装置を提供できる
ことになる効果を有している。
In the strobe device according to the present invention, when the CPU provided therein is in the active state, both the synchronizing signal and the single-shot light emission signal are transmitted to the CPU to perform the desired operation. When the CPU is in the standby state, the transmission of the synchronizing signal to the CPU is blocked and only the single emission signal is used as the control signal for changing the CPU from the standby state to the active state.
Since the control means for transmitting to the CPU is provided, neither the synchronization signal nor the single-shot light emission signal is transmitted to the CPU in the standby state, that is, the single shot is generated in the standby state without performing soft processing. Transmission of only the light emission signal to the CPU as a control signal for changing the CPU from the standby state to the active state can be realized, and as a result, a complicated operation for preventing adverse effects due to the transmission of the both is realized. Soft processing is the above C
This has the effect of providing a strobe device that does not need to be performed in the PU.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明によるストロボ装置の一実施例を示す要
部電気回路図
FIG. 1 is a main part electric circuit diagram showing an embodiment of a strobe device according to the present invention.

【図2】従来のストロボ装置例の要部略電気回路図FIG. 2 is a schematic electrical circuit diagram of a main part of a conventional strobe device example.

【符号の説明】[Explanation of symbols]

1 中央演算処理装置(CPU) 2 駆動電源 3 X接点 4 ダイオード 5 ダイオード 6 抵抗 7 ダイオード 8 抵抗 9 単発発光接点 10 抵抗 11 抵抗 12 制御手段 13 ダイオード 14 トランジスタ 15 トランジスタ 16 トランジスタ 17 抵抗 18 抵抗 19 抵抗 20 抵抗 21 抵抗 22 抵抗 1 central processing unit (CPU) 2 drive power supply 3 X contact 4 diode 5 diode 6 resistance 7 diode 8 resistance 9 single-shot light emitting contact 10 resistance 11 resistance 12 control means 13 diode 14 transistor 15 transistor 16 transistor 17 resistance 18 resistance 19 resistance 20 Resistance 21 resistance 22 resistance

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】電源が供給されている状態で装置の使用が
所定期間確認できなかった時に、備えている中央演算処
理装置を、所望動作を行える能動状態から何等の動作も
行わない待機状態になすことにより前記電源の浪費を防
止するストロボ装置であって、前記能動状態時には、シ
ンクロ信号および単発発光信号のいずれが供給されても
夫々を前記中央演算処理装置に伝達して前記中央演算処
理装置に所望の動作を行わせ、前記待機状態時には、シ
ンクロ信号の前記中央演算処理装置への伝達を阻止する
と共に単発発光信号を前記中央演算処理装置を前記待機
状態から前記能動状態になす制御信号として前記中央演
算処理装置に伝達する制御手段を備えたストロボ装置。
1. When the device cannot be used for a predetermined period while the power is being supplied, the central processing unit provided is changed from an active state in which a desired operation can be performed to a standby state in which no operation is performed. A strobe device for preventing waste of the power source by doing so, and in the active state, regardless of whether a synchro signal or a single light emission signal is supplied, each is transmitted to the central processing unit and the central processing unit is transmitted. Perform a desired operation in the standby state and prevent transmission of a synchro signal to the central processing unit and a single emission signal as a control signal for changing the central processing unit from the standby state to the active state. A strobe device having a control means for transmitting to the central processing unit.
【請求項2】制御手段は、能動状態時にオン状態、待機
状態時にオフ状態に制御されると共にアノード同志が接
続された第1、第2ダイオードの夫々のカソードと接続
されるX接点および単発発光接点の両者と中央演算処理
装置との間に接続され、前記両接点と前記中央演算処理
装置間の電気的接続状態を制御するスイッチ素子と、カ
ソードが前記単発発光接点と接続されると共にアノード
側が前記中央演算処理装置と接続される第3ダイオード
とを含んでなる請求項1に記載のストロボ装置。
2. The control means is controlled to be in an on state in an active state and in an off state in a standby state and connected to the cathodes of the first and second diodes connected to the anodes, respectively, and a single light emission. A switch element that is connected between both contacts and the central processing unit and controls an electrical connection state between the both contacts and the central processing unit; a cathode connected to the single emission contact; and an anode side. The strobe device according to claim 1, further comprising a third diode connected to the central processing unit.
【請求項3】電源が供給されている状態で装置の使用が
所定期間確認できなかった時に所望動作を行える能動状
態から何等の動作も行わない待機状態になされる中央演
算処理装置と、X接点あるいは単発発光接点の閉成動作
に基づいて生成される信号の前記中央演算処理装置への
伝達を制御する制御手段とを備えたストロボ装置であっ
て、前記中央演算処理装置は所定の発光動作を開始させ
る発光信号が入力される発光起動端子、前記待機状態を
解除して前記能動状態に復帰させる解除信号が入力され
る解除端子および前記待機状態と能動状態とで異なる信
号を出力するモード端子を有するものであり、前記制御
手段は主極の一端が前記電源と接続されると共に制御極
が前記モード端子と接続され、前記能動状態時オン状態
に、前記待機状態時オフ状態に制御されるスイッチ素
子、該スイッチ素子の主極の他端および前記発光起動端
子と接続されると共にアノード同志が接続されている第
1,第2ダイオードを介してX接点と単発発光接点と接
続され、前記X接点あるいは単発発光接点の閉成動作
を、前記スイッチ素子のオン・オフ状態に対応して前記
発光起動端子に伝達するスイッチ部および前記解除端子
と前記単発発光接点間に順方向に接続される第3ダイオ
ードとを含んで構成されるものであり、前記待機状態時
に前記スイッチ素子をオフ状態に制御することにより、
前記待機状態時には前記単発発光接点の閉成動作のみを
前記第3ダイオードを介して前記解除端子に伝達するス
トロボ装置。
3. A central processing unit, which is placed in a standby state in which no operation is performed from an active state in which desired operation is performed when the use of the apparatus cannot be confirmed for a predetermined period while power is being supplied, and an X contact. Or a strobe device comprising a control means for controlling the transmission of a signal generated based on the closing operation of the single-shot light emitting contact to the central processing unit, the central processing unit performing a predetermined light emitting operation. A light emission activation terminal to which a light emission signal to be started is input, a release terminal to which a release signal to release the standby state and return to the active state is input, and a mode terminal that outputs a different signal in the standby state and the active state. The control means has one end of a main pole connected to the power source and a control pole connected to the mode terminal, and is in an ON state in the active state and in the standby state. A switch element controlled to an off state, an X contact and a single emission contact via a first diode and a second diode connected to the other end of the main pole of the switch element and the light emission starting terminal and to which the anodes are connected. And a switch unit for transmitting the closing operation of the X contact or the single-shot light-emitting contact to the light-emitting start terminal in accordance with the on / off state of the switch element, and a sequence between the release terminal and the single-shot light-emitting contact. And a third diode connected in a direction, and by controlling the switch element to an off state during the standby state,
A strobe device that transmits only the closing operation of the single-shot light emitting contact to the release terminal via the third diode in the standby state.
JP21207295A 1995-08-21 1995-08-21 Strobe device Expired - Fee Related JP3655949B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21207295A JP3655949B2 (en) 1995-08-21 1995-08-21 Strobe device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21207295A JP3655949B2 (en) 1995-08-21 1995-08-21 Strobe device

Publications (2)

Publication Number Publication Date
JPH0961893A true JPH0961893A (en) 1997-03-07
JP3655949B2 JP3655949B2 (en) 2005-06-02

Family

ID=16616406

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21207295A Expired - Fee Related JP3655949B2 (en) 1995-08-21 1995-08-21 Strobe device

Country Status (1)

Country Link
JP (1) JP3655949B2 (en)

Also Published As

Publication number Publication date
JP3655949B2 (en) 2005-06-02

Similar Documents

Publication Publication Date Title
JP4015654B2 (en) LED controller for camera flash
JPH06301090A (en) Automatic camera-flash changeover device and its control method
JPH0961893A (en) Stroboscopic device
US6393220B1 (en) Camera with electronic flash
JPH01295235A (en) Camera system
US4761666A (en) Camera capable of flash photography
US4431291A (en) Indicating device for a camera
US5502539A (en) Camera capable of controlling a supply of power and related control method
JP2005538410A (en) Camera body capable of detecting and starting the status of the installed unit
JP3950187B2 (en) Automatic dimming strobe device
US4375912A (en) Electric circuits for use in camera
KR100464802B1 (en) Circuit to emit light for stroboscope and flash
JP3234247B2 (en) camera
US4530581A (en) Information display device for camera
US4196998A (en) Camera display device in view finder
US4370042A (en) Ready-to-flash condition indicating device for a camera
JP2001186675A (en) Electronic apparatus, and camera
JPH036897Y2 (en)
JPH0864379A (en) Electronic flashing device having slave light emitting function
JPS6347863Y2 (en)
JPH0961894A (en) Lighting control circuit for light emitting diode and stroboscopic device provided with the same
JP2596631Y2 (en) Light control strobe device
JP3001550B1 (en) Radio selective call receiver
JPS5830716B2 (en) Automatic dimming electronic flash device
JPH05150302A (en) Photography controller

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050201

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050208

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050307

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090311

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100311

Year of fee payment: 5

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110311

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110311

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120311

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130311

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130311

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140311

Year of fee payment: 9

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees