JPH09308102A - Or circuit of power supply - Google Patents

Or circuit of power supply

Info

Publication number
JPH09308102A
JPH09308102A JP8117811A JP11781196A JPH09308102A JP H09308102 A JPH09308102 A JP H09308102A JP 8117811 A JP8117811 A JP 8117811A JP 11781196 A JP11781196 A JP 11781196A JP H09308102 A JPH09308102 A JP H09308102A
Authority
JP
Japan
Prior art keywords
power
power supply
voltage
fet
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8117811A
Other languages
Japanese (ja)
Inventor
Fumiyuki Miyahara
文之 宮原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP8117811A priority Critical patent/JPH09308102A/en
Publication of JPH09308102A publication Critical patent/JPH09308102A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To prolong the life and the operating time of a battery by lessening the power loss and voltage drop. SOLUTION: In a power OR circuit used for switching a DC power supply in a device where the power supply to load is performed by any of a plurality of DC power supplies, at least one of the DC power supplies is provided corresponding to the DC power supply, and it is so constituted as to perform power supply through an N-channel FET whose source is connected to the side of the DC power supply and whose drain is connected to the side of load, and the drain of the N-channel FET is connected to an input terminal, and this power OR circuit has a step-up voltage converter 104 which has the drain of the N-channel FET connected to its input terminal and boots the input voltage to the input terminal to the voltage higher than the output voltage of the DC power supply, and a control circuit 114 which supplies the output of the step-up voltage converter 104 to the gate electrode of the corresponding N-channel FET, in the case of performing the power supply by the DC power supply provided with the N-channel FET.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、少なくとも2つ以
上の電源が切り替えられる装置において電源を切り替え
る際に使用される電源オア回路に関し、特に、コンピュ
ータ装置用の電源オア回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a power source OR circuit used when switching power sources in a device in which at least two power sources are switched, and more particularly to a power source OR circuit for a computer device.

【0002】[0002]

【従来の技術】従来、コンピュータの電源としては携帯
性を向上し、また、瞬断を防止することを目的として複
数の電源による電源供給を可能な構成とし、これらの電
源のいずれかを選択する電源オア回路を設けることが行
われている。
2. Description of the Related Art Conventionally, as a power source for a computer, a plurality of power sources are provided so as to improve portability and prevent instantaneous interruption, and one of these power sources is selected. A power supply OR circuit is provided.

【0003】この種の電源オア回路としては、たとえ
ば、電源オア回路での損失を低減することを目的とし、
P−ch型FETを使用する特開平4−372523号
公報に開示されるものがある。
As a power source OR circuit of this type, for example, the purpose is to reduce the loss in the power source OR circuit.
There is one disclosed in JP-A-4-372523 which uses a P-ch type FET.

【0004】図4は、上記公報に開示される構成を用い
た電源オア回路の回路図である。
FIG. 4 is a circuit diagram of a power supply OR circuit using the configuration disclosed in the above publication.

【0005】図4に示される電源オア回路は、取り外し
可能に構成されたACアダプタ401、バッテリ40
2、負荷403、ダイオード411、制御回路414お
よびP−ch型FET415から構成されている。
The power supply OR circuit shown in FIG. 4 is composed of a removable AC adapter 401 and a battery 40.
2, a load 403, a diode 411, a control circuit 414 and a P-ch type FET 415.

【0006】ACアダプタ401の正電圧端子にはダイ
オード411のアノード端子が接続され、バッテリ40
2の正電圧端子にはP−ch型FET415のドレイン
端子が接続され、負荷403の正電圧端子にはダイオー
ド411のカソード端子とP−chFET415のソー
ス端子が接続されている。ACアダプタ401、バッテ
リ402、負荷403の各負電圧端子はグラウンドに接
続されている。また、制御回路414はACアダプタ4
01の正電圧端子の出力状態(取り付け状態)を監視
し、ACアダプタ401の出力状態に応じてP−chF
ET415のゲート電極とグラウンドとの接続状態を制
御することにより、その動作状態を制御する。
The anode terminal of the diode 411 is connected to the positive voltage terminal of the AC adapter 401, and the battery 40
The drain terminal of the P-ch type FET 415 is connected to the positive voltage terminal of No. 2, and the cathode terminal of the diode 411 and the source terminal of the P-ch FET 415 are connected to the positive voltage terminal of the load 403. The negative voltage terminals of the AC adapter 401, the battery 402, and the load 403 are connected to the ground. Further, the control circuit 414 is the AC adapter 4
The output state (attachment state) of the positive voltage terminal of 01 is monitored, and the P-chF is detected according to the output state of the AC adapter 401.
By controlling the connection state between the gate electrode of ET415 and the ground, the operating state thereof is controlled.

【0007】上記のように構成される従来例の動作は以
下の通りである。
The operation of the conventional example configured as described above is as follows.

【0008】制御回路414はACアダプタ401が接
続されていないか、もしくは、その出力電圧値が所定値
に達していないことを検出した場合にP−chFET4
15のゲート電極とグラウンドとを接続してP−chF
ET415をオンとして負荷403に対する電力供給を
バッテリ402に行わせる。このとき、ダイオード41
1によりACアダプタ401側に電流が流れ込むことが
防止されている。
When the control circuit 414 detects that the AC adapter 401 is not connected or the output voltage value thereof has not reached a predetermined value, the P-ch FET4
P-chF by connecting the gate electrode of 15 and the ground
The ET 415 is turned on to cause the battery 402 to supply power to the load 403. At this time, the diode 41
1 prevents current from flowing into the AC adapter 401 side.

【0009】ACアダプタ401が接続されている場
合、制御回路414はP−chFET415のゲート電
極とグラウンドとを切り離してP−chFET415を
オフとする。これにより負荷403へはACアダプタ4
01から電力供給がなされる。このとき、P−chFE
T415の寄生ダイオードによりバッテリ402側に電
流が流れ込むことが防止されている。
When the AC adapter 401 is connected, the control circuit 414 disconnects the gate electrode of the P-ch FET 415 from the ground and turns off the P-ch FET 415. As a result, the AC adapter 4 is connected to the load 403.
Power is supplied from 01. At this time, P-chFE
The parasitic diode of T415 prevents current from flowing into the battery 402 side.

【0010】[0010]

【発明が解決しようとする課題】上述した従来の電源オ
ア回路は以下のような問題点がある。
The conventional power supply OR circuit described above has the following problems.

【0011】バッテリから電源オア回路のFETを通じ
て負荷へ電力を供給する場合のFETでの電力損失は、
FETがオンした場合のドレイン−ソース間の抵抗値を
onとし、バッテリから負荷への電流をIとしたとき
に、Ron×I2となるが、このドレイン−ソース間の抵
抗値Ronの値がP−chFETはN−chFETに比べ
て大きい。このため、上述した従来のP−chFETを
使用する電源オア回路では電力損失が大きく、バッテリ
の寿命が短くなるという問題点がある。
When the power is supplied from the battery to the load through the FET of the power source OR circuit, the power loss in the FET is
When the resistance value between the drain and the source when the FET is turned on is R on and the current from the battery to the load is I, R on × I 2 is obtained, but the resistance value R on between the drain and the source is R on. The value of P-chFET is larger than that of N-chFET. Therefore, there is a problem in that the power source OR circuit using the conventional P-ch FET described above has a large power loss and a short battery life.

【0012】また、バッテリから電源オア回路のFET
を通じて負荷へ電力を供給した場合、FETでの電圧降
下はRon×Iとなる。上述したようにP−chFETは
onの値がN−chFETに比べて大きなために電圧降
下が大きなものとなる。このため、バッテリの出力電圧
としては降圧型電圧コンバータの入力電圧の許容最低電
圧を保つために必要以上に高い電圧が要求され、バッテ
リの使用時間が短くなるという問題点がある。
In addition, the FET of the power source OR circuit from the battery
When power is supplied to the load through the FET, the voltage drop at the FET becomes R on × I. As described above, the P-ch FET has a larger R on value than the N-ch FET, and therefore has a large voltage drop. Therefore, the output voltage of the battery is required to be higher than necessary to maintain the allowable minimum voltage of the input voltage of the step-down voltage converter, which causes a problem that the battery usage time is shortened.

【0013】本発明は上述したような従来の技術が有す
る問題点に鑑みてなされたものであって、バッテリから
負荷への電力供給を行わせる電源オア回路において、そ
の電力損失および電圧降下を小さくなものとして、バッ
テリの寿命および使用時間を延ばすことのできる電源オ
ア回路を実現することを目的とする。
The present invention has been made in view of the problems of the above-described conventional technique, and in a power source OR circuit for supplying power from a battery to a load, its power loss and voltage drop are reduced. In particular, it is an object of the present invention to realize a power source OR circuit that can extend the life and use time of a battery.

【0014】[0014]

【課題を解決するための手段】上述した問題点を解決す
るための本発明による電源オア回路は、複数の直流電源
のいずれかにより負荷に対する電力供給が行われる装置
にて前記直流電源を切り替えるために用いられる電源オ
ア回路において、前記複数の直流電源のうちの少なくと
も1つは、直流電源に対応して設けられ、直流電源側に
ソースが接続され、負荷側にドレインが接続されるN−
chFETを介して電力の供給を行うように構成され、
前記N−chFETのドレインが入力端子に接続され、
該入力端子への入力電圧を前記直流電源の出力電圧より
も高い電圧まで昇圧する昇圧型電圧コンバータと、前記
N−chFETが設けられた直流電源による電力供給を
行う場合には前記昇圧型電圧コンバータ出力を対応する
N−chFETのゲート電極へ供給する制御回路とを有
することを特徴とする。
SUMMARY OF THE INVENTION A power supply OR circuit according to the present invention for solving the above-mentioned problems is for switching the DC power supply in a device in which power is supplied to a load by any of a plurality of DC power supplies. In the power supply OR circuit used for the above, at least one of the plurality of DC power supplies is provided corresponding to the DC power supply, the source is connected to the DC power supply side, and the drain is connected to the load side.
It is configured to supply power via the chFET,
The drain of the N-ch FET is connected to the input terminal,
A step-up voltage converter that boosts the input voltage to the input terminal to a voltage higher than the output voltage of the DC power supply, and the step-up voltage converter when power is supplied from the DC power supply provided with the N-ch FET. And a control circuit for supplying the output to the gate electrode of the corresponding N-ch FET.

【0015】この場合、アノードとカソードがN−ch
FETのソースとドレインにそれぞれ接続されるダイオ
ードが設けられることとしてもよい。
In this case, the anode and cathode are N-ch
Diodes may be provided that are respectively connected to the source and drain of the FET.

【0016】さらに、制御回路は各直流電源の出力電圧
を監視し、現在使用している直流電源の出力電圧が所定
値を下回ると、N−chFETを介して電力供給を行う
直流電源に切り替えることとしてもよい。
Further, the control circuit monitors the output voltage of each DC power supply, and when the output voltage of the DC power supply currently used falls below a predetermined value, switches to the DC power supply for supplying power via the N-ch FET. May be

【0017】「作用」上記のように構成される本発明に
おいては、Ron抵抗が小さなN−chFETを介して電
力が供給されるので、電源オア回路部における電力損失
が小さなものとなっている。
[Operation] In the present invention configured as described above, since power is supplied through the N-ch FET having a small R on resistance, the power loss in the power supply OR circuit portion is small. .

【0018】N−chFETをオン状態とするにはソー
ス電極に加わるバッテリ電圧よりゲート電圧を高くする
必要があるが、本発明においてはN−chFETのドレ
インが入力端子に接続され、該入力端子への入力電圧を
前記直流電源の出力電圧よりも高い電圧まで昇圧する昇
圧型電圧コンバータにより駆動電圧が生成されるものと
し、外部からの制御電圧を必要としない構成となってい
る。
To turn on the N-ch FET, it is necessary to make the gate voltage higher than the battery voltage applied to the source electrode, but in the present invention, the drain of the N-ch FET is connected to the input terminal, and the drain is connected to the input terminal. The drive voltage is generated by a boosting voltage converter that boosts the input voltage to a voltage higher than the output voltage of the DC power supply, and does not require a control voltage from the outside.

【0019】また、N−chFETを介して負荷への電
力供給を行う直流電源では、負荷との間にN−chFE
Tの寄生ダイオードが負荷へ向けて順方向となるように
形成されるので、使用されていない場合、現在使用され
ている直流電源から電流が流れ込むことが阻止される。
Further, in the DC power supply for supplying power to the load via the N-ch FET, the N-ch FE is connected to the load.
The parasitic diode of T is formed in the forward direction towards the load, thus blocking current flow from the currently used DC power supply when not in use.

【0020】[0020]

【発明の実施の形態】次に、本発明の実施例について図
面を参照して説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Next, embodiments of the present invention will be described with reference to the drawings.

【0021】図1は本発明の一実施例の構成を示す回路
図である。
FIG. 1 is a circuit diagram showing the configuration of an embodiment of the present invention.

【0022】本実施例は取り外し可能に構成され、入力
されたAC電圧をDC電圧に変換するACアダプタ10
1、バッテリ102のいずれかにより負荷103への電
力供給を行うものである。
In this embodiment, the AC adapter 10 is constructed so as to be detachable and converts an input AC voltage into a DC voltage.
The power is supplied to the load 103 by either the battery 1 or the battery 102.

【0023】本実施例は、上記のACアダプタ101、
バッテリ102、負荷103の他に、昇圧型電圧コンバ
ータ104、ダイオード111、制御回路114および
N−chFET115から構成されている。
In this embodiment, the AC adapter 101,
In addition to the battery 102 and the load 103, the booster voltage converter 104, the diode 111, the control circuit 114, and the N-ch FET 115 are included.

【0024】ACアダプタ101の正電圧端子はダイオ
ード111のアノード端子と接続され、バッテリ102
の正電圧端子はN−chFET115のソース電極およ
びダイオード111のアノード端子と接続され、ダイオ
ード111のカソード端子はN−chFET115のド
レイン端子、負荷103の正電圧端子および昇圧型電圧
コンバータ104の入力電圧端子と接続され、昇圧型電
圧コンバータ104の出力端子とN−chFET115
のゲート端子は制御回路114を介して接続され、AC
アダプタ101、バッテリ102、負荷103、昇圧型
電圧コンバータ104の負電圧端子はグラウンドに接続
されている。制御回路114はACアダプタ101の正
電圧端子の出力状態(取り付け状態)を監視し、ACア
ダプタ101の出力状態に応じてN−chFET115
のゲート電極と昇圧型電圧コンバータ104の出力端子
との接続状態を制御する。昇圧型電圧コンバータ104
はN−chFET115の寄生ダイオードを通って入力
される電圧をバッテリ102の正電圧端子における電圧
よりも高い電圧まで昇圧するもので、該昇圧型電圧コン
バータ104の出力端子をN−chFET115のゲー
ト電極と接続することによってN−chFET115は
オン状態となり、バッテリ102の出力が負荷103へ
供給される。
The positive voltage terminal of the AC adapter 101 is connected to the anode terminal of the diode 111, and the battery 102
Is connected to the source electrode of the N-ch FET 115 and the anode terminal of the diode 111, and the cathode terminal of the diode 111 is the drain terminal of the N-ch FET 115, the positive voltage terminal of the load 103, and the input voltage terminal of the boost voltage converter 104. Connected to the output terminal of the step-up voltage converter 104 and the N-ch FET 115.
The gate terminal of is connected through the control circuit 114,
Negative voltage terminals of the adapter 101, the battery 102, the load 103, and the boost type voltage converter 104 are connected to the ground. The control circuit 114 monitors the output state (attachment state) of the positive voltage terminal of the AC adapter 101, and according to the output state of the AC adapter 101, the N-ch FET 115.
Controls the connection state between the gate electrode and the output terminal of the boost voltage converter 104. Step-up voltage converter 104
Is for boosting the voltage input through the parasitic diode of the N-ch FET 115 to a voltage higher than the voltage at the positive voltage terminal of the battery 102. The output terminal of the boost type voltage converter 104 serves as the gate electrode of the N-ch FET 115. By connecting, the N-ch FET 115 is turned on, and the output of the battery 102 is supplied to the load 103.

【0025】次に、本実施例の動作について説明する。Next, the operation of this embodiment will be described.

【0026】制御回路114はACアダプタ101が接
続されていないか、もしくは、その出力電圧値が所定値
に達していないことを検出した場合にN−chFET1
15のゲート電極と昇圧型電圧コンバータ104の出力
端子とを接続状態としてN−chFET115をオン状
態とし、バッテリ102の出力による負荷103への電
力供給を行わせる。
When the control circuit 114 detects that the AC adapter 101 is not connected or the output voltage value thereof has not reached a predetermined value, the N-ch FET1
The gate electrode of 15 and the output terminal of the step-up voltage converter 104 are connected to turn on the N-ch FET 115, and power is supplied to the load 103 by the output of the battery 102.

【0027】上記の接続動作前には、バッテリ102か
ら負荷103に対する電力供給はN−chFET115
の寄生ダイオードを介して行われるが、接続動作後には
N−chFET115を介して行われる。このとき、ダ
イオード111によりACアダプタ101側に電流が流
れ込むことが防止されている。
Before the above connecting operation, the power supply from the battery 102 to the load 103 is N-ch FET 115.
However, it is performed via the N-ch FET 115 after the connection operation. At this time, the diode 111 prevents current from flowing into the AC adapter 101 side.

【0028】また、制御回路114はACアダプタ10
1が接続されてその出力電圧値が所定値以上の場合には
昇圧型電圧コンバータ104の出力とN−chFETの
ゲート電極を切り離し、負荷103へはACアダプタ1
01から電力供給が行われる。このとき、N−chFE
T115の寄生ダイオードによりバッテリ102側に電
流が流れ込むことが防止されている。
The control circuit 114 is the AC adapter 10.
When 1 is connected and the output voltage value is equal to or higher than a predetermined value, the output of the step-up voltage converter 104 and the gate electrode of the N-ch FET are disconnected, and the AC adapter 1 is connected to the load 103.
Power is supplied from 01. At this time, N-chFE
The parasitic diode of T115 prevents current from flowing into the battery 102 side.

【0029】図2は本発明の第2の実施例の構成を示す
回路図である。
FIG. 2 is a circuit diagram showing the configuration of the second embodiment of the present invention.

【0030】本実施例は、図1に示した実施例における
昇圧型電圧コンバータ104の動作を確実なものとする
ためにバッテリ102の正電圧端子と昇圧型電圧コンバ
ータ104の入力端子との間にダイオード112を順方
向となるように設けたものであり、その他の構成は図1
に示した実施例と同様である。図1に示したようにN−
chFET115の寄生ダイオードを介して流れる電流
を昇圧する構成の場合には、昇圧型コンバータ104の
特性によっては電流量が昇圧型コンバータ104が動作
するための必要量に足りない場合がある。本実施例では
ダイオード112を設けることにより、昇圧型コンバー
タ104に供給される電流量を多いものとし、昇圧型コ
ンバータ104における昇圧動作を確実なものとしてい
る。
In this embodiment, in order to ensure the operation of the boost type voltage converter 104 in the embodiment shown in FIG. 1, a positive voltage terminal of the battery 102 and an input terminal of the boost type voltage converter 104 are connected. The diode 112 is provided so as to be in the forward direction, and other configurations are shown in FIG.
It is similar to the embodiment shown in FIG. As shown in FIG.
In the case of the configuration in which the current flowing through the parasitic diode of the chFET 115 is boosted, the amount of current may not be sufficient for the booster converter 104 to operate depending on the characteristics of the booster converter 104. In the present embodiment, by providing the diode 112, the amount of current supplied to the boost converter 104 is increased and the boost operation in the boost converter 104 is ensured.

【0031】図3は本発明の第3の実施例の構成を示す
回路図である。
FIG. 3 is a circuit diagram showing the configuration of the third embodiment of the present invention.

【0032】本実施例は、図2に示した実施例における
バッテリの系を2系統としたものである。
In this embodiment, the battery system in the embodiment shown in FIG. 2 has two systems.

【0033】図3におけるACアダプタ101、負荷1
03およびダイオード111のそれぞれは図1および図
2に示したものと同様に構成されている。また、図1お
よび図2に示したバッテリ102、ダイオード112お
よびN−chFET115と同様に動作するものとして
としてバッテリ1021,1022、ダイオード11
1,1122およびN−chFET1151,1152
同様の組み合わせとなるように2系統設けられている。
昇圧型電圧コンバータ304はダイオード111、11
1、1122の各カソードが入力端子に接続されるもの
で、該入力端子への入力電圧をバッテリ1021,10
2の正電圧端子における電圧よりも高い電圧まで昇圧
して出力端子へ出力する。昇圧型電圧コンバータ304
の出力端子は制御回路314を介してN−chFET1
151,1152のゲート電極に接続される。制御回路3
14はACアダプタ101およびバッテリ1021の正
電圧端子の各出力電圧を監視し、各正電圧端子の状態に
応じて、昇圧型電圧コンバータ304の出力端子とN−
chFET1151,1152のゲート電極との接続状態
を制御する。
AC adapter 101 and load 1 in FIG.
03 and diode 111 are respectively shown in FIG. 1 and FIG.
It is constructed similarly to that shown in FIG. In addition,
And the battery 102, diode 112 and diode 112 shown in FIG.
And that operates in the same manner as the N-ch FET 115
As the battery 1021, 102Two, Diode 11
2 1, 112TwoAnd N-ch FET 1151, 115TwoBut
Two systems are provided so that the same combination is obtained.
The step-up voltage converter 304 includes diodes 111 and 11
21, 112TwoEach cathode of is connected to the input terminal
Then, the input voltage to the input terminal is changed to the battery 1021, 10
2TwoBoosted to a voltage higher than the voltage at the positive voltage terminal of
And output to the output terminal. Step-up voltage converter 304
Output terminal of the N-chFET1 via the control circuit 314.
Fifteen1, 115TwoConnected to the gate electrode of. Control circuit 3
14 is an AC adapter 101 and a battery 1021Positive
Monitor each output voltage of the voltage terminal and check the status of each positive voltage terminal.
Accordingly, the output terminal of the boost voltage converter 304 and N-
chFET1151, 115TwoState of connection with the gate electrode
Control.

【0034】次に、本実施例の動作について説明する。Next, the operation of this embodiment will be described.

【0035】制御回路314はACアダプタ301が接
続されていないか、もしくは、その出力電圧値が所定値
に達していないことを検出した場合にN−chFET1
15 1のゲート電極と昇圧型電圧コンバータ304の出
力端子とを接続状態としてN−chFET1151をオ
ン状態とし、バッテリ1021の出力による負荷103
への電力供給を行わせる。
The AC adapter 301 is connected to the control circuit 314.
Is not connected or its output voltage value is the specified value.
N-ch FET1 when it is detected that
Fifteen 1Gate electrode and output of boost type voltage converter 304
The N-ch FET 115 is connected to the output terminal.1The
Battery 1021Load 103 output
Power supply to.

【0036】また、ACアダプタ301が接続されてい
ないか、もしくは、その出力電圧値が所定値に達してい
ないことを検出し、さらに、N−chFET1151
出力電圧値が所定値に達していないことを検出した場合
には、N−chFET115 2のゲート電極と昇圧型電
圧コンバータ304の出力端子とを接続状態としてN−
chFET1152をオン状態とし、バッテリ1022
出力による負荷103への電力供給を行わせる。
Also, if the AC adapter 301 is connected
Or the output voltage value has reached the specified value.
It is detected that there is no1of
When it is detected that the output voltage value has not reached the specified value
N-ch FET115 TwoGate electrode and boost type
The output terminal of the pressure converter 304 is connected to N-
chFET115TwoTo turn on the battery 102Twoof
Power is supplied to the load 103 by output.

【0037】上記の接続動作前には、バッテリ1021
またはバッテリ1022から負荷103に対する電力供
給はN−chFET1151,1152の各寄生ダイオー
ドおよびダイオード1121,1122を介して行われる
が、接続動作後にはN−chFET1151,1152
介して行われる。このとき、ダイオード111によりA
Cアダプタ101側に電流が流れ込むことが防止されて
いる。
Before the above connecting operation, the battery 102 1
Alternatively, the power supply from the battery 102 2 to the load 103 is performed through the parasitic diodes of the N-ch FETs 115 1 and 115 2 and the diodes 112 1 and 112 2 , but after the connection operation is performed via the N-ch FETs 115 1 and 115 2. Done. At this time, the diode 111 causes A
Current is prevented from flowing into the C adapter 101 side.

【0038】また、制御回路314はACアダプタ10
1が接続されてその出力電圧値が所定値以上の場合には
昇圧型電圧コンバータ304の出力とN−chFETの
ゲート電極を切り離し、負荷103へはACアダプタ1
01から電力供給が行われる。このとき、N−chFE
T1151,1152の寄生ダイオードおよびダイオード
1121,1122によりバッテリ1021,1022側に
電流が流れ込むことが防止されている。
The control circuit 314 is the AC adapter 10.
1 is connected and the output voltage value is equal to or higher than a predetermined value, the output of the step-up voltage converter 304 and the gate electrode of the N-chFET are disconnected, and the AC adapter 1 is connected to the load 103.
Power is supplied from 01. At this time, N-chFE
The parasitic diodes of T115 1 and 115 2 and the diodes 112 1 and 112 2 prevent current from flowing into the batteries 102 1 and 102 2 .

【0039】上述した第3の実施例において、各バッテ
リ1021,1022による電力供給が行われていないと
きの昇圧型電圧コンバータ304の入力端子への入力は
N−chFET1151,1152の各寄生ダイオードを
介するものとなる。このため、図1および図2に示した
実施例に比較すると、各バッテリ1021,1022によ
る電力供給が行われていないときの電流値は2倍とな
る。この電流値が昇圧型電圧コンバータ304が昇圧動
作を行うに充分なものである場合にはダイオード112
1,1122は省略してもよい。また、バッテリ系は2系
統として説明したが、さらに多くしても当然よい。ま
た、バッテリ系を複数とする場合、制御回路は、予め定
められた順位に基づいて使用するバッテリ系を選択する
ものとしてもよい。
In the above-described third embodiment, the input to the input terminal of the step-up voltage converter 304 when the power supply by the batteries 102 1 and 102 2 is not performed is the input of each of the N-ch FETs 115 1 and 115 2 . It goes through a parasitic diode. Therefore, compared with the embodiment shown in FIGS. 1 and 2, the current value when the power supply by the batteries 102 1 and 102 2 is not performed is doubled. When this current value is sufficient for the boosting voltage converter 304 to perform the boosting operation, the diode 112
1 , 112 2 may be omitted. Further, the battery system has been described as two systems, but it is naturally possible to increase the number. Further, when there are a plurality of battery systems, the control circuit may select the battery system to be used based on a predetermined order.

【0040】[0040]

【発明の効果】本発明は以上説明したように構成されて
いるので、以下に記載するような効果を奏する。
Since the present invention is configured as described above, it has the following effects.

【0041】オン抵抗が小さなN−chFETを介して
電力の供給が行われることにより、電力損失が小さくな
るとともにバッテリの寿命が長くなるという効果があ
る。
By supplying electric power through the N-ch FET having a small on-resistance, there is an effect that a power loss is reduced and a battery life is extended.

【0042】また、電圧降下が小さくなることから、負
荷の入力電圧の許容範囲にマージンが生まれ、バッテリ
の使用時間が延びるという効果がある。
Further, since the voltage drop is reduced, a margin is created in the allowable range of the input voltage of the load, and the battery usage time is extended.

【0043】例えば、現在のP−chFETおよびN−
chFETのうち、オン抵抗が小さなものの抵抗値はそ
れぞれ35mΩおよび8mΩ程度である。バッテリから
の出力電流を5Aとして損失電力を計算すると、 P−chFETを使用した場合:35×52=875(mW) N−chFETを使用した場合: 8×52=200(mW) となり、その差は675mWとなる。本発明においては
昇圧型電圧コンバータを用いて昇圧を行っているが、こ
の部分における消費電力を675mW以下とすることに
より低損失を実現することができる。また、12V出力
が必要となるインタフェースを備えるコンピュータでは
昇圧型電圧コンバータが設けられている場合が多く、こ
のような場合には675mWの低損失が実現される。
For example, current P-ch FETs and N-
Among the chFETs, the ones having a small on-resistance have resistance values of about 35 mΩ and 8 mΩ, respectively. When calculating the power loss of the output current from the battery as 5A, when using the P-chFET: 35 × 5 2 = 875 (mW) when using the N-chFET: 8 × 5 2 = 200 (mW) , and the The difference is 675 mW. In the present invention, the boosting type voltage converter is used for boosting, but by setting the power consumption in this portion to 675 mW or less, low loss can be realized. Further, a computer provided with an interface that requires 12V output is often provided with a boost type voltage converter, and in such a case, a low loss of 675 mW is realized.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1の実施例の構成を示す回路図であ
る。
FIG. 1 is a circuit diagram showing a configuration of a first exemplary embodiment of the present invention.

【図2】本発明の第2の実施例の構成を示す回路図であ
る。
FIG. 2 is a circuit diagram showing a configuration of a second exemplary embodiment of the present invention.

【図3】本発明の第3の実施例の構成を示す回路図であ
る。
FIG. 3 is a circuit diagram showing a configuration of a third exemplary embodiment of the present invention.

【図4】従来例の構成を示す回路図である。FIG. 4 is a circuit diagram showing a configuration of a conventional example.

【符号の説明】[Explanation of symbols]

101 ACアダプタ 102,1021,1022 バッテリ 103 負荷 104,304 昇圧型電圧コンバータ 111,112,1121,1122 ダイオード 114,314 制御回路 115,1151,1152 N−chFET101 AC Adapter 102, 102 1 , 102 2 Battery 103 Load 104, 304 Step-up Voltage Converter 111, 112, 112 1 , 112 2 Diode 114, 314 Control Circuit 115, 115 1 , 115 2 N-chFET

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 複数の直流電源のいずれかにより負荷に
対する電力供給が行われる装置にて前記直流電源を切り
替えるために用いられる電源オア回路において、 前記複数の直流電源のうちの少なくとも1つは、直流電
源に対応して設けられ、直流電源側にソースが接続さ
れ、負荷側にドレインが接続されるN−chFETを介
して電力の供給を行うように構成され、 前記N−chFETのドレインが入力端子に接続され、
該入力端子への入力電圧を前記直流電源の出力電圧より
も高い電圧まで昇圧する昇圧型電圧コンバータと、 前記N−chFETが設けられた直流電源による電力供
給を行う場合には前記昇圧型電圧コンバータ出力を対応
するN−chFETのゲート電極へ供給する制御回路と
を有することを特徴とする電源オア回路。
1. A power supply OR circuit used to switch the DC power supply in a device in which power is supplied to a load by any of the plurality of DC power supplies, wherein at least one of the plurality of DC power supplies is: It is configured to supply power through an N-chFET that is provided corresponding to a DC power source, has a source connected to the DC power source side, and has a drain connected to the load side, and the drain of the N-chFET is input. Connected to the terminals,
A step-up voltage converter that boosts an input voltage to the input terminal to a voltage higher than an output voltage of the DC power supply; and a step-up voltage converter when power is supplied from the DC power supply provided with the N-ch FET. And a control circuit for supplying an output to a gate electrode of a corresponding N-ch FET.
【請求項2】 請求項1記載の電源オア回路において、 アノードとカソードがN−chFETのソースとドレイ
ンにそれぞれ接続されるダイオードが設けられることを
特徴とする電源オア回路。
2. The power source OR circuit according to claim 1, further comprising a diode whose anode and cathode are respectively connected to the source and drain of the N-ch FET.
【請求項3】 請求項1または請求項2に記載の電源オ
ア回路において、 制御回路は各直流電源の出力電圧を監視し、現在使用し
ている直流電源の出力電圧が所定値を下回ると、N−c
hFETを介して電力供給を行う直流電源に切り替える
ことを特徴とする電源オア回路。
3. The power supply OR circuit according to claim 1, wherein the control circuit monitors the output voltage of each DC power supply, and when the output voltage of the DC power supply currently in use falls below a predetermined value, Nc
A power source OR circuit characterized by switching to a DC power source for supplying power via an hFET.
JP8117811A 1996-05-13 1996-05-13 Or circuit of power supply Pending JPH09308102A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8117811A JPH09308102A (en) 1996-05-13 1996-05-13 Or circuit of power supply

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8117811A JPH09308102A (en) 1996-05-13 1996-05-13 Or circuit of power supply

Publications (1)

Publication Number Publication Date
JPH09308102A true JPH09308102A (en) 1997-11-28

Family

ID=14720860

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8117811A Pending JPH09308102A (en) 1996-05-13 1996-05-13 Or circuit of power supply

Country Status (1)

Country Link
JP (1) JPH09308102A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6404076B1 (en) 2000-02-22 2002-06-11 Fujitsu Limited DC-DC converter circuit selecting lowest acceptable input source
CN105576817A (en) * 2014-10-31 2016-05-11 恩智浦有限公司 Autonomous power supply

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6404076B1 (en) 2000-02-22 2002-06-11 Fujitsu Limited DC-DC converter circuit selecting lowest acceptable input source
US6566766B2 (en) 2000-02-22 2003-05-20 Fujitsu Limited DC-DC converter circuit, power supply selection circuit, and apparatus
US7148587B2 (en) 2000-02-22 2006-12-12 Fujitsu Limited DC-DC converter circuit, power supply selection circuit, and apparatus useful for increasing conversion efficiency
CN105576817A (en) * 2014-10-31 2016-05-11 恩智浦有限公司 Autonomous power supply
JP2016093095A (en) * 2014-10-31 2016-05-23 エヌエックスピー ビー ヴィNxp B.V. Self-supporting power supply
US9570941B2 (en) 2014-10-31 2017-02-14 Nxp B.V. Autonomous power supply

Similar Documents

Publication Publication Date Title
JP4688725B2 (en) Power supply
JP5222725B2 (en) Two-input DC / DC converter with integrated ideal diode function
US6414403B2 (en) Power unit
JPH0549179A (en) Power supply switching circuit
JPH0769749B2 (en) DC power supply circuit
US11705753B2 (en) Integrated PFC and DC DC converter for dual DC bus for online UPS application
US5394076A (en) Pulse width modulated power supply operative over an extended input power range without output power dropout
JP3132614B2 (en) DC-DC converter
US11699918B2 (en) Power supply switching apparatus
US7336005B2 (en) System and method for brownout protection of a FET based battery switch
JPH09308102A (en) Or circuit of power supply
US20200172032A1 (en) On-vehicle power supply circuit and on-vehicle power supply apparatus
CN115085357A (en) Power supply switching device and unmanned vehicle
JP7279570B2 (en) Voltage measuring device
JPH117341A (en) Power source device
JPH07245887A (en) Backup battery circuit
CN108418300B (en) Main and standby battery power supply automatic switching output circuit
CN112688540A (en) Switching power converter and boost turn-off time adaptive adjusting unit
JPH10174314A (en) Power supply device
CN112886837B (en) Switching power supply and control chip thereof
JP2003047149A (en) Power switchover device
KR101002285B1 (en) Apparatus for system power supply using a battery charger
JPH09114529A (en) Power supply circuit
KR0134541Y1 (en) Turn on/ff control device for power supply
JPH04335413A (en) Portable type data processor