JPH09307823A - Television receiver for mobile body - Google Patents

Television receiver for mobile body

Info

Publication number
JPH09307823A
JPH09307823A JP8114532A JP11453296A JPH09307823A JP H09307823 A JPH09307823 A JP H09307823A JP 8114532 A JP8114532 A JP 8114532A JP 11453296 A JP11453296 A JP 11453296A JP H09307823 A JPH09307823 A JP H09307823A
Authority
JP
Japan
Prior art keywords
circuit
signal
image
display
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8114532A
Other languages
Japanese (ja)
Inventor
Takaaki Kishigami
高明 岸上
Masahiro Mimura
政博 三村
Makoto Hasegawa
誠 長谷川
Masahiko Nakamura
雅彦 中村
Yoshiisa Takagi
美勲 高木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP8114532A priority Critical patent/JPH09307823A/en
Priority to US08/845,442 priority patent/US5986720A/en
Priority claimed from US08/845,442 external-priority patent/US5986720A/en
Publication of JPH09307823A publication Critical patent/JPH09307823A/en
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Picture Signal Circuits (AREA)

Abstract

PROBLEM TO BE SOLVED: To reduce a shake of an image caused when a still image is switched into a conventional screen display under the environment of propagation of a multiplexed wave. SOLUTION: A display discrimination circuit 21 receives an image state detection signal 20 and a phase difference detection signal 11 and compares them respectively with setting values R0, R1 as below to discriminate whether a displayed image is a still image or a conventional screen image and to give the result to a memory control circuit 16, by which the displayed image is changed. When the discrimination indicates a moving image, the detection signal 20 and the setting value R0 are compared and discriminated for each field, and when the image is deteriorated and the detection signal 20 is over the setting value R0, the display is changed into still image display and in other cases, the moving image is being displayed. When the discrimination indicates still image display, the image state is improved. When the detection signal 20 is less than the setting value R0, the phase difference detection signal 11 and the setting value R1 are compared and discriminated, and when the phase difference is within a prescribed range, the display is changed into the moving image display, and when not, the still image is displayed.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は車両等の移動体に搭
載される移動体用テレビ受信装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a mobile television receiver mounted on a mobile body such as a vehicle.

【0002】[0002]

【従来の技術】近年、小型軽量で高性能なテレビ受信装
置が開発され、車両における利用も盛んになっている。
しかしながら車両内でのテレビ受信装置の利用時には車
両の移動に伴うフェージングが発生し、画像に激しい乱
れを生じる。このようなフェージングによる画像の乱れ
を軽減するために、複数アンテナを空間的に十分離すこ
とにより無相関に近い受信波が得られることを利用する
空間ダイバーシチ装置が用いられている。
2. Description of the Related Art In recent years, a television receiver having a small size, a light weight and a high performance has been developed and has been actively used in vehicles.
However, when the television receiver is used in the vehicle, fading occurs due to the movement of the vehicle, and the image is severely disturbed. In order to reduce the image disturbance due to such fading, a space diversity device is used which utilizes the fact that a plurality of antennas are spatially separated to obtain a received wave that is nearly uncorrelated.

【0003】空間ダイバーシチ装置の利用は受信画像品
質の改善に有効だが、車両が走行する地区によっては、
全てのダイバーシチアンテナからの受信波が同様に劣化
した画像を受信することがあり、アンテナを切り換えて
も画質の改善に寄与しないことがある。そのため受信状
態の良いときの画像を画像メモリに記憶させ、電波状態
の悪い環境下では、画質劣化した画像を表示させないで
受信状態の良い時の画像の静止画を表示する機能を有し
た車載用テレビ受信装置がある。
The use of the space diversity device is effective in improving the quality of the received image, but depending on the area where the vehicle is traveling,
Similarly, the received waves from all the diversity antennas may receive the deteriorated image, and switching the antennas may not contribute to the improvement of the image quality. For this reason, it has a function to store the image when the reception condition is good in the image memory, and to display a still image of the image when the reception condition is good without displaying the image with deteriorated image quality in an environment where the radio wave condition is poor. There is a television receiver.

【0004】以下、従来の静止画機能を有した車載用テ
レビ受信装置について説明する。図12は従来の静止画
機能を有した車載用テレビ受信装置の構成を示すもので
ある。
A conventional vehicle-mounted television receiver having a still image function will be described below. FIG. 12 shows the configuration of a conventional vehicle-mounted television receiver having a still image function.

【0005】図12において、120は空中のテレビ信
号(高周波信号)を受信するテレビ受信信号用のアンテ
ナ、121はTVチューナ、122はTVチューナ12
1の中間周波(IF)段における自動利得制御(AG
C)電圧を検出し所定レベル値と比較するIF段AGC
電圧検出比較回路、123はIF段AGC電圧検出比較
回路122から送出される静止画トリガ信号、125は
TVチューナ121の出力である映像信号124から同
期信号を分離する同期分離回路、126は映像信号12
4をディジタル信号に変換するAD変換器、127、1
28はAD変換されたディジタル信号を記憶する第1、
第2のフィールドメモリ、129は第1、第2のフィー
ルドメモリの書き込み及び読み出しの制御を行うメモリ
制御回路、130はメモリ制御回路129からのメモリ
制御信号、131は第1、第2のフィールドメモリ12
7、128から読み出されたディジタル信号をアナログ
信号に変換するDA変換器、132はDA変換された信
号を画像表示する画像表示回路である。なお、133は
画像記憶回路で、AD変換器126、第1、第2のフィ
ールドメモリ127、128、及びDA変換器131よ
り構成される。
In FIG. 12, 120 is an antenna for a television reception signal for receiving an aerial television signal (high frequency signal), 121 is a TV tuner, and 122 is a TV tuner 12.
1 automatic gain control (AG) in the intermediate frequency (IF) stage
C) IF stage AGC for detecting voltage and comparing with a predetermined level value
A voltage detection / comparison circuit, 123 is a still image trigger signal sent from the IF stage AGC voltage detection / comparison circuit 122, 125 is a sync separation circuit for separating a sync signal from the video signal 124 output from the TV tuner 121, and 126 is a video signal. 12
AD converters 127, 1 for converting 4 into digital signals
28 is a first for storing the AD-converted digital signal,
A second field memory, 129 is a memory control circuit for controlling writing and reading of the first and second field memories, 130 is a memory control signal from the memory control circuit 129, 131 is the first and second field memories. 12
A DA converter for converting the digital signals read out from 7, 128 into analog signals, and 132 is an image display circuit for displaying the DA converted signals as an image. An image storage circuit 133 is composed of an AD converter 126, first and second field memories 127 and 128, and a DA converter 131.

【0006】以上のように構成された車載用テレビ受信
装置について、以下その動作について説明する。
The operation of the vehicle-mounted television receiver configured as described above will be described below.

【0007】まず、アンテナ120に誘起された高周波
信号はTVチューナ121において、高周波信号の中か
ら受信しようとするチャネルの高周波信号を選択同調し
た後に、中間周波信号IFに変換され、その中間周波信
号IFに対し検波増幅することにより映像信号124を
取り出し、AD変換器126及び同期分離回路125に
映像信号124を供給する。
First, the high-frequency signal induced in the antenna 120 is converted into an intermediate-frequency signal IF by the TV tuner 121 after selectively tuning the high-frequency signal of the channel to be received from the high-frequency signals. The video signal 124 is extracted by performing detection amplification on the IF, and the video signal 124 is supplied to the AD converter 126 and the sync separation circuit 125.

【0008】IF段AGC電圧検出回路122は、TV
チューナ121のIF段におけるAGC電圧を検出し、
所定レベル値と比較する。所定レベル値は静止画表示に
切り換える閾値の電界が入力したときのAGC電圧と
し、電界がこれよりも下回る場合はHレベル、上回る場
合はLレベルの静止画トリガ信号123を出力する。
The IF stage AGC voltage detection circuit 122 is a TV
The AGC voltage in the IF stage of the tuner 121 is detected,
Compare with a predetermined level value. The predetermined level value is the AGC voltage when an electric field having a threshold value for switching to still image display is input, and when the electric field is lower than this level, the H level is output, and when it is higher, the L level still image trigger signal 123 is output.

【0009】同期分離回路125は映像信号124から
同期信号を分離し、メモリ制御回路129及び画像表示
回路132の動作の基準信号として同期信号を供給す
る。
The sync separation circuit 125 separates the sync signal from the video signal 124 and supplies the sync signal as a reference signal for the operation of the memory control circuit 129 and the image display circuit 132.

【0010】AD変換器126は映像信号124をディ
ジタル化した信号を第1、第2のフィールドメモリに供
給する。
The AD converter 126 supplies a signal obtained by digitizing the video signal 124 to the first and second field memories.

【0011】メモリ制御回路129は静止画トリガ信号
123により異なるメモリ制御を行う。
The memory control circuit 129 performs different memory control according to the still image trigger signal 123.

【0012】まず、静止画トリガ信号123がLレベル
の場合、AD変換器126の出力信号を第1、第2のフ
ィールドメモリ127、128に対してフィールド単位
で交互に書き込むようにメモリ制御信号130を出力
し、かつ、書き込み動作が行われていないフィールドメ
モリからメモリ内容を読み出すようにメモリ制御信号1
30を出力する。
First, when the still image trigger signal 123 is at the L level, the memory control signal 130 is written so that the output signal of the AD converter 126 is alternately written to the first and second field memories 127 and 128 on a field-by-field basis. And the memory control signal 1 to read the memory contents from the field memory in which the write operation is not performed.
30 is output.

【0013】次に静止画トリガ信号123がHレベルの
場合、AD変換器126の出力信号を第1及び第2のフ
ィールドメモリ127、128に書き込む動作を禁止
し、静止画トリガ信号123がHレベルになる前に書き
込まれたフィールドメモリ内容を繰り返し読み出すよう
にメモリ制御信号130を出力する。
Next, when the still image trigger signal 123 is at the H level, the operation of writing the output signal of the AD converter 126 into the first and second field memories 127 and 128 is prohibited, and the still image trigger signal 123 is at the H level. The memory control signal 130 is output so as to repeatedly read the contents of the field memory written before becoming.

【0014】DA変換器131はフィールドメモリから
読み出された信号をアナログ信号に変換し、画像表示回
路132に出力する。画像表示回路132は同期信号に
基づき画像を再生し表示する。
The DA converter 131 converts the signal read from the field memory into an analog signal and outputs it to the image display circuit 132. The image display circuit 132 reproduces and displays an image based on the synchronization signal.

【0015】このように、AGC電圧により動画表示と
静止画表示を切り換えることにより、弱電界における乱
れた画像を表示させないことができる。
As described above, by switching between the moving image display and the still image display by the AGC voltage, it is possible to prevent the display of a disturbed image in a weak electric field.

【0016】[0016]

【発明が解決しようとする課題】しかしながら、上記従
来の車載用テレビ受信装置では、電界強度による静止画
像切り換えの判定を行っているため、強電界地域におけ
る市街地等の反射障害物の多い地区での走行時に生じる
多重波による画像の乱れを検出することができない。
However, in the above-mentioned conventional vehicle-mounted television receiver, since the determination of the still image switching is made based on the electric field strength, it is possible to detect the area where there are many reflective obstacles such as urban areas in the strong electric field area. It is not possible to detect image disturbance due to multiple waves that occur during traveling.

【0017】また、上記のような多重波伝搬環境下にお
いては、映像信号から分離した水平同期信号の位相に乱
れを生じるため、走査線が横方向に乱れた画像となると
いう課題や、直接波と遅延波の電界強度が逆転する現象
が頻繁に起きるため、画像が左右に揺れて見えるといっ
た課題を有していた。
Further, in the above-mentioned multi-wave propagation environment, the phase of the horizontal synchronizing signal separated from the video signal is disturbed, so that an image in which the scanning line is disturbed in the lateral direction or the direct wave is generated. Since the phenomenon in which the electric field strength of the delayed wave is reversed frequently occurs, there is a problem that the image appears to shake left and right.

【0018】本発明は、上記従来の課題を解決するもの
で、多重波環境下の走行時でも乱れた画像表示させず画
質の良い画像を安定して表示することができる移動体用
テレビ受信装置を提供することを目的とするものであ
る。
The present invention solves the above-mentioned conventional problems, and a television receiver for a mobile body capable of stably displaying a high-quality image without causing disordered image display even when traveling in a multiwave environment. It is intended to provide.

【0019】[0019]

【課題を解決するための手段】本発明は、多重波伝搬環
境下において位相乱れを生じてしまう水平同期信号のか
わりに水平同期周期にほぼ等しい一定周期で発振する基
準水平同期信号を用いて、メモリ制御及び画像表示を行
うことができる。また、遅延波状況を検出することによ
り強勢な遅延波が検出される場合は、遅延波が強勢でな
いときの画像を静止画表示することで劣化した画像を表
示させず画像を見やすいものとし、さらに、静止画から
動画への切り換え時には、同期分離した水平同期信号と
基準水平同期信号との位相を一致させるまで静止画表示
とするため、動画に切り換えたときに表示画像が左右に
揺れて見える現象を抑え、安定した画像を表示させるこ
とができる。
The present invention uses a reference horizontal synchronizing signal which oscillates at a constant period substantially equal to the horizontal synchronizing period instead of the horizontal synchronizing signal which causes phase disturbance in a multiwave propagation environment. Memory control and image display can be performed. Further, when the delayed wave is detected by detecting the delayed wave condition, the image when the delayed wave is not stressed is displayed as a still image so that the deteriorated image is not displayed and the image is easy to see. , When switching from still image to moving image, the still image is displayed until the phase of the horizontal sync signal separated by synchronization and the phase of the reference horizontal sync signal match, so the displayed image appears to shake left and right when switching to the moving image. It is possible to display a stable image.

【0020】[0020]

【発明の実施の形態】本発明の請求項1に記載の発明
は、アンテナで得られた受信信号から検波した映像信号
を出力するTVチューナと、前記映像信号から水平同期
信号及び垂直同期信号を分離する同期分離回路と、水平
同期周波数にほぼ等しい周波数で発振する基準水平同期
信号を発生する基準水平同期信号発生回路と、前記水平
同期信号と前記基準水平同期信号の位相差を検出する位
相差検出回路と、メモリ制御信号に従って前記映像信号
を書き込むとともに、書き込まれた前記映像信号を読み
出す画像記憶回路と、前記画像記憶回路の出力を前記基
準水平同期信号及び前記垂直同期信号に基づき画像表示
する画像表示回路と、前記位相差検出回路の出力に基づ
き前記基準水平同期信号の位相を前記水平同期信号に一
致させる前記基準水平同期信号発生回路の位相制御量を
所定位相制御量に設定して、1フィールド内では前記所
定位相制御量内で位相制御を行う位相制御回路と、前記
位相差検出回路の出力から前記水平同期信号と前記基準
水平同期信号との位相の一致性を検出し、所定フィール
ド数にわたり位相の一致性がない場合は、供給された前
記水平同期信号を前記基準水平同期信号発生回路にリセ
ット信号として出力することにより前記水平同期信号と
前記基準水平同期信号の位相を合致させるリセットパル
ス発生回路と、前記垂直同期信号に基づく特定のタイミ
ングで前記映像信号から受信画像の劣化状況を検出する
画像状況検出回路と、前記画像状況検出回路の出力に基
づき画像状況が良好状態から不良状態に変化した場合は
動画表示から静止画表示に、画像状況が不良状態から良
好状態に変化した場合は前記位相差検出回路の出力に基
づき位相差が所定位相内にあるときのみ静止画表示から
動画表示に、位相差が前記所定位相内になければ静止画
表示のまま保持する表示判定を行う表示判定回路と、前
記基準水平同期信号及び前記垂直同期信号に基づいて、
前記表示判定回路が動画表示と判定した場合は前記画像
記憶回路に前記映像信号を順次書き込み、記憶された内
容を順次読み出すように前記メモリ制御信号を出力し、
静止画表示と判定した場合は前記画像記憶回路への書き
込みを禁止し、記憶された内容を繰り返し読み出すよう
に前記メモリ制御信号を出力するメモリ制御回路とを具
備するものである。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The invention according to claim 1 of the present invention is a TV tuner which outputs a video signal detected from a received signal obtained by an antenna, and a horizontal synchronizing signal and a vertical synchronizing signal from the video signal. A sync separation circuit for separating, a reference horizontal sync signal generating circuit for generating a reference horizontal sync signal oscillating at a frequency substantially equal to the horizontal sync frequency, and a phase difference for detecting a phase difference between the horizontal sync signal and the reference horizontal sync signal. A detection circuit, an image storage circuit that writes the video signal according to a memory control signal and reads the written video signal, and an output of the image storage circuit that displays an image based on the reference horizontal synchronization signal and the vertical synchronization signal. An image display circuit, and the reference water that matches the phase of the reference horizontal synchronization signal with the horizontal synchronization signal based on the output of the phase difference detection circuit. The phase control amount of the synchronization signal generation circuit is set to a predetermined phase control amount, and the phase control circuit performs the phase control within the predetermined phase control amount within one field, and the horizontal synchronization signal from the output of the phase difference detection circuit. And the reference horizontal synchronizing signal are detected in phase, and if there is no phase matching for a predetermined number of fields, the supplied horizontal synchronizing signal is output as a reset signal to the reference horizontal synchronizing signal generating circuit. A reset pulse generating circuit for matching the phases of the horizontal synchronizing signal and the reference horizontal synchronizing signal, and an image condition detecting circuit for detecting the deterioration condition of the received image from the video signal at a specific timing based on the vertical synchronizing signal. When the image condition changes from the good condition to the bad condition based on the output of the image condition detection circuit, the image condition is changed from the moving image display to the still image display. When changing from a bad state to a good state, based on the output of the phase difference detection circuit, the still image is displayed only when the phase difference is within the predetermined phase, and when the phase difference is not within the predetermined phase, the still image is displayed. Based on the display determination circuit for performing the display determination to hold as it is, the reference horizontal synchronization signal and the vertical synchronization signal,
When the display determination circuit determines that it is a moving image display, the video signal is sequentially written to the image storage circuit, and the memory control signal is output to sequentially read the stored contents,
A memory control circuit for prohibiting writing to the image storage circuit and outputting the memory control signal so as to repeatedly read the stored contents when the still image display is determined.

【0021】上記構成により、水平同期周期にほぼ等し
い周期で発振する基準水平同期信号を用いて、メモリ制
御及び画像表示を行うため、多重波伝搬環境下において
も走査線が横方向に乱れることなく表示することができ
る。
With the above configuration, since the memory control and the image display are performed by using the reference horizontal synchronizing signal which oscillates at a period substantially equal to the horizontal synchronizing period, the scanning lines are not disturbed in the horizontal direction even under the multi-wave propagation environment. Can be displayed.

【0022】また、画像状況検出回路によって、遅延波
状況を検出することにより強勢な遅延波が検出される場
合は、遅延波が強勢でないときの画像を静止画表示する
ことで劣化した画像を表示させず画像を見やすいものと
することができる。
Further, when the image condition detection circuit detects a delayed wave condition by detecting the delayed wave condition, the image when the delayed wave is not stressed is displayed as a still image to display a deteriorated image. It is possible to make the image easy to see without doing so.

【0023】さらに、表示判定回路の判定動作におい
て、画像表示を静止画表示から動画表示に変更する際
に、基準水平同期信号と水平同期信号との位相差が所定
内となるまで静止画表示とするため、動画に切り換えた
ときに表示画像が左右に揺れて見える現象を抑え、直接
波と遅延波の逆転現象が頻繁する多重波伝搬環境下にお
いて、さらに安定した画像を得ることができる。
Further, in the determination operation of the display determination circuit, when the image display is changed from the still image display to the moving image display, the still image display is performed until the phase difference between the reference horizontal synchronization signal and the horizontal synchronization signal becomes within a predetermined range. Therefore, it is possible to suppress the phenomenon that the displayed image appears to be swaying to the left and right when switching to the moving image, and it is possible to obtain a more stable image in a multiple wave propagation environment in which the inversion phenomenon of the direct wave and the delayed wave is frequent.

【0024】本発明の請求項2に記載の発明は、請求項
1記載の画像表示回路に、基準水平同期信号の同期パル
スをカウントすることにより垂直同期周波数にほぼ等し
い周波数で発振する基準垂直同期信号を発生する基準垂
直同期信号発生回路と、供給された垂直同期信号及び前
記基準垂直同期信号との位相の一致性を検出し、所定フ
ィールド数にわたり連続して位相の一致性がない場合
に、前記垂直同期信号を前記基準垂直同期信号発生回路
にリセット信号として出力することにより前記垂直同期
信号と前記基準垂直同期信号の位相を一致させる垂直位
相制御回路とを付加したものである。
According to a second aspect of the present invention, in the image display circuit according to the first aspect, the reference vertical sync oscillates at a frequency substantially equal to the vertical sync frequency by counting the sync pulses of the reference horizontal sync signal. A reference vertical synchronization signal generating circuit that generates a signal, detects the phase agreement between the supplied vertical synchronization signal and the reference vertical synchronization signal, and when there is no phase agreement continuously over a predetermined number of fields, A vertical phase control circuit is added which outputs the vertical synchronizing signal to the reference vertical synchronizing signal generating circuit as a reset signal so as to match the phases of the vertical synchronizing signal and the reference vertical synchronizing signal.

【0025】本発明の請求項3に記載の発明は、請求項
1記載のメモリ制御回路に代えて、垂直同期信号に代わ
り基準垂直同期信号に基づいて画像記憶回路の制御を行
うメモリ制御回路を設けたものである。
According to a third aspect of the present invention, in place of the memory control circuit according to the first aspect, a memory control circuit for controlling the image storage circuit based on a reference vertical synchronizing signal instead of the vertical synchronizing signal is provided. It is provided.

【0026】本発明の請求項4に記載の発明は、請求項
1記載の画像状況検出回路に代えて、垂直同期信号の代
わりに基準垂直同期信号に基づく特定のタイミングで映
像信号から受信画像の劣化状況を検出する画像状況検出
回路を設けたものである。
According to a fourth aspect of the present invention, in place of the image situation detection circuit according to the first aspect, a received image is received from a video signal at a specific timing based on a reference vertical synchronizing signal instead of the vertical synchronizing signal. An image condition detection circuit for detecting the deterioration condition is provided.

【0027】上記請求項2、請求項3及び請求項4の構
成により、多重波伝搬環境下における同期位相の瞬時的
な変動に影響されない安定した垂直同期信号が得られ、
より制御を安定化させることができる。
According to the second, third and fourth configurations, a stable vertical synchronizing signal which is not affected by the instantaneous fluctuation of the synchronizing phase under the multiwave propagation environment can be obtained.
The control can be stabilized more.

【0028】本発明の請求項5に記載の発明は、請求項
1記載の表示判定回路に代えて、画像状況検出回路の出
力に基づき画像状況が良好状態から不良状態に変化した
場合は動画表示から静止画表示に、画像状況が不良状態
から良好状態に変化した場合は位相差検出回路の出力に
基づき位相差が所定位相内にあるときは静止画表示から
動画表示に、位相差が前記所定位相内になければリセッ
トパルス発生回路からリセット信号を基準水平同期信号
発生回路に出力するように制御した後に静止画表示から
動画表示に変更する表示判定を行う表示判定回路を設け
たものである。
According to a fifth aspect of the present invention, instead of the display determination circuit according to the first aspect, a moving image is displayed when the image state changes from a good state to a bad state based on the output of the image state detection circuit. To a still image display, and when the image condition changes from a bad state to a good state, based on the output of the phase difference detection circuit, when the phase difference is within the predetermined phase, the still image display to the moving image display, the phase difference is the predetermined value If it is not within the phase, a display determination circuit is provided for performing a display determination for changing from a still image display to a moving image display after controlling the reset pulse generation circuit to output a reset signal to the reference horizontal synchronization signal generation circuit.

【0029】上記構成により、静止画表示から動画表示
への移行するときの条件が緩やかになる。
With the above arrangement, the condition for transitioning from the still image display to the moving image display becomes lenient.

【0030】従って、静止画表示である時間が短縮され
るため、特に低速走行時等の電界変動が緩やかな状況下
で直接波と遅延波の強度比に逆転が起きた場合、または
静止画表示中にテレビチャネルの切換を行った場合等に
よる電界状況によらない同期信号の急激な変化時に迅速
に静止画から動画への切換動作を行うことができる。
Therefore, since the time for displaying a still image is shortened, when the inversion of the intensity ratio between the direct wave and the delayed wave occurs, especially when the electric field fluctuation is slow, such as when traveling at a low speed, or when the still image is displayed. The switching operation from the still image to the moving image can be quickly performed when the synchronizing signal changes abruptly without depending on the electric field situation due to the switching of the television channel.

【0031】本発明の請求項6に記載の発明は、請求項
1記載の表示判定回路に代えて、垂直同期信号に基づき
表示判定回路が静止画の表示判定をしている期間のフィ
ールド数をカウントするフィールド数カウント回路を有
し、前記フィールド数カウント回路のカウント値が静止
画表示の所定下限カウント数を超えない限り、画像状況
検出回路及び位相差検出回路の出力にかかわらず静止画
の表示判定を保持し続ける表示判定回路を有するもので
ある。
According to a sixth aspect of the present invention, instead of the display determination circuit according to the first aspect, the number of fields in the period during which the display determination circuit determines the display of a still image based on the vertical synchronizing signal is used. A still image is displayed regardless of the output of the image condition detection circuit and the phase difference detection circuit unless the count value of the field number counting circuit exceeds the predetermined lower limit count number of the still image display. It has a display determination circuit that keeps the determination.

【0032】上記静止画表示期間に下限を設けることに
より、高速走行時などの急激な電界変動下において、安
定した見やすい画像を得ることができる。
By providing a lower limit for the still image display period, a stable and easy-to-see image can be obtained under rapid electric field fluctuations such as during high-speed traveling.

【0033】本発明の請求項7に記載の発明は、請求項
1記載の表示判定回路に代えて、垂直同期信号に基づき
表示判定回路が静止画の表示判定をしている期間のフィ
ールド数をカウントするフィールド数カウント回路と、
前記フィールド数カウント回路のカウント値が静止画表
示の所定上限カウント数を超えた場合、画像状況検出回
路及び位相差検出回路の出力にかかわらず静止画表示か
ら動画表示へ表示判定を変更する表示判定回路を設けた
ものである。
According to a seventh aspect of the present invention, in place of the display determination circuit according to the first aspect, the number of fields in a period in which the display determination circuit determines the display of a still image based on a vertical synchronizing signal is used. A field number counting circuit for counting,
When the count value of the field number counting circuit exceeds a predetermined upper limit count number for still image display, display determination for changing the display determination from still image display to moving image display regardless of the output of the image condition detection circuit and the phase difference detection circuit It is provided with a circuit.

【0034】上記静止画表示期間に上限を設けることに
より、特に低速走行時等の電界変動が緩やかな状況下で
直接波と遅延波の強度比に逆転が起きた場合、または、
静止画表示中にテレビチャネルの切換行った場合等によ
る電界状況によらない同期信号の急激な変化時におい
て、静止画表示期間が必要以上に長く表示されることを
防ぐことができる。
By setting an upper limit on the still image display period, when the intensity ratio of the direct wave and the delayed wave reverses, particularly under low electric field fluctuations such as when traveling at low speed, or
It is possible to prevent the still image display period from being displayed for an unnecessarily long period at the time of a sudden change in the synchronization signal that does not depend on the electric field situation due to switching of the TV channels during the still image display.

【0035】本発明の請求項8に記載の発明は、画像状
況検出回路の出力に基づき画像状況が良好状態である場
合に限り、位相差検出回路の出力に基づき基準水平同期
信号発生回路の位相を制御する位相制御回路を有するも
のである。
According to the eighth aspect of the present invention, the phase of the reference horizontal synchronization signal generation circuit is output based on the output of the phase difference detection circuit only when the image status is in a good state based on the output of the image status detection circuit. It has a phase control circuit for controlling.

【0036】上記構成により、強勢な遅延波が存在する
ときに誤った位相制御を行わないようにすることができ
る。
With the above configuration, it is possible to prevent erroneous phase control when a strong delayed wave is present.

【0037】本発明の請求項9に記載の発明は、画像状
況検出回路は、映像信号から水平同期パルスを分離し、
供給された垂直同期信号を基に所定期間の水平同期パル
ス数をカウントすることで画像状況を検出するものであ
る。
According to a ninth aspect of the present invention, in the image condition detection circuit, the horizontal synchronizing pulse is separated from the video signal,
The image condition is detected by counting the number of horizontal synchronizing pulses in a predetermined period based on the supplied vertical synchronizing signal.

【0038】上記構成により、直接波と遅延波の強度差
が小さくなる場合は、直接波の同期パルスに加えて遅延
波により生じる同期パルスをカウントすることになり、
直接波のみの場合のパルスカウント値を基準値としてカ
ウント値の基準値からの増加量を算出することで、遅延
波状況を検出することができる。
With the above configuration, when the intensity difference between the direct wave and the delayed wave becomes small, the synchronization pulses generated by the delayed wave are counted in addition to the synchronization pulses of the direct wave.
The delayed wave situation can be detected by calculating the increase amount of the count value from the reference value with the pulse count value in the case of only the direct wave as the reference value.

【0039】本発明の請求項10に記載の発明は、請求
項1記載の画像状況検出回路に代えて、映像信号から高
周波成分を取り除く低域通過フィルタと、前記低域通過
フィルタの出力を微分する微分回路と、前記微分回路の
出力と所定レベルとの比較により2値化した信号を出力
する比較回路と、供給された垂直同期信号を基に前記映
像信号における垂直帰線期間の特定のタイミングでリセ
ット信号を出力するリセット手段と、前記比較回路によ
り2値化して出力された信号のパルス数を計数し前記リ
セット信号によりその計数値のリセットを行う計数回路
とからなり、前記計数回路の出力を画像状況検出値とす
る画像状況検出回路を設けたものである。
According to a tenth aspect of the present invention, instead of the image situation detection circuit according to the first aspect, a low pass filter for removing high frequency components from a video signal and an output of the low pass filter are differentiated. Differentiating circuit, a comparing circuit for outputting a binarized signal by comparing the output of the differentiating circuit with a predetermined level, and a specific timing of the vertical blanking period in the video signal based on the supplied vertical synchronizing signal. And a reset circuit for outputting a reset signal by means of a counter circuit, and a counting circuit for counting the number of pulses of the signal binarized and outputted by the comparison circuit and resetting the count value by the reset signal. An image situation detection circuit having the image situation detection value is provided.

【0040】上記構成により、市街地等の多重波伝搬状
況下においても、画像状況検出回路95によって、遅延
波状況を検出することにより強勢な遅延波が検出される
場合は、遅延波が強勢でないときの画像を静止画表示す
ることで劣化した画像を表示させず画像を見やすいもの
とすることができる。
With the above configuration, even in a multi-wave propagation situation such as in an urban area, when the delayed delayed wave is detected by the image situation detection circuit 95 by detecting the delayed wave situation, when the delayed wave is not intense. It is possible to make the image easy to see without displaying the deteriorated image by displaying the image as a still image.

【0041】本発明の請求項11に記載の発明は、請求
項1記載の画像状況検出回路に代えて、映像信号から高
周波成分を取り除く低域通過フィルタ、前記低域通過フ
ィルタの出力を微分する微分回路、前記微分回路の出力
と所定レベルとの比較により2値化した信号を出力する
比較回路、前記映像信号における垂直帰線期間の特定の
タイミングでリセット信号を出力するリセット手段、前
記比較回路により2値化して出力された信号のパルス数
を計数し前記リセット信号によりその計数値のリセット
を行う計数回路とからなる第1の画像状況検出回路と、
前記映像信号から水平同期パルスを分離し、供給された
前記垂直同期信号を基に所定期間の水平同期パルス数を
カウントすることで画像状況を検出する第2の画像状況
検出回路とを設け、TVチューナにおけるAGC回路の
AGC電圧から受信電界強度を検出し、弱電界であるか
の判定を行う電界強度検出回路と、前記電界強度検出回
路の出力により受信電界が弱電界であると判定された場
合は、前記第2の画像状況検出回路の出力を選択し、そ
れ以外は前記第1の画像状況検出回路の出力を選択し、
選択した信号を表示判定回路に供給する選択回路とを新
たに設けたものである。
According to an eleventh aspect of the present invention, in place of the image condition detection circuit according to the first aspect, a low pass filter for removing high frequency components from a video signal, and differentiating the output of the low pass filter. Differentiating circuit, comparing circuit for outputting a binarized signal by comparing the output of the differentiating circuit with a predetermined level, reset means for outputting a reset signal at a specific timing of a vertical blanking period in the video signal, the comparing circuit A first image condition detection circuit including a counting circuit that counts the number of pulses of a signal binarized and output by the above, and resets the counted value by the reset signal;
A second image situation detection circuit for detecting an image situation by separating a horizontal synchronization pulse from the video signal and counting the number of horizontal synchronization pulses for a predetermined period based on the supplied vertical synchronization signal is provided. When the received electric field strength is determined to be a weak electric field by the electric field strength detection circuit that detects the received electric field strength from the AGC voltage of the AGC circuit in the tuner and determines whether the electric field strength is a weak electric field. Selects the output of the second image situation detection circuit, otherwise selects the output of the first image situation detection circuit,
A selection circuit for supplying the selected signal to the display determination circuit is newly provided.

【0042】上記構成により、映像信号の直流成分の変
動の影響を受けず安定した画像状況の検出を行うことが
できる。
With the above configuration, it is possible to stably detect the image condition without being affected by the fluctuation of the DC component of the video signal.

【0043】本発明の請求項12に記載の発明は、請求
項1記載のリセットパルス発生回路に代えて、位相差検
出回路の出力から1フィールド内における水平同期信号
と基準水平同期信号の各同期パルス毎の位相の一致性を
検出し、その一致回数をカウントし、連続した所定フィ
ールド数にわたり前記一致回数が所定回数を下回る場
合、供給された前記水平同期信号を前記基準水平同期信
号発生回路にリセット信号として出力することにより前
記水平同期信号と前記基準水平同期信号の位相を一致さ
せるリセットパルス発生回路を設けたものである。
According to a twelfth aspect of the present invention, in place of the reset pulse generating circuit according to the first aspect, the synchronization of the horizontal synchronizing signal and the reference horizontal synchronizing signal within one field from the output of the phase difference detecting circuit. The phase coincidence of each pulse is detected, the coincidence count is counted, and when the coincidence count is less than the predetermined count over a continuous predetermined number of fields, the supplied horizontal sync signal is supplied to the reference horizontal sync signal generation circuit. A reset pulse generating circuit is provided for making the phases of the horizontal synchronizing signal and the reference horizontal synchronizing signal coincide with each other by outputting as a reset signal.

【0044】本発明の請求項13に記載の発明は、請求
項1記載の表示判定回路に代えて、画像状況検出回路の
出力に基づき画像状況が良好状態から不良状態に変化し
た場合は動画表示から静止画表示に、画像状況が不良状
態から良好状態に変化した場合は位相差検出回路の出力
から1フィールド内における水平同期信号と基準水平同
期信号の各同期パルス毎の位相差が所定位相内である回
数を検出し、検出された回数が所定数を上回るときは静
止画表示から動画表示に、前記所定数を下回るときは静
止画表示を保持する表示判定を行う表示判定回路を設け
たものである。
According to a thirteenth aspect of the present invention, instead of the display determination circuit according to the first aspect, a moving image is displayed when the image state changes from a good state to a bad state based on the output of the image state detection circuit. To a still image display, and when the image condition changes from a bad state to a good state, the phase difference between the horizontal sync signal and the reference horizontal sync signal within one field is within a predetermined phase from the output of the phase difference detection circuit. A display determination circuit for detecting a certain number of times and performing a display determination to hold the still image display from the still image display to the moving image display when the detected number exceeds a predetermined number. Is.

【0045】本発明の請求項14に記載の発明は、請求
項1記載の位相制御回路に代えて、位相差検出回路の出
力から1フィールド内における水平同期信号と基準水平
同期信号の各同期パルス毎の位相差が位相遅れとして検
出された回数と位相進みとして検出された回数をカウン
トし、カウント数の多い位相ずれ方向を補正するよう
に、前記基準水平同期信号発生回路の位相制御を1フィ
ールド当たりに所定位相制御量内で行う位相制御回路を
設けたものである。
According to a fourteenth aspect of the present invention, instead of the phase control circuit according to the first aspect, each sync pulse of the horizontal sync signal and the reference horizontal sync signal within one field from the output of the phase difference detection circuit. The number of times each phase difference is detected as a phase delay and the number of times it is detected as a phase lead are counted, and the phase control of the reference horizontal synchronization signal generation circuit is performed in one field so as to correct the phase shift direction with a large number of counts. In this case, a phase control circuit for performing a predetermined phase control amount is provided.

【0046】上記請求項12、13、14の構成によれ
ば、請求項1の当該各構成要素と同等の作用が得られ
る。
According to the configurations of claims 12, 13 and 14, the same actions as those of the respective components of claim 1 can be obtained.

【0047】以下、本発明の実施の形態について、図1
から図11までを用いて説明する。 (実施の形態1)以下、本発明の実施の形態1につい
て、図1を参照しながら説明する。図1は本発明の実施
の形態1における移動体用テレビ受信装置の要部ブロッ
ク結線図である。
FIG. 1 shows an embodiment of the present invention.
To FIG. 11 will be described. (Embodiment 1) Hereinafter, Embodiment 1 of the present invention will be described with reference to FIG. FIG. 1 is a block diagram of a main part of a mobile-device television receiving apparatus according to a first embodiment of the present invention.

【0048】図1において、1は空中のテレビ信号(高
周波信号)を受信するTV受信用のアンテナ、2はアン
テナ1から誘起された高周波信号、3は選択同調して中
間周波信号に変換するTVチューナ、4は中間周波信号
に変換された映像信号、5は映像信号4から同期信号を
分離する同期分離回路、6は同期分離回路5から出力さ
れる水平同期信号、7は同期分離回路5から出力される
垂直同期信号、8は水平同期信号6の周期にほぼ等しい
周期で発振する基準水平同期信号9を発生させる基準水
平同期信号発生回路、10は水平同期信号6と基準水平
同期信号9の位相差を検出する位相差検出回路、11は
位相差検出回路10が検出した位相差検出信号、12は
位相差検出信号11により基準水平同期信号9の位相を
水平同期信号6に一致するように基準水平同期信号発生
回路8の位相制御を行う位相制御回路、13は位相差検
出信号11により基準水平同期信号9の位相を水平同期
信号6に強制的に一致させるリセットパルス信号14を
基準水平同期信号発生回路8に出力するリセットパルス
発生回路、15は映像信号4を自己の画像メモリに記憶
する画像記憶回路、16は画像記憶回路15への書き込
みと読み出しを制御するメモリ制御回路、17はそのメ
モリ制御信号、18は映像信号4を垂直同期信号7及び
基準水平同期信号9にもとに画像を再生し表示する画像
表示回路、19は映像信号4から遅延波成分を検出して
画像状況を検出する画像状況検出回路、20は画像状況
検出回路19が出力する画像状況検出信号、21は静止
画表示または動画表示の判定を行う表示判定回路であ
る。
In FIG. 1, 1 is a TV receiving antenna for receiving an aerial television signal (high frequency signal), 2 is a high frequency signal induced from the antenna 1, and 3 is a TV for selectively tuning and converting to an intermediate frequency signal. Tuner 4, a video signal converted into an intermediate frequency signal, 5 a sync separation circuit for separating a sync signal from the video signal 4, 6 a horizontal sync signal output from the sync separation circuit 5, 7 from the sync separation circuit 5 The output vertical synchronizing signal, 8 is a reference horizontal synchronizing signal generating circuit for generating a reference horizontal synchronizing signal 9 which oscillates at a period substantially equal to the period of the horizontal synchronizing signal 6, and 10 is a reference horizontal synchronizing signal 6 and a reference horizontal synchronizing signal 9. A phase difference detection circuit for detecting a phase difference, 11 is a phase difference detection signal detected by the phase difference detection circuit 10, and 12 is a phase difference detection signal 11 which changes the phase of the reference horizontal synchronization signal 9 into a horizontal synchronization signal 6. A phase control circuit 13 for controlling the phase of the reference horizontal synchronizing signal generating circuit 8 so as to match the reset pulse signal 14 forcibly matching the phase of the reference horizontal synchronizing signal 9 with the horizontal synchronizing signal 6 by the phase difference detection signal 11. To the reference horizontal synchronizing signal generation circuit 8, 15 is an image storage circuit for storing the video signal 4 in its own image memory, and 16 is a memory control circuit for controlling writing and reading to and from the image storage circuit 15. Reference numeral 17 is a memory control signal thereof, 18 is an image display circuit for reproducing and displaying an image based on the video signal 4 based on the vertical synchronizing signal 7 and the reference horizontal synchronizing signal 9, and 19 detects a delayed wave component from the video signal 4. The image situation detection circuit for detecting the image situation by means of 20, the image situation detection signal 20 outputted by the image situation detection circuit 19, and the determination 21 of the still image display or the moving image display. It is a view decision circuit.

【0049】なお、22は水平同期安定化部で、上述し
た基準水平同期信号発生回路8、位相差検出回路10、
位相制御回路12、及びリセットパルス発生回路13よ
り構成される。また、23は表示判定部で、画像状況検
出回路19、及び表示判定回路21から構成される。
Reference numeral 22 denotes a horizontal synchronization stabilizing unit, which is the reference horizontal synchronization signal generating circuit 8, the phase difference detecting circuit 10,
It is composed of a phase control circuit 12 and a reset pulse generation circuit 13. A display determination unit 23 is composed of an image situation detection circuit 19 and a display determination circuit 21.

【0050】以上のように構成された移動体用テレビ受
信装置について、以下その動作を説明する。
The operation of the mobile television receiver configured as described above will be described below.

【0051】まず、アンテナ1により誘起された高周波
信号2はTVチューナ3に供給される。TVチューナ3
は、高周波信号2の中から受信しようとするTVチャネ
ルの高周波信号2を選択同調し、中間周波信号IFに変
換する。そして、変換された中間周波信号IFに対し、
TVチューナ3内部の検波回路(図示せず)により検波
を行い映像信号4を取り出し、同期分離回路5、画像記
憶回路15及び画像状況検出回路19に供給する。
First, the high frequency signal 2 induced by the antenna 1 is supplied to the TV tuner 3. TV tuner 3
Selects and tunes the high frequency signal 2 of the TV channel to be received from the high frequency signal 2 and converts it into the intermediate frequency signal IF. Then, for the converted intermediate frequency signal IF,
Detection is performed by a detection circuit (not shown) inside the TV tuner 3, and a video signal 4 is taken out and supplied to the sync separation circuit 5, the image storage circuit 15, and the image status detection circuit 19.

【0052】同期信号分離回路5は、映像信号4から水
平同期信号6及び垂直同期信号7を分離し、水平同期信
号6を位相差検出回路10及びリセットパルス発生回路
13に、垂直同期信号7を画像状況検出回路19、メモ
リ制御回路16及び画像表示回路18にそれぞれ供給す
る。
The sync signal separation circuit 5 separates the horizontal sync signal 6 and the vertical sync signal 7 from the video signal 4, and sends the horizontal sync signal 6 to the phase difference detection circuit 10 and the reset pulse generation circuit 13 and the vertical sync signal 7 to it. It is supplied to the image status detection circuit 19, the memory control circuit 16, and the image display circuit 18, respectively.

【0053】基準水平同期信号発生回路8は水平周波数
の整数倍で発振する高安定な水晶振動子の出力を分周す
ることにより水平同期周期にほぼ等しい基準水平同期信
号9を発生させる。例えば色副搬送波周波数fscの4
倍の発振周波数の水晶振動子4fscを用いた場合、9
10分周することで水平同期周期の信号を得ることがで
きる。
The reference horizontal synchronizing signal generating circuit 8 divides the output of the highly stable crystal oscillator which oscillates at an integral multiple of the horizontal frequency to generate the reference horizontal synchronizing signal 9 which is almost equal to the horizontal synchronizing period. For example, a color subcarrier frequency fsc of 4
When a crystal oscillator 4fsc with a double oscillation frequency is used, 9
A signal having a horizontal synchronization period can be obtained by dividing the frequency by 10.

【0054】位相差検出回路10では、同期分離回路5
で得られた水平同期信号6と基準水平同期信号発生回路
8で得られた基準水平同期信号9との位相差を検出する
回路であり、基準水平同期信号9の同期パルスが到来す
るタイミング毎に水平同期信号6との位相差を検出し、
その位相差に対応した電圧値を位相差検出信号11とし
てリセットパルス発生回路13、位相制御回路12及び
表示判定回路21に供給する。
In the phase difference detection circuit 10, the sync separation circuit 5
Is a circuit for detecting the phase difference between the horizontal synchronizing signal 6 obtained in step 1 and the reference horizontal synchronizing signal 9 obtained by the reference horizontal synchronizing signal generating circuit 8, and at each timing when the synchronizing pulse of the reference horizontal synchronizing signal 9 arrives. Detects the phase difference from the horizontal sync signal 6,
The voltage value corresponding to the phase difference is supplied to the reset pulse generation circuit 13, the phase control circuit 12, and the display determination circuit 21 as the phase difference detection signal 11.

【0055】位相制御回路12では、供給された位相差
検出信号11から、基準水平同期信号9の位相を水平同
期信号6に一致させるように基準水平同期信号発生回路
8の位相制御を行う。ただし、この場合の位相制御は、
多重波伝搬環境下において頻発する水平同期信号6の瞬
時的な位相変動に追従しないようにするため、基準同期
信号の位相を変化させる量は1フィールド内につき、あ
らかじめ設定された所定値内で行うように制限を持たせ
る。
The phase control circuit 12 controls the phase of the reference horizontal synchronization signal generation circuit 8 based on the supplied phase difference detection signal 11 so that the phase of the reference horizontal synchronization signal 9 matches the horizontal synchronization signal 6. However, the phase control in this case is
In order not to follow the instantaneous phase fluctuation of the horizontal synchronizing signal 6 that frequently occurs under the multi-wave propagation environment, the amount of changing the phase of the reference synchronizing signal is within one field and within a predetermined value set in advance. To have a limit.

【0056】なお、1フィールド内での位相差検出結果
を平均化し、多重波伝搬環境下における位相の瞬時的な
変動の全体的な傾向を基に基準水平同期信号発生回路8
を制御するために、1フィールド内における水平同期信
号6と基準水平同期信号9の各同期パルス毎の位相差が
位相遅れとして検出された回数と位相進みとして検出さ
れた回数をカウントし、カウント数の多い位相ずれ方向
を補正するように、基準水平同期信号発生回路8の位相
制御を行っても良い。
The reference horizontal synchronizing signal generating circuit 8 is averaged over the phase difference detection results within one field and based on the overall tendency of the instantaneous fluctuation of the phase under the multiwave propagation environment.
In order to control the number of times, the number of times the phase difference between the horizontal synchronizing signal 6 and the reference horizontal synchronizing signal 9 in each field for each synchronizing pulse is detected as a phase delay and the number of times it is detected as a phase lead are counted, and the count number is counted. The phase control of the reference horizontal synchronization signal generation circuit 8 may be performed so as to correct the phase shift direction with a large number of lines.

【0057】また、強勢な遅延波が存在するときに誤っ
た位相制御を行わないように、画像状況検出回路19の
検出の結果、画像状況が良好状態である場合に限り、位
相差検出信号11の出力に基づき基準水平同期信号発生
回路8の位相を制御を行うようにしてもよい。
Further, in order to prevent erroneous phase control when a strong delayed wave is present, the phase difference detection signal 11 is detected only when the image condition is good as a result of detection by the image condition detection circuit 19. The phase of the reference horizontal synchronizing signal generating circuit 8 may be controlled based on the output of

【0058】リセットパルス発生回路13では、供給さ
れた位相差検出信号11から水平同期信号6と基準水平
同期信号9の位相差が所定内にあるかを検出し、所定フ
ィールド数にわたり位相差が所定外である場合は、供給
された水平同期信号6を所定時間だけ基準水平同期信号
発生回路8にリセットパルス信号14として出力する。
基準水平同期発生回路8ではリセットパルス信号14が
供給された場合、分周回路がリセットされ水平同期信号
6と基準水平同期信号9の位相が一致する。
The reset pulse generation circuit 13 detects from the supplied phase difference detection signal 11 whether the phase difference between the horizontal synchronizing signal 6 and the reference horizontal synchronizing signal 9 is within a predetermined range, and the phase difference is predetermined over a predetermined number of fields. When it is outside, the supplied horizontal synchronizing signal 6 is output as the reset pulse signal 14 to the reference horizontal synchronizing signal generating circuit 8 for a predetermined time.
In the reference horizontal synchronization generating circuit 8, when the reset pulse signal 14 is supplied, the frequency dividing circuit is reset and the phases of the horizontal synchronization signal 6 and the reference horizontal synchronization signal 9 match.

【0059】なお、1フィールド内での位相差検出結果
を平均化し、多重波伝搬環境下における位相の瞬時的な
変動の全体的な傾向を基に基準水平同期信号発生回路8
を制御するために、リセットパルス発生回路13の動作
として1フィールド内における水平同期信号6と基準水
平同期信号9の各同期パルス毎の位相差が所定内である
回数を検出し、連続した所定フィールド数にわたり検出
値が所定数を下回る場合にリセットパルス信号14を出
力させても良い。
The reference horizontal sync signal generating circuit 8 is averaged over the phase difference detection results in one field and based on the overall tendency of the instantaneous fluctuation of the phase under the multiwave propagation environment.
In order to control the number of times that the phase difference between the horizontal synchronizing signal 6 and the reference horizontal synchronizing signal 9 within one field is within a predetermined value as the operation of the reset pulse generating circuit 13, a continuous predetermined field is detected. The reset pulse signal 14 may be output when the detected value falls below a predetermined number over a number of times.

【0060】次に、画像状況検出回路19では、供給さ
れた映像信号4から受信画像の遅延波状況を検出する。
図2は画像状況検出回路19のより詳細な構成を示すブ
ロック図である。
Next, the image condition detection circuit 19 detects the delayed wave condition of the received image from the supplied video signal 4.
FIG. 2 is a block diagram showing a more detailed configuration of the image condition detection circuit 19.

【0061】図2において、30は映像信号4から水平
同期パルスを分離するパルス分離回路、31は分離され
た同期パルスをカウントするパルスカウント回路、32
は垂直同期信号7を基にパルスカウント回路のタイミン
グ制御を行うタイミング制御回路である。
In FIG. 2, reference numeral 30 is a pulse separation circuit for separating the horizontal sync pulse from the video signal 4, 31 is a pulse counting circuit for counting the separated sync pulses, and 32 is a pulse count circuit.
Is a timing control circuit for controlling the timing of the pulse counting circuit based on the vertical synchronizing signal 7.

【0062】以上のように構成された画像状況検出回路
19について以下その動作を説明する。
The operation of the image situation detecting circuit 19 configured as described above will be described below.

【0063】まず、パルス分離回路30は、供給された
映像信号4から同期パルスを分離し、分離された同期パ
ルスはパルスカウント回路31に供給される。
First, the pulse separation circuit 30 separates the sync pulse from the supplied video signal 4, and the separated sync pulse is supplied to the pulse count circuit 31.

【0064】次に、パルスカウント回路31ではタイミ
ング制御回路32の制御信号に従って特定の期間にわた
り同期パルスのカウントを行い、そのカウント値を画像
状況検出信号20として表示判定回路21に供給する。
Next, the pulse count circuit 31 counts the synchronization pulses for a specific period according to the control signal from the timing control circuit 32, and supplies the count value to the display determination circuit 21 as the image condition detection signal 20.

【0065】そして図1における画像状況検出回路19
は、以上のような動作により、直接波と遅延波の強度差
が小さくなる場合は、直接波の同期パルスに加えて遅延
波により生じる同期パルスをカウントすることになり、
直接波のみの場合のパルスカウント値を基準値としてカ
ウント値の基準値からの増加量を算出することで、遅延
波状況を検出することができる。
The image condition detection circuit 19 shown in FIG.
When the intensity difference between the direct wave and the delayed wave is reduced by the above operation, the synchronization pulse generated by the delayed wave is counted in addition to the synchronization pulse of the direct wave.
The delayed wave situation can be detected by calculating the increase amount of the count value from the reference value with the pulse count value in the case of only the direct wave as the reference value.

【0066】次に表示判定回路21では、供給された画
像状況検出信号20及び位相差検出信号11から画像表
示を動画表示にするか静止画表示にするかを判定し、そ
の判定結果をメモリ制御回路16に供給する。
Next, the display determination circuit 21 determines whether the image display is a moving image display or a still image display based on the supplied image condition detection signal 20 and phase difference detection signal 11, and the determination result is subjected to memory control. Supply to the circuit 16.

【0067】図3は、この表示判定回路21の判定動作
手順を示すフローチャートである。表示判定が動画表示
である場合(s31)、1フィールド毎に画像状況検出
信号20と所定値R0との比較判定を行い(s32)、
画像状況検出信号20が所定値R0を上回る場合、表示
判定を静止画表示に変更し(s33)、それ以外は動画
表示を保持する(s31)。表示判定が静止画表示であ
る場合(s33)、1フィールド毎に画像状況検出信号
20と所定値R0との比較判定を行い(s34)、画像
状況検出信号20が所定値R0を上回る場合、静止画表
示を保持し(s33)、所定値R0を下回る場合は、次
に位相差検出信号11と所定値R1との比較判定を行い
(s35)、位相差が所定範囲内であれば、表示判定を
動画表示に変更し(s31)、そうでなければ静止画を
保持する(s33)。表示判定回路21は以上のような
判定動作により、画像表示を静止画表示から動画表示に
変更する際に、基準水平同期信号9と水平同期信号6と
の位相差が所定内である場合にのみ、動画表示を許可す
ることになる。
FIG. 3 is a flow chart showing the judgment operation procedure of the display judgment circuit 21. When the display determination is moving image display (s31), the image state detection signal 20 and the predetermined value R0 are compared and determined for each field (s32),
When the image condition detection signal 20 exceeds the predetermined value R0, the display determination is changed to the still image display (s33), and otherwise the moving image display is held (s31). When the display determination is still image display (s33), the comparison determination of the image situation detection signal 20 and the predetermined value R0 is performed for each field (s34), and when the image situation detection signal 20 exceeds the predetermined value R0, the still image is displayed. If the image display is held (s33) and the value is less than the predetermined value R0, the phase difference detection signal 11 and the predetermined value R1 are compared and determined (s35). If the phase difference is within the predetermined range, the display determination is made. Is changed to a moving image display (s31), and if not, a still image is held (s33). The display determination circuit 21 performs the above determination operation only when the phase difference between the reference horizontal synchronization signal 9 and the horizontal synchronization signal 6 is within the predetermined range when changing the image display from the still image display to the moving image display. , The video display will be allowed.

【0068】なお、1フィールド内での位相差検出結果
を平均化し、多重波伝搬環境下における位相の瞬時的変
動の全体的な傾向を基に表示判定を行うために、静止画
から動画への表示判定の際に、画像状況が不良状態から
良好状態に変化した場合は位相差検出回路10の出力か
ら1フィールド内における水平同期信号6と基準水平同
期信号9の各同期パルス毎の位相差が所定内である回数
を検出し、検出された回数が所定数を上回るときは静止
画表示から動画表示に、所定数を下回るときは静止画表
示を保持する表示判定を行ってもよい。
It should be noted that, in order to make a display decision based on the overall tendency of the instantaneous fluctuation of the phase under the multi-wave propagation environment, the results of the phase difference detection within one field are averaged. At the time of display determination, when the image condition changes from a defective state to a good state, the phase difference between the horizontal synchronizing signal 6 and the reference horizontal synchronizing signal 9 within one field is detected from the output of the phase difference detecting circuit 10. It is also possible to detect the number of times within a predetermined number, and perform a display determination to hold the still image display from the still image display when the detected number exceeds the predetermined number, and to hold the still image display when the detected number is less than the predetermined number.

【0069】次に、図1に示すメモリ制御回路16では
基準水平同期信号9及び垂直同期信号7に基づくタイミ
ングでメモリ制御信号17を画像記憶回路15に供給
し、画像記憶回路15の画像メモリを制御する。
Next, in the memory control circuit 16 shown in FIG. 1, the memory control signal 17 is supplied to the image storage circuit 15 at the timing based on the reference horizontal synchronization signal 9 and the vertical synchronization signal 7, and the image memory of the image storage circuit 15 is operated. Control.

【0070】画像記憶回路15は、供給されたメモリ制
御信号17に従って、映像信号4を画像メモリへ書き込
む動作と書き込まれた映像信号4を画像メモリから読み
出す動作を行う。
The image storage circuit 15 performs an operation of writing the video signal 4 into the image memory and an operation of reading the written video signal 4 from the image memory according to the supplied memory control signal 17.

【0071】図4は画像記憶回路15のより詳細な構成
を示すブロック図である。図4において、40はAD変
換器、41、42はそれぞれ第1、第2のフィールドメ
モリ、43はDA変換器である。
FIG. 4 is a block diagram showing a more detailed structure of the image storage circuit 15. In FIG. 4, 40 is an AD converter, 41 and 42 are first and second field memories, respectively, and 43 is a DA converter.

【0072】以上のように構成された画像記憶回路15
に対するメモリ制御回路16の動作ついて以下説明す
る。
The image storage circuit 15 configured as described above
The operation of the memory control circuit 16 will be described below.

【0073】AD変換器40は映像信号4をディジタル
化した信号を第1、第2のフィールドメモリ41、42
に供給する。メモリ制御回路16は、表示判定回路21
の出力により異なる画像メモリの制御を行う。
The AD converter 40 converts the signal obtained by digitizing the video signal 4 into the first and second field memories 41 and 42.
To supply. The memory control circuit 16 includes a display determination circuit 21.
The different image memories are controlled by the output of.

【0074】まず、表示判定が動画表示である場合、A
D変換器40の出力信号を第1、第2のフィールドメモ
リ41、42に対してフィールド単位で交互に書き込む
ようにメモリ制御信号17を出力し、かつ、書き込み動
作が行われていないフィールドメモリからメモリ内容を
順次読み出すようにメモリ制御信号17を出力する。
First, if the display determination is moving image display, A
A memory control signal 17 is output so that the output signal of the D converter 40 is alternately written to the first and second field memories 41 and 42 on a field-by-field basis. The memory control signal 17 is output so that the memory contents are sequentially read.

【0075】次に表示判定が静止画表示である場合、A
D変換器40の出力信号のフィールドメモリ41、42
への書き込みを禁止し、表示判定が静止画表示なる前に
書き込まれたフィールドメモリ内容を繰り返し読み出す
ようにメモリ制御信号17を出力する。
Next, if the display determination is still image display, A
Field memories 41 and 42 for output signals of the D converter 40
The memory control signal 17 is output so that the writing to the field memory is prohibited and the contents of the field memory written before the display determination becomes the still image display are repeatedly read.

【0076】DA変換器43ではフィールドメモリ4
1、42から読み出された信号をアナログ信号に変換
し、画像表示回路18に出力する。画像表示回路18で
は基準水平同期信号9及び垂直同期信号7に基づき画像
を再生し表示する。
In the DA converter 43, the field memory 4
The signals read from Nos. 1 and 42 are converted into analog signals and output to the image display circuit 18. The image display circuit 18 reproduces and displays an image based on the reference horizontal synchronizing signal 9 and the vertical synchronizing signal 7.

【0077】以上のように、本実施の形態1によれば、
水平同期周期にほぼ等しい周期で発振する基準水平同期
信号9を用いて、メモリ制御及び画像表示を行うため、
多重波伝搬環境下においても走査線が横方向に乱れるこ
となく表示することができる。
As described above, according to the first embodiment,
In order to perform memory control and image display by using the reference horizontal synchronization signal 9 which oscillates at a cycle substantially equal to the horizontal synchronization cycle,
Even in a multi-wave propagation environment, the display can be performed without disturbing the scanning lines in the horizontal direction.

【0078】また、画像状況検出回路19によって、遅
延波状況を検出することにより強勢な遅延波が検出され
る場合は、遅延波が強勢でないときの画像を静止画表示
することで劣化した画像を表示させず画像を見やすいも
のとすることができる。
When the image condition detection circuit 19 detects the delayed wave condition by detecting the delayed wave condition, the image when the delayed wave is not stressed is displayed as a still image to display the deteriorated image. The image can be made easy to see without displaying it.

【0079】さらに、表示判定回路21の判定動作にお
いて、画像表示を静止画表示から動画表示に変更する際
に、基準水平同期信号9と水平同期信号6との位相差が
所定内となるまで静止画表示とするため、動画に切り換
えたときに表示画像が左右に揺れて見える現象を抑え、
直接波と遅延波の逆転現象が頻繁する多重波伝搬環境下
において、さらに安定した画像を得ることができる。
Further, in the determination operation of the display determination circuit 21, when the image display is changed from the still image display to the moving image display, the display is stopped until the phase difference between the reference horizontal synchronization signal 9 and the horizontal synchronization signal 6 becomes within a predetermined range. Since it is displayed as an image, it suppresses the phenomenon that the displayed image appears to shake left and right when switching to a movie.
It is possible to obtain a more stable image in a multiwave propagation environment in which the inversion phenomenon of the direct wave and the delayed wave is frequent.

【0080】なお、本実施の形態1では単体のアンテナ
1からの出力をTVチューナ3に供給しているが、アン
テナダイバーシチ後の出力をTVチューナ3に供給して
もよい。
Although the output from the single antenna 1 is supplied to the TV tuner 3 in the first embodiment, the output after antenna diversity may be supplied to the TV tuner 3.

【0081】また、実施の形態1ではメモリ制御回路1
6及び画像表示回路18の制御タイミングの基になる同
期信号として、基準水平同期信号発生回路8からの基準
水平同期信号9及び同期分離回路5からの垂直同期信号
7を供給しているが、図5に示すような垂直同期周期に
ほぼ等しい周期の基準垂直同期信号を発生させる垂直同
期安定化回路55を図1に加えることにより、垂直同期
を更に安定化を図ることができる。
Further, in the first embodiment, the memory control circuit 1
6, the reference horizontal synchronization signal 9 from the reference horizontal synchronization signal generation circuit 8 and the vertical synchronization signal 7 from the synchronization separation circuit 5 are supplied as the synchronization signals that are the basis of the control timing of the image display circuit 18 and the image display circuit 18. The vertical synchronization can be further stabilized by adding a vertical synchronization stabilizing circuit 55 for generating a reference vertical synchronization signal having a period substantially equal to the vertical synchronization period as shown in FIG. 5 to FIG.

【0082】図5は垂直同期安定化部の構成を示すブロ
ック図であり、図5において、50は基準水平同期信号
9を分周し垂直同期にほぼ等しい周期の信号を発生させ
る基準垂直同期信号発生回路、51は基準垂直同期信
号、52は基準垂直同期信号の位相を垂直同期信号の位
相に一致させる垂直位相制御回路である。
FIG. 5 is a block diagram showing the configuration of the vertical synchronization stabilizing section. In FIG. 5, reference numeral 50 is a reference vertical synchronization signal for dividing the reference horizontal synchronization signal 9 to generate a signal having a cycle substantially equal to vertical synchronization. A generating circuit, 51 is a reference vertical synchronizing signal, and 52 is a vertical phase control circuit for matching the phase of the reference vertical synchronizing signal with the phase of the vertical synchronizing signal.

【0083】以上のように構成された垂直同期安定化部
55について以下その動作を説明する。
The operation of the vertical synchronization stabilizing unit 55 configured as described above will be described below.

【0084】まず、基準垂直同期信号発生回路50では
供給された基準水平同期信号9を分周することで、垂直
同期にほぼ等しい周期で発振する基準垂直同期信号51
を発生させ、垂直位相制御回路52に供給する。
First, the reference vertical synchronizing signal generating circuit 50 divides the supplied reference horizontal synchronizing signal 9 to generate a reference vertical synchronizing signal 51 which oscillates at a cycle substantially equal to the vertical synchronizing.
Is generated and supplied to the vertical phase control circuit 52.

【0085】垂直位相制御回路52では、供給された垂
直同期信号7と基準垂直同期信号51との位相差を検出
し、位相差が所定フィールドにわたり連続して所定内に
ない場合に、垂直同期信号7を基準垂直同期信号発生回
路50の分周回路にリセットパルス信号14として供給
することにより垂直同期信号7と基準垂直同期信号51
の位相を一致させる。
The vertical phase control circuit 52 detects the phase difference between the supplied vertical synchronizing signal 7 and the reference vertical synchronizing signal 51, and when the phase difference is not continuously within a predetermined range over a predetermined field, the vertical synchronizing signal is detected. 7 is supplied to the frequency dividing circuit of the reference vertical synchronizing signal generating circuit 50 as the reset pulse signal 14, so that the vertical synchronizing signal 7 and the reference vertical synchronizing signal 51 are supplied.
Match the phases of.

【0086】以上の動作により得られた基準垂直同期信
号51を、垂直同期信号7の代わりに画像表示回路1
8、メモリ制御回路16及び画像状況検出回路19に供
給する。 以上のような動作により多重波伝搬環境下に
おける同期位相の瞬時的な変動に影響されない安定した
垂直同期信号が得られ、この信号を上記の各回路に供給
することで、より制御を安定化させることができる。
The reference vertical synchronizing signal 51 obtained by the above operation is used instead of the vertical synchronizing signal 7 in the image display circuit 1.
8, to the memory control circuit 16 and the image status detection circuit 19. By the above operation, a stable vertical synchronizing signal that is not affected by the instantaneous fluctuation of the synchronizing phase under the multi-wave propagation environment is obtained, and by supplying this signal to each of the above circuits, the control is further stabilized. be able to.

【0087】(実施の形態2)次に、本発明の実施の形
態2について図6を参照しながら説明する。図6は実施
の形態1で示した図1における水平同期安定化部22及
び表示判定部23の別の構成を示す要部ブロック図であ
る。
(Second Embodiment) Next, a second embodiment of the present invention will be described with reference to FIG. FIG. 6 is a principal block diagram showing another configuration of the horizontal synchronization stabilizing unit 22 and the display determination unit 23 in FIG. 1 shown in the first embodiment.

【0088】図6において、60は映像信号4から同期
信号を分離する同期分離回路、61、62は同期分離回
路60の出力である水平同期信号及び垂直同期信号、6
3は水平同期信号61の周期にほぼ等しい周期で発振す
る基準水平同期信号64を発生させる基準水平同期信号
発生回路、65は水平同期信号61と基準水平同期信号
64の位相差を検出する位相差検出回路、66は位相差
検出回路65の出力である位相差検出信号、67は位相
差検出回路65の出力に基づき基準水平同期信号64の
位相を水平同期信号61に一致させる基準水平同期信号
発生回路63の位相制御を1フィールド当たりに所定範
囲内で行う位相制御回路、68は基準水平同期信号64
の位相を水平同期信号61の位相に強制的に一致させる
リセットパルス信号69を基準水平同期信号発生回路6
3に出力するリセットパルス発生回路、70は映像信号
4から遅延波成分を検出して画像状況を検出する画像状
況検出回路、71は画像状況検出回路70の出力である
画像状況検出信号、72は静止画表示または動画表示の
判定を行う表示判定回路である。
In FIG. 6, reference numeral 60 is a sync separation circuit for separating the sync signal from the video signal 4, 61 and 62 are horizontal and vertical sync signals output from the sync separation circuit 60, and 6
Reference numeral 3 denotes a reference horizontal synchronization signal generation circuit for generating a reference horizontal synchronization signal 64 which oscillates at a cycle substantially equal to that of the horizontal synchronization signal 61, and 65 denotes a phase difference for detecting a phase difference between the horizontal synchronization signal 61 and the reference horizontal synchronization signal 64. A detection circuit, 66 is a phase difference detection signal which is the output of the phase difference detection circuit 65, and 67 is a reference horizontal synchronization signal generation for matching the phase of the reference horizontal synchronization signal 64 with the horizontal synchronization signal 61 based on the output of the phase difference detection circuit 65. A phase control circuit for controlling the phase of the circuit 63 within a predetermined range per field, 68 is a reference horizontal synchronizing signal 64
Of the reset pulse signal 69 for forcibly matching the phase of the horizontal sync signal 61 with the phase of the horizontal sync signal 61.
3, a reset pulse generating circuit 70, an image condition detecting circuit 70 for detecting a delayed wave component from the video signal 4 to detect an image condition, 71 an image condition detecting signal output from the image condition detecting circuit 70, and 72 It is a display determination circuit that determines whether a still image or a moving image is displayed.

【0089】なお、73は水平同期安定化部で、上述し
た基準水平同期信号発生回路63、位相差検出回路6
5、位相制御回路67、及びリセットパルス発生回路6
8より構成される。また、74は表示判定部で、画像状
況検出回路70、及び表示判定回路72から構成され
る。
Reference numeral 73 is a horizontal synchronization stabilizing unit, which is the reference horizontal synchronization signal generation circuit 63 and the phase difference detection circuit 6 described above.
5, phase control circuit 67, and reset pulse generation circuit 6
8. A display determination unit 74 includes an image condition detection circuit 70 and a display determination circuit 72.

【0090】図6において、図1の構成と異なる点は、
表示判定回路72からリセットパルス発生回路68を制
御するようにした点である。
6 is different from that of FIG. 1 in that
This is the point that the display determination circuit 72 controls the reset pulse generation circuit 68.

【0091】以上のように構成された車載用テレビ受信
装置について、以下図1と同様の構成要素の動作につい
ては割愛し、異なる部分の動作を主に説明する。
Regarding the vehicle-mounted television receiving device configured as described above, the operation of the same components as in FIG. 1 will be omitted, and the operation of the different part will be mainly described.

【0092】まず、アンテナ1により誘起された高周波
信号2から映像信号4が取り出され、同期分離回路6
0、画像記憶回路15及び画像状況検出回路70に供給
するまでは実施の形態1と同じである。同期分離回路6
0では、映像信号4から水平同期信号61及び垂直同期
信号62を分離し、水平同期信号61を位相差検出回路
65及びリセットパルス発生回路68に、垂直同期信号
62を画像状況検出回路70、メモリ制御回路16及び
画像表示回路18にそれぞれ供給する。
First, the video signal 4 is extracted from the high frequency signal 2 induced by the antenna 1, and the sync separation circuit 6
0, and the operation up to the supply to the image storage circuit 15 and the image condition detection circuit 70 is the same as in the first embodiment. Sync separation circuit 6
At 0, the horizontal synchronizing signal 61 and the vertical synchronizing signal 62 are separated from the video signal 4, the horizontal synchronizing signal 61 is sent to the phase difference detecting circuit 65 and the reset pulse generating circuit 68, and the vertical synchronizing signal 62 is sent to the image condition detecting circuit 70 and the memory. It is supplied to the control circuit 16 and the image display circuit 18, respectively.

【0093】基準水平同期信号発生回路63は水平周波
数の整数倍で発振する高安定な水晶振動子の出力を分周
することにより水平同期周期にほぼ等しい基準水平同期
信号64を発生させる。例えば色副搬送波周波数fsc
の4倍の発振周波数の水晶振動子を用いた場合、910
分周することで水平同期周期の信号を得ることができ
る。
The reference horizontal synchronizing signal generating circuit 63 generates a reference horizontal synchronizing signal 64 substantially equal to the horizontal synchronizing cycle by dividing the output of a highly stable crystal oscillator which oscillates at an integral multiple of the horizontal frequency. For example, color subcarrier frequency fsc
When a crystal oscillator with an oscillation frequency four times higher than
By dividing the frequency, it is possible to obtain a signal of the horizontal synchronization period.

【0094】位相差検出回路65では、同期分離回路6
0で得られた水平同期信号61と基準水平同期信号発生
回路63で得られた基準水平同期信号64との位相差を
検出する。基準水平同期信号64の同期パルスが到来す
るタイミング毎に水平同期信号61との位相差を検出
し、その位相差に対応した電圧値を位相差検出信号66
としてリセットパルス発生回路68、位相制御回路67
及び表示判定回路72に出力する。
In the phase difference detection circuit 65, the sync separation circuit 6
The phase difference between the horizontal synchronizing signal 61 obtained by 0 and the reference horizontal synchronizing signal 64 obtained by the reference horizontal synchronizing signal generating circuit 63 is detected. The phase difference from the horizontal synchronizing signal 61 is detected at each timing when the synchronizing pulse of the reference horizontal synchronizing signal 64 arrives, and the voltage value corresponding to the phase difference is detected as the phase difference detecting signal 66.
Reset pulse generation circuit 68, phase control circuit 67
And output to the display determination circuit 72.

【0095】位相制御回路67では、供給された位相差
検出信号66から、基準水平同期信号64の位相を水平
同期信号61に一致させるように基準水平同期信号発生
回路63の位相制御を行う。ただし、この位相制御によ
り基準同期信号の位相を変化させる量は1フィールド内
につき、あらかじめ設定された所定値内で行うように制
限を持たせる。
The phase control circuit 67 controls the phase of the reference horizontal synchronization signal generation circuit 63 from the supplied phase difference detection signal 66 so that the phase of the reference horizontal synchronization signal 64 matches the horizontal synchronization signal 61. However, the amount by which the phase of the reference synchronizing signal is changed by this phase control is limited within one field so that the amount is changed within a predetermined value.

【0096】リセットパルス発生回路68では、次の2
つの場合に、供給された水平同期信号61を所定時間だ
け基準水平同期信号発生回路63にリセットパルス信号
69として出力する。
In the reset pulse generating circuit 68, the following 2
In the two cases, the supplied horizontal synchronizing signal 61 is output as the reset pulse signal 69 to the reference horizontal synchronizing signal generating circuit 63 for a predetermined time.

【0097】まず、第1は供給された位相差検出回路か
ら水平同期信号61と基準水平同期信号64の位相差が
所定内にあるかを検出し、所定フィールド数にわたり位
相差が所定外である場合である。
First, the supplied phase difference detection circuit detects whether the phase difference between the horizontal synchronizing signal 61 and the reference horizontal synchronizing signal 64 is within a predetermined range, and the phase difference is outside the predetermined range over a predetermined number of fields. This is the case.

【0098】第2は表示判定回路72から供給される制
御信号がHレベルである場合である。
The second case is when the control signal supplied from the display determination circuit 72 is at the H level.

【0099】基準水平同期信号発生回路63ではリセッ
ト信号が供給された場合、分周回路をリセットがリセッ
トされ水平同期信号61と基準水平同期信号64の位相
が一致する。
When the reset signal is supplied to the reference horizontal synchronizing signal generating circuit 63, the frequency divider circuit is reset, and the phases of the horizontal synchronizing signal 61 and the reference horizontal synchronizing signal 64 coincide with each other.

【0100】画像状況検出回路70では、供給された映
像信号4から受信画像の遅延波状況を検出する。実施の
形態1で示した図2のような構成からなる。
The image condition detection circuit 70 detects the delayed wave condition of the received image from the supplied video signal 4. It has the configuration shown in FIG. 2 shown in the first embodiment.

【0101】表示判定回路72では、供給された画像状
況検出信号71及び位相差検出信号66から画像表示を
動画表示にするか静止画表示にするかを判定し、リセッ
トパルス発生回路68に制御信号を供給するとともに、
その判定結果をメモリ制御回路16に供給する。
The display judging circuit 72 judges whether the image display should be a moving image display or a still image display based on the supplied image condition detection signal 71 and phase difference detection signal 66, and sends a control signal to the reset pulse generating circuit 68. Along with supplying
The determination result is supplied to the memory control circuit 16.

【0102】図7は、表示判定回路72の判定動作手順
を示すフローチャートである。表示判定が動画表示であ
る場合(s71)、1フィールド毎に画像状況検出信号
71と所定値R0との比較判定を行い(s72)、画像
状況検出信号71が所定値R0を上回る場合、表示判定
を静止画表示に変更し(s73)、それ以外は動画表示
を保持する(s71)。
FIG. 7 is a flow chart showing the judgment operation procedure of the display judgment circuit 72. When the display determination is moving image display (s71), the image state detection signal 71 and the predetermined value R0 are compared and determined for each field (s72). When the image state detection signal 71 exceeds the predetermined value R0, the display determination is made. Is changed to a still image display (s73), and otherwise the moving image display is held (s71).

【0103】表示判定が静止画表示である場合(s7
3)、1フィールド毎に画像状況検出信号71と所定値
R0との比較判定を行い(s74)、画像状況検出信号
71が所定値R0を上回る場合、そのまま静止画表示を
保持し(s73)、所定値R0を下回る場合は、以下の
動作(s75)を行う。
When the display determination is still image display (s7
3) The image condition detection signal 71 and the predetermined value R0 are compared and determined for each field (s74). If the image condition detection signal 71 exceeds the predetermined value R0, the still image display is held as it is (s73), When it is less than the predetermined value R0, the following operation (s75) is performed.

【0104】まず、リセットパルス発生回路68に供給
する制御信号をLレベルからHレベルにし、リセットパ
ルス発生回路68により、基準水平同期信号発生回路6
3にリセットパルス信号69を出力させ、水平同期信号
61と基準水平同期信号64の位相を一致させる。次
に、水平同期信号61と基準水平同期信号64の位相が
一致した後に、リセットパルス発生回路68に供給する
制御信号をHレベルからLレベルにし、表示判定を静止
画表示から動画表示に変更する(s71)。
First, the control signal supplied to the reset pulse generating circuit 68 is changed from the L level to the H level, and the reset pulse generating circuit 68 causes the reference horizontal synchronizing signal generating circuit 6 to operate.
The reset pulse signal 69 is output to the signal No. 3, and the phases of the horizontal synchronizing signal 61 and the reference horizontal synchronizing signal 64 are matched. Next, after the phases of the horizontal synchronizing signal 61 and the reference horizontal synchronizing signal 64 match, the control signal supplied to the reset pulse generating circuit 68 is changed from the H level to the L level, and the display determination is changed from the still image display to the moving image display. (S71).

【0105】表示判定回路72は以上のような判定動作
により、画像表示を静止画表示から動画表示に変更する
際に、基準水平同期信号64と水平同期信号61との位
相を一致させた後に動画表示を許可することになる。
With the above-described determination operation, the display determination circuit 72 causes the reference horizontal synchronization signal 64 and the horizontal synchronization signal 61 to have the same phase when the image display is changed from the still image display to the moving image display. Display will be allowed.

【0106】表示判定回路72の表示判定結果を基に、
メモリ制御回路16、画像記憶回路15及び画像表示回
路18は以下実施の形態1と同様な動作を行う。
Based on the display determination result of the display determination circuit 72,
The memory control circuit 16, the image storage circuit 15, and the image display circuit 18 perform the same operation as in the first embodiment.

【0107】以上のように、本実施の形態2は、実施の
形態1で得られる同様な効果が得られるのに加え、本実
施の形態2の表示判定回路72の判定動作は実施の形態
1の動作に比べ、画像表示を静止画表示から動画表示に
変更する際に、リセットパルス発生回路68から強制的
に基準水平同期信号64と水平同期信号61との位相を
一致させるリセットパルス信号69を出力させ、基準水
平同期信号64と水平同期信号61との位相を一致させ
るため、静止画表示から動画表示への移行するときの条
件が実施の形態1の表示判定回路72の動作よりも緩や
かである。
As described above, in the second embodiment, the same effect as that obtained in the first embodiment can be obtained, and the determination operation of the display determination circuit 72 of the second embodiment is the same as that in the first embodiment. Compared to the operation of (1), when the image display is changed from the still image display to the moving image display, the reset pulse generation circuit 68 forcibly outputs the reset pulse signal 69 for matching the phases of the reference horizontal synchronization signal 64 and the horizontal synchronization signal 61. Since the output is performed and the phases of the reference horizontal synchronizing signal 64 and the horizontal synchronizing signal 61 are made to coincide with each other, the condition when transitioning from still image display to moving image display is gentler than the operation of the display determination circuit 72 of the first embodiment. is there.

【0108】従って、静止画表示である時間が実施例1
に比べ短縮されることになる。そのため、特に低速走行
時等の電界変動が緩やかな状況下で直接波と遅延波の強
度比に逆転が起きた場合、または静止画表示中にテレビ
チャネルの切換を行った場合等による電界状況によらな
い同期信号の急激な変化時に迅速に静止画から動画への
切換動作を行うことができる。
Therefore, the time during which the still image is displayed is the first embodiment.
It will be shortened compared to. Therefore, especially when the electric field fluctuations are slow, such as when traveling at low speeds, when the inversion of the intensity ratio between the direct wave and the delayed wave occurs, or when the TV channel is switched while displaying a still image, the electric field condition may change. Therefore, the switching operation from the still image to the moving image can be quickly performed when the synchronizing signal changes abruptly.

【0109】なお、本実施の形態2の表示判定回路72
と実施の形態1の表示判定回路21との併用をし、低速
走行時の検出、あるいはテレビチャネルの切換検出を行
い、低速走行またはチャネル切換時に本実施の形態2の
表示判定回路72の動作を、それ以外は実施の形態1で
述べた表示判定回路21の動作を用いることにより静止
画から動画への切換動作を最適化することができる。
The display determination circuit 72 according to the second embodiment is also included.
Is used together with the display determination circuit 21 of the first embodiment to detect when the vehicle is traveling at low speed or to detect the switching of the TV channel, and to operate the display determination circuit 72 of the second embodiment when traveling at low speed or when switching the channel. Otherwise, by using the operation of the display determination circuit 21 described in the first embodiment, the switching operation from the still image to the moving image can be optimized.

【0110】(実施の形態3)次に、本発明の実施の形
態3について図8を参照しながら説明する。図8は実施
の形態1で示した図1における表示判定部23の別の構
成を示すブロック図である。
(Third Embodiment) Next, a third embodiment of the present invention will be described with reference to FIG. FIG. 8 is a block diagram showing another configuration of the display determination unit 23 in FIG. 1 shown in the first embodiment.

【0111】図8において、80は映像信号4から遅延
波成分を検出して画像状況を検出する画像状況検出回
路、81は画像状況検出回路80の出力である画像状況
検出信号、82は静止画表示または動画表示の判定を行
う表示判定回路、83は表示判定回路82の出力が静止
画表示である期間のフィールド数をカウントするフィー
ルド数カウント回路で、これらの構成要素は表示判定部
84を構成する。
In FIG. 8, reference numeral 80 is an image condition detection circuit for detecting a delayed wave component from the video signal 4 to detect an image condition, 81 is an image condition detection signal output from the image condition detection circuit 80, and 82 is a still image. A display determination circuit for determining display or a moving image display, 83 is a field number counting circuit for counting the number of fields in a period in which the output of the display determination circuit 82 is a still image display, and these components configure the display determination unit 84. To do.

【0112】図8において、図1の表示判定部23の構
成と異なる点はフィールド数カウント回路83により静
止画表示期間を監視し、静止画表示期間に時間制限を設
けた点である。
In FIG. 8, the difference from the configuration of the display determination unit 23 of FIG. 1 is that the field number counting circuit 83 monitors the still image display period and a time limit is set in the still image display period.

【0113】以上のように構成された車載用テレビ受信
装置について、以下図1と同様の構成要素の動作につい
ては割愛し、異なる部分の動作を主に説明する。
Regarding the vehicle-mounted television receiver configured as described above, the operation of the same components as those in FIG. 1 will be omitted, and the operation of the different parts will be mainly described.

【0114】まず、アンテナ1により誘起された高周波
信号2から映像信号4が取り出され、同期分離回路5及
び同期安定化部22により、垂直同期信号7及び基準水
平同期信号9が得られるまでは実施の形態1と同じ動作
である。
First, the video signal 4 is extracted from the high frequency signal 2 induced by the antenna 1 and is executed until the sync separation circuit 5 and the sync stabilizing unit 22 obtain the vertical sync signal 7 and the reference horizontal sync signal 9. This is the same operation as in the first form.

【0115】画像状況検出回路80は、供給された映像
信号4から受信画像の遅延波状況を検出する。これも実
施の形態1で示した図2のような構成からなる。
The image condition detection circuit 80 detects the delayed wave condition of the received image from the supplied video signal 4. This also has the configuration shown in FIG. 2 shown in the first embodiment.

【0116】フィールド数カウント回路83は垂直同期
信号7に基づき表示判定回路82が静止画の表示判定を
している期間のフィールド数をカウントし、そのカウン
ト値を表示判定回路82に供給する。
The field number counting circuit 83 counts the number of fields in the period in which the display determination circuit 82 determines the display of a still image based on the vertical synchronizing signal 7, and supplies the count value to the display determination circuit 82.

【0117】そして表示判定回路82では、供給された
画像状況検出信号81、位相差検出信号11及びフィー
ルド数カウント回路83の出力から画像表示を動画表示
にするか静止画表示にするかを判定し、その判定結果を
メモリ制御回路16及びフィールド数カウント回路83
に供給する。
Then, the display judging circuit 82 judges whether the image display should be a moving image display or a still image display from the output of the supplied image condition detection signal 81, phase difference detection signal 11 and field number counting circuit 83. , The memory controller circuit 16 and the field number counting circuit 83
To supply.

【0118】図9は、その表示判定回路82の判定動作
手順を示すフローチャートである。表示判定が動画表示
である場合(s91)、1フィールド毎に画像状況検出
信号81と所定値R0との比較判定を行い(s92)、
画像状況検出信号81が所定値R0を上回る場合、表示
判定を静止画表示に変更し(s93)、それ以外は動画
表示を保持する(s91)。
FIG. 9 is a flow chart showing the judgment operation procedure of the display judgment circuit 82. When the display determination is moving image display (s91), the image state detection signal 81 and the predetermined value R0 are compared and determined for each field (s92).
When the image condition detection signal 81 exceeds the predetermined value R0, the display determination is changed to the still image display (s93), and otherwise the moving image display is held (s91).

【0119】一方、表示判定が静止画表示である場合
(s93)、フィールド数カウント回路83からの出力
カウント値が静止画表示の下限値f0を上回るかの判定
を行い(s94)、上回らない場合は静止画表示を保持
する(s93)。静止画表示が下限値f0を上回る場合
は、次にフィールド数カウント回路83からの出力カウ
ント値が静止画表示の上限値f1を上回るかの判定を行
い(s95)、上限値を上回る場合は、無条件に表示判
定を動画表示に変更し(s91)、上回らない場合は次
のような処理を行う。1フィールド毎に画像状況検出信
号81と所定値R0との比較判定を行い(s96)、画
像状況検出信号81が所定値R0を上回る場合、静止画
表示を保持し(s93)、所定値R0を下回る場合は、
次に、位相差検出信号と所定値R1との比較判定を行い
(s97)、位相差が所定範囲内であれば、表示判定を
動画表示に変更し(s91)、そうでなければ、静止画
を保持する(s93)。
On the other hand, if the display determination is still image display (s93), it is determined whether the output count value from the field number counting circuit 83 exceeds the lower limit value f0 of the still image display (s94), and if it does not exceed. Holds the still image display (s93). If the still image display exceeds the lower limit value f0, it is next determined whether the output count value from the field number counting circuit 83 exceeds the upper limit value f1 of the still image display (s95). The display determination is unconditionally changed to the moving image display (s91), and when it does not exceed the limit, the following processing is performed. The image condition detection signal 81 and the predetermined value R0 are compared and determined for each field (s96). If the image condition detection signal 81 exceeds the predetermined value R0, the still image display is held (s93) and the predetermined value R0 is set. If below,
Next, the phase difference detection signal and the predetermined value R1 are compared and determined (s97). If the phase difference is within the predetermined range, the display determination is changed to the moving image display (s91). Is held (s93).

【0120】表示判定回路82の表示判定結果を基に、
メモリ制御回路16、画像記憶回路15及び画像表示回
路18は以下実施の形態1と同様な動作を行う。
Based on the display determination result of the display determination circuit 82,
The memory control circuit 16, the image storage circuit 15, and the image display circuit 18 perform the same operation as in the first embodiment.

【0121】以上のように、本実施の形態の表示判定回
路82の判定動作は、画像表示が静止画表示である期間
に下限及び上限を設けて、静止画表示期間に制限を与え
る。
As described above, in the determination operation of the display determination circuit 82 of the present embodiment, the lower limit and the upper limit are set for the period during which the image display is the still image display, and the still image display period is limited.

【0122】静止画表示期間に上限を設けることによ
り、特に低速走行時等の電界変動が緩やかな状況下で直
接波と遅延波の強度比に逆転が起きた場合、または、静
止画表示中にテレビチャネルの切換行った場合等による
電界状況によらない同期信号の急激な変化時において、
静止画表示期間が必要以上に長く表示されることを防ぐ
ことができる。
By setting an upper limit for the still image display period, when the intensity ratio of the direct wave and the delayed wave is reversed under the condition where the electric field fluctuation is gentle, especially during low speed traveling, or during the still image display. When there is a sudden change in the sync signal that does not depend on the electric field situation, such as when switching TV channels,
It is possible to prevent the still image display period from being displayed longer than necessary.

【0123】一方、静止画表示期間に下限を設けること
により、高速走行時などの急激な電界変動下において、
安定した見やすい画像を得ることができる。
On the other hand, by setting the lower limit in the still image display period, it is possible to prevent a sudden change in the electric field during high-speed running.
It is possible to obtain a stable and easy-to-see image.

【0124】なお、本実施の形態の表示判定回路82で
は、静止画表示期間の上限及び下限を設けているが、ど
ちらか一方の制限のみを設けても良い。
Although the display determination circuit 82 of the present embodiment has the upper limit and the lower limit of the still image display period, only one of them may be provided.

【0125】(実施の形態4)次に、本発明の実施の形
態4について図10を参照しながら説明する。図10は
実施の形態1で示した図2における画像状況検出回路の
別の構成を示すブロック図である。
(Fourth Embodiment) Next, a fourth embodiment of the present invention will be described with reference to FIG. FIG. 10 is a block diagram showing another configuration of the image condition detection circuit in FIG. 2 shown in the first embodiment.

【0126】図10において、90はカットオフ周波数
を設定した低域通過フィルタ、91は低域通過フィルタ
90の出力を微分する微分回路、92は微分回路91の
出力と予め設定された閾値と比較する比較回路、93は
比較回路92が比較結果により出力する出力回数を計数
する計数回路、94は計数回路93の計数をリセットさ
せるリセット手段で、これらの構成要素により画像状況
検出回路95を構成する。
In FIG. 10, 90 is a low-pass filter with a cut-off frequency set, 91 is a differentiating circuit that differentiates the output of the low-pass filter 90, and 92 is an output of the differentiating circuit 91, which is compared with a preset threshold value. Comparing circuit 93, counting circuit 93 for counting the number of outputs output by comparing circuit 92, and 94 resetting means for resetting the count of counting circuit 93. These components constitute image condition detecting circuit 95. .

【0127】以上により構成された画像状況検出回路9
5の動作を以下説明する。画像状況検出回路95は、映
像信号4に含まれる雑音成分を検出するために、例えば
映像信号4における垂直帰線期間内の等価パルス波形信
号を利用する。
The image situation detection circuit 9 constructed as described above
The operation of No. 5 will be described below. The image condition detection circuit 95 uses, for example, an equivalent pulse waveform signal within the vertical blanking period in the video signal 4 in order to detect a noise component included in the video signal 4.

【0128】画像状況検出に利用する映像信号中の等価
パルス波形信号が画像状況検出回路95に供給される直
前に、リセット手段94は、垂直同期信号7に基づき、
計数回路の計数値をリセットするためのリセット信号を
出力する。
Immediately before the equivalent pulse waveform signal in the video signal used for the image condition detection is supplied to the image condition detection circuit 95, the reset means 94 operates on the basis of the vertical synchronization signal 7.
A reset signal for resetting the count value of the counting circuit is output.

【0129】そして低域通過フィルタ90では、映像信
号4から雑音成分検出に不要な高周波雑音成分を取り除
く。例えば、カットオフ周波数が0.5〜2MHzの低
域通過フィルタ90を用いる。
Then, the low-pass filter 90 removes high-frequency noise components unnecessary for noise component detection from the video signal 4. For example, the low pass filter 90 having a cutoff frequency of 0.5 to 2 MHz is used.

【0130】次に、微分回路91では低域通過フィルタ
90の出力を微分する。比較回路92は微分回路91の
出力が所定レベルとの比較を行い、例えば、所定レベル
を超えたときにハイレベルの信号を出力する。この比較
回路92における所定レベルの設定値により雑音検出成
分検出の感度を調整することができる。
Next, the differentiating circuit 91 differentiates the output of the low pass filter 90. The comparator circuit 92 compares the output of the differentiating circuit 91 with a predetermined level, and outputs a high level signal when the output exceeds a predetermined level, for example. The sensitivity of noise detection component detection can be adjusted by the set value of the predetermined level in the comparison circuit 92.

【0131】計数回路93は比較回路92の出力を計数
し、リセット手段94によるリセット信号に基づき計数
値のリセットを行う。
The counting circuit 93 counts the output of the comparison circuit 92 and resets the count value based on the reset signal from the reset means 94.

【0132】以上のように、本実施の形態4は、等価パ
ルス波形信号を微分し、2値化判定を行うことにより、
映像信号4に含まれる雑音成分を検出することができ
る。
As described above, in the fourth embodiment, the equivalent pulse waveform signal is differentiated and the binarization judgment is performed.
The noise component contained in the video signal 4 can be detected.

【0133】また、垂直帰線期間内における等価パルス
の遅延波成分が、雑音検出を行うペデスタル部にまで及
ぶとき、この遅延波成分が雑音成分として検出される。
When the delayed wave component of the equivalent pulse within the vertical blanking period reaches the pedestal portion for noise detection, this delayed wave component is detected as a noise component.

【0134】従って、画像状況検出回路95は遅延波を
含めた検出が可能であるため、本実施の形態4によれ
ば、市街地等の多重波伝搬状況下においても、画像状況
検出回路95によって、遅延波状況を検出することによ
り強勢な遅延波が検出される場合は、遅延波が強勢でな
いときの画像を静止画表示することで劣化した画像を表
示させず画像を見やすいものとすることができる。
Therefore, since the image condition detecting circuit 95 can detect the delayed wave, according to the fourth embodiment, the image condition detecting circuit 95 can detect the multi-wave propagation condition in the city area. When a strong delayed wave is detected by detecting the delayed wave condition, the image when the delayed wave is not stressed is displayed as a still image so that the deteriorated image is not displayed and the image can be easily viewed. .

【0135】また、本実施の形態4の画像状況検出回路
95は微分回路91を用いているため、実施の形態1で
述べた画像状況検出回路19に比べ、映像信号の直流成
分が変動しても、その検出値へ与える影響がほとんどな
く、安定した検出値を得ることができる。
Further, since the image situation detecting circuit 95 of the fourth embodiment uses the differentiating circuit 91, the DC component of the video signal is changed as compared with the image situation detecting circuit 19 described in the first embodiment. However, there is almost no effect on the detected value, and a stable detected value can be obtained.

【0136】なお、本実施の形態4と実施の形態1で述
べた画像状況検出回路を併用する構成としても良く、例
えば次のような構成が考えられる。
The image situation detection circuit described in the fourth and first embodiments may be used in combination, and the following configurations are possible, for example.

【0137】図11は2つの画像状況検出回路を電界強
度検出回路が検出した電界検出値により使用を切り換え
る構成の表示判定部23を示すブロック図である。
FIG. 11 is a block diagram showing a display judging section 23 configured to switch the use of the two image situation detecting circuits depending on the electric field detection value detected by the electric field strength detecting circuit.

【0138】図11において、100は図10の構成の
第1画像状況検出回路、101は実施の形態1で述べた
図2の構成の第2の画像状況検出回路、102はTVチ
ューナ3におけるAGC回路のAGC電圧から受信電界
強度を検出し、弱電界であるかの判定を行う電界強度検
出回路、103は表示判定回路104に出力する画像状
況検出回路を選択する選択回路で、これらの構成要素に
より表示判定部23を構成する。
In FIG. 11, 100 is the first image situation detection circuit having the configuration of FIG. 10, 101 is the second image situation detection circuit of the configuration of FIG. 2 described in the first embodiment, and 102 is the AGC in the TV tuner 3. An electric field strength detection circuit that detects the received electric field strength from the AGC voltage of the circuit and determines whether the electric field is a weak electric field. Reference numeral 103 is a selection circuit that selects an image situation detection circuit to be output to the display judgment circuit 104. The display determination unit 23 is configured by.

【0139】以上により構成された表示判定部104の
動作を以下説明する。電界強度検出回路102はTVチ
ューナ3におけるAGC回路のAGC電圧から受信電界
強度を検出し、弱電界であるかの判定を行う。選択回路
103は電界強度検出回路102の出力により受信電界
が弱電界であると判定された場合は、第2の画像状況検
出回路101の出力を選択し、それ以外は第1の画像状
況検出回路100の出力を選択し、選択した画像状況検
出信号を表示判定回路104に供給する。
The operation of the display determination unit 104 constructed as above will be described below. The electric field strength detection circuit 102 detects the received electric field strength from the AGC voltage of the AGC circuit in the TV tuner 3 and determines whether the electric field strength is weak. The selection circuit 103 selects the output of the second image situation detection circuit 101 when the received electric field is determined to be a weak electric field by the output of the electric field intensity detection circuit 102, and the first image situation detection circuit otherwise. The output of 100 is selected, and the selected image condition detection signal is supplied to the display determination circuit 104.

【0140】図10に示した構成の画像状況検出回路9
5は、雑音成分の多い弱電界地区では。その画像状況検
出値が表示判定回路104における静止画表示の閾値を
常時上回ることがある。
The image condition detection circuit 9 having the configuration shown in FIG.
5 is in the weak electric field area where there are many noise components. The detected value of the image condition may always exceed the threshold for displaying a still image in the display determination circuit 104.

【0141】従って、図11で示した構成の画像状況検
出回路によって、実施の形態1で述べた画像状況検出回
路19を弱電界地区で使用することでそれを避けること
ができる。また、強電界地区においては、本実施の形態
4で述べた画像状況検出回路95を用いることにより、
映像信号の直流成分の変動の影響を受けず安定した画像
状況の検出を行うことができる。
Therefore, the image situation detection circuit having the configuration shown in FIG. 11 can be avoided by using the image situation detection circuit 19 described in the first embodiment in the weak electric field area. In the strong electric field area, by using the image situation detection circuit 95 described in the fourth embodiment,
A stable image condition can be detected without being affected by the fluctuation of the DC component of the video signal.

【0142】[0142]

【発明の効果】以上のように、本発明は、1フィールド
当たりの位相制御量を制限することにより、多重波伝搬
環境下で生じる水平同期信号の瞬時的な位相変動には追
従しない基準水平同期信号を用いて、メモリ制御及び画
像表示を行うため、多重波伝搬環境下においても画像の
左右のがたつきを抑えた安定した動画表示及び静止画表
示することができる。
As described above, the present invention limits the amount of phase control per field so that the reference horizontal synchronization does not follow the instantaneous phase fluctuation of the horizontal synchronization signal generated in a multiwave propagation environment. Since signals are used for memory control and image display, stable moving image display and still image display can be performed while suppressing rattling of the left and right of the image even in a multiwave propagation environment.

【0143】また、表示判定回路の判定動作において、
画像表示を静止画表示から動画表示に変更する際に、基
準水平同期信号と水平同期信号との位相差が所定内にあ
る状態で動画表示に切り換えるため、直接波と遅延波の
強度比に逆転を生じる多重波伝搬環境下でも、画像が左
右に揺れてみえる現象を抑えることができ、さらに安定
した画像を得ることができる。
In the judging operation of the display judging circuit,
When changing the image display from still image display to moving image display, the display is switched to moving image display when the phase difference between the reference horizontal synchronizing signal and the horizontal synchronizing signal is within the specified range, so the intensity ratio of the direct wave and delayed wave is reversed. Even in a multi-wave propagation environment in which the image is generated, it is possible to suppress the phenomenon that the image appears to shake left and right, and it is possible to obtain a more stable image.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施の形態1における車載用テレビ受
信装置の構成を示すブロック結線図
FIG. 1 is a block connection diagram showing a configuration of a vehicle-mounted television receiving device according to a first embodiment of the present invention.

【図2】同実施の形態1における画像状況検出回路の構
成を示すブロック結線図
FIG. 2 is a block connection diagram showing a configuration of an image condition detection circuit according to the first embodiment.

【図3】同実施の形態1における表示判定回路の判定動
作手順を示すフローチャート
FIG. 3 is a flowchart showing a determination operation procedure of the display determination circuit according to the first embodiment.

【図4】同実施の形態1における画像記憶回路の構成を
示すブロック結線図
FIG. 4 is a block connection diagram showing a configuration of an image storage circuit according to the first embodiment.

【図5】同実施の形態1における垂直同期安定化部の構
成を示すブロック結線図
FIG. 5 is a block connection diagram showing a configuration of a vertical synchronization stabilizing unit according to the first embodiment.

【図6】本発明の実施の形態2における車載用テレビ受
信装置の構成を示す要部ブロック結線図
FIG. 6 is a block diagram of a principal block diagram showing the configuration of a vehicle-mounted television receiving device according to a second embodiment of the present invention.

【図7】同実施の形態2における表示判定回路の判定動
作手順を示すフローチャート
FIG. 7 is a flowchart showing a determination operation procedure of the display determination circuit according to the second embodiment.

【図8】本発明の実施の形態3における車載用テレビ受
信装置の構成を示す要部ブロック結線図
FIG. 8 is a block diagram of a principal block diagram showing the configuration of a vehicle-mounted television receiving device according to a third embodiment of the present invention.

【図9】同実施の形態3における表示判定回路の判定動
作手順を示すフローチャート
FIG. 9 is a flowchart showing a determination operation procedure of the display determination circuit according to the third embodiment.

【図10】本発明の実施の形態4における車載用テレビ
受信装置の構成を示す要部ブロック結線図
FIG. 10 is a block diagram of a principal block diagram showing the configuration of a vehicle-mounted television receiving device according to a fourth embodiment of the present invention.

【図11】同実施の形態4における表示判定部の構成を
示すブロック結線図
FIG. 11 is a block connection diagram showing a configuration of a display determination unit according to the fourth embodiment.

【図12】従来の車載用テレビ受信装置の構成を示すブ
ロック結線図
FIG. 12 is a block connection diagram showing a configuration of a conventional vehicle-mounted television receiving device.

【符号の説明】[Explanation of symbols]

1 アンテナ 2 高周波信号 3 TVチューナ 4 映像信号 5 同期分離回路 6 水平同期信号 7 垂直同期信号 8 基準水平同期信号発生回路 9 基準水平同期信号 10 位相差検出回路 11 位相差検出信号 12 位相制御回路 13 リセットパルス発生回路 14 リセットパルス信号 15 画像記憶回路 16 メモリ制御回路 17 メモリ制御信号 18 画像表示回路 19 画像状況検出回路 20 画像状況検出信号 21 表示判定回路 22 水平同期安定化部 23 表示判定部 60 同期分離回路 61 水平同期信号 62 垂直同期信号 63 基準水平同期信号発生回路 64 基準水平同期信号 65 位相差検出回路 66 位相差検出信号 67 位相制御回路 68 リセットパルス発生回路 69 リセットパルス信号 70 画像状況検出回路 71 画像状況検出信号 72 表示判定回路 73 水平同期安定化部 74 表示判定部 80 画像状況検出回路 81 画像状況検出信号 82 表示判定回路 83 フィールド数カウント回路 84 表示判定部 1 Antenna 2 High Frequency Signal 3 TV Tuner 4 Video Signal 5 Sync Separation Circuit 6 Horizontal Sync Signal 7 Vertical Sync Signal 8 Reference Horizontal Sync Signal Generation Circuit 9 Reference Horizontal Sync Signal 10 Phase Difference Detection Circuit 11 Phase Difference Detection Signal 12 Phase Control Circuit 13 Reset pulse generation circuit 14 Reset pulse signal 15 Image storage circuit 16 Memory control circuit 17 Memory control signal 18 Image display circuit 19 Image condition detection circuit 20 Image condition detection signal 21 Display determination circuit 22 Horizontal synchronization stabilization unit 23 Display determination unit 60 Synchronization Separation circuit 61 Horizontal synchronization signal 62 Vertical synchronization signal 63 Reference horizontal synchronization signal generation circuit 64 Reference horizontal synchronization signal 65 Phase difference detection circuit 66 Phase difference detection signal 67 Phase control circuit 68 Reset pulse generation circuit 69 Reset pulse signal 70 Image condition detection circuit 71 Image situation inspection Signal 72 display determination circuit 73 a horizontal synchronization stabilizer 74 display determination unit 80 image condition detection circuit 81 image condition detection signal 82 display determination circuit 83 field count circuit 84 display determination unit

───────────────────────────────────────────────────── フロントページの続き (72)発明者 中村 雅彦 神奈川県横浜市港北区綱島4丁目3番1号 松下通信工業株式会社内 (72)発明者 高木 美勲 神奈川県横浜市港北区綱島4丁目3番1号 松下通信工業株式会社内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Masahiko Nakamura 4-3-1, Tsunashima, Kohoku-ku, Yokohama-shi, Kanagawa Matsushita Communication Industrial Co., Ltd. No. 3 No. 1 Matsushita Communication Industrial Co., Ltd.

Claims (14)

【特許請求の範囲】[Claims] 【請求項1】 アンテナで得られた受信信号から検波し
た映像信号を出力するTVチューナと、前記映像信号か
ら水平同期信号及び垂直同期信号を分離する同期分離回
路と、水平同期周波数にほぼ等しい周波数で発振する基
準水平同期信号を発生する基準水平同期信号発生回路
と、前記水平同期信号と前記基準水平同期信号の位相差
を検出する位相差検出回路と、メモリ制御信号に従って
前記映像信号を書き込むとともに、書き込まれた前記映
像信号を読み出す画像記憶回路と、前記画像記憶回路の
出力を前記基準水平同期信号及び前記垂直同期信号に基
づき画像表示する画像表示回路と、前記位相差検出回路
の出力に基づき前記基準水平同期信号の位相を前記水平
同期信号に一致させる前記基準水平同期信号発生回路の
位相制御量を所定位相制御量に設定して、1フィールド
内では前記所定位相制御量内で位相制御を行う位相制御
回路と、前記位相差検出回路の出力から前記水平同期信
号と前記基準水平同期信号との位相の一致性を検出し、
所定フィールド数にわたり位相の一致性がない場合は、
供給された前記水平同期信号を前記基準水平同期信号発
生回路にリセット信号として出力することにより前記水
平同期信号と前記基準水平同期信号の位相を合致させる
リセットパルス発生回路と、前記垂直同期信号に基づく
特定のタイミングで前記映像信号から受信画像の劣化状
況を検出する画像状況検出回路と、前記画像状況検出回
路の出力に基づき画像状況が良好状態から不良状態に変
化した場合は動画表示から静止画表示に、画像状況が不
良状態から良好状態に変化した場合は前記位相差検出回
路の出力に基づき位相差が所定位相内にあるときのみ静
止画表示から動画表示に、位相差が前記所定位相内にな
ければ静止画表示のまま保持する表示判定を行う表示判
定回路と、前記基準水平同期信号及び前記垂直同期信号
に基づいて、前記表示判定回路が動画表示と判定した場
合は前記画像記憶回路に前記映像信号を順次書き込み、
記憶された内容を順次読み出すように前記メモリ制御信
号を出力し、静止画表示と判定した場合は前記画像記憶
回路への書き込みを禁止し、記憶された内容を繰り返し
読み出すように前記メモリ制御信号を出力するメモリ制
御回路とを具備する移動体用テレビ受信装置。
1. A TV tuner for outputting a video signal detected from a reception signal obtained by an antenna, a sync separation circuit for separating a horizontal sync signal and a vertical sync signal from the video signal, and a frequency substantially equal to the horizontal sync frequency. A reference horizontal synchronizing signal generating circuit for generating a reference horizontal synchronizing signal oscillating at, a phase difference detecting circuit for detecting a phase difference between the horizontal synchronizing signal and the reference horizontal synchronizing signal, and writing the video signal according to a memory control signal. An image storage circuit that reads out the written video signal, an image display circuit that displays an image of the output of the image storage circuit based on the reference horizontal synchronization signal and the vertical synchronization signal, and an output of the phase difference detection circuit The phase control amount of the reference horizontal synchronization signal generation circuit that matches the phase of the reference horizontal synchronization signal with the horizontal synchronization signal is a predetermined phase. A phase control circuit that sets a control amount and performs phase control within the predetermined phase control amount in one field, and the phase of the horizontal synchronization signal and the reference horizontal synchronization signal from the output of the phase difference detection circuit Sex,
If there is no phase match over a given number of fields,
On the basis of the vertical synchronizing signal, a reset pulse generating circuit for matching the phases of the horizontal synchronizing signal and the reference horizontal synchronizing signal by outputting the supplied horizontal synchronizing signal to the reference horizontal synchronizing signal generating circuit as a reset signal. An image condition detection circuit that detects the deterioration condition of the received image from the video signal at a specific timing, and a moving image display to a still image display when the image condition changes from a good condition to a bad condition based on the output of the image condition detection circuit. In the case where the image condition changes from a poor state to a good state, the still image display to the moving image display only when the phase difference is within the predetermined phase based on the output of the phase difference detection circuit, and the phase difference is within the predetermined phase. If not, a display determination circuit for performing a display determination for retaining the still image display, and based on the reference horizontal synchronization signal and the vertical synchronization signal, If shows determining circuit determines that the moving image display sequentially writing the video signal in the image storage circuit,
The memory control signal is output so that the stored contents are sequentially read out, and when it is determined that a still image is displayed, writing to the image storage circuit is prohibited, and the memory control signal is output so that the stored contents are repeatedly read out. A television receiver for a mobile object, comprising a memory control circuit for outputting.
【請求項2】 請求項1記載の画像表示回路に、基準水
平同期信号の同期パルスをカウントすることにより垂直
同期周波数にほぼ等しい周波数で発振する基準垂直同期
信号を発生する基準垂直同期信号発生回路と、供給され
た垂直同期信号及び前記基準垂直同期信号との位相の一
致性を検出し、所定フィールド数にわたり連続して位相
の一致性がない場合に、前記垂直同期信号を前記基準垂
直同期信号発生回路にリセット信号として出力すること
により前記垂直同期信号と前記基準垂直同期信号の位相
を一致させる垂直位相制御回路とを付加した請求項1記
載の移動体用テレビ受信装置。
2. A reference vertical sync signal generation circuit for generating a reference vertical sync signal oscillating at a frequency substantially equal to a vertical sync frequency by counting sync pulses of the reference horizontal sync signal in the image display circuit according to claim 1. And the phase synchronization between the supplied vertical synchronization signal and the reference vertical synchronization signal is detected, and when there is no phase synchronization continuously over a predetermined number of fields, the vertical synchronization signal is changed to the reference vertical synchronization signal. The television receiver for a mobile unit according to claim 1, further comprising a vertical phase control circuit that outputs a reset signal to the generation circuit to match the phases of the vertical synchronization signal and the reference vertical synchronization signal.
【請求項3】 請求項1記載のメモリ制御回路に代え
て、垂直同期信号に代わり基準垂直同期信号に基づいて
画像記憶回路の制御を行うメモリ制御回路を設けたこと
を特徴とする請求項2記載の移動体用テレビ受信装置。
3. The memory control circuit according to claim 1, further comprising a memory control circuit for controlling the image storage circuit based on a reference vertical synchronizing signal instead of the vertical synchronizing signal. The mobile television receiver described.
【請求項4】 請求項1記載の画像状況検出回路に代え
て、垂直同期信号の代わりに基準垂直同期信号に基づく
特定のタイミングで映像信号から受信画像の劣化状況を
検出する画像状況検出回路を設けたことを特徴とする請
求項2記載の移動体用テレビ受信装置。
4. An image condition detecting circuit for detecting the deterioration condition of a received image from a video signal at a specific timing based on a reference vertical synchronizing signal instead of the vertical synchronizing signal, in place of the image condition detecting circuit according to claim 1. The television receiver for a mobile body according to claim 2, wherein the television receiver is provided.
【請求項5】 請求項1記載の表示判定回路に代えて、
画像状況検出回路の出力に基づき画像状況が良好状態か
ら不良状態に変化した場合は動画表示から静止画表示
に、画像状況が不良状態から良好状態に変化した場合は
位相差検出回路の出力に基づき位相差が所定位相内にあ
るときは静止画表示から動画表示に、位相差が前記所定
位相内になければリセットパルス発生回路からリセット
信号を基準水平同期信号発生回路に出力するように制御
した後に静止画表示から動画表示に変更する表示判定を
行う表示判定回路を設けたことを特徴とする請求項1記
載の移動体用テレビ受信装置。
5. The display determination circuit according to claim 1,
Based on the output of the image condition detection circuit, when the image condition changes from a good state to a bad state, the video display changes to a still image display, and when the image condition changes from a bad state to a good state, based on the output of the phase difference detection circuit When the phase difference is within the predetermined phase, the still image display is switched to the moving image display, and when the phase difference is not within the predetermined phase, the reset pulse generation circuit outputs a reset signal to the reference horizontal synchronization signal generation circuit. The television receiver for a mobile body according to claim 1, further comprising a display determination circuit for performing a display determination for changing from still image display to moving image display.
【請求項6】 請求項1記載の表示判定回路に代えて、
垂直同期信号に基づき表示判定回路が静止画の表示判定
をしている期間のフィールド数をカウントするフィール
ド数カウント回路を有し、前記フィールド数カウント回
路のカウント値が静止画表示の所定下限カウント数を超
えない限り、画像状況検出回路及び位相差検出回路の出
力にかかわらず静止画の表示判定を保持し続ける表示判
定回路を設けたことを特徴とする請求項1記載の移動体
用テレビ受信装置。
6. The display determination circuit according to claim 1,
The display determination circuit has a field number counting circuit that counts the number of fields in a period in which the display determination circuit determines the display of a still image based on the vertical synchronizing signal, and the count value of the field number counting circuit is a predetermined lower limit count number for still image display. 2. The television receiver for a mobile object according to claim 1, further comprising a display determination circuit that continues to retain the display determination of the still image regardless of the outputs of the image condition detection circuit and the phase difference detection circuit unless .
【請求項7】 請求項1記載の表示判定回路に代えて、
垂直同期信号に基づき表示判定回路が静止画の表示判定
をしている期間のフィールド数をカウントするフィール
ド数カウント回路を有し、前記フィールド数カウント回
路のカウント値が静止画表示の所定上限カウント数を超
えた場合、画像状況検出回路及び位相差検出回路の出力
にかかわらず静止画表示から動画表示へ表示判定を変更
する表示判定回路を設けたことを特徴とする請求項1記
載の移動体用テレビ受信装置。
7. The display determination circuit according to claim 1,
The display determination circuit has a field number counting circuit that counts the number of fields in a period in which the display determination circuit makes a display determination of a still image, and the count value of the field number counting circuit is a predetermined upper limit count number for still image display. 2. The moving body according to claim 1, further comprising a display determination circuit for changing the display determination from the still image display to the moving image display regardless of the outputs of the image condition detection circuit and the phase difference detection circuit. TV receiver.
【請求項8】 画像状況検出回路の出力に基づき画像状
況が良好状態である場合に限り、位相差検出回路の出力
に基づき基準水平同期信号発生回路の位相を制御する位
相制御回路を設けたことを特徴とする請求項1記載の移
動体用テレビ受信装置。
8. A phase control circuit for controlling the phase of the reference horizontal synchronizing signal generation circuit based on the output of the phase difference detection circuit is provided only when the image status is in a good state based on the output of the image status detection circuit. The television receiver for a mobile body according to claim 1.
【請求項9】 画像状況検出回路は、映像信号から水平
同期パルスを分離し、供給された垂直同期信号を基に所
定期間の水平同期パルス数をカウントすることで画像状
況を検出することを特徴とする請求項1記載の移動体用
テレビ受信装置。
9. The image condition detection circuit detects an image condition by separating a horizontal synchronizing pulse from a video signal and counting the number of horizontal synchronizing pulses in a predetermined period based on the supplied vertical synchronizing signal. The television receiver for a mobile body according to claim 1.
【請求項10】 請求項1記載の画像状況検出回路に代
えて、映像信号から高周波成分を取り除く低域通過フィ
ルタと、前記低域通過フィルタの出力を微分する微分回
路と、前記微分回路の出力と所定レベルとの比較により
2値化した信号を出力する比較回路と、供給された垂直
同期信号を基に前記映像信号における垂直帰線期間の特
定のタイミングでリセット信号を出力するリセット手段
と、前記比較回路により2値化して出力された信号のパ
ルス数を計数し前記リセット信号によりその計数値のリ
セットを行う計数回路とからなり、前記計数回路の出力
を画像状況検出値とする画像状況検出回路を設けたこと
を特徴とする請求項1記載の移動体用テレビ受信装置。
10. A low pass filter for removing a high frequency component from a video signal, a differentiating circuit for differentiating an output of the low pass filter, and an output of the differentiating circuit in place of the image situation detecting circuit according to claim 1. And a predetermined level, and a comparator circuit for outputting a binarized signal, and reset means for outputting a reset signal at a specific timing of a vertical blanking period in the video signal based on the supplied vertical synchronizing signal, An image situation detection which comprises a counting circuit which counts the number of pulses of a signal binarized and output by the comparison circuit and resets the count value by the reset signal, and which uses the output of the counting circuit as an image situation detection value. The television receiver for a mobile body according to claim 1, further comprising a circuit.
【請求項11】 請求項1記載の画像状況検出回路に代
えて、映像信号から高周波成分を取り除く低域通過フィ
ルタ、前記低域通過フィルタの出力を微分する微分回
路、前記微分回路の出力と所定レベルとの比較により2
値化した信号を出力する比較回路、前記映像信号におけ
る垂直帰線期間の特定のタイミングでリセット信号を出
力するリセット手段、前記比較回路により2値化して出
力された信号のパルス数を計数し前記リセット信号によ
りその計数値のリセットを行う計数回路とからなる第1
の画像状況検出回路と、前記映像信号から水平同期パル
スを分離し、供給された前記垂直同期信号を基に所定期
間の水平同期パルス数をカウントすることで画像状況を
検出する第2の画像状況検出回路とを設け、TVチュー
ナにおけるAGC回路のAGC電圧から受信電界強度を
検出し、弱電界であるかの判定を行う電界強度検出回路
と、前記電界強度検出回路の出力により受信電界が弱電
界であると判定された場合は、前記第2の画像状況検出
回路の出力を選択し、それ以外は前記第1の画像状況検
出回路の出力を選択し、選択した信号を表示判定回路に
供給する選択回路とを新たに設けたことを特徴とする請
求項1記載の移動体用テレビ受信装置。
11. A low-pass filter for removing high-frequency components from a video signal, a differentiating circuit for differentiating the output of the low-pass filter, and an output of the differentiating circuit in place of the image situation detecting circuit according to claim 1. 2 by comparison with the level
A comparator circuit that outputs a binarized signal, a reset means that outputs a reset signal at a specific timing of a vertical blanking period in the video signal, and a pulse number of the signal binarized and output by the comparator circuit is counted, and A first circuit comprising a counting circuit for resetting the count value by a reset signal
And a second image situation for detecting the image situation by separating the horizontal synchronization pulse from the video signal and counting the number of horizontal synchronization pulses in a predetermined period based on the supplied vertical synchronization signal. A detection circuit is provided, the received electric field strength is detected from the AGC voltage of the AGC circuit in the TV tuner, and the electric field strength detection circuit that determines whether the electric field is a weak electric field is detected. If it is determined that the output of the second image situation detection circuit is selected, otherwise the output of the first image situation detection circuit is selected, and the selected signal is supplied to the display determination circuit. The television receiver according to claim 1, further comprising a selection circuit.
【請求項12】 請求項1記載のリセットパルス発生回
路に代えて、位相差検出回路の出力から1フィールド内
における水平同期信号と基準水平同期信号の各同期パル
ス毎の位相の一致性を検出し、その一致回数をカウント
し、連続した所定フィールド数にわたり前記一致回数が
所定回数を下回る場合、供給された前記水平同期信号を
前記基準水平同期信号発生回路にリセット信号として出
力することにより前記水平同期信号と前記基準水平同期
信号の位相を一致させるリセットパルス発生回路を設け
たことを特徴とする請求項1記載の移動体用テレビ受信
装置。
12. Instead of the reset pulse generation circuit according to claim 1, the phase difference between the horizontal synchronizing signal and the reference horizontal synchronizing signal in one field is detected from the output of the phase difference detecting circuit. , The number of times of coincidence is counted, and when the number of times of coincidence falls below a predetermined number of times over a predetermined number of consecutive fields, the horizontal synchronization signal is output as a reset signal to the reference horizontal synchronization signal generation circuit to thereby perform the horizontal synchronization. 2. The television receiver for a mobile body according to claim 1, further comprising a reset pulse generating circuit for matching the phase of the signal with the phase of the reference horizontal synchronizing signal.
【請求項13】 請求項1記載の表示判定回路に代え
て、画像状況検出回路の出力に基づき画像状況が良好状
態から不良状態に変化した場合は動画表示から静止画表
示に、画像状況が不良状態から良好状態に変化した場合
は位相差検出回路の出力から1フィールド内における水
平同期信号と基準水平同期信号の各同期パルス毎の位相
差が所定位相内である回数を検出し、検出された回数が
所定数を上回るときは静止画表示から動画表示に、前記
所定数を下回るときは静止画表示を保持する表示判定を
行う表示判定回路を設けたことを特徴とする請求項1記
載の移動体用テレビ受信装置。
13. When the image condition changes from a good condition to a defective condition based on the output of the image condition detecting circuit instead of the display determination circuit according to claim 1, the moving image display changes to the still image display, and the image condition changes. When the state changes to a good state, the number of times that the phase difference between the horizontal synchronizing signal and the reference horizontal synchronizing signal in each field within each field is within a predetermined phase is detected from the output of the phase difference detecting circuit and detected. 2. The movement according to claim 1, further comprising: a display determination circuit that performs a display determination to display a still image when the number of times exceeds a predetermined number and to display a moving image when the number of times is less than the predetermined number. TV receiver for body.
【請求項14】 請求項1記載の位相制御回路に代え
て、位相差検出回路の出力から1フィールド内における
水平同期信号と基準水平同期信号の各同期パルス毎の位
相差が位相遅れとして検出された回数と位相進みとして
検出された回数をカウントし、カウント数の多い位相ず
れ方向を補正するように、前記基準水平同期信号発生回
路の位相制御を1フィールド当たりに所定位相制御量内
で行う位相制御回路を設けたことを特徴とする請求項1
記載の移動体用テレビ受信装置。
14. The phase control circuit according to claim 1, wherein the phase difference between the horizontal synchronizing signal and the reference horizontal synchronizing signal within one field is detected as a phase delay from the output of the phase difference detecting circuit. And the number of times detected as a phase lead is counted, and the phase of the reference horizontal synchronizing signal generating circuit is controlled within a predetermined phase control amount per field so as to correct the phase shift direction with a large number of counts. A control circuit is provided, The control circuit is provided.
The mobile television receiver described.
JP8114532A 1996-05-09 1996-05-09 Television receiver for mobile body Pending JPH09307823A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP8114532A JPH09307823A (en) 1996-05-09 1996-05-09 Television receiver for mobile body
US08/845,442 US5986720A (en) 1996-05-09 1997-04-25 Mobile television receiver

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP8114532A JPH09307823A (en) 1996-05-09 1996-05-09 Television receiver for mobile body
US08/845,442 US5986720A (en) 1996-05-09 1997-04-25 Mobile television receiver

Publications (1)

Publication Number Publication Date
JPH09307823A true JPH09307823A (en) 1997-11-28

Family

ID=26453272

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8114532A Pending JPH09307823A (en) 1996-05-09 1996-05-09 Television receiver for mobile body

Country Status (1)

Country Link
JP (1) JPH09307823A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000333090A (en) * 1999-05-20 2000-11-30 Harness Syst Tech Res Ltd On-vehicle television video processor
US8224033B2 (en) 2008-06-24 2012-07-17 Mediatek Inc. Movement detector and movement detection method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000333090A (en) * 1999-05-20 2000-11-30 Harness Syst Tech Res Ltd On-vehicle television video processor
US8224033B2 (en) 2008-06-24 2012-07-17 Mediatek Inc. Movement detector and movement detection method

Similar Documents

Publication Publication Date Title
US5949498A (en) Diversity system
US5949494A (en) Aspect ratio discrimination apparatus and image display apparatus including the same
JPH05183833A (en) Display device
JPH1198422A (en) Video signal discrimination circuit
JP3254925B2 (en) In-vehicle TV diversity device
KR101017371B1 (en) Broadcasting signal auto detection device and method thereof
JPH09307823A (en) Television receiver for mobile body
JP2005229531A (en) Antenna switching apparatus
JPH1188726A (en) Television reception device for moving body
JP3310363B2 (en) Automatic switching device for antenna mounted on moving object
JPH10210376A (en) On-vehicle television receiver
JPH10150607A (en) On-vehicle television receiver
KR0178902B1 (en) Scan interpolation circuit of wide television receiver
JP2003134014A (en) Diversity controller for on-vehicle television receiver
JP2993676B2 (en) Television receiver
JP3544198B2 (en) Video display device
JP3367716B2 (en) TV diversity equipment
JPH03280675A (en) Program tracing diversity receiver
JPH06253169A (en) Horizontal synchronizing signal generator
JP2001054035A (en) Television receiver
JPH02210983A (en) Diversity system for on-vehicle television receiver
JPH07135620A (en) Second generation edtv signal decoder
JPH0993546A (en) Noise blanking circuit for edtv reinforcement signal of television receiver
JPH10200828A (en) Tv receiver for moving body
JPH05284435A (en) Tv diversity receiver