JPH09298615A - Mobile station equipment for satellite communication - Google Patents

Mobile station equipment for satellite communication

Info

Publication number
JPH09298615A
JPH09298615A JP8113862A JP11386296A JPH09298615A JP H09298615 A JPH09298615 A JP H09298615A JP 8113862 A JP8113862 A JP 8113862A JP 11386296 A JP11386296 A JP 11386296A JP H09298615 A JPH09298615 A JP H09298615A
Authority
JP
Japan
Prior art keywords
terminal
transmitter
voltage
output
fet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8113862A
Other languages
Japanese (ja)
Inventor
Keisuke Nishi
圭介 西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP8113862A priority Critical patent/JPH09298615A/en
Publication of JPH09298615A publication Critical patent/JPH09298615A/en
Pending legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Abstract

PROBLEM TO BE SOLVED: To stably operate the entire equipment by providing a MOS-FET to a transmitter power switch circuit and controlling a gate terminal voltage via a time constant circuit so as to make a power supply section stable without supplying a rushing current to a transmitter. SOLUTION: Since a transmitter of a mobile station equipment for satellite communication requires a high power consumption, a voltage is applied to the transmitter only when the transmitter receiving a voice signal outputs a transmission wave. A MOS-FET 29 is provided in series with a transmitter power supply circuit and a voltage at a gate terminal 32 of the FET 29 is switched on/off by a control signal. Thus, a bipolar transistor(TR) 22 whose base terminal 22 receives the control signal is provided and the TR 22 and the FET 29 are connected via a time constant circuit consisting of a resistor 34 and a capacitor 36. The time constant is decided in matching with a capacitance of a bypass capacitor of the transmitter. Thus, a resistance between a source 30 and a drain 31 of the FET 29 changes with time when a control voltage is set to prevent a rush current thereby preventing a battery voltage from being reduced momentarily.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】この発明は、主に静止衛星を
利用した衛星通信用移動局装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a mobile station device for satellite communication, which mainly utilizes geostationary satellites.

【0002】[0002]

【従来の技術】まず、従来のこの種の衛星通信用移動局
装置を図9を用いて説明する。
2. Description of the Related Art First, a conventional satellite communication mobile station apparatus of this type will be described with reference to FIG.

【0003】1は音声が入力される電話器であり、送信
機2の入力側に接続され、出力側は送受分波器3の送信
端子に接続される。送受分波器3のアンテナ端子はアン
テナ4と接続され、受信端子は受信機5の入力端子と接
続され、受信機5の出力端子は電話器1と接続される。
6は電話器1、送信機2、受信機5、電源装置7を制御
する制御機であり、CONTtel,CONTtx,C
ONTrx,CONTpowがそれぞれ接続されてい
る。7は電話器1、送信機2、受信機5、制御機6に接
続される電源装置であり、バッテリ8の出力端が電圧変
換装置9に接続され、その出力端は電話器1、受信機
5、制御機6と電源スイッチ回路10の入力端子11に
接続される。電源スイッチ10の出力端子12から送信
機2に接続されている。電源スイッチ回路10の制御端
子13は制御機6と接続されている。
Reference numeral 1 denotes a telephone for inputting voice, which is connected to an input side of a transmitter 2 and an output side thereof is connected to a transmission terminal of a duplexer 3. The antenna terminal of the transmission / reception duplexer 3 is connected to the antenna 4, the reception terminal is connected to the input terminal of the receiver 5, and the output terminal of the receiver 5 is connected to the telephone 1.
Reference numeral 6 denotes a controller that controls the telephone 1, the transmitter 2, the receiver 5, and the power supply device 7, and includes CONTtel, CONTtx, and C.
ONTrx and CONTpow are connected to each other. Reference numeral 7 denotes a power supply device connected to the telephone 1, the transmitter 2, the receiver 5, and the controller 6, the output end of the battery 8 is connected to the voltage conversion device 9, and the output end thereof is the telephone 1 and the receiver. 5, connected to the controller 6 and the input terminal 11 of the power switch circuit 10. The output terminal 12 of the power switch 10 is connected to the transmitter 2. The control terminal 13 of the power switch circuit 10 is connected to the controller 6.

【0004】次に、動作について説明する。電話器1に
入力された音声は電気信号に変換され送信機2の入力側
に入力される。送信機2により変調、周波数変換、増幅
を行い、送受分波器3に入力され、アンテナ4から送信
波を送信する。また、アンテナ4から入力された受信波
は送受分波器3によって、分波され受信機5に入力され
る。入力された受信波は受信機5により増幅、周波数変
換、復調を行い、電話器1から音声として出力される。
制御機6はCONTtelにより電話器1の監視を行
い、CONTtxにより送信機2の送信周波数制御、送
信電力制御を行い、CONTrxにより受信機5のC/
Nの監視を行い、CONTpowにより消費電力を浪費
しないように送信波を送信しなければならないときだ
け、送信機2に電圧を印加するように電源装置7の電源
スイッチ回路10を制御する。電源装置7は単一の電圧
を発生するバッテリ8の出力が電圧変換装置9に入力さ
れ、電話器1、送信機2、受信機5、制御機6を駆動す
るために必要な安定した電圧を生成する。電話器1、受
信機5、制御機6は直接電圧変換装置9と接続されてお
り、駆動するのに必要な安定した電圧を常時印加されて
いる。送信機2は消費電力が大きい為、送信波を出力す
るときのみ電圧を印加されるように、電圧変換装置9の
出力は電源スイッチ回路10の入力端子11に入力さ
れ、出力端子12は送信機2に接続されていて、制御端
子13は制御機6と接続されており、CONTpowに
よりON/OFF制御を行う。
Next, the operation will be described. The voice input to the telephone 1 is converted into an electric signal and input to the input side of the transmitter 2. Modulation, frequency conversion, and amplification are performed by the transmitter 2, input to the transmission / reception duplexer 3, and the transmission wave is transmitted from the antenna 4. The received wave input from the antenna 4 is demultiplexed by the transmission / reception demultiplexer 3 and is input to the receiver 5. The received wave that has been input is amplified, frequency-converted, and demodulated by the receiver 5, and is output as voice from the telephone 1.
The controller 6 monitors the telephone 1 by CONTtel, controls the transmission frequency and the transmission power of the transmitter 2 by CONTtx, and C / C of the receiver 5 by CONTrx.
N is monitored, and the power supply switch circuit 10 of the power supply device 7 is controlled to apply the voltage to the transmitter 2 only when the transmission wave must be transmitted so as not to waste the power consumption by CONTpow. The output of the battery 8 that generates a single voltage is input to the voltage conversion device 9 of the power supply device 7, and a stable voltage necessary for driving the telephone 1, the transmitter 2, the receiver 5, and the controller 6 is generated. To generate. The telephone set 1, the receiver 5, and the controller 6 are directly connected to the voltage conversion device 9, and a stable voltage required for driving is constantly applied. Since the transmitter 2 consumes a large amount of power, the output of the voltage conversion device 9 is input to the input terminal 11 of the power switch circuit 10 and the output terminal 12 is connected to the transmitter so that the voltage is applied only when the transmission wave is output. 2, the control terminal 13 is connected to the controller 6, and ON / OFF control is performed by CONTpow.

【0005】次に上記、衛星通信用移動局装置内電源装
置の電源スイッチ回路を図10に示す接続図を用いて説
明する。(1995年4月1日 第16版発行 CQ出
版社トランジスタ技術 SPECIL No.1 P8
9 図22(c)による。)
Next, the power supply switch circuit of the power supply device in the mobile station device for satellite communication will be described with reference to the connection diagram shown in FIG. (Issue 16th edition April 1, 1995 CQ Publisher Transistor Technology SPECIL No. 1 P8
9 According to FIG. )

【0006】11は図9の電圧変換装置9の出力が接続
される入力端子でありの安定した直流電圧Vin(V)
が印加される。14はバイポーラトランジスタであり、
エミッタ端子15、コレクタ端子16、ベース端子17
を有する。入力端子11はバイポーラトランジスタ14
のエミッタ端子15に接続される。抵抗18の一端にベ
ース端子17は接続され、他端はコレクタ端子19、ベ
ース端子20、エミッタ端子21を有するバイポーラト
ランジスタ22のコレクタ端子19に接続される。エミ
ッタ端子21は接地される。ベース端子20は抵抗23
の一端と接続され、その他端は電源スイッチ回路のO
N,OFFを制御するロジック出力の制御信号がステッ
プ的に入力される制御端子13に接続される。バイポー
ラトランジスタ14のコレクタ端子16は図9の送信機
2に直流電圧を印加する出力端子12とノイズ除去用の
電解コンデンサ14の一端に接続され、その他端は接地
される構成である。
Reference numeral 11 denotes an input terminal to which the output of the voltage converter 9 shown in FIG. 9 is connected, which is a stable DC voltage Vin (V).
Is applied. 14 is a bipolar transistor,
Emitter terminal 15, collector terminal 16, base terminal 17
Having. The input terminal 11 is a bipolar transistor 14
Is connected to the emitter terminal 15. The base terminal 17 is connected to one end of the resistor 18, and the other end is connected to the collector terminal 19 of a bipolar transistor 22 having a collector terminal 19, a base terminal 20, and an emitter terminal 21. The emitter terminal 21 is grounded. The base terminal 20 has a resistor 23
Is connected to one end of the power switch circuit
A control signal having a logic output for controlling N and OFF is connected to a control terminal 13 to which a stepwise input is made. The collector terminal 16 of the bipolar transistor 14 is connected to the output terminal 12 for applying a DC voltage to the transmitter 2 of FIG. 9 and one end of the electrolytic capacitor 14 for noise removal, and the other end is grounded.

【0007】次に、動作について説明する。入力端子1
1には図9の電圧変換装置9の安定した直流電圧Vin
(V)が接続されている。ここで、制御端子13にバイ
ポーラトランジスタ22がONするロジック出力のVo
n[V]がステップ的に入力されるとコレクタ端子1
9、エミッタ端子21間はステップ的にON状態になる
ことで、バイポーラトランジスタ2のベース端子17は
ステップ的に0(V)になり、エミッタ端子15、ベー
ス端子17間に電位差が生じエミッタ端子15、コレク
タ端子16間がステップ的にONになる。よって、図9
の電源スイッチ回路10はONとなり、出力端子12に
Vout(V)が出力され、送信機2に電圧が印加され
る。電解コンデンサ14はノイズ除去用のコンデンサで
ある。また制御端子13にバイポーラトランジスタ22
をOFFにするVoff[V]がステップ的に入力され
るとバイポーラトランジスタ14のベース端子17には
電圧がかからなくなりエミッタ端子15、コレクタ端子
16間はステップ的にOFF状態になる。よって、図9
の電源スイッチ回路13はOFFとなり、送信機2に電
圧を印加しなくなる。
Next, the operation will be described. Input terminal 1
1 is a stable DC voltage Vin of the voltage converter 9 of FIG.
(V) is connected. Here, at the control terminal 13, the Vo of the logic output in which the bipolar transistor 22 turns ON
When n [V] is stepwise input, collector terminal 1
9. The stepwise ON state between the emitter terminal 21 and the emitter terminal 21 causes the base terminal 17 of the bipolar transistor 2 to stepwise become 0 (V), resulting in a potential difference between the emitter terminal 15 and the base terminal 17. The step between the collector terminals 16 is turned on stepwise. Therefore, FIG.
The power switch circuit 10 is turned on, Vout (V) is output to the output terminal 12, and the voltage is applied to the transmitter 2. The electrolytic capacitor 14 is a noise removing capacitor. Further, the bipolar transistor 22 is connected to the control terminal 13.
When Voff [V] for turning off is input stepwise, no voltage is applied to the base terminal 17 of the bipolar transistor 14, and the emitter terminal 15 and the collector terminal 16 are turned off stepwise. Therefore, FIG.
The power switch circuit 13 is turned off, and no voltage is applied to the transmitter 2.

【0008】通常ノイズ対策として数μから数十μ
(F)のコンデンサが図9の送信機2に接続されてい
る。この場合、電源スイッチ回路10がOFF時には、
送信機2のコンデンサに電荷は無く、制御端子13には
ロジック出力のON信号がステップ的に入力されると、
バイポーラトランジスタ22のコレクタ端子19、エミ
ッタ端子21間はステップ的にON状態になる。よって
バイポーラトランジスタ14のベース端子17の電圧も
瞬間的に0(V)になり、エミッタ端子15、コレクタ
端子16間はステップ的にON状態になる。よって、図
9の送信機2に対してステップ的に直流電圧が印加され
ることになり、送信機2のコンデンサに対して電源スイ
ッチ回路10の出力電圧Vout(V)がステップ的に
印加されるため、送信機2のコンデンサは、容量をC
[F]、電荷量Q(q)とすると”数1”に示す電荷量
Q(q)を蓄積しようとする。
As a measure against normal noise, several μ to several tens μ
The capacitor (F) is connected to the transmitter 2 in FIG. In this case, when the power switch circuit 10 is OFF,
When there is no charge in the capacitor of the transmitter 2 and the ON signal of the logic output is stepwise input to the control terminal 13,
Between the collector terminal 19 and the emitter terminal 21 of the bipolar transistor 22 is turned on stepwise. Therefore, the voltage of the base terminal 17 of the bipolar transistor 14 instantaneously becomes 0 (V), and the emitter terminal 15 and the collector terminal 16 are turned on stepwise. Therefore, the DC voltage is applied stepwise to the transmitter 2 of FIG. 9, and the output voltage Vout (V) of the power switch circuit 10 is applied stepwise to the capacitor of the transmitter 2. Therefore, the capacitor of transmitter 2 has a capacitance of C
If [F] is the charge amount Q (q), the charge amount Q (q) shown in "Equation 1" is to be stored.

【0009】[0009]

【数1】 [Equation 1]

【0010】その時に流れる突入電流I(A)は時間を
t(sec)とすると”数2”に示され、ステップ的に
直流電圧が負荷のコンデンサに印加されることから、時
間tを0に近づけた状態であり、理論上、無限大に突入
電流Iが流れることになる。
The inrush current I (A) flowing at that time is expressed by "Equation 2" when the time is t (sec), and since the DC voltage is applied to the load capacitor stepwise, the time t is set to 0. It is a state of being close to each other, and in theory, the inrush current I flows to infinity.

【0011】[0011]

【数2】 [Equation 2]

【0012】図9のバッテリ8は電流を供給しきれずに
電圧の低下が生じる。
The battery 8 shown in FIG. 9 cannot supply a sufficient amount of electric current to cause a voltage drop.

【0013】[0013]

【発明が解決しようとする課題】従来の衛星通信用移動
局装置は以上のように構成されており、送信機にノイズ
除去用のコンデンサが並列に接続されていると、電源ス
イッチ回路のON時に送信機のコンデンサに電荷が蓄積
されておらず、瞬間的に突入電流が流れ、バッテリの出
力電圧が低下してしまう。
The conventional mobile station device for satellite communication is configured as described above, and when a noise removing capacitor is connected in parallel to the transmitter, when the power switch circuit is turned on. No electric charge is stored in the capacitor of the transmitter, and an inrush current flows momentarily, causing the output voltage of the battery to drop.

【0014】この発明は、上記のような問題点を解消す
るためになされたものであり、衛星通信用移動局装置内
の電源スイッチ回路ON時の送信機に対する出力電圧を
なめらかに印加することで、電源スイッチ回路ON時の
瞬間的な突入電流を防止し、バッテリの出力電圧の低下
を阻止することを目的とする。
The present invention has been made to solve the above-mentioned problems, and by smoothly applying the output voltage to the transmitter when the power switch circuit in the mobile station apparatus for satellite communication is ON. The purpose of the present invention is to prevent a momentary inrush current when the power switch circuit is turned on and prevent a decrease in the output voltage of the battery.

【0015】[0015]

【課題を解決するための手段】この発明による衛星通信
用移動局装置は、電源スイッチ回路のMOS FETの
ゲート端子に時定数回路を備えたことで、MOS FE
Tのゲート端子の電圧を制御し、電源スイッチ回路ON
時の送信機に対する瞬間的な突入電流を防止でき、バッ
テリの出力電圧の低下を阻止する効果を得られる。
In the mobile station device for satellite communication according to the present invention, the time constant circuit is provided at the gate terminal of the MOS FET of the power switch circuit.
Controls the voltage at the gate terminal of T and turns on the power switch circuit
It is possible to prevent a momentary inrush current to the transmitter at the time, and to prevent a decrease in the output voltage of the battery.

【0016】この発明による衛星通信用移動局装置は、
電源スイッチ回路のバイポーラトランジスタのベース端
子に時定数回路を備えたことで、MOS FETのゲー
ト端子の電圧を制御し、電源スイッチ回路ON時の送信
機に対する瞬間的な突入電流を防止でき、バッテリの出
力電圧の低下を阻止する効果を得られる。
A mobile station device for satellite communication according to the present invention comprises:
By providing a time constant circuit at the base terminal of the bipolar transistor of the power switch circuit, it is possible to control the voltage of the gate terminal of the MOS FET and prevent momentary inrush current to the transmitter when the power switch circuit is ON, An effect of preventing a decrease in output voltage can be obtained.

【0017】この発明による衛星通信用移動局装置は、
電源スイッチ回路のJ FETのゲート端子に時定数回
路を備えたことで、J FETのゲート端子の電圧を制
御し、電源スイッチ回路ON時の送信機に対する瞬間的
な突入電流を防止でき、バッテリの出力電圧の低下を阻
止する効果を得られる。
A mobile station device for satellite communication according to the present invention comprises:
By equipping the gate terminal of JFET of the power switch circuit with a time constant circuit, the voltage of the gate terminal of JFET can be controlled, and the momentary inrush current to the transmitter when the power switch circuit is ON can be prevented, An effect of preventing a decrease in output voltage can be obtained.

【0018】この発明による衛星通信用移動局装置は、
電源スイッチ回路のバイポーラトランジスタのベース端
子に時定数回路を備えたことで、J FETのゲート端
子の電圧を制御し、電源スイッチ回路ON時の負荷に対
する瞬間的な突入電流を防止でき、直流電圧源の変動を
阻止する効果を得られる。
A mobile station device for satellite communication according to the present invention comprises:
By providing a time constant circuit at the base terminal of the bipolar transistor of the power switch circuit, it is possible to control the voltage at the gate terminal of the JFET and prevent a momentary inrush current to the load when the power switch circuit is ON, and to provide a DC voltage source. It is possible to obtain the effect of preventing the fluctuation of.

【0019】[0019]

【発明の実施の形態】BEST MODE FOR CARRYING OUT THE INVENTION

実施の形態1.この発明の実施の形態1を図1、図2を
用いて説明する。図1において、25はこの発明の実施
の形態1における衛星通信用移動局装置内電源装置の電
源スイッチ回路であり入力端子26、出力端子27、制
御端子28を有する。図2はこの発明の実施の形態1に
おける電源スイッチ回路の接続図である。
Embodiment 1. The first embodiment of the present invention will be described with reference to FIGS. In FIG. 1, reference numeral 25 denotes a power supply switch circuit of the power supply device in the mobile station device for satellite communication according to the first embodiment of the present invention, which has an input terminal 26, an output terminal 27, and a control terminal 28. FIG. 2 is a connection diagram of the power supply switch circuit according to the first embodiment of the present invention.

【0020】26は図1の電圧変換装置9の出力端が接
続される入力端子である。29はMOS FETであ
り、ソース端子30、ドレイン端子31、ゲート端子3
2を有する。入力端子26はMOS FET29のソー
ス端子30とショート防止用の抵抗33の一端とつなが
る。抵抗33の他端は時定数回路の抵抗34の一端とコ
レクタ端子19、ベース端子20、エミッタ端子21を
有するバイポーラトランジスタ22のコレクタ端子19
と接続される。バイポーラトランジスタ22のエミッタ
端子21は接地される。バイポーラトランジスタ22の
ベース端子20は図1の電源スイッチ回路25のON,
OFFを制御するロジックの制御信号であるCONTp
owがステップ的に入力される制御端子28に接続され
る。MOSFET29のゲート端子32は発振防止用の
抵抗35の一端とつながり、抵抗35の他端は抵抗34
の抵抗33、コレクタ端子19とつながれていない端と
時定数回路用のコンデンサ36の一端とつながる。コン
デンサ36の他端は接地される。MOS FET29の
ドレイン端子31は図1の送信機2に直流電圧を供給す
る出力端子27とつながる構成である。
Reference numeral 26 is an input terminal to which the output terminal of the voltage converter 9 of FIG. 1 is connected. 29 is a MOS FET, which is a source terminal 30, a drain terminal 31, and a gate terminal 3
2 The input terminal 26 is connected to the source terminal 30 of the MOS FET 29 and one end of a resistor 33 for short circuit prevention. The other end of the resistor 33 is one end of the resistor 34 of the time constant circuit and the collector terminal 19 of the bipolar transistor 22 having the collector terminal 19, the base terminal 20, and the emitter terminal 21.
Connected to The emitter terminal 21 of the bipolar transistor 22 is grounded. The base terminal 20 of the bipolar transistor 22 is connected to the power switch circuit 25 of FIG.
CONTp which is a control signal of a logic for controlling OFF
It is connected to the control terminal 28 to which ow is input stepwise. The gate terminal 32 of the MOSFET 29 is connected to one end of a resistor 35 for preventing oscillation, and the other end of the resistor 35 is connected to the resistor 34.
Of the resistor 33 and the collector terminal 19 are connected to one end of the capacitor 36 for the time constant circuit. The other end of the capacitor 36 is grounded. The drain terminal 31 of the MOS FET 29 is connected to the output terminal 27 that supplies a DC voltage to the transmitter 2 of FIG.

【0021】次に、動作について説明する。入力端子2
6には直流電圧Vin(V)が入力されている。ここ
で、制御端子28にバイポーラトランジスタ22がON
するロジックの出力Von(V)がステップ的に入力さ
れるとコレクタ端子19、エミッタ端子21間はステッ
プ的にON状態に切り替わる。よって、MOS FET
29のゲート端子32は0(V)になり、ゲート端子3
2、ソース端子30間に−Vin(V)の電位差が生じ
ることでソース端子30、ドレイン端子31間がONに
なり、図1の電源スイッチ回路25はONになる。また
制御端子28にバイポーラトランジスタ22をOFFに
するVoff(V)が入力されるとバイポーラトランジ
スタ22のコレクタ端子19、エミッタ端子21間はス
テップ的にOFFに切り替わり、MOS FET29の
ゲート端子32にVin(V)が印加され、ゲート端子
32、ソース端子30間の電位差はなくなる。よって、
ソース端子30、ドレイン端子31間がOFFになり、
図1の電源スイッチ回路25はOFFとなる。
Next, the operation will be described. Input terminal 2
A direct current voltage Vin (V) is input to 6. Here, the bipolar transistor 22 is turned on to the control terminal 28.
When the output Von (V) of the logic to be input is stepwise input, the collector terminal 19 and the emitter terminal 21 are switched to the ON state stepwise. Therefore, MOS FET
The gate terminal 32 of 29 becomes 0 (V), and the gate terminal 3
2. Since a potential difference of −Vin (V) is generated between the source terminal 30 and the source terminal 30, the source terminal 30 and the drain terminal 31 are turned on, and the power switch circuit 25 of FIG. 1 is turned on. When Voff (V) for turning off the bipolar transistor 22 is input to the control terminal 28, the collector terminal 19 and the emitter terminal 21 of the bipolar transistor 22 are stepwise switched to OFF, and the gate terminal 32 of the MOS FET 29 is Vin ( V) is applied, the potential difference between the gate terminal 32 and the source terminal 30 disappears. Therefore,
The source terminal 30 and the drain terminal 31 are turned off,
The power switch circuit 25 of FIG. 1 is turned off.

【0022】ここで、制御端子26にロジックのVon
(V)の信号がステップ的に入力されると、バイポーラ
トランジスタ22のコレクタ端子19、エミッタ端子2
1間がステップ的にショートになるが、MOS FET
29のゲート端子32の電圧は、抵抗34とコンデンサ
36により構成される時定数回路を介していることによ
って、ステップ的に0(V)にはならない。MOS F
ET29のゲート端子32の電圧は時定数回路の定数に
よって決定される時間で連続的にVin(V)から0
(V)に変移する。ゲート端子32の電圧を時定数回路
によって連続的に変化させることによって、MOS F
ET29のソース端子30、ドレイン端子31間のOF
FからONへの移行を連続的に切り替えることができ、
このOFFからONへの移行時にはソース端子30、ド
レイン端子31間に可変抵抗が接続されているのと同じ
であり、この抵抗値が時間とともに変化して、OFF時
の無限大(Ω)からON時の0(Ω)まで連続的に変化
する。よって、出力端子27に出力される出力電圧Vo
utは0(V)からVin(V)まで時定数回路とMO
S FET29の特性によって決定される時間で変化す
る。時定数回路の抵抗34、コンデンサ36の定数を図
1の送信機2のコンデンサの容量にあわせて調整するこ
とで、出力電圧Voutの立ち上がり時間なり、送信機
2のコンデンサにステップ的に出力電圧が印加されなく
なるので、瞬間的な電荷の蓄積が減少し、電源スイッチ
回路ON時に突入電流が流れるのを防ぐことができるた
め、図1のバッテリ8の出力電圧を低下させないことが
可能になる。
Here, a logic Von is applied to the control terminal 26.
When the signal of (V) is input stepwise, the collector terminal 19 and the emitter terminal 2 of the bipolar transistor 22
Although it is short-circuited between 1 step, MOS FET
The voltage of the gate terminal 32 of 29 does not become 0 (V) stepwise because it passes through the time constant circuit composed of the resistor 34 and the capacitor 36. MOS F
The voltage of the gate terminal 32 of the ET 29 continuously changes from Vin (V) to 0 at a time determined by the constant of the time constant circuit.
Change to (V). By continuously changing the voltage of the gate terminal 32 by a time constant circuit, the MOS F
OF between the source terminal 30 and the drain terminal 31 of the ET29
The transition from F to ON can be continuously switched,
At the time of this transition from OFF to ON, it is the same as that the variable resistance is connected between the source terminal 30 and the drain terminal 31, and this resistance value changes with time, from infinity (Ω) at OFF to ON. It continuously changes up to 0 (Ω). Therefore, the output voltage Vo output to the output terminal 27
ut is a time constant circuit and MO from 0 (V) to Vin (V)
It changes in time determined by the characteristics of the S FET 29. By adjusting the constants of the resistor 34 and the capacitor 36 of the time constant circuit in accordance with the capacitance of the capacitor of the transmitter 2 of FIG. 1, the rise time of the output voltage Vout is reached, and the output voltage of the capacitor of the transmitter 2 is stepwise changed. Since the voltage is no longer applied, the instantaneous charge accumulation is reduced, and it is possible to prevent the inrush current from flowing when the power switch circuit is turned on, so that it is possible to prevent the output voltage of the battery 8 in FIG. 1 from decreasing.

【0023】実施の形態2.この発明の実施の形態2を
図3、図4を用いて説明する。図3において、37はこ
の発明の実施の形態2における衛星通信用移動局装置内
電源装置の電源スイッチ回路であり入力端子38、出力
端子39、制御端子40を有する。図4はこの発明の実
施の形態2における電源スイッチ回路37の接続図であ
る。
Embodiment 2 FIG. The second embodiment of the present invention will be described with reference to FIGS. In FIG. 3, reference numeral 37 denotes a power supply switch circuit of the power supply device in the mobile station device for satellite communication according to the second embodiment of the present invention, which has an input terminal 38, an output terminal 39 and a control terminal 40. FIG. 4 is a connection diagram of the power switch circuit 37 according to the second embodiment of the present invention.

【0024】38は図3の電圧変換装置9の出力端が電
源が接続される入力端子である。29はMOS FET
であり、ソース端子30、ドレイン端子31、ゲート端
子32を有する。入力端子38はMOS FET29の
ソース端子30とショート防止用の抵抗33の一端とつ
ながる。抵抗33の他端は発振防止用の抵抗35の一端
とコレクタ端子19、ベース端子20、エミッタ端子2
1を有するバイポーラトランジスタ22のコレクタ端子
19と接続される。バイポーラトランジスタ22のエミ
ッタ端子21は接地される。バイポーラトランジスタ2
2のベース端子20は、時定数回路用の抵抗34の一端
とコンデンサ36の一端と接続される。コンデンサ36
の他端は接地される。抵抗34のベース端子20とコン
デンサ36と接続されていない端は、電源スイッチ回路
37のON,OFFを制御するロジックの制御信号がス
テップ的に入力される制御端子40に接続される。MO
SFET29のゲート端子32は抵抗35の抵抗33、
コレクタ端子19と接続されていない端と接続される。
MOS FET29のドレイン端子31は図3の送信機
2に直流電圧を印加する出力端子39とつながる構成で
ある。
Reference numeral 38 is an input terminal to which the power supply is connected to the output terminal of the voltage conversion device 9 of FIG. 29 is a MOS FET
And has a source terminal 30, a drain terminal 31, and a gate terminal 32. The input terminal 38 is connected to the source terminal 30 of the MOS FET 29 and one end of the short-circuit preventing resistor 33. The other end of the resistor 33 is connected to one end of a resistor 35 for preventing oscillation, the collector terminal 19, the base terminal 20, and the emitter terminal 2.
1 is connected to the collector terminal 19 of the bipolar transistor 22. The emitter terminal 21 of the bipolar transistor 22 is grounded. Bipolar transistor 2
The second base terminal 20 is connected to one end of the resistor 34 for the time constant circuit and one end of the capacitor 36. Capacitor 36
Is grounded. The end of the resistor 34 that is not connected to the base terminal 20 and the capacitor 36 is connected to a control terminal 40 to which a logic control signal for controlling ON / OFF of the power switch circuit 37 is input stepwise. MO
The gate terminal 32 of the SFET 29 is the resistor 33 of the resistor 35,
It is connected to the end not connected to the collector terminal 19.
The drain terminal 31 of the MOS FET 29 is connected to the output terminal 39 for applying a DC voltage to the transmitter 2 of FIG.

【0025】次に、動作について説明する。入力端子3
8には直流電圧源Vin(V)が入力されている。ここ
で、制御端子40にバイポーラトランジスタ22がON
するロジックの出力Von(V)がステップ的に入力さ
れるとコレクタ端子19、エミッタ端子21間はON状
態に切り替わる。そして、MOS FET29のゲート
端子32は0(V)になり、ゲート端子32、ソース端
子30間に−Vin(V)の電位差が生じることでソー
ス端子30、ドレイン端子31間がONになり、電源ス
イッチ回路37はONに切り替わる。また制御端子40
にバイポーラトランジスタ22をOFFにするVoff
(V)が入力されるとバイポーラトランジスタ22のコ
レクタ端子19、エミッタ端子21間はステップ的にO
FFになり、MOS FET29のゲート端子32にV
in(V)が印加され、ゲート端子32、ソース端子3
0間の電位差はなくなる。よって、ソース端子30、ド
レイン端子31間がOFFになり、電源スイッチ回路3
7はOFFになる。
Next, the operation will be described. Input terminal 3
A direct current voltage source Vin (V) is input to 8. Here, the bipolar transistor 22 is turned on to the control terminal 40.
When the output Von (V) of the logic to be input is stepwise input, the collector terminal 19 and the emitter terminal 21 are switched to the ON state. Then, the gate terminal 32 of the MOS FET 29 becomes 0 (V), and a potential difference of −Vin (V) is generated between the gate terminal 32 and the source terminal 30, so that the source terminal 30 and the drain terminal 31 are turned on, and the power supply is turned on. The switch circuit 37 is turned on. In addition, the control terminal 40
Voff to turn off the bipolar transistor 22
When (V) is inputted, the bipolar transistor 22 has a stepwise O between the collector terminal 19 and the emitter terminal 21.
It becomes FF and V is applied to the gate terminal 32 of the MOS FET 29.
in (V) is applied, the gate terminal 32, the source terminal 3
The potential difference between 0 disappears. Therefore, the source terminal 30 and the drain terminal 31 are turned off, and the power switch circuit 3
7 is turned off.

【0026】ここで、制御端子40にロジックのVon
(V)の信号が入力されると、バイポーラトランジスタ
22のベース端子20の電圧は抵抗34とコンデンサ3
6により構成される時定数回路を介して印加されるの
で、ロジックの波形がなまり、連続的に印加できる。よ
って、コレクタ端子19、エミッタ端子21間がオープ
ンからショートに連続的に変化することで、ゲート端子
32の電圧は連続的にVin(V)から0(V)に変化
させることが可能になる。ゲート端子32の電圧を連続
的に変化させると出力端子39に出力される出力電圧V
outは0(V)からVin(V)まで時定数回路とバ
イポーラトランジスタ22とMOS FET29の特性
によって決定される時間で変化する。このOFFからO
Nへの移行時間を時定数回路の抵抗34、コンデンサ3
6の定数を送信機2のコンデンサの容量にあわせて調整
することで、出力電圧Voutを滑らかに立ち上がるよ
うになり、図3の送信機2のコンデンサになめらかに出
力電圧Vout(V)がかかり、瞬間的な電荷の蓄積
し、電源スイッチ回路37のON時に送信機2に突入電
流が流れるのを防ぐことができるため、バッテリ8の出
力電圧を低下させないことが可能になる。
Here, a logic Von is applied to the control terminal 40.
When the (V) signal is input, the voltage at the base terminal 20 of the bipolar transistor 22 changes to the resistance 34 and the capacitor 3
Since the voltage is applied through the time constant circuit constituted by 6, the logic waveform is rounded and the voltage can be applied continuously. Therefore, the voltage between the collector terminal 19 and the emitter terminal 21 is continuously changed from open to short-circuited, so that the voltage of the gate terminal 32 can be continuously changed from Vin (V) to 0 (V). The output voltage V output to the output terminal 39 when the voltage of the gate terminal 32 is continuously changed
out changes from 0 (V) to Vin (V) in a time determined by the characteristics of the time constant circuit, the bipolar transistor 22 and the MOS FET 29. O from this OFF
The transition time to N is the time constant circuit resistance 34, capacitor 3
By adjusting the constant of 6 according to the capacitance of the capacitor of the transmitter 2, the output voltage Vout can be smoothly raised, and the output voltage Vout (V) is smoothly applied to the capacitor of the transmitter 2 of FIG. Since it is possible to prevent the inrush current from flowing into the transmitter 2 when the power switch circuit 37 is turned on due to the instantaneous charge accumulation, it is possible to prevent the output voltage of the battery 8 from decreasing.

【0027】実施の形態3.この発明の実施の形態3を
図5、図6を用いて説明する。図5において、41はこ
の発明の実施の形態3における衛星通信用移動局装置内
電源装置の電源スイッチ回路であり入力端子42、出力
端子43、制御端子44を有する。図6はこの発明の実
施の形態3における電源スイッチ回路37の接続図であ
る。
Embodiment 3 The third embodiment of the present invention will be described with reference to FIGS. In FIG. 5, reference numeral 41 denotes a power supply switch circuit of the power supply device in the mobile station device for satellite communication according to the third embodiment of the present invention, which has an input terminal 42, an output terminal 43, and a control terminal 44. FIG. 6 is a connection diagram of the power switch circuit 37 according to the third embodiment of the present invention.

【0028】42は図5の電圧変換装置9の出力端が接
続される入力端子である。45はJFETであり、ソー
ス端子46、ドレイン端子47、ゲート端子48を有す
る。入力端子42はJ FET45のソース端子46と
ショート防止用の抵抗33の一端とつながる。抵抗33
の他端は時定数回路の抵抗34の一端とコレクタ端子1
9、ベース端子20、エミッタ端子21を有するバイポ
ーラトランジスタ22のコレクタ端子19と接続され
る。バイポーラトランジスタ22のエミッタ端子21は
接地される。バイポーラトランジスタ22のベース端子
20は電源スイッチ回路のON,OFFを制御するロジ
ック出力の制御信号がステップ的に入力される制御端子
44に接続される。J FET45のゲート端子48は
発振防止用の抵抗35の一端とつながり、他端は抵抗3
4の抵抗33、コレクタ端子19とつながれていない端
と時定数回路用のコンデンサ36の一端とつながる。コ
ンデンサ36の他端は接地される。J FET45のド
レイン端子47は負荷に直流電圧を供給する出力端子4
3とつながる構成である。
Reference numeral 42 is an input terminal to which the output terminal of the voltage converter 9 of FIG. 5 is connected. A JFET 45 has a source terminal 46, a drain terminal 47, and a gate terminal 48. The input terminal 42 is connected to the source terminal 46 of the J FET 45 and one end of the short-circuit preventing resistor 33. Resistance 33
The other end is connected to one end of the resistor 34 of the time constant circuit and the collector terminal 1.
9, a collector terminal 19 of a bipolar transistor 22 having a base terminal 20 and an emitter terminal 21. The emitter terminal 21 of the bipolar transistor 22 is grounded. The base terminal 20 of the bipolar transistor 22 is connected to a control terminal 44 to which a logic output control signal for controlling ON / OFF of the power switch circuit is input stepwise. The gate terminal 48 of the J FET 45 is connected to one end of the resistance 35 for preventing oscillation, and the other end is connected to the resistance 3
The resistor 33 of FIG. 4 and the end not connected to the collector terminal 19 are connected to one end of the capacitor 36 for the time constant circuit. The other end of the capacitor 36 is grounded. The drain terminal 47 of the J FET 45 is an output terminal 4 for supplying a DC voltage to the load.
It is a structure connected to 3.

【0029】次に、動作について説明する。入力端子4
2には直流電圧源Vin(V)が入力されている。ここ
で、制御端子44にバイポーラトランジスタ22がOF
Fするロジックの出力Von(V)がステップ的に入力
されるとコレクタ端子19、エミッタ端子21間はOF
F状態となる。そして、J FET45のゲート端子4
8はVin(V)になり、ゲート端子48、ソース端子
46間の電位差が0(V)になり、ソース端子46、ド
レイン端子47間がONになり、電源スイッチ回路41
はONになる。また制御端子12にバイポーラトランジ
スタ22をONにするVoff(V)が入力されるとバ
イポーラトランジスタ22のコレクタ端子19、エミッ
タ端子21間はONになり、J FET45のゲート端
子48は0(V)になり、ゲート端子48、ソース端子
46間の電位差は−Vin(V)になる。よってソース
端子46、ドレイン端子47間がOFFになり、電源ス
イッチ回路41はOFFとなる。
Next, the operation will be described. Input terminal 4
A DC voltage source Vin (V) is input to 2. Here, the bipolar transistor 22 is OF
When the output Von (V) of the F logic is input stepwise, the output between the collector terminal 19 and the emitter terminal 21 is OF.
The state becomes the F state. And the gate terminal 4 of the J FET 45
8 becomes Vin (V), the potential difference between the gate terminal 48 and the source terminal 46 becomes 0 (V), the source terminal 46 and the drain terminal 47 become ON, and the power switch circuit 41
Turns ON. When Voff (V) for turning on the bipolar transistor 22 is input to the control terminal 12, the collector terminal 19 and the emitter terminal 21 of the bipolar transistor 22 are turned on, and the gate terminal 48 of the J FET 45 is set to 0 (V). Therefore, the potential difference between the gate terminal 48 and the source terminal 46 becomes -Vin (V). Therefore, the source terminal 46 and the drain terminal 47 are turned off, and the power switch circuit 41 is turned off.

【0030】ここで、制御端子44にロジックのVon
(V)の信号が入力されると、バイポーラトランジスタ
22のコレクタ端子19、エミッタ端子21間がOFF
になるが、J FET45のゲート端子48の電圧は、
抵抗34とコンデンサ36により構成される時定数回路
を介していることによって、ステップ的にVin(V)
に変化しない。J FET45のゲート端子48の電圧
は時定数回路の定数によって決定される時間で連続的に
0(V)からVin(V)に変移する。ゲート端子48
の電圧を時定数回路によって連続的に変化させることに
よって、J FET45のソース端子46、ドレイン端
子47間のOFFからONへの移行を連続的に切り替え
ることができ、このOFFからONへの移行時にはソー
ス端子46、ドレイン端子47間に可変抵抗が存在して
いるのと同じであり、この抵抗値が時間とともに変化し
て、OFF時の無限大(Ω)からON時の0(Ω)まで
連続的に変化する。よって、出力端子43に出力される
出力電圧Voutは0(V)からVin(V)まで時定
数回路とJ FET45の特性によって決定される時間
で変化する。時定数回路の抵抗34、コンデンサ36の
定数を送信機2のコンデンサの容量にあわせて調整する
ことで、出力電圧Voutを連続的に立ち上げ、送信機
2のコンデンサに滑らかに出力電圧Vout(V)を印
加することで電荷の瞬間的な蓄積が減少し、電源スイッ
チ回路41のON時に突入電流が流れるのを防ぐことが
できるため、バッテリ8の出力電圧を低下させないこと
が可能になる。
Here, a logic Von is applied to the control terminal 44.
When the signal (V) is input, the collector terminal 19 and the emitter terminal 21 of the bipolar transistor 22 are turned off.
However, the voltage of the gate terminal 48 of the J FET 45 is
By passing through a time constant circuit composed of the resistor 34 and the capacitor 36, Vin (V) is stepwise
Does not change to The voltage of the gate terminal 48 of the J FET 45 continuously changes from 0 (V) to Vin (V) at a time determined by the constant of the time constant circuit. Gate terminal 48
By continuously changing the voltage of 2 by the time constant circuit, the transition from OFF to ON between the source terminal 46 and the drain terminal 47 of the J FET 45 can be continuously switched. At the time of this transition from OFF to ON, This is the same as the existence of a variable resistance between the source terminal 46 and the drain terminal 47, and this resistance value changes with time and continuously changes from infinity (Ω) when OFF to 0 (Ω) when ON. Change. Therefore, the output voltage Vout output to the output terminal 43 changes from 0 (V) to Vin (V) at a time determined by the characteristics of the time constant circuit and the J FET 45. By adjusting the constants of the resistor 34 and the capacitor 36 of the time constant circuit according to the capacitance of the capacitor of the transmitter 2, the output voltage Vout is continuously raised, and the output voltage Vout (Vout (V ), The instantaneous accumulation of electric charges is reduced, and it is possible to prevent the inrush current from flowing when the power switch circuit 41 is turned on. Therefore, it becomes possible to prevent the output voltage of the battery 8 from decreasing.

【0031】実施の形態4.この発明の実施の形態4を
図7、図8を用いて説明する。図7において、49はこ
の発明の実施の形態4における衛星通信用移動局装置内
電源装置の電源スイッチ回路であり入力端子50、出力
端子51、制御端子52を有する。図8はこの発明の実
施の形態4における電源スイッチ回路49の接続図であ
る。
Embodiment 4 FIG. A fourth embodiment of the present invention will be described with reference to FIGS. In FIG. 7, reference numeral 49 is a power supply switch circuit of the power supply device in the mobile station device for satellite communication according to the fourth embodiment of the present invention, which has an input terminal 50, an output terminal 51, and a control terminal 52. FIG. 8 is a connection diagram of the power switch circuit 49 according to the fourth embodiment of the present invention.

【0032】50は図7の電圧変換装置9の出力端が接
続される入力端子である。45はJFETであり、ソー
ス端子46、ドレイン端子47、ゲート端子48を有す
る。入力端子50はJ FET45のソース端子46と
ショート防止用の抵抗33の一端とつながる。抵抗33
の他端は発振発振防止用の抵抗35の一端とコレクタ端
子19、ベース端子20、エミッタ端子21を有するバ
イポーラトランジスタ22のコレクタ端子19と接続さ
れる。バイポーラトランジスタ22のエミッタ端子21
は接地される。バイポーラトランジスタ22のベース端
子20は、時定数回路用の抵抗34の一端とコンデンサ
36の一端と接続される。コンデンサ36の他端は接地
される。抵抗34のベース端子20とコンデンサ36と
接続されていない端は、電源スイッチ回路49のON,
OFFを制御するロジックの制御信号が入力される制御
端子52に接続される。J FET45のゲート端子4
8は抵抗35の抵抗33、コレクタ端子19と接続され
ていない端と接続される。J FET45のドレイン端
子47は送信機2に直流電圧を印加する出力端子51と
つながる構成である。
Reference numeral 50 is an input terminal to which the output terminal of the voltage conversion device 9 of FIG. 7 is connected. A JFET 45 has a source terminal 46, a drain terminal 47, and a gate terminal 48. The input terminal 50 is connected to the source terminal 46 of the J FET 45 and one end of the short-circuit preventing resistor 33. Resistance 33
The other end of is connected to one end of a resistor 35 for oscillation prevention and the collector terminal 19 of a bipolar transistor 22 having a collector terminal 19, a base terminal 20, and an emitter terminal 21. Emitter terminal 21 of bipolar transistor 22
Is grounded. The base terminal 20 of the bipolar transistor 22 is connected to one end of a resistor 34 for a time constant circuit and one end of a capacitor 36. The other end of the capacitor 36 is grounded. The end of the resistor 34 that is not connected to the base terminal 20 and the capacitor 36 is connected to the power switch circuit 49 that is turned on,
It is connected to a control terminal 52 to which a control signal of a logic for controlling OFF is input. Gate terminal 4 of J FET 45
Reference numeral 8 is connected to the resistance 33 of the resistance 35 and the end not connected to the collector terminal 19. The drain terminal 47 of the J FET 45 is connected to the output terminal 51 that applies a DC voltage to the transmitter 2.

【0033】次に、動作について説明する。入力端子5
0には図7のバッテリ8の出力の直流電圧Vin(V)
が入力されている。ここで、制御端子52にバイポーラ
トランジスタ22がOFFするロジックの出力Von
(V)が入力されるとコレクタ端子19、エミッタ端子
21間はOFF状態となり、J FET45のゲート端
子48はVin(V)になる。よって、ゲート端子4
8、ソース端子46間の電位差が0(V)になることで
ソース端子46、ドレイン端子47間がONになり、電
源スイッチ回路49はONになる。また制御端子52に
バイポーラトランジスタ22をONにするVoff
(V)が入力されるとバイポーラトランジスタ22のコ
レクタ端子19、エミッタ端子21間はONになり、J
FET45のゲート端子48は0(V)になり、ゲー
ト端子48、ソース端子46間に−Vin(V)の電位
差が生じる。よって、ソース端子46、ドレイン端子4
7間がOFFになり、電源スイッチ回路49はOFFと
なる。
Next, the operation will be described. Input terminal 5
0 is the DC voltage Vin (V) of the output of the battery 8 in FIG.
Is entered. Here, the output Von of the logic for turning off the bipolar transistor 22 is applied to the control terminal 52.
When (V) is input, the collector terminal 19 and the emitter terminal 21 are turned off, and the gate terminal 48 of the J FET 45 becomes Vin (V). Therefore, the gate terminal 4
8, the potential difference between the source terminal 46 becomes 0 (V), the source terminal 46 and the drain terminal 47 are turned on, and the power switch circuit 49 is turned on. In addition, Voff for turning on the bipolar transistor 22 is applied to the control terminal 52.
When (V) is input, the collector terminal 19 and the emitter terminal 21 of the bipolar transistor 22 are turned on, and J
The gate terminal 48 of the FET 45 becomes 0 (V), and a potential difference of −Vin (V) occurs between the gate terminal 48 and the source terminal 46. Therefore, the source terminal 46 and the drain terminal 4
7 is turned off, and the power switch circuit 49 is turned off.

【0034】ここで、制御端子52にロジックのステッ
プ信号Von(V)が入力されると、バイポーラトラン
ジスタ22のベース端子20の電圧は抵抗34とコンデ
ンサ36により構成される時定数回路を介して印加され
るので、ステップ信号の波形がなまり、連続的に印加で
きる。よって、コレクタ端子19、エミッタ端子21間
がショートからオープンに連続的に変化することで、ゲ
ート端子48の電圧は連続的に0(V)からVin
(V)に変化させることが可能になる。ゲート端子48
の電圧を連続的に変化させると出力端子51に出力され
る出力電圧Voutは0(V)からVin(V)まで時
定数回路とバイポーラトランジスタ22とJFET45
の特性によって決定される時間で変化する。このOFF
からONへの移行時間を時定数回路の抵抗34、コンデ
ンサ36の定数を送信機2のコンデンサの容量にあわせ
て調整することで、出力電圧Voutを連続的に立ち上
がるようになり、送信機2のコンデンサに滑らかに出力
電圧Vout(V)がかかり、瞬間的な電荷の蓄積が減
少し、電源スイッチ回路49のON時に送信機2に突入
電流が流れるのを防ぐことができ、バッテリ8の出力電
圧を低下させないことが可能になる。
Here, when the logic step signal Von (V) is input to the control terminal 52, the voltage of the base terminal 20 of the bipolar transistor 22 is applied through the time constant circuit composed of the resistor 34 and the capacitor 36. Therefore, the waveform of the step signal is blunted and can be continuously applied. Therefore, the voltage between the collector terminal 19 and the emitter terminal 21 continuously changes from short circuit to open circuit, so that the voltage of the gate terminal 48 continuously changes from 0 (V) to Vin.
It becomes possible to change to (V). Gate terminal 48
The output voltage Vout output to the output terminal 51 when the voltage is continuously changed from 0 (V) to Vin (V), the time constant circuit, the bipolar transistor 22 and the JFET 45.
Changes in time determined by the characteristics of. This OFF
The transition time from ON to ON is adjusted by adjusting the constants of the resistor 34 and the capacitor 36 of the time constant circuit according to the capacitance of the capacitor of the transmitter 2, so that the output voltage Vout can be continuously raised, and the output voltage Vout of the transmitter 2 can be increased. The output voltage Vout (V) is smoothly applied to the capacitor, the instantaneous charge accumulation is reduced, and it is possible to prevent the inrush current from flowing to the transmitter 2 when the power switch circuit 49 is turned on. It becomes possible not to lower.

【0035】[0035]

【発明の効果】この発明は、以上、説明したように構成
されていることにより、以下に記載されるような効果を
得られる。
The present invention, which is configured as described above, can provide the following effects.

【0036】衛星通信用移動局装置の電源装置内電源ス
イッチ回路においてMOS FETのゲート端子の電圧
を時定数回路を介して制御することにより、突入電流を
送信機に流さない効果を得ることが可能になり、電源装
置が安定に動作するため、衛星通信用移動局装置の安定
した動作を得ることができる。
By controlling the voltage of the gate terminal of the MOS FET via the time constant circuit in the power supply switch circuit in the power supply device of the mobile station device for satellite communication, it is possible to obtain the effect of preventing the inrush current from flowing to the transmitter. Since the power supply device operates stably, the stable operation of the mobile station device for satellite communication can be obtained.

【0037】衛星通信用移動局装置の電源装置内電源ス
イッチ回路においてJ FETのゲート端子の電圧を時
定数回路を介して制御することにより、突入電流を送信
機に流さない効果を得ることが可能になり、電源装置が
安定に動作するため、衛星通信用移動局装置の安定した
動作を得ることができる。
By controlling the voltage of the gate terminal of the JFET via the time constant circuit in the power supply switch circuit in the power supply device of the mobile station device for satellite communication, it is possible to obtain the effect of preventing the inrush current from flowing to the transmitter. Since the power supply device operates stably, the stable operation of the mobile station device for satellite communication can be obtained.

【0038】衛星通信用移動局装置の電源装置内電源ス
イッチ回路においてバイポーラトランジスタのベース端
子の電圧を時定数回路を介して制御することにより、突
入電流を送信機に流さない効果を得ることが可能にな
り、電源装置が安定に動作するため、衛星通信用移動局
装置の安定した動作を得ることができる。
By controlling the voltage of the base terminal of the bipolar transistor via the time constant circuit in the power supply switch circuit in the power supply device of the mobile station device for satellite communication, it is possible to obtain the effect of preventing inrush current from flowing to the transmitter. Since the power supply device operates stably, the stable operation of the mobile station device for satellite communication can be obtained.

【図面の簡単な説明】[Brief description of drawings]

【図1】 この発明の実施の形態1に示す衛星通信移動
局装置の構成図である。
FIG. 1 is a configuration diagram of a satellite communication mobile station apparatus shown in Embodiment 1 of the present invention.

【図2】 この発明の実施の形態1に示す電源スイッチ
回路の接続図である。
FIG. 2 is a connection diagram of the power supply switch circuit according to the first embodiment of the present invention.

【図3】 この発明の実施の形態2に示す衛星通信移動
局装置の構成図である。
FIG. 3 is a configuration diagram of a satellite communication mobile station apparatus shown in Embodiment 2 of the present invention.

【図4】 この発明の実施の形態2に示す電源スイッチ
回路の接続図である。
FIG. 4 is a connection diagram of a power switch circuit according to a second embodiment of the present invention.

【図5】 この発明の実施の形態3に示す衛星通信移動
局装置の構成図である。
FIG. 5 is a configuration diagram of a satellite communication mobile station apparatus shown in Embodiment 3 of the present invention.

【図6】 この発明の実施の形態3に示す電源スイッチ
回路の接続図である。
FIG. 6 is a connection diagram of a power switch circuit according to a third embodiment of the present invention.

【図7】 この発明の実施の形態4に示す衛星通信移動
局装置の構成図である。
FIG. 7 is a configuration diagram of a satellite communication mobile station apparatus shown in Embodiment 4 of the present invention.

【図8】 この発明の実施の形態4に示す電源スイッチ
回路の接続図である。
FIG. 8 is a connection diagram of a power switch circuit according to a fourth embodiment of the present invention.

【図9】 衛星通信移動局装置の従来の構成図である。FIG. 9 is a conventional configuration diagram of a satellite communication mobile station apparatus.

【図10】 電源スイッチ回路の従来の接続図である。FIG. 10 is a conventional connection diagram of a power switch circuit.

【符号の説明】[Explanation of symbols]

1 電話器、2 送信機、3 送受分波器、4 アンテ
ナ、5 受信機、6制御機、7 電源装置、8 バッテ
リ、9 電圧変換装置、10 電源スイッチ回路、11
入力端子、12 出力端子、13 制御端子、14
バイポーラトランジスタ、15 コレクタ端子、16
エミッタ端子、17 ベース端子、18 抵抗、19
コレクタ端子、20 ベース端子、21 エミッタ端
子、22バイポーラトランジスタ、23 抵抗、24
電解コンデンサ、25 電源スイッチ回路、26 入力
端子、27 出力端子、28 制御端子、29 MOS
FET、30 ソース端子、31 ドレイン端子、32
ゲート端子、33抵抗、34 抵抗、35 抵抗、3
6 コンデンサ、37 電源スイッチ回路、38 入力
端子、39 出力端子、40 制御端子、41 電源ス
イッチ回路、42 入力端子、43 出力端子、44
制御端子、45 J FET、46ソース端子、47
ドレイン端子、48 ゲート端子、49 電源スイッチ
回路、50 入力端子、51 出力端子、52 制御端
子。
1 telephone, 2 transmitter, 3 duplexer, 4 antenna, 5 receiver, 6 controller, 7 power supply device, 8 battery, 9 voltage conversion device, 10 power supply switch circuit, 11
Input terminal, 12 Output terminal, 13 Control terminal, 14
Bipolar transistor, 15 collector terminal, 16
Emitter terminal, 17 Base terminal, 18 Resistance, 19
Collector terminal, 20 base terminal, 21 emitter terminal, 22 bipolar transistor, 23 resistor, 24
Electrolytic capacitor, 25 power switch circuit, 26 input terminal, 27 output terminal, 28 control terminal, 29 MOS
FET, 30 source terminal, 31 drain terminal, 32
Gate terminal, 33 resistance, 34 resistance, 35 resistance, 3
6 capacitors, 37 power switch circuit, 38 input terminal, 39 output terminal, 40 control terminal, 41 power switch circuit, 42 input terminal, 43 output terminal, 44
Control terminal, 45 J FET, 46 source terminal, 47
Drain terminal, 48 gate terminal, 49 power switch circuit, 50 input terminal, 51 output terminal, 52 control terminal.

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 電話器と、この電話器から出力される電
気信号を変調、周波数変換及び増幅をする送信機と、上
記送信機の出力を衛星へ送信し、衛星からの電波を受信
するアンテナと、このアンテナの受信信号を増幅、周波
数変換及び復調し、上記電話器へ出力する受信機と、バ
ッテリ、このバッテリの出力電圧を所定の電圧に変換し
その電圧を上記受信機、電話器、制御機へ供給する電圧
変換装置と制御機からのON,OFF制御信号によりス
イッチング動作し、上記電圧変換装置の出力を上記送信
機へ伝達するための電源スイッチ回路とを有する電源装
置とを備えた衛星通信用移動局装置において、上記電源
スイッチ回路は、上記制御機からのON,OFF制御信
号が入力されスイッチング動作をするスイッチング素子
と、上記電圧変換装置と送信機との間に接続されたMO
S FETと、上記MOS FETのゲート端子と上記
スイッチング素子との間に接続された時定数回路と、上
記MOS FETのソース端子と上記スイッチング素子
との間に接続された抵抗とから構成されたことを特徴と
する衛星通信用移動局装置。
1. A telephone, a transmitter for modulating, frequency converting and amplifying an electric signal output from the telephone, and an antenna for transmitting the output of the transmitter to a satellite and receiving radio waves from the satellite. And a receiver for amplifying, frequency converting and demodulating the received signal of this antenna and outputting it to the telephone, a battery, an output voltage of this battery is converted into a predetermined voltage and the voltage is applied to the receiver, the telephone, A power supply device having a voltage conversion device supplied to the controller and a power supply switch circuit for performing a switching operation by an ON / OFF control signal from the controller and transmitting an output of the voltage conversion device to the transmitter. In the mobile station device for satellite communication, the power switch circuit includes a switching element that receives an ON / OFF control signal from the controller and performs a switching operation, and the voltage conversion device. MO connected between the device and transmitter
It is composed of an S FET, a time constant circuit connected between the gate terminal of the MOS FET and the switching element, and a resistor connected between the source terminal of the MOS FET and the switching element. A mobile station device for satellite communication.
【請求項2】 電話器と、この電話器から出力される電
気信号を変調、周波数変換及び増幅をする送信機と、上
記送信機の出力を衛星へ送信し、衛星からの電波を受信
するアンテナと、このアンテナの受信信号を増幅、周波
数変換及び復調し、上記電話器へ出力する受信機と、バ
ッテリ、このバッテリの出力電圧を所定の電圧に変換し
その電圧を上記受信機、電話器、制御機へ供給する電圧
変換装置と制御機からのON,OFF制御信号によりス
イッチング動作し、上記電圧変換装置の出力を上記送信
機へ伝達するための電源スイッチ回路とを有する電源装
置とを備えた衛星通信用移動局装置において、上記電源
スイッチ回路は、上記制御機からのON,OFF制御信
号が入力される時定数回路と、その時定数回路に接続さ
れたスイッチング動作をするバイポーラトランジスタ
と、上記電圧変換装置と送信機との間に接続されたMO
S FETと、上記MOS FETのゲート端子と上記
バイポーラトランジスタとの間に接続された抵抗と、上
記MOS FETのソース端子と上記バイポーラトラン
ジスタとの間に接続された抵抗とから構成されたことを
特徴とする衛星通信用移動局装置。
2. A telephone set, a transmitter for modulating, frequency converting and amplifying an electric signal output from the telephone set, and an antenna for transmitting the output of the transmitter to a satellite and receiving radio waves from the satellite. And a receiver for amplifying, frequency converting and demodulating the received signal of this antenna and outputting it to the telephone, a battery, an output voltage of this battery is converted into a predetermined voltage and the voltage is applied to the receiver, the telephone, A power supply device having a voltage conversion device supplied to the controller and a power supply switch circuit for performing a switching operation by an ON / OFF control signal from the controller and transmitting an output of the voltage conversion device to the transmitter. In the mobile station device for satellite communication, the power switch circuit includes a time constant circuit to which an ON / OFF control signal from the controller is input, and a switching operation connected to the time constant circuit. Of a bipolar transistor, and an MO connected between the voltage converter and the transmitter.
It is composed of an S FET, a resistor connected between the gate terminal of the MOS FET and the bipolar transistor, and a resistor connected between the source terminal of the MOS FET and the bipolar transistor. Mobile station equipment for satellite communication.
【請求項3】 電話器と、この電話器から出力される電
気信号を変調、周波数変換及び増幅をする送信機と、上
記送信機の出力を衛星へ送信し、衛星からの電波を受信
するアンテナと、このアンテナの受信信号を増幅、周波
数変換及び復調し、上記電話器へ出力する受信機と、バ
ッテリ、このバッテリの出力電圧を所定の電圧に変換し
その電圧を上記受信機、電話器、制御機へ供給する電圧
変換装置と制御機からのON,OFF制御信号によりス
イッチング動作し、上記電圧変換装置の出力を上記送信
機へ伝達するための電源スイッチ回路とを有する電源装
置とを備えた衛星通信用移動局装置において、上記電源
スイッチ回路は、制御機からのON,OFF制御信号が
入力されスイッチング動作をするバイポーラトランジス
タと、上記電圧変換装置と送信機との間に接続されたJ
FETと、上記J FETのゲート端子と上記バイポ
ーラトランジスタとの間に接続された時定数回路と、上
記J FETのソース端子と上記バイポーラトランジス
タとの間に接続された抵抗とから構成されたことを特徴
とする衛星通信用移動局装置。
3. A telephone set, a transmitter for modulating, frequency converting and amplifying an electric signal output from the telephone set, and an antenna for transmitting the output of the transmitter to a satellite and receiving radio waves from the satellite. And a receiver for amplifying, frequency converting and demodulating the received signal of this antenna and outputting it to the telephone, a battery, an output voltage of this battery is converted into a predetermined voltage and the voltage is applied to the receiver, the telephone, A power supply device having a voltage conversion device supplied to the controller and a power supply switch circuit for performing a switching operation by an ON / OFF control signal from the controller and transmitting an output of the voltage conversion device to the transmitter. In the mobile station device for satellite communication, the power supply switch circuit includes a bipolar transistor that performs an ON / OFF control signal from a controller and performs a switching operation, and the voltage conversion circuit. J connected between device and transmitter
A FET, a time constant circuit connected between the gate terminal of the J FET and the bipolar transistor, and a resistor connected between the source terminal of the J FET and the bipolar transistor. A characteristic mobile station device for satellite communication.
【請求項4】 電話器と、この電話器から出力される電
気信号を変調、周波数変換及び増幅をする送信機と、上
記送信機の出力を衛星へ送信し、衛星からの電波を受信
するアンテナと、このアンテナの受信信号を増幅、周波
数変換及び復調し、上記電話器へ出力する受信機と、バ
ッテリ、このバッテリの出力電圧を所定の電圧に変換し
その電圧を上記受信機、電話器、制御機へ供給する電圧
変換装置と制御機からのON,OFF制御信号によりス
イッチング動作し、上記電圧変換装置の出力を上記送信
機へ伝達するための電源スイッチ回路とを有する電源装
置とを備えた衛星通信用移動局装置において、上記電源
スイッチ回路は、上記制御機からのON,OFF制御信
号が入力される時定数回路と、その時定数回路に接続さ
れたスイッチング動作をするバイポーラトランジスタ
と、上記電圧変換装置と送信機との間に接続されたJ
FETと、上記J FETのゲート端子と上記バイポー
ラトランジスタとの間に接続された抵抗と、上記J F
ETのソース端子と上記バイポーラトランジスタとの間
に接続された抵抗とから構成されたことを特徴とする衛
星通信用移動局装置。
4. A telephone, a transmitter for modulating, frequency converting and amplifying an electric signal output from the telephone, and an antenna for transmitting the output of the transmitter to a satellite and receiving radio waves from the satellite. And a receiver for amplifying, frequency converting and demodulating the received signal of this antenna and outputting it to the telephone, a battery, an output voltage of this battery is converted into a predetermined voltage and the voltage is applied to the receiver, the telephone, A power supply device having a voltage conversion device supplied to the controller and a power supply switch circuit for performing a switching operation by an ON / OFF control signal from the controller and transmitting an output of the voltage conversion device to the transmitter. In the mobile station device for satellite communication, the power switch circuit includes a time constant circuit to which an ON / OFF control signal from the controller is input, and a switching operation connected to the time constant circuit. The bipolar transistor that works and the J connected between the voltage conversion device and the transmitter.
An FET, a resistor connected between the gate terminal of the J FET and the bipolar transistor, and the J F
A mobile station device for satellite communication, comprising a resistor connected between a source terminal of ET and the bipolar transistor.
JP8113862A 1996-05-08 1996-05-08 Mobile station equipment for satellite communication Pending JPH09298615A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8113862A JPH09298615A (en) 1996-05-08 1996-05-08 Mobile station equipment for satellite communication

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8113862A JPH09298615A (en) 1996-05-08 1996-05-08 Mobile station equipment for satellite communication

Publications (1)

Publication Number Publication Date
JPH09298615A true JPH09298615A (en) 1997-11-18

Family

ID=14622961

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8113862A Pending JPH09298615A (en) 1996-05-08 1996-05-08 Mobile station equipment for satellite communication

Country Status (1)

Country Link
JP (1) JPH09298615A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004112730A (en) * 2002-06-11 2004-04-08 Tai-Her Yang Wireless information device
JP2008211683A (en) * 2007-02-27 2008-09-11 Kyocera Corp Current control circuit and wireless communication apparatus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004112730A (en) * 2002-06-11 2004-04-08 Tai-Her Yang Wireless information device
JP2008211683A (en) * 2007-02-27 2008-09-11 Kyocera Corp Current control circuit and wireless communication apparatus

Similar Documents

Publication Publication Date Title
JP3809777B2 (en) Power amplifier
US5559471A (en) Amplifier and biasing circuit therefor
EP3570374B1 (en) Integrated rf front end
US7248120B2 (en) Stacked transistor method and apparatus
EP0645878B1 (en) Multi-resonant electronic power converter with a wide dynamic range
US7342387B1 (en) System and method for providing a highly efficient wide bandwidth power supply for a power amplifier
US6741127B2 (en) High-frequency amplifier circuit and radio communication apparatus using same
US6597158B2 (en) Adjustable current consumption power supply apparatus
US6163712A (en) Inrush current limiter with output voltage detection for control of input current level and activation of current bypass path
WO1994011799A1 (en) Switching regulator and amplifier system
US8023911B2 (en) Amplifying device and radio
KR20040099676A (en) Fully integrated radio frequency power amplifier with variable bias control
US8149027B2 (en) Circuit with a voltage dependent resistor for controlling an on/off state of a transistor
US5166630A (en) Low current switched capacitor circuit
US20030122531A1 (en) Switched mode power supply device adapted for low current drains, and cellular phone equipped with such a device
CN114583846A (en) Dual-mode switching circuit of power amplifier rectifier
US6255885B1 (en) Low voltage transistor biasing
JP2720851B2 (en) Amplifier bias current control circuit
EP0622895B1 (en) Communication apparatus utilizing power amplifier
JPH09298615A (en) Mobile station equipment for satellite communication
WO1999029037A1 (en) High frequency power amplifying circuit, and mobile communication apparatus using it
CN111030605A (en) Gain compression compensation circuit of radio frequency power amplifier
EP1122883B1 (en) Circuit for linearizing the power control profile of a BiCMOS power amplifier
US20060006935A1 (en) Amplifier
JP2006353059A (en) Power supply controller for wireless portion, and mobile radio communications system

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20040715

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040927

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041005

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20050222