JPH09237870A - 信号線駆動装置 - Google Patents

信号線駆動装置

Info

Publication number
JPH09237870A
JPH09237870A JP4443696A JP4443696A JPH09237870A JP H09237870 A JPH09237870 A JP H09237870A JP 4443696 A JP4443696 A JP 4443696A JP 4443696 A JP4443696 A JP 4443696A JP H09237870 A JPH09237870 A JP H09237870A
Authority
JP
Japan
Prior art keywords
signal line
signal
sub
main
driving device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP4443696A
Other languages
English (en)
Inventor
Hiroo Masuda
弘生 増田
Hisako Sato
久子 佐藤
Takahide Nakamura
高秀 中村
Katsumi Tsuneno
克己 常野
Jinko Aoyama
仁子 青山
Hisaaki Kunitomo
久彰 国友
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Microcomputer System Ltd
Hitachi Ltd
Original Assignee
Hitachi Microcomputer System Ltd
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Microcomputer System Ltd, Hitachi Ltd filed Critical Hitachi Microcomputer System Ltd
Priority to JP4443696A priority Critical patent/JPH09237870A/ja
Publication of JPH09237870A publication Critical patent/JPH09237870A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

(57)【要約】 【課題】主副信号線間の等価容量を小さくして、主信号
線の信号伝達速度を飛躍的に増大させる信号線駆動装置
を提供することができる。 【解決手段】主信号線1と主信号線より細い副信号線
2、3を相平行し敷設して駆動回路への入力端子7から
入力されるパルス信号により主副信号線駆動回路4、
5、6を同時に起動する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は高速に信号を伝達す
る信号線駆動装置に関する。
【0002】
【従来の技術】従来の信号線駆動装置で信号線の高速化
を図るには、信号線抵抗の低減および信号線容量の低減
により信号伝送の時定数を減らすことが行われて来た。
しかし、信号処理装置の小型化、高密度化にともない狭
い空間に沢山の信号線を敷設するためには配線間の距離
を短くする必要があり、また信号線の断面積を小さくし
なければならない、という必要が発生してきた。このた
め、信号線間の容量、抵抗は大きくなり逆に信号遅延が
増大するという問題があった。
【0003】
【発明が解決しようとする課題】本発明の目的は、高密
度で敷設されている信号線により信号線間の容量が増大
し、信号伝達速度が低下する現象を新たに信号駆動方式
を工夫することにより軽減し、信号線の線号伝達速度を
飛躍的に増大させる信号線駆動装置を提供することにあ
る。
【0004】
【課題を解決するための手段】本発明は第1の信号伝達
用の主信号線があり、その信号線と容量結合する程度の
近傍に1個または複数個の第2の副信号線を設け、上記
主および副信号線に同相の信号を駆動することにより主
副信号線間の等価容量を小さくして、主信号線の信号伝
達速度を飛躍的に増大させる信号線駆動装置を提供す
る。
【0005】
【発明の実施の形態】図1は本発明の実施例である。記
号については以下の通りである。
【0006】1は主信号線、2は副信号線、3は副信号
線、4は主信号線駆動回路、5は副信号線駆動回路、6
は副信号線駆動回路、7は主副信号線駆動回路制御信号
入力端子、8は主信号線出力端子、9は主副信号線間容
量、10は主副信号線間容量である。
【0007】図1に示される様に、主信号線1と主信号
線より細い副信号線2、3を相平行して敷設し駆動回路
への入力端子7から入力されるパルス信号により主副信
号線駆動回路4、5、6を同時に起動する。主と副の間
の距離は副信号線の副と同等又はそれ以下である。この
とき主信号線1と副信号線2、3の電位時間変化をV1
(t),V2(t),V3(t)とすると、主信号線1の
信号線容量は等線的に下記の式で書き表せる。
【0008】
【数1】
【0009】すなわち、V2(t),V3(t)がV1
(t)と同相で変化するとCeffは小さくなり、信号線負
荷容量は等価的に小さく見えることになり入力端子7か
ら入力されるパルス信号の出力端子8への信号伝達速度
を速くすることができる。
【0010】図2は他の本発明の他の実施例である。記
号については図1と同様であるが副信号線2、3の外側
に端子13、14から固定電位を給電されたシールド配
線層11、12が形成され、これにより副信号線2、3
の電気力線が外部に漏れて静電容量結合による外部への
電気的雑音を発生することを抑える働きをする。
【0011】図3は本発明の他の実施例である。記号に
ついては図1と同様であるが配線幅の小さい副信号線
2、3、2a、3aは主信号線1より信号伝達速度が遅
くなるために、信号再生回路15、16が設けられ信号
の再生を行なうことにより数1の“V1(t)−V2
(t),V1(t)−V3(t)”を小さくして主信号線
の信号伝達速度を速くする。信号再生回路15、16の
電源は、たとえば端子13にVcc電源電圧、端子14
に接地電圧を接続することにより容易に供給することが
できる。
【0012】
【発明の効果】本発明によれば、第1の信号伝達用の主
信号線があり、その信号線と容量結合する程度の近傍に
1個または複数個の第2の副信号線を設け、主および副
信号線に同相の信号を駆動することにより主副信号線間
の等価容量を小さくして、主信号線の信号伝達速度を飛
躍的に増大させる信号線駆動装置を提供することができ
る。
【図面の簡単な説明】
【図1】本発明の一実施例の説明図。
【図2】本発明の第二実施例の説明図。
【図3】本発明の第三実施例の説明図。
【符号の説明】
1…主信号線、2,3…副信号線、4,5,6…駆動回
路、7…入力端子、8…出力端子、9,10…コンデン
サ。
フロントページの続き (72)発明者 中村 高秀 東京都青梅市今井2326番地 株式会社日立 製作所デバイス開発センタ内 (72)発明者 常野 克己 東京都青梅市今井2326番地 株式会社日立 製作所デバイス開発センタ内 (72)発明者 青山 仁子 東京都青梅市今井2326番地 株式会社日立 製作所デバイス開発センタ内 (72)発明者 国友 久彰 東京都小平市上水本町5丁目22番1号 株 式会社日立マイコンシステム内

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】第1の主信号線があり、その信号線と容量
    結合する程度の近傍に1個または複数個の第2の副信号
    があり、上記主信号線および副信号線に同相の信号が駆
    動されることを特徴とする信号線駆動装置。
  2. 【請求項2】第1の主信号線があり、その信号線と容量
    結合する程度の近傍に1個または複数個の第2の副信号
    があり、上記主信号線および上記副信号線に同相の信号
    が駆動され、上記主信号線との容量結合が上記副信号線
    との容量結合より小さい第3の静電容量シールド線が設
    けられいることを特徴とする信号線駆動装置。
  3. 【請求項3】請求項1または2において、上記第1の主
    信号線の断面積が上記第2の副信号線の断面積より大き
    い信号線駆動装置。
  4. 【請求項4】請求項1または2において、上記第1の主
    信号線の固有抵抗値が上記第2の副信号線の固有抵抗値
    より小さい信号線駆動装置。
  5. 【請求項5】請求項1または2において、上記第2の副
    信号線に信号再生用回路が設けられ上記第2の副信号線
    の信号波形の減衰が再生される手段を有する信号線駆動
    装置。
  6. 【請求項6】請求項2において、第3のシールド線が複
    数存在し、その少なくとも2本が各々接地電位および電
    源電圧に設定されており、これらのシールド線で上記第
    2の副信号線の電圧充放電を行う信号線駆動装置。
JP4443696A 1996-03-01 1996-03-01 信号線駆動装置 Withdrawn JPH09237870A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4443696A JPH09237870A (ja) 1996-03-01 1996-03-01 信号線駆動装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4443696A JPH09237870A (ja) 1996-03-01 1996-03-01 信号線駆動装置

Publications (1)

Publication Number Publication Date
JPH09237870A true JPH09237870A (ja) 1997-09-09

Family

ID=12691447

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4443696A Withdrawn JPH09237870A (ja) 1996-03-01 1996-03-01 信号線駆動装置

Country Status (1)

Country Link
JP (1) JPH09237870A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0977263A2 (en) * 1998-07-31 2000-02-02 STMicroelectronics, Inc. Apparatus and method for reducing propagation delay in a conductor
US6285208B1 (en) 1998-01-26 2001-09-04 Nec Corporation Activation speed of signal wiring line in semiconductor integrated circuit
JP2002043431A (ja) * 2000-07-27 2002-02-08 Mitsubishi Electric Corp シールド回路設計装置およびシールド回路設計方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6285208B1 (en) 1998-01-26 2001-09-04 Nec Corporation Activation speed of signal wiring line in semiconductor integrated circuit
EP0977263A2 (en) * 1998-07-31 2000-02-02 STMicroelectronics, Inc. Apparatus and method for reducing propagation delay in a conductor
EP0977263A3 (en) * 1998-07-31 2002-07-10 STMicroelectronics, Inc. Apparatus and method for reducing propagation delay in a conductor
US6842092B2 (en) 1998-07-31 2005-01-11 Stmicroelectronics, Inc. Apparatus and method for reducing propagation delay in a conductor
US7495526B2 (en) 1998-07-31 2009-02-24 Stmicroelectronics, Inc. Apparatus and method for reducing propagation delay in a conductor system selectable to carry a single signal or independent signals
JP2002043431A (ja) * 2000-07-27 2002-02-08 Mitsubishi Electric Corp シールド回路設計装置およびシールド回路設計方法

Similar Documents

Publication Publication Date Title
US5162672A (en) Data processor having an output terminal with selectable output impedances
US5036222A (en) Output buffer circuit with output voltage sensing for reducing switching induced noise
JPH07202947A (ja) 信号伝送回路
US5049763A (en) Anti-noise circuits
JPH0573291B2 (ja)
JPH055407B2 (ja)
US6249142B1 (en) Dynamically terminated bus
US6657460B2 (en) Spatially filtered data bus drivers and receivers and method of operating same
EP0534719A2 (en) Integrated circuit having reduced electromagnetic emissions
JPH09237870A (ja) 信号線駆動装置
EP0829963B1 (en) Clocking scheme
US6456117B2 (en) Shield circuit and integrated circuit in which the shield circuit is used
JP4046822B2 (ja) データ・バスの動的終端ロジックのための方法および装置
US5343099A (en) Output device capable of high speed operation and operating method thereof
US5025181A (en) Apparatus for generating digital gating signals in response to a digital data signal
US20080111580A1 (en) Suppressing ringing in high speed CMOS output buffers driving transmission line load
US5708372A (en) Semiconductor device with electromagnetic radiation reduced
JPH05335928A (ja) 集積回路用信号線パルス向上回路
US6366520B1 (en) Method and system for controlling the slew rate of signals generated by open drain driver circuits
US5093587A (en) ECL bidirectional bus for use in a network with modules which employs high resistance interconnect technology between module
JPH0582646A (ja) クロストークノイズ防止機能を備えた半導体回路
WO2001056155A2 (en) Mixed swing voltage repeaters for high resistance or high capacitance signal lines and methods therefor
KR100265834B1 (ko) 반도체 장치의 입/출력 버퍼
JP4522056B2 (ja) 整合のとれた応答を生じる4ドロップ・バス
JP2000101409A (ja) ノイズ抑圧回路

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20030506