JPH09135179A - Transmission output control circuit - Google Patents

Transmission output control circuit

Info

Publication number
JPH09135179A
JPH09135179A JP28981595A JP28981595A JPH09135179A JP H09135179 A JPH09135179 A JP H09135179A JP 28981595 A JP28981595 A JP 28981595A JP 28981595 A JP28981595 A JP 28981595A JP H09135179 A JPH09135179 A JP H09135179A
Authority
JP
Japan
Prior art keywords
transmission output
control circuit
circuit
power amplifier
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP28981595A
Other languages
Japanese (ja)
Inventor
Masahiro Narita
雅裕 成田
Yasunori Akatsuka
康典 赤塚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP28981595A priority Critical patent/JPH09135179A/en
Publication of JPH09135179A publication Critical patent/JPH09135179A/en
Pending legal-status Critical Current

Links

Landscapes

  • Transmitters (AREA)

Abstract

PROBLEM TO BE SOLVED: To control a transmission output with a superior characteristic with less power consumption in the transmission output control circuit of a TDMA communication system. SOLUTION: The control circuit is provided with a close loop in which a part of the transmission output is taken out by a coupler 5, the output is detected by a detection circuit 10, the detected output is compared with a reference signal in a comparing circuit 11 and the transmission output of a power amplifier 4 is controlled based on the comparison result and an open loop which is arranged in the preceding stage of the power amplifier 4 so as to control an attenuator 2. Then, a control circuit 14 ON/OFF-controlling power supply to the power amplifier 4 and a sample-hold circuit 12 sampling and holding the output signal of the detection circuit are provided.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は無線送信機における
送信出力制御装置に関するものであり、特に、複数数の
通信を時分割にて行う、TDMA通信装置における送信
出力制御装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a transmission output control device in a wireless transmitter, and more particularly to a transmission output control device in a TDMA communication device which performs a plurality of communications in a time division manner.

【0002】[0002]

【従来の技術】従来、この種の送信出力制御回路とし
て、例えば特開平5−152977号公報(H04B1
/04)に記載されている様なものが知られている。こ
の従来技術は、送信出力の一部を方向性結合器によって
取り出し、検波器で検波して基準電圧と比較してパワー
アンプを制御する閉ループ系と、パワーアンプに前置す
るドライブアンプを制御する開ループ系とを設け、両ル
ープの制御を組合せることにより送信出力の広範囲、多
段制御を実現するものである。すなわち図3において、
101はVCO(電圧制御発振器)等から成る送信信号
の発振源、102は可変出力ドライブアンプ、103は
(送信)電力増幅器(パワーアンプ)、104は方向性
結合器、105は可変減衰器(ATT)で制御部110
により減衰度が制御される。106は高周波増幅器(R
FAMP)、107はダイオード等より成る検波器、1
09は基準電圧(Vref)と検波器107の出力(V
det)とを比較する比較誤差アンプ、110は制御部
で、制御信号入力111により可変出力ドライブアンプ
102、ATT105、基準電圧(Vref)をそれぞ
れ制御する。なお、108はバースト状の基準波形であ
る。
2. Description of the Related Art Conventionally, as a transmission output control circuit of this kind, for example, Japanese Patent Laid-Open No. 5-152977 (H04B1).
/ 04) are known. In this conventional technique, a part of the transmission output is taken out by a directional coupler, detected by a detector and compared with a reference voltage to control a power amplifier, and a drive amplifier in front of the power amplifier is controlled. By providing an open loop system and combining control of both loops, a wide range of transmission output and multistage control are realized. That is, in FIG.
Reference numeral 101 is an oscillation source of a transmission signal composed of a VCO (voltage controlled oscillator), 102 is a variable output drive amplifier, 103 is a (transmission) power amplifier (power amplifier), 104 is a directional coupler, and 105 is a variable attenuator (ATT). ) In the control unit 110
The degree of attenuation is controlled by. 106 is a high frequency amplifier (R
FAMP), 107 is a detector composed of a diode or the like, 1
09 is the reference voltage (Vref) and the output of the detector 107 (V
det) is a comparison error amplifier, and 110 is a control unit which controls the variable output drive amplifier 102, the ATT 105, and the reference voltage (Vref) by the control signal input 111. Reference numeral 108 is a burst-like reference waveform.

【0003】[0003]

【発明が解決しようとする課題】しかしながら上述の従
来技術では、開ループ系で送信出力を制御して、閉ルー
プ系でバースト波形制御、自動出力制御をを行ってい
る。然しながら従来技術においては、送信電力増幅器1
03等には常時電源が供給されるような構成になってい
る。時分割で複数の通信を行うTDMA方式では、通信
が行われる各チャネル(スロット)区間毎に送信が行わ
れる。ところで、π/4シフトQPSKのような線形変
調では、線形な増幅が必要となり、線形増幅器を使わな
ければA・AB級の電力増幅器で増幅しなけれはならな
い。この様なA・AB級の増幅器は消費電力も大きく、
この従来技術による構成では、送信を行わない区間にお
いても増幅器に電源が供給されることとなり、この結
果、装置全体の消費電力が大きくなるという問題点があ
った。また、増幅器の発熱により、装置の温度上昇によ
り特性に悪い影響を及ぼすという問題があった。更に、
従来技術に開示された実施例は加入者端末装置であり、
1スロットにしか対応しておらず、例えば基地局等のよ
うに全てのスロットで送信を行うような装置には対応で
きない。また、複数のスロットに対応できたとしても、
基準波形108を生成するのが、複雑になるという問題
がある。あうなわち基準波形108はバースト上の送信
信号のスペクトルの広がりを制限するために、立ち上が
り、立ち下がりに所定のランプ処理を行う必要があるあ
が、複数のスロットで送信を行う場合、この処理が複雑
になるからである。
However, in the above-mentioned conventional technique, the transmission output is controlled by the open loop system, and the burst waveform control and the automatic output control are performed by the closed loop system. However, in the prior art, the transmission power amplifier 1
A power source is always supplied to the device 03 and the like. In the TDMA method in which a plurality of communications are performed in a time division manner, transmission is performed for each channel (slot) section in which communication is performed. By the way, linear modulation such as π / 4 shift QPSK requires linear amplification, and must be amplified by a class A / AB power amplifier unless a linear amplifier is used. The power consumption of such an A / AB class amplifier is large,
The configuration according to this conventional technique has a problem in that power is supplied to the amplifier even in a period in which transmission is not performed, and as a result, power consumption of the entire device increases. Further, there is a problem that the heat generation of the amplifier adversely affects the characteristics due to the temperature rise of the device. Furthermore,
The embodiment disclosed in the prior art is a subscriber terminal device,
Only one slot is supported, and it is not possible to support a device that performs transmission in all slots, such as a base station. Also, even if it can support multiple slots,
There is a problem in that the generation of the reference waveform 108 becomes complicated. In other words, the reference waveform 108 needs to be subjected to a predetermined ramp processing at the rising and falling edges in order to limit the spread of the spectrum of the transmission signal on the burst. Is complicated.

【0004】[0004]

【課題を解決するための手段】本発明は上述の従来技術
を改善するものであり、送信出力の一部を取り出すため
のカップラと、該カップラの出力を検波する検波器と、
該検波器で検波された信号を基準信号と比較する比較回
路とを有し、この比較結果に基づいて電力増幅器の送信
出力を制御する閉ループと、前記電力増幅器の前段に配
置された減衰器を制御する開ループとよりなる送信出力
制御回路において、前記電力増幅器への電源の供給をO
N/OFF制御する制御回路と、前記検波回路の出力信
号をサンプルホールドするサンプルホールド回路とを有
することを特徴とするものである。
DISCLOSURE OF THE INVENTION The present invention is to improve the above-mentioned prior art, and includes a coupler for extracting a part of the transmission output, and a detector for detecting the output of the coupler.
A comparator circuit that compares the signal detected by the detector with a reference signal, and controls a transmission output of the power amplifier based on the result of the comparison; and an attenuator arranged in the preceding stage of the power amplifier. In a transmission output control circuit comprising an open loop for controlling, the power supply to the power amplifier is turned off.
It is characterized in that it has a control circuit for N / OFF control and a sample and hold circuit for sampling and holding the output signal of the detection circuit.

【0005】また本発明は、送信スロットの数に一致す
る数のサンプルホールド回路を設け、前記検波回路の出
力信号を前記サンプルホールドのいずれかに供給するス
イッチとを有することを特徴とするものである。
Further, the present invention is characterized in that a number of sample hold circuits corresponding to the number of transmission slots are provided, and a switch for supplying an output signal of the detection circuit to any one of the sample holds is provided. is there.

【0006】[0006]

【発明の実施の形態】以下図面に従って本発明による送
信出力制御回路の実施例を説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of a transmission output control circuit according to the present invention will be described below with reference to the drawings.

【0007】図1は本発明による送信出力制御回路の第
一の実施例を示すブロック図である。図において、1は
送信信号の変調を行う変調回路であり、例えば本出願人
が既に出願している特開平5−153175号公報(H
04L27/20)に記載されているように送信信号の
帯域制限のためのランプ処理も同時に行う。2はレベル
制御回路3の制御により減衰量が制御される第一可変ア
ッテネータ、4は送信電力増幅器、5は送信出力の一部
を取り出すためのカップラ、6は電力反射による送信出
力の変動を防止するためのアイソレータ、7はローパス
フィルタ、8はアンテナ、9は3と同様にレベル制御回
路4の制御により減衰量が制御される第二可変アッテネ
ータ、10は検波回路、11は検波回路10にて検波さ
れた出力信号を後段のサンプルホールド回路12に供給
遮断するためのスイッチ、13はサンプルホールド回路
12でホールドされた信号を基準信号と比較する比較回
路であり、この比較結果に基づいて電力増幅器4の出力
が制御される。そして、14は、電力増幅器4への電源
供給およびスイッチ11をON/OFFするための制御
回路、15は電力増幅器4への電源供給をON/OFF
するスイッチである。
FIG. 1 is a block diagram showing a first embodiment of a transmission output control circuit according to the present invention. In the figure, reference numeral 1 is a modulation circuit for modulating a transmission signal, for example, Japanese Patent Application Laid-Open No. 5-153175 (H)
04L27 / 20), the ramp processing for band limitation of the transmission signal is also performed at the same time. 2 is a first variable attenuator whose attenuation is controlled by the control of the level control circuit 3, 4 is a transmission power amplifier, 5 is a coupler for extracting a part of the transmission output, and 6 is a fluctuation of the transmission output due to power reflection. Is an isolator, 7 is a low-pass filter, 8 is an antenna, 9 is a second variable attenuator whose attenuation is controlled by the control of the level control circuit 4 similarly to 3, 10 is a detection circuit, and 11 is a detection circuit 10. A switch for shutting off the supply of the detected output signal to the sample-hold circuit 12 in the subsequent stage, and 13 is a comparison circuit for comparing the signal held by the sample-hold circuit 12 with a reference signal. Based on this comparison result, the power amplifier 4 outputs are controlled. Further, 14 is a control circuit for supplying power to the power amplifier 4 and turning ON / OFF the switch 11, and 15 is ON / OFF for supplying power to the power amplifier 4.
Switch.

【0008】次に動作を説明する。変調回路1で変調さ
れランプ処理された送信信号は第一可変アッテネータ2
に入力されるとともに、レベル制御回路3にて指示され
る減衰率で減衰される。その後電力増幅器4にて増幅さ
れ、アイソレータ6、ローパスフィルタ7を経てアンテ
ナ8より送信される。電力増幅器4の出力の一部は、カ
ップラ5にて取り出され、第二可変アッテネータ9を経
て検波回路10に入力される。このとき、第二可変アッ
テネータ9は、第一可変アッテネータ2と同様、レベル
制御回路3の指示により減衰率が設定される。例えば表
1に示すように、第一可変アッテネータ2および第二可
変アッテネータ9の減衰率が設定され、この結果、検波
回路10に入力される信号レベルは常に一定となる。
Next, the operation will be described. The transmission signal modulated by the modulation circuit 1 and subjected to the ramp processing is the first variable attenuator 2
And is attenuated at the attenuation rate designated by the level control circuit 3. After that, it is amplified by the power amplifier 4 and transmitted from the antenna 8 through the isolator 6 and the low pass filter 7. A part of the output of the power amplifier 4 is taken out by the coupler 5 and inputted to the detection circuit 10 via the second variable attenuator 9. At this time, like the first variable attenuator 2, the attenuation factor of the second variable attenuator 9 is set by the instruction of the level control circuit 3. For example, as shown in Table 1, the attenuation rates of the first variable attenuator 2 and the second variable attenuator 9 are set, and as a result, the signal level input to the detection circuit 10 is always constant.

【0009】[0009]

【表1】 [Table 1]

【0010】検波回路10の出力はスイッチ11を経て
サンプルホールド回路12にてサンプルホールドされ、
比較回路13で基準信号と比較される。そして比較回路
13の比較結果によって電力増幅器4が制御され、アン
テナ8より所定の出力で送信される。
The output of the detection circuit 10 is sampled and held by the sample and hold circuit 12 via the switch 11.
The comparison circuit 13 compares it with the reference signal. Then, the power amplifier 4 is controlled by the comparison result of the comparison circuit 13 and is transmitted from the antenna 8 with a predetermined output.

【0011】ところで、複数の通信が時分割で通信を行
うTDMA方式の通信においては、各スロット毎に送信
が行われ、通信が行われるスロットのみ送信が行われ
る。従って、通信が行われていないスロットでは電力増
幅器4は動作させる必要がない。このため本発明では、
制御回路14の制御によりスイッチ15を制御し、通信
が行われているスロットにのみ電力増幅器4に電源を供
給し動作させるよう構成する。またこれと同じタイミン
グで制御回路14の制御によりスイッチ11をON/O
FF制御することにより、送信が必要なスロットのみ閉
ループ制御を行う。これによって、装置全体の消費電力
を低減することが可能となり、電力増幅器4の発熱によ
る、送信の特性劣化を防止できる。
By the way, in TDMA communication in which a plurality of communications are performed in a time-division manner, transmission is performed for each slot, and transmission is performed only in the slot in which communication is performed. Therefore, it is not necessary to operate the power amplifier 4 in a slot where communication is not performed. Therefore, in the present invention,
The switch 15 is controlled by the control of the control circuit 14 so that power is supplied to the power amplifier 4 only in the slot in which communication is performed to operate. At the same timing as this, the control circuit 14 controls the switch 11 to turn ON / O.
By performing FF control, closed-loop control is performed only for slots that require transmission. As a result, the power consumption of the entire device can be reduced, and the deterioration of the transmission characteristics due to the heat generation of the power amplifier 4 can be prevented.

【0012】図2は本発明による送信出力制御回路の第
二の実施例を示したものである。図1の実施例と同じ構
成には同一図番を付し説明を省略する。
FIG. 2 shows a second embodiment of the transmission output control circuit according to the present invention. The same components as those in the embodiment of FIG. 1 are designated by the same reference numerals and the description thereof will be omitted.

【0013】図2に示す第二の実施例は、TDMAのス
ロット数に対応して複数のサンプルホールド回路を設け
た点が特徴である。本実施例ではPHSシステムのよう
に4つのスロットからなる通信システムに用いた例であ
り、16、17、18、19の4つのサンプルホールド
回路を有する。そしてさらに、これらサンプルホールド
回路16、17、18、19の前段および後段には、制
御回路14のON/OFF制御信号にて制御されるスイ
ッチ20および21が設けられる。
The second embodiment shown in FIG. 2 is characterized in that a plurality of sample hold circuits are provided in correspondence with the number of TDMA slots. This embodiment is an example used in a communication system including four slots, such as a PHS system, and has four sample-hold circuits 16, 17, 18, and 19. Further, switches 20 and 21 controlled by an ON / OFF control signal of the control circuit 14 are provided at the front and rear stages of the sample hold circuits 16, 17, 18, and 19.

【0014】そして、この第二の実施例においては、各
スロット毎に検波回路10の出力がサンプルホールドさ
れることとなり、各スロット毎に適切な制御を行うこと
ができる。
In the second embodiment, the output of the detection circuit 10 is sampled and held for each slot, and appropriate control can be performed for each slot.

【0015】[0015]

【発明の効果】以上説明したように本発明による送信出
力制御回路によれば、電力増幅器への電源の供給をON
/OFF制御する制御回路と、検波回路の出力信号をサ
ンプルホールドするサンプルホールド回路とを設けたの
で、装置全体の消費電力を低減することが可能となり、
電力増幅器の発熱による送信の特性劣化を防止でき、安
定した送信出力の制御を行うことができる。
As described above, according to the transmission output control circuit of the present invention, the power supply to the power amplifier is turned on.
Since a control circuit for controlling ON / OFF and a sample hold circuit for sampling and holding the output signal of the detection circuit are provided, it becomes possible to reduce the power consumption of the entire device,
It is possible to prevent the transmission characteristic from deteriorating due to the heat generation of the power amplifier, and to perform stable transmission output control.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第一の実施例を示すブロック図であ
る。
FIG. 1 is a block diagram showing a first embodiment of the present invention.

【図2】本発明の第二の実施例を示すブロック図であ
る。
FIG. 2 is a block diagram showing a second embodiment of the present invention.

【図3】従来技術を示すブロック図である。FIG. 3 is a block diagram showing a conventional technique.

【符号の説明】[Explanation of symbols]

1 変調回路 2 第一可変アッテネータ 3 レベル制御回路 4 電力増幅器 8 カップラ 9 第二可変アッテネータ 11 検波回路 12 サンプルホールド回路 13 比較回路 14 制御回路 1 Modulation Circuit 2 First Variable Attenuator 3 Level Control Circuit 4 Power Amplifier 8 Coupler 9 Second Variable Attenuator 11 Detection Circuit 12 Sample Hold Circuit 13 Comparison Circuit 14 Control Circuit

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 送信出力の一部を取り出すためのカップ
ラと、該カップラの出力を検波する検波器と、該検波器
で検波された信号を基準信号と比較する比較回路とを有
し、この比較結果に基づいて電力増幅器の送信出力を制
御する閉ループと、前記電力増幅器の前段に配置された
減衰器を制御する開ループとよりなる送信出力制御回路
において、前記電力増幅器への電源の供給をON/OF
F制御する制御回路と、前記検波回路の出力信号をサン
プルホールドするサンプルホールド回路とを有すること
を特徴とする送信出力制御回路。
1. A coupler for extracting a part of the transmission output, a detector for detecting the output of the coupler, and a comparator circuit for comparing the signal detected by the detector with a reference signal. In a transmission output control circuit including a closed loop that controls the transmission output of the power amplifier based on the comparison result and an open loop that controls the attenuator arranged in the preceding stage of the power amplifier, supply of power to the power amplifier is performed. ON / OF
A transmission output control circuit comprising: a control circuit for F-controlling; and a sample and hold circuit for sampling and holding an output signal of the detection circuit.
【請求項2】 送信スロットの数に一致する数のサンプ
ルホールド回路を設け、前記検波回路の出力信号を前記
サンプルホールドのいずれかに供給するスイッチとを有
することを特徴とする請求項1記載の送信出力制御回
路。
2. The switch according to claim 1, further comprising a number of sample-hold circuits corresponding to the number of transmission slots, and a switch supplying an output signal of the detection circuit to any one of the sample-holds. Transmission output control circuit.
JP28981595A 1995-11-08 1995-11-08 Transmission output control circuit Pending JPH09135179A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28981595A JPH09135179A (en) 1995-11-08 1995-11-08 Transmission output control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28981595A JPH09135179A (en) 1995-11-08 1995-11-08 Transmission output control circuit

Publications (1)

Publication Number Publication Date
JPH09135179A true JPH09135179A (en) 1997-05-20

Family

ID=17748137

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28981595A Pending JPH09135179A (en) 1995-11-08 1995-11-08 Transmission output control circuit

Country Status (1)

Country Link
JP (1) JPH09135179A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2011099083A1 (en) * 2010-02-15 2013-06-13 株式会社東芝 Wireless device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2011099083A1 (en) * 2010-02-15 2013-06-13 株式会社東芝 Wireless device

Similar Documents

Publication Publication Date Title
EP0507926B1 (en) Linear transmitter training method and apparatus
US7177607B2 (en) Controlling transmission mode on basis of power in preceding time slot
US5640691A (en) Power controller for RF transmitters
US6850574B2 (en) Multiple bandwidth amplifier control systems for mobile stations and methods therefor
US5144258A (en) Power amplifier system for radio transmitter and method for using the same
KR960006634B1 (en) Feed forward amp network with freq. swept pilot tone
CA2047870C (en) Automatic power control apparatus
US20030040290A1 (en) Power characteristic of a radio transmitter
JPH1022756A (en) Radio transmitter and its transmission control method
JPH0394522A (en) Output waveform control circuit
KR20000016651A (en) Apparatus and method for compensating phase distortion
US20050107056A1 (en) Communication semiconductor integrated circuit device and a wireless communication system
JP2005513952A (en) Transmission system for transmitting data continuously in time
US7289777B2 (en) Power control for non-constant envelope modulation
JPH09135179A (en) Transmission output control circuit
JPH06152288A (en) Power controller
US5864586A (en) Radio apparatus with offset compensating circuit
JPH07336243A (en) Transmission output controller
JP2973258B2 (en) Analog / digital shared transmission power automatic controller
GB2358555A (en) Transmitter for mobile terminal with carrier leak suppressing circuit
JPH1023089A (en) Transmission output control circuit
JP2973257B2 (en) Analog / digital shared transmission power automatic controller
EP1146654A2 (en) Communication device for mobile unit
JPH05300029A (en) Power amplifier bias circuit for automatic transmission power control circuit
JP2001358600A (en) Transmission power control circuit for transmitter