JPH0897638A - High frequency digital signal receiver - Google Patents

High frequency digital signal receiver

Info

Publication number
JPH0897638A
JPH0897638A JP23287394A JP23287394A JPH0897638A JP H0897638 A JPH0897638 A JP H0897638A JP 23287394 A JP23287394 A JP 23287394A JP 23287394 A JP23287394 A JP 23287394A JP H0897638 A JPH0897638 A JP H0897638A
Authority
JP
Japan
Prior art keywords
frequency
input
filter
output
digital signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP23287394A
Other languages
Japanese (ja)
Inventor
Akira Mishima
昭 三島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP23287394A priority Critical patent/JPH0897638A/en
Publication of JPH0897638A publication Critical patent/JPH0897638A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE: To obtain a high frequency digital signal receiver preventing image disturbance with a simple control system in the digital signal transmission using a cable for CATV or the like. CONSTITUTION: An oscillator 6 oscillates an intermediate frequency higher than a half of a difference between a maximum frequency and a minimum frequency of a signal received at an input terminal 1 and a fixed filter is adopted for an input filter 2. Since the input fixed filter 2 not requiring control of a tuning frequency to the signal received by the input terminal 1 is employed, the high frequency digital signal receiver is realized with a simple configuration.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、CATV等のケーブル
を使ったデジタル信号伝送に用いられる高周波デジタル
信号受信装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a high frequency digital signal receiving apparatus used for digital signal transmission using a cable such as CATV.

【0002】[0002]

【従来の技術】以下、従来の高周波デジタル信号受信装
置について説明する。
2. Description of the Related Art A conventional high frequency digital signal receiving apparatus will be described below.

【0003】従来の高周波デジタル信号受信装置を図2
に示す。図2において、20は入力端子であり、この入
力端子20に接続された可変入力フィルタ21と、この
可変入力フィルタ21の出力側に接続された第1の利得
制御増幅器23と、この第1の利得制御増幅器23の利
得制御入力に接続された利得制御端子22と、前記第1
の利得制御増幅器23の出力が接続された可変段間フィ
ルタ24と、この可変段間フィルタ24の出力が一方の
入力に接続された混合器25と、この混合器25の他方
の入力に一方の出力が接続された発振器26と、この発
振器26の他方の出力が接続されたPLL制御部27
と、このPLL制御部27の出力と前記発振器26の入
力との間に接続された低域フィルタ28と、前記PLL
制御部27の周波数データ入力端子に接続された制御端
子34と、前記混合器25の出力が接続された第2の利
得制御増幅器29と、この第2の利得制御増幅器29の
利得制御入力は前記利得制御端子22に接続されるとと
もに、この第2の利得制御増幅器29の出力が接続され
た中間周波数同調フィルタ30と、この中間周波数同調
フィルタ30の出力が接続されたI/Q検波器31と、
このI/Q検波器31のI信号出力が接続された第1の
出力端子32と、前記I/Q検波器31のQ信号出力が
接続された第2の出力端子33で高周波デジタル信号受
信装置は構成されていた。そして前記低域フィルタ28
の出力から前記可変入力フィルタ21と、可変段間フィ
ルタ24に接続された構成となっていた。
FIG. 2 shows a conventional high frequency digital signal receiving device.
Shown in. In FIG. 2, reference numeral 20 denotes an input terminal, a variable input filter 21 connected to the input terminal 20, a first gain control amplifier 23 connected to an output side of the variable input filter 21, and a first gain control amplifier 23. A gain control terminal 22 connected to a gain control input of a gain control amplifier 23;
Of the gain control amplifier 23 is connected to the variable-stage filter 24, the output of the variable-stage filter 24 is connected to one input of the mixer 25, and the other input of the mixer 25 is connected to the other input. The oscillator 26 to which the output is connected and the PLL control unit 27 to which the other output of the oscillator 26 is connected
A low-pass filter 28 connected between the output of the PLL control unit 27 and the input of the oscillator 26;
The control terminal 34 connected to the frequency data input terminal of the control unit 27, the second gain control amplifier 29 connected to the output of the mixer 25, and the gain control input of the second gain control amplifier 29 are An intermediate frequency tuning filter 30 connected to the gain control terminal 22 and connected to the output of the second gain control amplifier 29, and an I / Q detector 31 connected to the output of the intermediate frequency tuning filter 30. ,
A high-frequency digital signal receiving device is provided with a first output terminal 32 to which the I signal output of the I / Q detector 31 is connected and a second output terminal 33 to which the Q signal output of the I / Q detector 31 is connected. Was composed. The low pass filter 28
The variable input filter 21 and the variable interstage filter 24 are connected to the output of the above.

【0004】また前記混合器25の出力である中間周波
数は44MHz帯が用いられるように前記発振器26は
設計されていた。また前記可変入力フィルタ21と前記
可変段間フィルタ24は前記発振器26への制御電圧に
よりその同調周波数が可変になっていた。そして前記発
振器26は前記中間周波数に対して上側へテロダインと
なる周波数関係となっていた。ここで仮に50MHzの
入力信号を受信する場合は、前記発振器26の発振周波
数は94MHzに設定し中間周波数が44MHzとな
る。図3に前記周波数関係を示す。CATVにおいて下
り信号の周波数帯域は50MHzから550MHzまで
である。すなわち最小入力周波数は50MHzで、最大
入力周波数は、550MHzである。
The oscillator 26 was designed so that the intermediate frequency of the output of the mixer 25 is in the 44 MHz band. Further, the tuning frequency of the variable input filter 21 and the variable inter-stage filter 24 is variable by the control voltage to the oscillator 26. Further, the oscillator 26 has a frequency relationship in which the oscillator 26 has an upward telodyne with respect to the intermediate frequency. If an input signal of 50 MHz is received, the oscillation frequency of the oscillator 26 is set to 94 MHz and the intermediate frequency is 44 MHz. FIG. 3 shows the frequency relationship. In CATV, the frequency band of the downlink signal is from 50 MHz to 550 MHz. That is, the minimum input frequency is 50 MHz and the maximum input frequency is 550 MHz.

【0005】図3より明らかなようにCATVの周波数
帯域では、138MHz帯にも下り信号が存在する。5
0MHzの入力信号と94MHzの発振周波数との差は
44MHzであるが、138MHzの妨害信号と94M
Hzの発振周波数との差も44MHzでありこれがイメ
ージ妨害となる。そこでこの138MHz帯の信号が前
記混合器25に入力されないように前記可変入力フィル
タ21および前記可変段間フィルタ24の同調周波数を
可変し、その選択度特性をシャープにしてイメージ妨害
を防いでいた。
As is clear from FIG. 3, in the CATV frequency band, downlink signals also exist in the 138 MHz band. 5
The difference between the input signal of 0MHz and the oscillation frequency of 94MHz is 44MHz, but the interference signal of 138MHz and 94M
The difference from the oscillation frequency of Hz is 44 MHz, which causes image interference. Therefore, the tuning frequency of the variable input filter 21 and the variable interstage filter 24 is changed so that the 138 MHz band signal is not input to the mixer 25, and the selectivity characteristic is sharpened to prevent image interference.

【0006】[0006]

【発明が解決しようとする課題】しかしながら、このよ
うな従来の構成では、イメージ妨害を防ぐために前記可
変入力フィルタ21および前記可変段間フィルタ24と
いった2つのフィルタを用いてイメージ妨害除去回路を
構成し、しかも前記低域フィルタ28からの制御電圧に
よりその同調周波数を可変するという複雑な制御をしな
ければならないという問題があった。
However, in such a conventional configuration, an image interference eliminating circuit is configured by using two filters such as the variable input filter 21 and the variable interstage filter 24 in order to prevent image interference. In addition, there is a problem that complicated control of varying the tuning frequency by the control voltage from the low pass filter 28 is required.

【0007】本発明は、このような問題点を解決するも
ので、簡単な構成で、イメージ妨害を防ぐ、高周波デジ
タル信号受信装置を提供することを目的としたものであ
る。
SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and an object of the present invention is to provide a high frequency digital signal receiving apparatus having a simple structure and preventing image interference.

【0008】[0008]

【課題を解決するための手段】この目的を達成するため
に本発明の高周波デジタル信号受信装置は、高周波デジ
タル信号が入力される入力端子と、この入力端子に接続
された入力フィルタと、この入力フィルタの出力が一方
の入力に供給されるとともに他方の入力には発振器の出
力が接続された混合器と、この混合器の出力が供給され
る中間周波数同調フィルタと、この中間周波数同調フィ
ルタの出力が接続されたI/Q検波器と、このI/Q検
波器の出力が接続される出力端子を備え、前記発振器は
その発振周波数が前記入力端子に入力される信号の最大
周波数と最小周波数の差の2分の1より大きい中間周波
数が得られる周波数を発振するとともに、前記入力フィ
ルタは前記最小周波数から最大周波数までの周波数を通
過させる固定フィルタとした構成としたものである。
In order to achieve this object, a high frequency digital signal receiving apparatus of the present invention has an input terminal to which a high frequency digital signal is input, an input filter connected to this input terminal, and this input. A mixer in which the output of the filter is supplied to one input and the output of the oscillator is connected to the other input, an intermediate frequency tuning filter to which the output of this mixer is supplied, and an output of this intermediate frequency tuning filter And an output terminal to which an output of the I / Q detector is connected, and the oscillator has an oscillation frequency of a maximum frequency and a minimum frequency of a signal input to the input terminal. The input filter oscillates a frequency at which an intermediate frequency larger than one half of the difference is obtained, and the input filter passes a frequency from the minimum frequency to the maximum frequency. It is obtained by the data and configuration.

【0009】[0009]

【作用】この構成により、発振器はその発振周波数が入
力端子に入力される信号の最大周波数と最小周波数の差
の2分の1より大きい中間周波数が得られる周波数を発
振させるようにしているので、イメージ妨害周波数は必
ず受信最大周波数よりも高い周波数となる。また、入力
端子に接続されるフィルタは受信最小周波数から受信最
大周波数までを通過させる固定フィルタを用いている。
したがって、イメージ妨害を受けないとともにその構成
は非常に簡単になる。
With this structure, the oscillator oscillates at a frequency at which an intermediate frequency greater than one half of the difference between the maximum frequency and the minimum frequency of the signal input to the input terminal is obtained. The image interference frequency is always higher than the maximum reception frequency. As the filter connected to the input terminal, a fixed filter that passes the minimum reception frequency to the maximum reception frequency is used.
Therefore, it is not subject to image interference and its construction is very simple.

【0010】すなわち可変段間フィルタを不要にすると
ともに、入力フィルタの同調周波数制御は不要となる。
That is, the variable interstage filter is not required and the tuning frequency control of the input filter is not required.

【0011】[0011]

【実施例】以下本発明の一実施例について図面を参照し
ながら説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings.

【0012】図1は、本発明の一実施例における高周波
デジタル信号受信装置のブロック図である。
FIG. 1 is a block diagram of a high frequency digital signal receiving apparatus according to an embodiment of the present invention.

【0013】図1において、1は入力端子であり、この
入力端子1に接続された固定入力フィルタ2と、この固
定入力フィルタ2の出力に接続された第1の利得制御増
幅器4と、この第1の利得制御増幅器4の利得制御入力
に接続された利得制御端子3と、前記第1の利得制御増
幅器4の出力が一方の入力に接続された混合器5と、こ
の混合器5の他方の入力に一方の出力が接続された第1
の発振器6と、この第1の発振器6の他方の出力が接続
されたPLL制御部8と、このPLL制御部8の出力と
前記第1の発振器6の入力との間に接続された低域フィ
ルタ9と、前記PLL制御部8の周波数データ入力端子
に接続された制御端子7と、前記混合器5の出力が接続
された第2の利得制御増幅器10と、この第2の利得制
御増幅器10の利得制御入力は前記利得制御端子3に接
続されるとともにこの第2の利得制御増幅器10の出力
が接続された中間周波数同調フィルタ11と、この中間
周波数同調フィルタ11の出力が接続されたI/Q検波
器19と、このI/Q検波器19のQ信号出力が接続さ
れた第1の出力端子17と、前記I/Q検波器19のI
信号出力が接続された第2の出力端子18とで構成され
ている。
In FIG. 1, reference numeral 1 denotes an input terminal, a fixed input filter 2 connected to the input terminal 1, a first gain control amplifier 4 connected to an output of the fixed input filter 2, and a first gain control amplifier 4. The gain control terminal 3 connected to the gain control input of the first gain control amplifier 4, the mixer 5 to which the output of the first gain control amplifier 4 is connected to one input, and the other of the mixer 5 First with one output connected to input
Oscillator 6, a PLL control unit 8 to which the other output of the first oscillator 6 is connected, and a low frequency band connected between the output of the PLL control unit 8 and the input of the first oscillator 6. The filter 9, the control terminal 7 connected to the frequency data input terminal of the PLL control unit 8, the second gain control amplifier 10 connected to the output of the mixer 5, and the second gain control amplifier 10 Is connected to the gain control terminal 3 and the output of the second gain control amplifier 10 is connected to the intermediate frequency tuning filter 11, and the output of the intermediate frequency tuning filter 11 is connected to I / A Q detector 19, a first output terminal 17 to which the Q signal output of the I / Q detector 19 is connected, and an I / Q detector 19
And a second output terminal 18 to which a signal output is connected.

【0014】このI/Q検波器19の構成は次のように
なっている。すなわち、前記中間周波数同調フィルタ1
1の出力が接続された2分配器12と、この2分配器1
2の一方の出力が一方の入力に接続された第1の検波器
13と、この第1の検波器13の他方の入力に接続され
た90度位相器14と、この90度位相器14の入力に
接続された第2の発振器15と、前記2分配器12の他
方の出力が一方の入力に接続された第2の検波器16
と、この第2の検波器16の他方の入力には前記第2の
発振器15が接続されるとともにその出力は第2の出力
端子18に接続されている。また前記第1の検波器13
の出力は第1の出力端子17に接続されている。そして
前記第1の発振器6の周波数は、前記同調フィルタ11
に入力される中間周波数が前記入力端子1に入力される
信号の最大周波数と最小周波数の差の2分の1より大き
くしたものである。
The structure of this I / Q detector 19 is as follows. That is, the intermediate frequency tuning filter 1
2 divider 12 to which the output of 1 is connected, and this 2 divider 1
A first detector 13 whose one output is connected to one input, a 90-degree phase shifter 14 connected to the other input of this first detector 13, and a 90-degree phase shifter 14 A second oscillator 15 connected to the input and a second detector 16 having the other output of the two-way divider 12 connected to one input.
The second oscillator 15 is connected to the other input of the second detector 16 and its output is connected to the second output terminal 18. Also, the first detector 13
The output of is connected to the first output terminal 17. The frequency of the first oscillator 6 is the tuning filter 11
The intermediate frequency input to the input terminal 1 is greater than one half of the difference between the maximum frequency and the minimum frequency of the signal input to the input terminal 1.

【0015】以上のように構成された高周波デジタル信
号受信装置について、以下その動作を説明する。
The operation of the high-frequency digital signal receiving device configured as described above will be described below.

【0016】今仮に、中間周波数をIFとし、前記入力
端子に入力される最大周波数をRFmaxさらに最小周
波数をRFminとする。さらに上側ヘテロダイン方式
のイメージ妨害周波数をImとしてIm>RFmaxな
る関係であればイメージ妨害周波数が高周波デジタル信
号受信装置の入力端子1に入力されないことになる。
It is assumed that the intermediate frequency is IF, the maximum frequency input to the input terminal is RFmax, and the minimum frequency is RFmin. Further, when the image interference frequency of the upper heterodyne system is Im, and Im> RFmax, the image interference frequency is not input to the input terminal 1 of the high-frequency digital signal receiver.

【0017】一方Im=RF+2*IFであることか
ら、Imが最小周波数になる時の周波数は、RFmin
+2*IFである。すなわち RFmin+2*IF>RFmax、 この式を変形して、 IF>(RFmax−RFmin)/2 となる。したがって、第1の発振器6はその発振周波数
が前記入力端子1に入力される信号の最大周波数RFm
axと、最小周波数RFminの差の2分の1より大き
い中間周波数IFが得られるようにすれば、たとえイメ
ージ妨害周波数Imが前記入力端子1に入力されたとし
ても、RFmaxより大きいので前記固定入力フィルタ
2を通過することはできないことになる。したがって、
イメージ妨害周波数Imは入力されないことになる。
On the other hand, since Im = RF + 2 * IF, the frequency when Im becomes the minimum frequency is RFmin.
+ 2 * IF. That is, RFmin + 2 * IF> RFmax, this equation is modified to become IF> (RFmax-RFmin) / 2. Therefore, the oscillation frequency of the first oscillator 6 is the maximum frequency RFm of the signal input to the input terminal 1.
If the intermediate frequency IF that is larger than half the difference between the ax and the minimum frequency RFmin is obtained, even if the image interference frequency Im is input to the input terminal 1, since it is larger than RFmax, the fixed input is generated. It cannot pass through the filter 2. Therefore,
The image interference frequency Im will not be input.

【0018】本実施例では、RFmax=550MH
z、RFmin=50MHzであるので(550−5
0)/2=250MHz以上に中間周波数IFを設定す
ることで、たとえば、550MHz以上のイメージ妨害
周波数Imが前記入力端子1に入力されたとしても、前
記固定入力フィルタ2により前記中間周波数同調フィル
タ11からは出力されない。
In this embodiment, RFmax = 550 MH
Since z and RFmin = 50 MHz (550-5
By setting the intermediate frequency IF to 0) / 2 = 250 MHz or more, for example, even if the image interference frequency Im of 550 MHz or more is input to the input terminal 1, the fixed input filter 2 causes the intermediate frequency tuning filter 11 to operate. Is not output from.

【0019】現在、多くのCATVの下り信号におい
て、612MHz帯は信号伝送に使用されていない空き
チャンネルとなっている。そこで本実施例の1つの例で
は、前記612MHz帯を高周波デジタル信号受信装置
の中間周波数に設定している。
At present, in many CATV downlink signals, the 612 MHz band is an empty channel that is not used for signal transmission. Therefore, in one example of this embodiment, the 612 MHz band is set to the intermediate frequency of the high frequency digital signal receiving apparatus.

【0020】また、別の実施例として、612MHz帯
に対する直接妨害がある場合には、これを防ぐために前
記固定入力フィルタ2に612MHz帯の減衰用のトラ
ップを付加することとした。
As another embodiment, when there is direct interference with the 612 MHz band, a trap for attenuation in the 612 MHz band is added to the fixed input filter 2 in order to prevent this.

【0021】ゆえに、前記入力端子1に入力される信号
の最大周波数RFmaxと最小周波数RFminの差の
2分の1より大きい中間周波数IFが得られるようにす
ることによりイメージ妨害Imを除去するフィルタが不
要になる。すなわち前記入力端子1に入力される周波数
(RFmax〜RFmin)のみを通過させる簡単な固
定入力フィルタ2を配置するだけでよい。
Therefore, a filter for removing the image interference Im is provided by making it possible to obtain an intermediate frequency IF larger than half the difference between the maximum frequency RFmax and the minimum frequency RFmin of the signal input to the input terminal 1. It becomes unnecessary. That is, it suffices to arrange a simple fixed input filter 2 that allows only the frequencies (RFmax to RFmin) input to the input terminal 1 to pass.

【0022】また、前記固定入力フィルタ2は、最小周
波数RFmin以下の周波数を通過させないので、CA
TVの上り信号からの妨害を受けない。
Since the fixed input filter 2 does not pass frequencies below the minimum frequency RFmin, CA
No interference from TV upstream signals.

【0023】よって簡単な制御方式で高周波デジタル信
号受信装置が提供できる。なお、同一シールドケース内
に本実施例の高周波デジタル信号受信装置を収めること
により、本高周波デジタル信号受信装置に対するクロッ
ク妨害を防ぐことができる。
Therefore, the high frequency digital signal receiving device can be provided by a simple control method. By housing the high frequency digital signal receiving device of this embodiment in the same shield case, it is possible to prevent clock interference with the high frequency digital signal receiving device.

【0024】[0024]

【発明の効果】以上のように本発明の高周波デジタル信
号受信装置の発振器は、その発振周波数が前記入力端子
に入力される信号の最大周波数と最小周波数の差の2分
の1より大きい中間周波数が得られる周波数を発振させ
るようにしているので、イメージ妨害周波数は必ず受信
最大周波数よりも高い周波数となる。
As described above, the oscillator of the high frequency digital signal receiving apparatus of the present invention has an intermediate frequency whose oscillation frequency is larger than one half of the difference between the maximum frequency and the minimum frequency of the signal input to the input terminal. The image interference frequency is always higher than the maximum reception frequency because the frequency is obtained.

【0025】また、入力端子に接続されるフィルタは受
信最小周波数から受信最大周波数までを通過させる固定
フィルタを用いている。したがってイメージ妨害を受け
ないとともにその構成を簡単にすることができる。
Further, the filter connected to the input terminal is a fixed filter which passes from the minimum reception frequency to the maximum reception frequency. Therefore, it is possible to prevent the image interference and to simplify the structure.

【0026】また可変段間フィルタを不要にするととも
に、入力フィルタの同調周波数制御が不要となるので、
装置の小型化が図れるとともに低価格化に寄与できる。
Further, since the variable interstage filter is not required and the tuning frequency control of the input filter is not required,
The device can be downsized and the price can be reduced.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例における高周波デジタル信号
受信装置のブロック図
FIG. 1 is a block diagram of a high frequency digital signal receiving apparatus according to an embodiment of the present invention.

【図2】従来の高周波デジタル信号受信装置のブロック
FIG. 2 is a block diagram of a conventional high-frequency digital signal receiving device.

【図3】従来の高周波デジタル信号受信装置が用いられ
ている周波数関係を示す説明図
FIG. 3 is an explanatory diagram showing a frequency relationship in which a conventional high-frequency digital signal receiving device is used.

【符号の説明】[Explanation of symbols]

1 入力端子 2 固定入力フィルタ 5 混合器 6 第1の発振器 11 中間周波数同調フィルタ 17 第1の出力端子 18 第2の出力端子 19 I/Q検波器 1 Input Terminal 2 Fixed Input Filter 5 Mixer 6 First Oscillator 11 Intermediate Frequency Tuning Filter 17 First Output Terminal 18 Second Output Terminal 19 I / Q Detector

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 高周波デジタル信号が入力される入力端
子と、この入力端子に接続された入力フィルタと、この
入力フィルタの出力が一方の入力に供給されるとともに
他方の入力には発振器の出力が接続された混合器と、こ
の混合器の出力が供給される中間周波数同調フィルタ
と、この中間周波数同調フィルタの出力が接続されたI
/Q検波器と、このI/Q検波器の出力が接続される出
力端子を備え、前記発振器はその発振周波数が前記入力
端子に入力される信号の最大周波数と最小周波数の差の
2分の1より大きい中間周波数が得られる周波数を発振
するとともに、前記入力フィルタは前記最小周波数から
最大周波数までの周波数を通過させる固定フィルタとし
た高周波デジタル信号受信装置。
1. An input terminal to which a high-frequency digital signal is input, an input filter connected to this input terminal, an output of this input filter is supplied to one input, and an output of an oscillator is supplied to the other input. The connected mixer, the intermediate frequency tuning filter to which the output of this mixer is supplied, and the output of this intermediate frequency tuning filter are connected to I
/ Q detector and an output terminal to which the output of this I / Q detector is connected. The oscillator has an oscillating frequency that is half the difference between the maximum frequency and the minimum frequency of the signal input to the input terminal. A high-frequency digital signal receiving device, which oscillates a frequency at which an intermediate frequency greater than 1 is obtained, and in which the input filter is a fixed filter that passes frequencies from the minimum frequency to the maximum frequency.
【請求項2】 中間周波数同調フィルタの中心周波数を
612MHz帯とした請求項1記載の高周波デジタル信
号受信装置。
2. The high frequency digital signal receiving apparatus according to claim 1, wherein the center frequency of the intermediate frequency tuning filter is in the 612 MHz band.
JP23287394A 1994-09-28 1994-09-28 High frequency digital signal receiver Pending JPH0897638A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23287394A JPH0897638A (en) 1994-09-28 1994-09-28 High frequency digital signal receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23287394A JPH0897638A (en) 1994-09-28 1994-09-28 High frequency digital signal receiver

Publications (1)

Publication Number Publication Date
JPH0897638A true JPH0897638A (en) 1996-04-12

Family

ID=16946174

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23287394A Pending JPH0897638A (en) 1994-09-28 1994-09-28 High frequency digital signal receiver

Country Status (1)

Country Link
JP (1) JPH0897638A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7747136B2 (en) 1998-06-24 2010-06-29 Samsung Electronics Co., Ltd. Recording medium for storing information for still picture, recording and/or reproducing method and apparatus therefor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7747136B2 (en) 1998-06-24 2010-06-29 Samsung Electronics Co., Ltd. Recording medium for storing information for still picture, recording and/or reproducing method and apparatus therefor

Similar Documents

Publication Publication Date Title
JPH09294088A (en) Tuner circuit
US5995169A (en) SIF signal processing circuit
EP0929146B1 (en) Tuner for satellite broadcasting receiver
JPH07231273A (en) Tuner for receiving satellite broadcast
JPH0897638A (en) High frequency digital signal receiver
JPS6042943A (en) Tuner
US20020111151A1 (en) Block downconverter using a SBAR bandpass filter in a superheterodyne receiver
JP2001111903A (en) Televisioin signal transmitter
JP3399135B2 (en) High frequency digital signal receiver
JPS61256830A (en) Interference wave eliminating device
KR200144593Y1 (en) Cable TV Tuning Equipment
JP2000299646A (en) Double conversion tuner
JPH088739A (en) Pll synthesizer circuit
JPH01320827A (en) Control system for notch frequency
JP3586060B2 (en) Intermediate frequency circuit
JPH07177051A (en) Fm radio telephone equipment
JPH028446Y2 (en)
JP3617513B2 (en) Receiver
JP3460331B2 (en) FPU device
JPH10304262A (en) Digital television broadcast receiver
JP2002185349A (en) High frequency signal receiver
JPH0381335B2 (en)
JPH09181623A (en) Electronic tuner
JPH10242881A (en) Receiver for digital satellite broadcast
JPH02126731A (en) Double conversion tuner