JPH0847242A - Fault detector of voltage-type self-excited converter - Google Patents

Fault detector of voltage-type self-excited converter

Info

Publication number
JPH0847242A
JPH0847242A JP6176727A JP17672794A JPH0847242A JP H0847242 A JPH0847242 A JP H0847242A JP 6176727 A JP6176727 A JP 6176727A JP 17672794 A JP17672794 A JP 17672794A JP H0847242 A JPH0847242 A JP H0847242A
Authority
JP
Japan
Prior art keywords
self
arm
circuit
detection
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6176727A
Other languages
Japanese (ja)
Inventor
Masashi Yajima
正士 矢島
Noriko Kawakami
紀子 川上
Haruhisa Inoguchi
晴久 井野口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Tokyo Electric Power Co Holdings Inc
Original Assignee
Toshiba Corp
Tokyo Electric Power Co Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Tokyo Electric Power Co Inc filed Critical Toshiba Corp
Priority to JP6176727A priority Critical patent/JPH0847242A/en
Publication of JPH0847242A publication Critical patent/JPH0847242A/en
Pending legal-status Critical Current

Links

Landscapes

  • Power Conversion In General (AREA)
  • Inverter Devices (AREA)

Abstract

PURPOSE:To provide the fault detector of a voltage type self-excited converter which can detect a fault such as an arm short-circuit, an arm external short- circuit or a short-circuit between AC power lines at a high speed with a simple circuit construction and with which the voltage-type self-excited converter can be protected without preparing unnecessarily large anode reactor and self- extinguishing element. CONSTITUTION:Arms to which a same AC bus line 1A is connected consist of GTO's 2A and 2B. A first detecting means (composed of a bias detector 19A and a reversing circuit 20A) which detects the continity state of one of the GTO's 2A and 2B of which the arms consist and a second detecting means (composed of a snubber discharge detector 18B) which detects the discharge of a snubber capacitor 5B which is connected in parallel to the other of the GTO's 2A and 2B of which the arms to which the same bus line 1A is connected consist. Further, logic circuits 13A and 13B which outputs signals when the logical multiplies of the detection signals of the first and second detecting means are obtained as the fault detection signals of a converter are provided.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は例えばゲートターンオフ
サイリスタ(以下GTOと称する)のような自己消弧形
半導体素子をブリッジ接続して構成され、直流側にコン
デンサ、蓄電池、整流器等の直流電圧源を持つ電圧形自
励式変換器に関し、特に変換器の短絡事故を検出する事
故検出回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention is constructed by bridge-connecting a self-extinguishing semiconductor element such as a gate turn-off thyristor (hereinafter referred to as GTO), and has a DC voltage source such as a capacitor, a storage battery and a rectifier on the DC side. The present invention relates to a voltage-type self-excited converter, and particularly to an accident detection circuit for detecting a short circuit accident of the converter.

【0002】[0002]

【従来の技術】図17は、GTOをブリッジ接続した変
換器と直流電圧源から構成される電圧形自励式変換器の
一般的な構成図を示す。図17において1A,1B,1
Cは交流電圧源、2A〜2FはGTO等の自己消弧形半
導体素子(以下自己消弧素子と略称する)、3A〜3F
はダイオード、4A〜4FはGTOがオフした時のエネ
ルギーを吸収するためのスナバ回路を構成する抵抗、5
A〜5Fはスナバ回路を構成するコンデンサ、6A〜6
Fはスナバ回路を構成するダイオードである。7A〜7
FはGTOがオンしたときの電流の立ち上がりを抑制す
るためのアノードリアクトルである。8は整流器等の直
流電圧源である。
2. Description of the Related Art FIG. 17 shows a general configuration of a voltage type self-exciting converter including a converter in which a GTO is bridge-connected and a DC voltage source. In FIG. 17, 1A, 1B, 1
C is an AC voltage source, 2A to 2F are self-arc-extinguishing type semiconductor devices such as GTO (hereinafter abbreviated as self-arc-extinguishing device), 3A to 3F
Is a diode and 4A to 4F are resistors forming a snubber circuit for absorbing energy when the GTO is turned off.
A to 5F are capacitors forming a snubber circuit, and 6A to 6F.
F is a diode that forms a snubber circuit. 7A-7
F is an anode reactor for suppressing the rising of the current when the GTO is turned on. Reference numeral 8 is a DC voltage source such as a rectifier.

【0003】図17に示すような電圧形自励式変換器に
おいて、短絡事故が発生した場合を考える。第1にアー
ム短絡を考える。例えば、図17においてGTO2Aが
通電中に、ノイズ等の誤信号や何らかの原因による素子
破損が発生し、GTO2Bが導通状態となった場合を考
える。アノードリアクトル7A、GTO2A、アノード
リアクトル7B、GTO2Bで直流電圧源8の短絡パス
ができ、直流電圧源8から変換器へ短絡電流が流れる。
短絡電流の立ち上がりは、アノードリアクトル7A,7
Bにより抑制される。
Consider a case where a short-circuit accident occurs in a voltage type self-exciting converter as shown in FIG. First, consider arm short circuit. For example, in FIG. 17, consider a case where an error signal such as noise or element damage due to some cause occurs while the GTO 2A is energized, and the GTO 2B is in a conductive state. The anode reactor 7A, the GTO 2A, the anode reactor 7B, and the GTO 2B make a short-circuit path of the DC voltage source 8, and a short-circuit current flows from the DC voltage source 8 to the converter.
The rise of the short-circuit current depends on the anode reactor 7A, 7A.
It is suppressed by B.

【0004】第2にアーム外部短絡事故を考える。例え
ば、図17においてGTO2Bが通電中に、矢印51に
相当する部分において、碍子の短絡等の外部短絡事故が
発生した場合を考える。短絡事故部、アノードリアクト
ル7B、GTO2Bで、直流電圧源8の短絡パスがで
き、直流電圧源8から変換器へ短絡電流が流れる。
Second, consider an arm external short circuit accident. For example, consider a case where an external short-circuit accident such as a short-circuit of an insulator occurs in a portion corresponding to an arrow 51 while the GTO 2B is energized in FIG. A short-circuit path of the DC voltage source 8 is created at the short-circuit fault part, the anode reactor 7B, and the GTO 2B, and a short-circuit current flows from the DC voltage source 8 to the converter.

【0005】第3に交流線間短絡を考える。例えば図1
7においてGTO2AとGTO2Dが通電中に、矢印5
2に相当する部分で短絡が発生した場合を考える。アノ
ードリアクトル7A、GTO2A、短絡事故部、アノー
ドリアクトル7D、GTO2Dで直流電圧源8の短絡パ
スができ、直流電圧源から変換器へ短絡電流が流れる。
Third, consider an AC line short circuit. Figure 1
7, GTO2A and GTO2D are energized, the arrow 5
Consider a case where a short circuit occurs in the portion corresponding to 2. The anode reactor 7A, the GTO 2A, the short-circuit fault portion, the anode reactor 7D, and the GTO 2D make a short-circuit path of the DC voltage source 8, and a short-circuit current flows from the DC voltage source to the converter.

【0006】GTO等の自己消弧素子は、遮断可能電流
値を越えた電流を遮断すると破損する。従って、以上説
明したような事故が発生した場合は、速やかに事故検出
を行い、事故電流が遮断可能電流値以下である期間に保
護動作(オフ)を行う必要があり、アノードアリクトル
7A〜7F、GTO2A〜2Fの定格等はその条件を満
足する値を選定していた。
A self-extinguishing element such as a GTO is damaged when a current exceeding a current value that can be interrupted is interrupted. Therefore, when the accident described above occurs, it is necessary to detect the accident promptly and perform the protective operation (OFF) during the period when the accident current is equal to or less than the current value that can be interrupted, and the anode reactors 7A to 7F. , GTO 2A to 2F, etc., have been selected to satisfy the conditions.

【0007】図18は従来のアーム短絡の保護回路を示
す。図18において図17と同一の要素は同一の符号と
し説明を省略する。11A〜11Fは電流検出器、12
A,12Bは電流検出器11A,11Bにて検出された
アーム電流が所定値に達したことを検出するレベル検出
器、13は論理積回路、14はインタロック回路であっ
て、スナバコンデンサ5A,5Bの充放電により、電流
検出器11A,11Bが同時に電流を検出する期間をア
ーム短絡と検出しないための回路である。また、15は
検出した事故の記憶回路、16は電子レベルの信号を増
幅しGTO2A〜2Fにオフ指令を送信するパルス増幅
回路、101はインタロックに必要なオンオフパタン信
号である。
FIG. 18 shows a conventional arm short circuit protection circuit. 18, the same elements as those of FIG. 17 are designated by the same reference numerals and the description thereof will be omitted. 11A to 11F are current detectors, 12
A and 12B are level detectors for detecting that the arm currents detected by the current detectors 11A and 11B have reached a predetermined value, 13 is a logical product circuit, 14 is an interlock circuit, and is a snubber capacitor 5A, This is a circuit for not detecting an arm short circuit during a period in which the current detectors 11A and 11B simultaneously detect current due to charge / discharge of 5B. Further, 15 is a memory circuit of the detected accident, 16 is a pulse amplifier circuit for amplifying an electronic level signal and transmitting an OFF command to the GTOs 2A to 2F, and 101 is an ON / OFF pattern signal required for interlock.

【0008】図18においては、簡単の為、GTO2
A,2Bの電流のレベル検出器12A,12B及び論理
積回路13、インタロック回路14しか図示していない
が、GTO2C,2Dおよび、GTO2E,2Fも同様
に、レベル検出器、論理積回路、インタロック回路を設
ける。
In FIG. 18, for simplicity, GTO2
Although only the level detectors 12A and 12B for the currents A and 2B, the AND circuit 13 and the interlock circuit 14 are shown, the GTOs 2C and 2D and the GTOs 2E and 2F are also similar to the level detectors, the AND circuits and the interlock circuits. Provide a lock circuit.

【0009】図18に示す従来の回路は、通常の運転で
はありえない同一の交流母線につながる高圧側アームと
低圧側アーム(以下、それぞれをペアアームと呼ぶ)が
同時に通電する現象を利用してアーム短絡を検出する回
路である。しかしながら、通常の運転時にも、導通中の
自己消弧素子が非導通になるときのスナバコンデンサ5
A〜5Fの充電電流、非導通の自己消弧素子が導通する
ときのスナバコンデンサ5A〜5Fの放電電流により、
ペアアームが同時に通電する期間が発生する。
The conventional circuit shown in FIG. 18 uses the phenomenon that a high voltage side arm and a low voltage side arm (each of which is hereinafter referred to as a pair arm) connected to the same AC bus, which is not possible in normal operation, are simultaneously energized to short-circuit the arm. Is a circuit for detecting. However, even during normal operation, the snubber capacitor 5 when the self-extinguishing element that is conducting becomes non-conducting
By the charging current of A to 5F and the discharging current of the snubber capacitors 5A to 5F when the non-conducting self-extinguishing element is conducting,
A period occurs in which the pair arms are energized at the same time.

【0010】図18においては、PWMパタン信号10
1を用いてインタロックを取っているが、インタロック
を取ることが必要な時間は負荷電流値により変化する
為、最も長くかかる時間でインタロックを取る必要があ
り検出が遅れてしまう。また、負荷電流の向きによって
インタロックを取るタイミングを変える必要があり、回
路が複雑になる等の不具合がある。
In FIG. 18, the PWM pattern signal 10
Although 1 is used for interlocking, the time required for interlocking varies depending on the load current value, so interlocking needs to be performed in the longest time, which delays detection. Further, it is necessary to change the timing of taking the interlock depending on the direction of the load current, which causes a problem that the circuit becomes complicated.

【0011】また、図18の回路では、アームの外部短
絡事故の場合は、短絡電流が短絡したアームの電流検出
器を通過しない為、検出できない。交流出力線間短絡事
故も、ペアアームが通電しないので検出できない。
Further, in the circuit of FIG. 18, in the case of an external short circuit of the arm, the short-circuit current cannot be detected because it does not pass through the current detector of the short-circuited arm. AC output line short circuit accident cannot be detected because the paired arms do not energize.

【0012】図19は従来のアーム外部短絡、交流出力
線間短絡事故の保護回路を示す。既に説明済みの図18
と同一の要素は同一の符号とし説明を省略する。12C
〜12Eは電流検出器11A,11C,11Eにて検出
されたアーム電流が所定値に達したことを検出するレベ
ル検出器、15A,15B,15Cは記憶回路、17は
論理和回路である。レベル検出器12C〜EはGTO2
A,2C,2Eのアームの位置しか図示していないが、
GTO2B,2D,2Fにも同じ回路が付加されてお
り、その出力は論理和回路17に入力される。
FIG. 19 shows a conventional protection circuit for an arm external short circuit and an AC output line short circuit accident. FIG. 18 already described
The same elements as those of 1 are designated by the same reference numerals and the description thereof will be omitted. 12C
Reference numerals 12E to 12E are level detectors for detecting that the arm currents detected by the current detectors 11A, 11C and 11E have reached a predetermined value, 15A, 15B and 15C are memory circuits, and 17 is a logical sum circuit. The level detectors 12C to 12E are GTO2
Although only the positions of the arms A, 2C, and 2E are shown,
The same circuit is added to GTOs 2B, 2D, and 2F, and the output thereof is input to the OR circuit 17.

【0013】図19に示す回路では、アーム外部短絡事
故や交流出力線間短絡事故が発生した場合、レベル検出
器12C〜12Eにて通常運転時の電流値を越えたこと
を検出し保護する。事故時の過電流の検出レベルは、通
常運転中に誤動作をしないように、通常運転時のピーク
電流の1.2〜1.4倍程度にすることが普通である。
図19に示す回路においては、アーム電流が過電流検出
レベルを越えてからの検出及び保護となるために、検出
までに無駄時間があり、アノードリアクトル7A〜7F
や、GTO2A〜2Fの遮断可能な電流を大きくする必
要がある。
In the circuit shown in FIG. 19, when an arm external short-circuit accident or an AC output line short-circuit accident occurs, the level detectors 12C to 12E detect and protect that the current value during normal operation is exceeded. The detection level of the overcurrent at the time of an accident is usually about 1.2 to 1.4 times the peak current at the time of normal operation so as to prevent malfunction during normal operation.
In the circuit shown in FIG. 19, detection and protection are performed after the arm current exceeds the overcurrent detection level, so there is dead time before detection, and the anode reactors 7A to 7F
Alternatively, it is necessary to increase the interruptable current of GTO 2A to 2F.

【0014】[0014]

【発明が解決しようとする課題】以上述べた従来の技術
から明らかなように、自己消弧素子2A〜2Fをブリッ
ジ接続し、直流を交流にあるいは、交流を直流に変換す
る変換器と、直流電圧源8からなる電圧形自励式変換器
において、同一の交流母線につながる高圧側アームと低
圧側アームに同時に電流が流れたことによる検出では、
スナバコンデンサ5A〜5Fの充放電電流により上下ア
ームに同時に流れる期間のインタロックを負荷電流の向
きと大きさにより変える必要があり、回路が複雑になる
ことと、アーム外部短絡事故、交流出力線間短絡事故の
検出ができないという不具合があった。
As is apparent from the above-mentioned prior art, the self-extinguishing elements 2A to 2F are bridge-connected and a converter for converting direct current to alternating current or alternating current to direct current; In the voltage type self-exciting converter composed of the voltage source 8, the detection by the simultaneous flow of current in the high voltage side arm and the low voltage side arm connected to the same AC bus is:
It is necessary to change the interlock during the period when the charge and discharge currents of the snubber capacitors 5A to 5F simultaneously flow to the upper and lower arms depending on the direction and magnitude of the load current, which complicates the circuit and causes an arm external short circuit accident and an AC output line There was a problem that a short circuit accident could not be detected.

【0015】また、各アームの過電流を検出する方式で
は、過電流レベルに至るまで検出ができないことから、
事故検出に無駄時間が生じ、アノードリアクトルや、G
TOの定格遮断電流を大きくする必要があった。
Further, in the method of detecting the overcurrent of each arm, it is impossible to detect up to the overcurrent level.
A dead time is generated in the accident detection, and the anode reactor and G
It was necessary to increase the rated breaking current of the TO.

【0016】本発明の目的は、前述した不具合を解消す
るためになされたものであり、電圧形自励式変換器にお
いて、アーム短絡、アーム外部短絡、交流出力線間短絡
等の事故が発生した場合に、高速に、かつ単純な回路で
検出し、アノードリアクトルや自己消弧素子を必要以上
に大きくすることなく保護できる電圧形自励式変換器の
事故検出回路を提供することにある。
The object of the present invention is to eliminate the above-mentioned problems, and when an accident such as an arm short circuit, an arm external short circuit or an AC output line short circuit occurs in a voltage type self-exciting converter. Another object of the present invention is to provide a fault detection circuit of a voltage type self-exciting converter which can detect at high speed with a simple circuit and can protect the anode reactor and the self-extinguishing element without increasing the size more than necessary.

【0017】[0017]

【課題を解決するための手段】前述の目的を達成するた
めに、請求項1に対応する発明は、複数の自己消弧素子
をブリッジ接続し、かつ自己消弧素子に少なくともスナ
バコンデンサを並列に接続し、前記ブリッジに直流電圧
源を接続し、直流を交流にあるいは、交流を直流に変換
する電圧形自励式変換器において、前記自己消弧素子の
うち同一の交流母線が接続されるアームを構成する自己
消弧素子が導通状態であることを検出する第1の検出手
段と、前記交流母線が接続されるアームと同一の交流母
線につながるアームの前記スナバコンデンサの放電を検
出する第2の検出手段と、前記一方のアームの第1の検
出手段および前記他方のアームの第2の検出手段の検出
信号の論理積が成立したとき出力される出力信号を前記
変換器の事故検出信号とする論理手段とを備えた電圧形
自励式変換器の事故検出回路である。
In order to achieve the above-mentioned object, the invention corresponding to claim 1 is such that a plurality of self-extinguishing elements are bridge-connected and at least a snubber capacitor is connected in parallel to the self-extinguishing element. In the voltage type self-exciting converter for connecting a DC voltage source to the bridge and converting DC to AC or AC to DC, an arm to which the same AC bus of the self-extinguishing element is connected is connected. First detecting means for detecting that the constituent self-extinguishing element is in a conductive state, and second detecting means for detecting discharge of the snubber capacitor of the arm connected to the same AC bus as the arm to which the AC bus is connected. The output signal output when the logical product of the detection means and the detection signal of the first detection means of the one arm and the detection signal of the second detection means of the other arm is established, is used to detect an accident in the converter. A fault detection circuit of voltage-type self-commutated converter and a logic means to issue.

【0018】また、前述の目的を達成するために、請求
項2に対応する発明は、複数の自己消弧素子をブリッジ
接続し、かつ自己消弧素子に少なくともスナバコンデン
サを並列に接続し、前記ブリッジに直流電圧源を接続
し、直流を交流にあるいは、交流を直流に変換する電圧
形自励式変換器において、前記自己消弧素子のうち同一
の交流母線が接続されるアームを構成する自己消弧素子
が導通状態であることを検出する第1の検出手段と、前
記交流母線が接続されるアームと同一の交流母線につな
がるアームの前記スナバコンデンサの放電を検出する第
2の検出手段と、前記自己消弧素子のうち同一の交流母
線が接続される前記他方のアームの自己消弧素子にオフ
指令が与えられたとき、所定時間出力される信号が反転
した状態を検出する第3の検出手段と、前記一方のアー
ムの第1の検出手段、前記他方のアームの第2の検出手
段および前記第3の検出手段の検出信号の論理積が成立
したとき出力される出力信号を前記変換器の事故検出信
号とする論理手段とを備えた電圧形自励式変換器の事故
検出回路である。
In order to achieve the above-mentioned object, the invention according to claim 2 is characterized in that a plurality of self-extinguishing elements are bridge-connected and at least a snubber capacitor is connected in parallel to the self-extinguishing element. In a voltage type self-exciting converter that connects a direct current voltage source to the bridge and converts direct current to alternating current or alternating current to direct current, a self-extinguishing device that constitutes an arm to which the same alternating current bus bar of the self-extinguishing element is connected First detecting means for detecting that the arc element is in a conducting state, and second detecting means for detecting discharge of the snubber capacitor of an arm connected to the same AC bus as the arm to which the AC bus is connected, When an OFF command is given to the self-extinguishing element of the other arm to which the same AC bus is connected among the self-extinguishing elements, a state in which a signal output for a predetermined time is inverted is detected. 3 and the first detection means of the one arm, the second detection means of the other arm, and the output signal output when the logical product of the detection signals of the third detection means is established. A fault detection circuit for a voltage-type self-excited converter, comprising: a logic means for making a fault detection signal of the converter.

【0019】さらに、前述の目的を達成するために、請
求項3に対応する発明は、複数の自己消弧素子をブリッ
ジ接続し、かつ自己消弧素子に少なくともスナバコンデ
ンサおよびスナバ抵抗からなる直列回路を並列に接続
し、前記ブリッジに直流電圧源を接続し、直流を交流に
あるいは、交流を直流に変換する電圧形自励式変換器に
おいて、第1の検出手段と、第2の検出手段と、論理手
段を備え、前記第1の検出手段は、前記自己消弧素子の
うち同一の交流母線が接続される一方のアームを構成す
る自己消弧素子のゲートとカソード間に所定の負バイア
ス電圧が印加されていることを検出する負バイアス検出
回路と、前記一方のアームを構成する自己消弧素子を流
れる電流が一定値以上であることを検出する第1の電流
検出回路と、前記負バイアス検出回路の検出出力を反転
回路により反転した出力および第1の電流検出回路の検
出出力の論理積をとる第1の論理積回路とからなり、前
記自己消弧素子のうち同一の交流母線が接続される一方
のアームを構成する自己消弧素子が導通状態であること
を検出するものであり、前記第2の検出手段は、前記自
己消弧素子のうち同一の交流母線が接続される他方のア
ームに接続されたスナバ抵抗の電圧が一定値以上で、か
つ前記他方のアームに接続されたスナバコンデンサの電
流の向きが放電方向であることを検出するスナバ放電検
出回路と、前記他方のアームに接続されたスナバコンデ
ンサに流れる電流が一定値以上であることを検出する第
2の電流検出回路と、この第2の電流検出回路および前
記スナバ放電検出回路の検出出力の論理積をとる第2の
論理積回路とからなり、前記同一の交流母線が接続され
る他のアームを構成する自己消弧素子に接続された前記
スナバコンデンサの放電を検出するものであり、前記論
理手段は前記第1および第2の論理積回路の出力の検出
信号の論理積が成立したとき出力される出力信号を前記
変換器の事故検出信号とすることを特徴とする電圧形自
励式変換器の事故検出回路である。
Further, in order to achieve the above-mentioned object, the invention corresponding to claim 3 is a series circuit in which a plurality of self-extinguishing elements are bridge-connected, and the self-extinguishing element comprises at least a snubber capacitor and a snubber resistor. Are connected in parallel, a DC voltage source is connected to the bridge, and a voltage type self-exciting converter for converting direct current into alternating current or alternating current into direct current is provided with first detecting means and second detecting means, The first detection means includes a logic means, and a predetermined negative bias voltage is applied between the gate and the cathode of the self-extinguishing element that constitutes one arm of the self-extinguishing element to which the same AC bus is connected. A negative bias detection circuit for detecting that the current is being applied, a first current detection circuit for detecting that the current flowing through the self-extinguishing element forming the one arm is equal to or greater than a certain value, and the negative current detection circuit. And a first AND circuit that obtains a logical product of the output obtained by inverting the detection output of the bias detection circuit by the inverting circuit and the detection output of the first current detection circuit. The second detecting means detects that the self-extinguishing element that constitutes one of the connected arms is in a conductive state, and the second detecting means is the other of the self-extinguishing elements to which the same AC bus is connected. Snubber discharge detection circuit for detecting that the voltage of the snubber resistor connected to the arm of the other is a certain value or more and the direction of the current of the snubber capacitor connected to the other arm is in the discharging direction, and the other arm. Second current detection circuit for detecting that the current flowing through the snubber capacitor connected to the capacitor is a certain value or more, and a description of the second current detection circuit and the detection output of the snubber discharge detection circuit. And a second AND circuit that takes a product to detect discharge of the snubber capacitor connected to a self-extinguishing element that constitutes another arm to which the same AC bus is connected. The means uses the output signal output when the logical product of the detection signals of the outputs of the first and second AND circuits is established as the fault detection signal of the converter. This is the accident detection circuit.

【0020】また、前述の目的を達成するために、請求
項4に対応する発明は、複数の自己消弧素子をブリッジ
接続し、かつ自己消弧素子に少なくともスナバコンデン
サおよびスナバ抵抗からなる直列回路を並列に接続し、
前記ブリッジに直流電圧源を接続し、直流を交流にある
いは、交流を直流に変換する電圧形自励式変換器におい
て、第1の検出手段と、第2の検出手段と、論理手段を
備え、前記第1の検出手段は、前記自己消弧素子のうち
同一の交流母線が接続される一方のアームを構成する自
己消弧素子のゲートとカソード間に所定の負バイアス電
圧が印加されていることを検出する負バイアス検出回路
と、前記一方のアームを構成する自己消弧素子を流れる
電流が一定値以上であることを検出する第1の電流検出
回路と、前記負バイアス検出回路の検出出力を反転回路
で反転した出力と前記第1の電流検出回路の検出出力の
論理和をとる第1の論理和回路とからなり、自己消弧素
子のうち同一の交流母線が接続される一方のアームを構
成する自己消弧素子の一方が導通状態であることを検出
するものであり、前記第2の検出手段は、前記自己消弧
素子のうち同一の交流母線が接続される他方のアームに
接続されたスナバ抵抗の電圧が一定値以上で、かつ前記
他方のアームに接続されたスナバコンデンサの電流の向
きが放電方向であることを検出するスナバ放電検出回路
と、前記他方のアームに接続されたスナバコンデンサに
流れる電流が一定値以上であることを検出する第2の電
流検出回路と、この第2の電流検出回路および前記スナ
バ放電検出回路の検出出力の論理和をとる第2の論理和
回路とからなり、前記同一の交流母線が接続される他の
アームを構成する自己消弧素子に接続された前記スナバ
コンデンサの放電を検出するものであり、前記論理手段
は前記第1および第2の検出手段の検出信号の論理積が
成立したとき出力される出力信号を前記変換器の事故検
出信号とすることを特徴とする電圧形自励式変換器の事
故検出回路である。
In order to achieve the above-mentioned object, the invention according to claim 4 relates to a series circuit in which a plurality of self-extinguishing elements are bridge-connected, and the self-extinguishing element comprises at least a snubber capacitor and a snubber resistor. Connected in parallel,
A direct current voltage source is connected to the bridge to convert a direct current to an alternating current or an alternating current to a direct current in a voltage type self-excited converter, which comprises a first detecting means, a second detecting means, and a logic means. The first detection means confirms that a predetermined negative bias voltage is applied between the gate and the cathode of the self-extinguishing element that constitutes one arm of the self-extinguishing element to which the same AC bus is connected. A negative bias detection circuit for detecting, a first current detection circuit for detecting that the current flowing through the self-extinguishing element forming the one arm is a certain value or more, and a detection output of the negative bias detection circuit is inverted. It is composed of an output inverted by a circuit and a first OR circuit for ORing the detection output of the first current detection circuit, and constitutes one arm of the self-extinguishing element to which the same AC bus is connected. Self-extinguishing element One of the two detecting means detects that one of them is in a conductive state, and the second detecting means detects the voltage of the snubber resistor connected to the other arm of the self-extinguishing element to which the same AC bus is connected. A snubber discharge detection circuit for detecting that the current direction of the snubber capacitor connected to the other arm is a certain value or more, and the current flowing to the snubber capacitor connected to the other arm is constant. A second current detection circuit for detecting that the value is equal to or more than a value; and a second logical sum circuit for calculating the logical sum of the detection outputs of the second current detection circuit and the snubber discharge detection circuit. The logic means detects the discharge of the snubber capacitor connected to the self-extinguishing element forming the other arm to which the AC bus is connected, and the logic means is provided for the first and second detection means. A fault detection circuit of voltage-type self-commutated converter, wherein a logical product of the output signal is an accident detection signal of said transducer output signal to be outputted when satisfied.

【0021】[0021]

【作用】請求項1の発明によれば、アームを構成する自
己消弧素子が導通状態である時に、該アームと同一の交
流母線につながる他のアームのスナバコンデンサの放電
が発生するという通常の運転ではありえない状態を検出
することにより、アーム電流が過電流にいたる前に検出
できるため、高速の保護装置が可能で、また、アーム短
絡、アーム外部短絡、交流出力線間短絡のいずれの事故
が発生しても同様の現象が生じるので検出が可能である
上に、交流電流の向きと大きさ、自己消弧素子のオン・
オフタイミングによるインタロックを取る必要がないの
で、単純な回路で構成でき、信頼性が上がるとともに、
経済的な事故検出回路を提供できる。
According to the first aspect of the present invention, when the self-extinguishing element forming the arm is in a conductive state, the snubber capacitor of another arm connected to the same AC bus as the arm is normally discharged. By detecting a state that is impossible during operation, it is possible to detect the arm current before it reaches an overcurrent, which enables a high-speed protection device.In addition, an accident such as an arm short circuit, an arm external short circuit, or an AC output line short circuit may occur. Even if it occurs, the same phenomenon occurs, so it is possible to detect it, and the direction and magnitude of the alternating current
Since it is not necessary to take an interlock by off-timing, it can be configured with a simple circuit and reliability is improved,
An economical accident detection circuit can be provided.

【0022】また、請求項2の発明によれば、請求項1
の発明の作用に加えて、一方のアームの第1の検出手
段、他方のアームの第2の検出手段および第3の検出手
段の検出信号の論理積が成立したとき出力される出力信
号を変換器の事故検出信号とすることにより、自己消弧
素子の導通状態の検出と、スナバコンデンサの放電の検
出の遅れ時間にばらつきのある場合でも、誤検出を防止
できる事故検出回路を提供できる。
According to the invention of claim 2, claim 1
In addition to the function of the invention described above, the output signal output when the logical product of the detection signals of the first detection means of one arm, the second detection means and the third detection means of the other arm is established is converted. It is possible to provide an accident detection circuit capable of preventing erroneous detection even when there is a variation in the delay time between the detection of the conduction state of the self-extinguishing element and the detection of the discharge of the snubber capacitor by using the accident detection signal of the device.

【0023】さらに、請求項3の発明によれば、請求項
1の発明の作用に加えて、一方のアームを構成する自己
消弧素子の導通状態を検出する信号と、他方のアームを
構成する自己消弧素子に接続されたスナバコンデンサの
放電を検出する信号の論理積が成立したとき、変換器の
事故検出信号とすることにより、検出器が故障したり、
いずれかの検出信号にノイズが混入しても、誤動作する
ことのない信頼性の高い事故検出回路を提供できる。
Further, according to the invention of claim 3, in addition to the operation of the invention of claim 1, a signal for detecting the conduction state of the self-extinguishing element forming one arm and the other arm are formed. When the logical product of the signals that detect the discharge of the snubber capacitor connected to the self-extinguishing element is established, by using the fault detection signal of the converter, the detector may fail,
A highly reliable accident detection circuit that does not malfunction even if noise is mixed in any of the detection signals can be provided.

【0024】また、請求項4に対応する発明によれば、
一方のアームを構成する自己消弧素子の導通状態を検出
する信号と、他方のアームを構成する自己消弧素子に接
続されたスナバコンデンサの放電を検出する信号の論理
積が成立したとき、変換器の事故検出信号とすることに
より、検出器が故障して不動作であっても、事故発生時
は必ず動作する事故検出回路を提供できる。
According to the invention corresponding to claim 4,
When the logical product of the signal that detects the conduction state of the self-extinguishing element that constitutes one arm and the signal that detects the discharge of the snubber capacitor connected to the self-extinguishing element that constitutes the other arm, is converted It is possible to provide an accident detection circuit that always operates when an accident occurs even if the detector fails and does not operate by using the accident detection signal of the device.

【0025】[0025]

【実施例】以下、本発明の実施例について図面を参照し
て説明する。 (第1実施例の構成)図1は第1実施例(請求項1に対
応する実施例)を説明するための図であるが、ここでは
図18、図19と同一の要素には同一の符号を付し、図
18、図19とは異なる点を主として説明する。スナバ
放電検出回路18A,18B、負バイアス検出回路19
A,19B、反転回路20A,20B、論理積回路13
A,13B、記憶回路15A,15B、を新たに設けた
ものである。
Embodiments of the present invention will be described below with reference to the drawings. (Structure of First Embodiment) FIG. 1 is a view for explaining the first embodiment (an embodiment corresponding to claim 1), but here, the same elements as those of FIGS. 18 and 19 are the same. The reference numerals will be given, and the points different from those in FIGS. 18 and 19 will be mainly described. Snubber discharge detection circuits 18A and 18B, negative bias detection circuit 19
A, 19B, inverting circuits 20A, 20B, AND circuit 13
A, 13B and storage circuits 15A, 15B are newly provided.

【0026】負バイアス検出回路19A,19Bはアー
ムを構成する自己消弧素子例えばGTO(以下GTOと
称する)2A,2Bが非導通状態(オフ状態)であるこ
とを検出する。スナバ放電検出回路18A,18Bは、
アームのスナバコンデンサ5A,5Bの放電を検出す
る。論理積回路13A,13Bは、負バイアス検出回路
19A,19Bにより検出された信号を反転回路20
A,20Bにより反転した信号と、スナバ放電検出回路
18A,18Bの検出信号(該アームと同一の交流母線
につながるスナバコンデンサの放電検出信号)とを入力
し両信号の論理積をとる。そして、記憶回路15A,1
5Bは、論理積回路13A,13Bの出力信号を記憶
し、記憶回路15A,15Bで記憶された信号を論理和
回路17を介して得られる信号を変換器の故障信号とし
て出力し、これをパルス増幅回路器16で増幅して自己
消弧素子2A,2Bのオフゲート信号として与える。
The negative bias detection circuits 19A and 19B detect that the self-extinguishing elements, such as GTOs (hereinafter referred to as GTOs) 2A and 2B, which form the arm, are in a non-conducting state (off state). The snubber discharge detection circuits 18A and 18B are
The discharge of the snubber capacitors 5A and 5B of the arm is detected. The AND circuits 13A and 13B convert the signals detected by the negative bias detection circuits 19A and 19B into an inverting circuit 20.
The signal inverted by A and 20B and the detection signal of the snubber discharge detection circuits 18A and 18B (the discharge detection signal of the snubber capacitor connected to the same AC bus as the arm) are input and the logical product of both signals is obtained. Then, the memory circuits 15A, 1
5B stores the output signals of the AND circuits 13A and 13B, outputs the signals stored in the storage circuits 15A and 15B through the logical sum circuit 17 as a fault signal of the converter, and outputs this as a pulse. The signal is amplified by the amplifier circuit 16 and given as an off-gate signal for the self-extinguishing elements 2A and 2B.

【0027】以上述べた構成は、交流電圧源1Aに接続
されるアームだけであるが、これ以外の他の交流電圧源
1B,1Cにそれぞれ接続されるアームも各々同一に構
成されることは言うまでもない。
Although the structure described above is only for the arm connected to the AC voltage source 1A, it goes without saying that the arms connected to the other AC voltage sources 1B and 1C are the same. Yes.

【0028】このように、通常の電圧形自励式変換器の
運転中にはあり得ない、ペアアームの片側の自己消弧素
子が導通状態である時に、残る側のスナバコンデンサが
放電することを検出し、変換器の事故検出信号とするも
のである。
Thus, when the self-extinguishing element on one side of the pair arm is in the conducting state, which is not possible during the operation of the normal voltage type self-exciting converter, it is detected that the snubber capacitor on the remaining side is discharged. However, it is used as an accident detection signal of the converter.

【0029】(第1実施例の作用)以下、第1実施例の
作用を説明するが、その前に通常の運転における電圧形
自励式変換器の転流動作について、図2〜図5を用いて
説明する。
(Operation of First Embodiment) The operation of the first embodiment will be described below. Before that, the commutation operation of the voltage type self-exciting converter in the normal operation will be described with reference to FIGS. Explain.

【0030】図2は、既に説明済みの図17において、
GTO2Bから、ダイオード3Aに転流するときの各部
の波形を示している。電流の向きはGTO、ダイオード
はそれぞれの電流が流れる向きを正、スナバコンデンサ
は充電で正としている。
FIG. 2 corresponds to FIG. 17 which has already been described.
The waveform of each part when commutating from GTO2B to the diode 3A is shown. The direction of current is GTO, the direction of current flowing in the diode is positive, and the snubber capacitor is positive in charging.

【0031】図2において時刻t1までの通電状態を図
3(a)に示す。電流はGTO2Bを流れている。スナ
バコンデンサ5Aは直流電圧と等しい値に充電されてい
る。時刻t1に、GTO2Bにオフ指令が与えられた直
後の通電状態を図3(b)に示す。オフ指令が与えられ
るとGTO2Bの通電電流は零となり、スナバコンデン
サ5Bは充電し、スナバコンデンサ5Aは放電する。時
刻t2にて、スナバコンデンサ5Bが直流電圧と等しい
値まで充電されると、ダイオード3Aに順電圧が印加さ
れ、図3(c)に示すようにダイオード3Aが導通す
る。スナバコンデンサ5Aの放電電流とダイオード3A
の電流値を合わせた値が交流電流に等しくなる。スナバ
コンデンサ5Aの放電が完了した時点で、交流電流はす
べてダイオード3Aに流れる。
In FIG. 2, the energized state until time t1 is shown in FIG. The current is flowing through GTO2B. The snubber capacitor 5A is charged to a value equal to the DC voltage. FIG. 3B shows the energized state immediately after the OFF instruction is given to the GTO 2B at time t1. When the OFF command is given, the energization current of the GTO 2B becomes zero, the snubber capacitor 5B is charged, and the snubber capacitor 5A is discharged. At time t2, when the snubber capacitor 5B is charged to a value equal to the DC voltage, a forward voltage is applied to the diode 3A and the diode 3A becomes conductive as shown in FIG. 3 (c). Discharge current of snubber capacitor 5A and diode 3A
The sum of the current values of is equal to the alternating current. When the discharge of the snubber capacitor 5A is completed, all the alternating current flows through the diode 3A.

【0032】次に、ダイオード3BからGTO2Aに転
流する時の動作を説明する。転流時の各部の波形を図4
に示す。図4において時刻t0でGTO2Bにオフゲー
ト信号が与えられるが、図5(a)に示すようにダイオ
ード3Bが通電しているため各部波形には変化はない。
図4の時刻t1でGTO2Aにオンゲート信号が与えら
れると、図5(b)に示すようにスナバコンデンサ5A
がGTO2Aを介して放電し、またダイオード3Bの電
流は徐々に減少する。
Next, the operation when commutating from the diode 3B to the GTO 2A will be described. Figure 4 shows the waveform of each part during commutation
Shown in In FIG. 4, the off-gate signal is applied to the GTO 2B at time t0, but since the diode 3B is energized as shown in FIG. 5A, there is no change in the waveform of each part.
When an on-gate signal is applied to the GTO 2A at time t1 in FIG. 4, the snubber capacitor 5A as shown in FIG.
Discharges through GTO 2A, and the current in diode 3B gradually decreases.

【0033】ダイオード3Bの電流が零になると、図5
(c)に示すようにGTO2Aを介して直流側からスナ
バコンデンサ5Bが充電される。スナバコンデンサ5B
の充電とスナバコンデンサ5Aの放電が完了した時点
で、交流電流はすべてGTO2Aを流れる。
When the current of the diode 3B becomes zero, as shown in FIG.
As shown in (c), the snubber capacitor 5B is charged from the DC side via the GTO 2A. Snubber capacitor 5B
At the time point when the charging of the capacitor and the discharging of the snubber capacitor 5A are completed, all the alternating current flows through the GTO 2A.

【0034】通常運転時の転流現象においては、スナバ
コンデンサ5A,5Bの放電は、図2の時刻t1以降、
及び図4の時刻t1以降を見てもわかるように、必ず、
同一母線につながる他方のアーム(ペアのアーム)のG
TOがオフしているときに発生する。
In the commutation phenomenon during normal operation, the snubber capacitors 5A and 5B are discharged after time t1 in FIG.
And as you can see from time t1 onwards in FIG.
G of the other arm (paired arm) connected to the same bus
Occurs when TO is off.

【0035】次に、GTO2Bが通電中に、何らかの原
因でGTO2Aが誤点弧または破損し、導通状態になっ
たときの各部の波形を図6に、変換器の動作説明を図7
に示す。図6において時刻t1でGTO2Aが導通する
と、図7に示すように直流電圧源からGTO2A,2B
を経由して短絡電流が流れると同時に、スナバコンデン
サ5Aがスナバ抵抗4A、GTO2Aを介して放電す
る。
Next, while the GTO 2B is energized, the GTO 2A is erroneously ignited or damaged for some reason and becomes conductive, and the waveforms of the respective parts are shown in FIG.
Shown in When the GTO 2A becomes conductive at time t1 in FIG. 6, the GTO 2A, 2B are turned on from the DC voltage source as shown in FIG.
At the same time that a short-circuit current flows through the snubber capacitor 5A, the snubber capacitor 5A discharges through the snubber resistor 4A and the GTO 2A.

【0036】次に、GTO2Bが通電中に、アームの外
部で短絡事故が生じた場合の動作説明を図8に示す。短
絡が生じると、直流電圧源から事故点とGTO2Bを経
由して短絡電流が流れると同時に、スナバコンデンサ5
Aがスナバ抵抗4A、アノードリアクトル7A、事故点
を介して放電する。このときの各部波形は図6におい
て、GTO2Aの電流を事故点電流に置き換えれば、ア
ーム短絡時と同じ波形となる。
Next, FIG. 8 shows an explanation of the operation when a short circuit accident occurs outside the arm while the GTO 2B is energized. When a short circuit occurs, a short circuit current flows from the DC voltage source through the fault point and GTO2B, and at the same time, the snubber capacitor 5
A discharges through the snubber resistor 4A, the anode reactor 7A, and the accident point. The waveform of each part at this time is the same as that at the time of arm short circuit if the current of GTO 2A is replaced with the fault point current in FIG.

【0037】次に、GTO2A,GTO2Dが通電中
に、交流出力線間短絡事故が生じた場合の各部の波形を
図9に、変換器の動作説明を図10に示す。線間短絡が
生じる前は図10(a)に示すように流れている。図9
の時刻t1にて短絡が生じると、図10(b)に示すよ
うに直流電圧源から事故点とGTO2A,GTO2Dを
経由して短絡電流が流れる。スナバコンデンサ5Cは、
GTO2Aと事故点を介して放電する。スナバコンデン
サ5BはGTO2Dと事故点を介して放電する。
Next, FIG. 9 shows the waveform of each part when a short circuit accident between the AC output lines occurs while the GTO 2A and GTO 2D are energized, and FIG. 10 shows the operation of the converter. Before the line short circuit occurs, the current flows as shown in FIG. Figure 9
When a short circuit occurs at time t1, a short circuit current flows from the DC voltage source via the fault point and GTO2A and GTO2D as shown in FIG. 10 (b). The snubber capacitor 5C is
It discharges through GTO2A and the accident point. The snubber capacitor 5B discharges via the GTO 2D and the accident point.

【0038】以上図6から図10で説明したように、各
事故に共通の現象として、事故が発生するとGTOが導
通中に、ペアのアームのスナバコンデンサの放電が発生
することがあげられる。この現象は通常運転時には生じ
ないものである。本発明はこの特徴を利用して高速に事
故を検出しようというものである。
As described above with reference to FIGS. 6 to 10, a phenomenon common to each accident is that when the accident occurs, the snubber capacitors of the paired arms are discharged while the GTO is conducting. This phenomenon does not occur during normal operation. The present invention utilizes this feature to detect an accident at high speed.

【0039】図1においては、GTOの導通検出とし
て、GTOのゲート−カソード間(以下GK間と呼ぶ)
の負バイアス電圧検出回路19A,19Bを用いてい
る。GTOのGK間には誤点弧防止のために、オフ状態
の時は−10V程度の負バイアス電圧を印加する。GT
Oが導通状態となるとGK間の電圧は零または正の値を
取る。従って、GK間の電圧を検出することによりGT
Oの導通状態が検出できる。
In FIG. 1, the gate-cathode of the GTO (hereinafter referred to as GK) is used as the GTO conduction detection.
The negative bias voltage detection circuits 19A and 19B are used. A negative bias voltage of about −10 V is applied between the GK and GK of the GTO in order to prevent false ignition. GT
When O becomes conductive, the voltage across GK becomes zero or a positive value. Therefore, by detecting the voltage between GK, GT
The conduction state of O can be detected.

【0040】また、図1においてスナバ放電検出回路1
8A,18Bは、スナバコンデンサ5A,5Bの放電
を、スナバ抵抗4A,4Bに生じる電圧で検出してい
る。スナバコンデンサ5A,5Bが放電するときには、
必ずスナバ抵抗4A,4Bを経由するので、スナバ抵抗
4A,4Bに放電方向の電流が流れたときに生じる極性
の電圧検出手段を設ければ、スナバコンデンサ5A,5
Bの放電を検出できる。
Further, in FIG. 1, the snubber discharge detection circuit 1
8A and 18B detect the discharge of the snubber capacitors 5A and 5B by the voltage generated in the snubber resistors 4A and 4B. When the snubber capacitors 5A and 5B are discharged,
Since it always passes through the snubber resistors 4A and 4B, the snubber capacitors 5A and 5B can be provided by providing a voltage detecting means having a polarity generated when a current in the discharging direction flows through the snubber resistors 4A and 4B.
The discharge of B can be detected.

【0041】図1において、GTO2Aがオフのとき、
負バイアス電圧検出回路19Aの出力が“1”、反転回
路20Aの出力が“0”、またGTO2Aがオンのと
き、負バイアス電圧検出回路19Aの出力が“0”、反
転回路20Aの出力が“1”となるため、反転回路20
Aの出力によってGTOのオン・オフ状態を検出でき
る。
In FIG. 1, when the GTO 2A is off,
When the output of the negative bias voltage detection circuit 19A is "1", the output of the inverting circuit 20A is "0", and the GTO 2A is on, the output of the negative bias voltage detection circuit 19A is "0" and the output of the inverting circuit 20A is " Since it becomes 1 ”, the inverting circuit 20
The output of A can detect the on / off state of the GTO.

【0042】GTO2Aの導通状態信号と、ペアのアー
ムのスナバコンデンサ5Bの放電検出信号を論理積回路
13Bで論理積をとることで、GTO2Aの通電中にペ
アのアームのスナバコンデンサ5Bの放電が発生したこ
とを検出し、事故を検出する。同じように、GTO2B
の導通状態信号と、ペアのアームのスナバコンデンサ5
Aの放電検出信号を論理積回路13Aで論理積をとり事
故を検出する。
By logically ANDing the conduction state signal of the GTO 2A and the discharge detection signal of the snubber capacitor 5B of the paired arm by the AND circuit 13B, the snubber capacitor 5B of the paired arm is discharged while the GTO 2A is energized. Detect what you have done and detect an accident. Similarly, GTO2B
Continuity signal and snubber capacitor 5 of paired arm
The discharge detection signal of A is ANDed by the AND circuit 13A to detect the accident.

【0043】図1においてはGTO2A,2Bのアーム
しか図示していないが、GTO2C〜2Fも同様に検出
する。それぞれの事故検出信号を論理和回路17で論理
和を取り、パルス増幅回路16にてGTOにオフゲート
信号を出力し保護する。
Although only the arms of GTOs 2A and 2B are shown in FIG. 1, GTOs 2C to 2F are similarly detected. A logical sum circuit 17 takes the logical sum of the respective accident detection signals, and the pulse amplification circuit 16 outputs an off-gate signal to the GTO for protection.

【0044】(第1実施例の効果)以上説明した第1実
施例によれば、同一の交流母線につながる一方のGTO
2Aの導通状態検出信号(負バイアス検出回路19Aと
反転回路20Aにより)と、該同一の交流母線につなが
る他のアームのGTO2Bのスナバコンデンサ5Bの放
電検出信号(スナバ放電検出回路18Bにより)とを入
力にする論理積回路13Bを設け、また同一の交流母線
につながる他方のGTO2Bの導通状態検出信号(負バ
イアス検出回路19Bと反転回路20Bにより)と、該
同一の交流母線につながる一方のアームのGTO2Aの
スナバコンデンサ5Aの放電検出信号(スナバ放電検出
回路18Aにより)とを入力にする論理積回路13Aを
設け、理積回路13A,13Bの出力信号で事故検出す
ることにより、アーム短絡、アーム外部短絡、交流出力
線間短絡、などの事故に対しても検出が可能であり、運
転電流値や極性によりインタロックを必要とせず、ま
た、過電流にいたる前の検出が可能であることから、経
済的で高信頼で高速の事故検出回路を得ることができ
る。
(Effect of First Embodiment) According to the first embodiment described above, one GTO connected to the same AC bus is connected.
2A conduction state detection signal (by the negative bias detection circuit 19A and the inverting circuit 20A) and a discharge detection signal (by the snubber discharge detection circuit 18B) of the snubber capacitor 5B of the GTO 2B of the other arm connected to the same AC bus. An AND circuit 13B for input is provided, and the conduction state detection signal of the other GTO 2B connected to the same AC bus (by the negative bias detection circuit 19B and the inverting circuit 20B) and one arm connected to the same AC bus. An AND circuit 13A that receives the discharge detection signal of the snubber capacitor 5A of the GTO 2A (by the snubber discharge detection circuit 18A) is provided, and an accident is detected by the output signals of the AND circuits 13A and 13B, thereby causing an arm short circuit and an outside arm. It is also possible to detect accidents such as short circuits and short circuits between AC output lines. Ri interlock without requiring, also, since it is possible prior to detection leading to an overcurrent, it is possible to obtain the fault detection circuit of the economical and reliable and fast.

【0045】(第2実施例)図11は、本発明の第2実
施例(請求項1に対応する実施例)を示す図である。図
1のスナバ放電検出回路18A,18Bを設けずに、こ
の代りにスナバ回路に流れる電流を検出する電流検出器
11A,11Bと、電流検出器11A,11Bによる検
出値のレベルを検出するレベル検出器12A,12Bを
設け、これによりスナバコンデンサ5A,5Bの放電の
検出を、スナバコンデンサ5A,5Bを流れる電流を極
性付きでレベル検出することで行い、これを論理積回路
13A,13Bの一方の入力端子に入力するように構成
したものである。これ以外の点は、図1の第1実施例と
同一である。
(Second Embodiment) FIG. 11 is a diagram showing a second embodiment (an embodiment corresponding to claim 1) of the present invention. Instead of providing the snubber discharge detection circuits 18A and 18B of FIG. 1, instead of this, current detectors 11A and 11B that detect the current flowing through the snubber circuit and level detection that detects the level of the detection value by the current detectors 11A and 11B. 12A and 12B are provided to detect the discharge of the snubber capacitors 5A and 5B by detecting the level of the current flowing through the snubber capacitors 5A and 5B with polarity. It is configured to input to the input terminal. The other points are the same as those of the first embodiment shown in FIG.

【0046】(第3実施例)図12は、本発明の第3実
施例(請求項1に対応する実施例)を示す図である。図
1の負バイアス検出回路19A,19Bを設けず、この
代りにGTO2A,2Bを流れる電流を検出する電流検
出器12A,12Bを設け、これによりGTO2A,2
Bの導通を検出し、この検出信号を、論理積回路13
A,13Bの一方の入力端子に入力したものである。こ
れ以外の構成は図1と同一である。
(Third Embodiment) FIG. 12 is a diagram showing a third embodiment (an embodiment corresponding to claim 1) of the present invention. The negative bias detection circuits 19A and 19B of FIG. 1 are not provided, but instead of this, current detectors 12A and 12B that detect the current flowing through the GTOs 2A and 2B are provided, whereby the GTOs 2A and 2B are provided.
The conduction of B is detected, and this detection signal is output to the AND circuit 13
It is input to one of the input terminals of A and 13B. The other configuration is the same as that of FIG.

【0047】(第4実施例)図13は、本発明の第4実
施例(請求項2に対応する実施例)を示す図であり、図
1の実施例の論理積回路13Aを3入力端子のものに変
更し、この1つの入力端子に、新たにワンショット回路
21と反転回路20を設けたものである。ワンショット
回路21はGTO2Bのオフ指令102を入力すると、
所定幅(ワンショット時間)Tのパルスを出力する。ワ
ンショット回路21の出力パルスは反転回路20で反転
し、これを論理積回路13Aの1つの入力端子に入力し
た点である。同様に、図1の実施例の論理積回路13B
を3入力端子のものに変更し、この1つの入力端子に、
新たにワンショット回路21と反転回路20を設けたも
のである。これ以外の構成は図1の実施例と同一であ
る。
(Fourth Embodiment) FIG. 13 is a diagram showing a fourth embodiment (an embodiment corresponding to claim 2) of the present invention, in which the AND circuit 13A of the embodiment of FIG. 1 has three input terminals. The one-shot circuit 21 and the inverting circuit 20 are newly provided at this one input terminal. When the one-shot circuit 21 inputs the GTO 2B off command 102,
A pulse having a predetermined width (one shot time) T is output. The output pulse of the one-shot circuit 21 is inverted by the inversion circuit 20, and this is input to one input terminal of the AND circuit 13A. Similarly, the AND circuit 13B of the embodiment of FIG.
Is changed to the one with 3 input terminals, and to this one input terminal,
The one-shot circuit 21 and the inverting circuit 20 are newly provided. The other structure is the same as that of the embodiment of FIG.

【0048】このように構成された図13の回路の動作
を図14を参照して説明する。この実施例では、ワンシ
ョット回路21と反転回路20を設けない場合の問題点
を除去できる。すなわち、GTO2Bにオフ指令が出力
され、GTO2Bがオフしてから、GTO2Bの負バイ
アス検出回路19BがGTO2Bのオフを検出するまで
には、回路の動作時間や、誤動作防止のためのフィルタ
回路などにより一定の遅れ時間がある。一方、スナバコ
ンデンサ放電検出回路18Aにも、同様の遅れ時間が存
在する。導通検出回路と放電検出回路の遅れ時間が異な
り、放電検出の方が短いと、図14からもわかるよう
に、時刻t1からt2の期間はアームの導通と、ペアア
ームのスナバコンデンサの放電を同時に検出し、事故を
誤検出してしまう。
The operation of the circuit of FIG. 13 configured as above will be described with reference to FIG. In this embodiment, the problem in the case where the one-shot circuit 21 and the inverting circuit 20 are not provided can be eliminated. That is, after the OFF command is output to the GTO 2B and the GTO 2B is turned off and before the negative bias detection circuit 19B of the GTO 2B detects that the GTO 2B is turned off, the operation time of the circuit and the filter circuit for preventing malfunctions are different. There is a certain delay time. On the other hand, the snubber capacitor discharge detection circuit 18A has a similar delay time. When the delay times of the conduction detection circuit and the discharge detection circuit are different and the discharge detection is shorter, as can be seen from FIG. 14, the conduction of the arms and the discharge of the snubber capacitors of the pair arms are detected at the same time during the period from time t1 to t2. However, the accident is erroneously detected.

【0049】そこで、図13のように、GTO2Bのオ
フ指令102をワンショット回路21に入力し、ワンシ
ョット回路21の出力を反転回路20Aにより反転し
て、事故検出の為の論理積回路13に入力する。図13
に示すように構成すれば、GTOの導通検出と、スナバ
コンデンサ放電検出の動作時間にばらつきがあっても、
誤検出することを防止できる。ただし、ワンショット時
間Tが長すぎると、故障の検出ができない期間が増える
ため、GTOの導通検出、スナバコンデンサの放電検出
の時間を確認しできるだけ短い値に設定することが望ま
しい。
Therefore, as shown in FIG. 13, the OFF command 102 of the GTO 2B is input to the one-shot circuit 21, the output of the one-shot circuit 21 is inverted by the inverting circuit 20A, and the AND circuit 13 for detecting an accident is provided. input. FIG.
With the configuration shown in, even if there is a variation in the operation time of the GTO conduction detection and the snubber capacitor discharge detection,
It is possible to prevent erroneous detection. However, if the one-shot time T is too long, the period in which the failure cannot be detected increases, so it is desirable to check the time for detecting the conduction of the GTO and the detection of the discharge of the snubber capacitor and set it to the shortest possible value.

【0050】(第5実施例)図15は、本発明の第5実
施例(請求項3に対応する実施例)を示す図である。図
1の実施例と異なる点は、新たに電流検出器11A,1
1B、レベル検出器12A,12B、反転回路20D、
論理積回路13D,13E,13Cを設けたものであ
る。すなわち、スナバコンデンサ5Aに流れる電流を電
流検出器11Aで検出し、この検出値をレベル検出器1
2Aに入力して所定レベルを越えたとき生ずる信号を論
理積回路13Dの一方の入力端子に入力し、また論理積
回路13Dの他方の入力端子にスナバ放電検出回路18
Aの検出信号を入力する。さらに、負バイアス検出回路
19Bの検出信号を反転回路20Dより反転して論理積
回路13Eの一方の入力端子に入力し、またGTO2B
に流れる電流を電流検出器11Bで検出し、この検出値
をレベル検出器12Bに入力して所定レベルを越えたと
き生ずる信号を論理積回路13Eの他方の入力端子に入
力する。そして、論理積回路13D,13Eの出力は論
理積回路13Cに入力し、論理積回路13Cの出力は記
憶回路15Aに入力する点以外の構成は、図1の実施例
と同一である。尚、図15にはGTO2Aの検出回路し
か図示していないが、GTO2B〜GTO2Fも同様に
構成することは言うまでもない。
(Fifth Embodiment) FIG. 15 is a view showing a fifth embodiment of the present invention (an embodiment corresponding to claim 3). The difference from the embodiment of FIG. 1 is that the current detectors 11A and 1A are newly added.
1B, level detectors 12A and 12B, inverting circuit 20D,
The AND circuits 13D, 13E and 13C are provided. That is, the current flowing through the snubber capacitor 5A is detected by the current detector 11A, and the detected value is detected by the level detector 1A.
2A and a signal generated when the voltage exceeds a predetermined level are input to one input terminal of the AND circuit 13D, and the snubber discharge detection circuit 18 is input to the other input terminal of the AND circuit 13D.
Input the detection signal of A. Further, the detection signal of the negative bias detection circuit 19B is inverted by the inversion circuit 20D and input to one input terminal of the AND circuit 13E, and the GTO 2B
The current flowing through the current detector 11B is detected by the current detector 11B, the detected value is input to the level detector 12B, and the signal generated when the value exceeds a predetermined level is input to the other input terminal of the AND circuit 13E. The configurations of the AND circuits 13D and 13E are the same as those of the embodiment of FIG. 1 except that the outputs of the AND circuits 13C and 13C are input to the storage circuit 15A. Although only the GTO 2A detection circuit is shown in FIG. 15, it goes without saying that the GTO 2B to GTO 2F are similarly configured.

【0051】このように構成すれば、検出回路の故障、
ノイズの混入等で検出器が誤動作しても、論理積回路1
3D,13Eの出力は零となるため誤検出せず、信頼性
の高い事故検出回路を提供できる。
With this configuration, a failure of the detection circuit,
Even if the detector malfunctions due to noise, etc., the AND circuit 1
Since the outputs of 3D and 13E are zero, erroneous detection is not performed, and a highly reliable accident detection circuit can be provided.

【0052】(第6実施例)図16は、本発明の第6実
施例(請求項4に対応する実施例)を示す図である。図
1の実施例と異なる点は、新たに電流検出器11A,1
1B、レベル検出器12A,12B、反転回路20D、
論理和回路17A,17B、論理積回路13Fを設けた
ものである。
(Sixth Embodiment) FIG. 16 is a diagram showing a sixth embodiment of the present invention (an embodiment corresponding to claim 4). The difference from the embodiment of FIG. 1 is that the current detectors 11A and 1A are newly added.
1B, level detectors 12A and 12B, inverting circuit 20D,
The logical sum circuits 17A and 17B and the logical product circuit 13F are provided.

【0053】すなわち、スナバコンデンサ5Aに流れる
電流を電流検出器11Aで検出し、この検出値をレベル
検出器12Aに入力して所定レベル越えたとき生ずる信
号を論理和回路17Aの一方の入力端子に入力し、また
論理和回路17Aの他方の入力端子にスナバ放電検出回
路18Aの検出信号を入力する。負バイアス検出回路1
9Bの検出信号を反転回路20Dにより反転して論理和
回路17Bの一方の入力端子に入力し、またGTO2B
に流れる電流を電流検出器11Bで検出し、この検出値
をレベル検出器12Bに入力して所定レベルを越えたと
き生ずる信号を論理和回路17Bの他方の入力端子に入
力する。そして、論理和回路17A,17Bの出力は論
理積回路13Fに入力し、論理積回路13Fの出力は記
憶回路15Aに入力する点は図1の実施例と同一であ
る。尚、図16にはGTO2Aの検出回路しか図示して
いないが、GTO2B〜GTO2Fも同様に構成するこ
とは言うまでもない。
That is, the current flowing through the snubber capacitor 5A is detected by the current detector 11A, the detected value is input to the level detector 12A, and a signal generated when the value exceeds a predetermined level is input to one input terminal of the OR circuit 17A. In addition, the detection signal of the snubber discharge detection circuit 18A is input to the other input terminal of the OR circuit 17A. Negative bias detection circuit 1
The detection signal of 9B is inverted by the inverting circuit 20D and input to one input terminal of the OR circuit 17B.
The current flowing through the current detector 11B is detected by the current detector 11B, the detected value is input to the level detector 12B, and a signal generated when the value exceeds a predetermined level is input to the other input terminal of the logical sum circuit 17B. The outputs of the logical sum circuits 17A and 17B are input to the logical product circuit 13F, and the output of the logical product circuit 13F is input to the storage circuit 15A, which is the same as the embodiment of FIG. Although only the GTO 2A detection circuit is shown in FIG. 16, it goes without saying that GTO 2B to GTO 2F are similarly configured.

【0054】このように構成することにより、検出回路
が故障しても、論理和回路17A,17Bの出力は健全
な検出器で動作するため、誤不動作がなく、信頼性の高
い事故検出回路を提供できる。
With such a configuration, even if the detection circuit fails, the outputs of the OR circuits 17A and 17B operate with sound detectors, so that there is no malfunction and a highly reliable accident detection circuit. Can be provided.

【0055】[0055]

【発明の効果】本発明によれば、電圧形自励式変換器に
おいて、アーム短絡、アーム外部短絡、交流出力線間短
絡等の事故が発生した場合に、高速に、かつ単純な回路
で検出し、アノードリアクトルや自己消弧素子を必要以
上に大きくすることなく保護できる電圧形自励式変換器
の事故検出回路を提供することができる。
According to the present invention, in a voltage type self-exciting converter, when an accident such as an arm short circuit, an arm external short circuit, or a short circuit between AC output lines occurs, it can be detected at high speed with a simple circuit. It is possible to provide an accident detection circuit for a voltage type self-excited converter that can protect the anode reactor and the self-extinguishing element without making them unnecessarily large.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の電圧形自励式変換器の事故検出回路の
第1実施例を示す図。
FIG. 1 is a diagram showing a first embodiment of an accident detection circuit of a voltage type self-exciting converter according to the present invention.

【図2】図1の電圧形自励式変換器の通常運転時の動作
を説明するための図。
FIG. 2 is a diagram for explaining the operation of the voltage type self-exciting converter of FIG. 1 during normal operation.

【図3】図1の電圧形自励式変換器の通常運転時の動作
を説明するための図。
FIG. 3 is a diagram for explaining the operation of the voltage type self-exciting converter of FIG. 1 during normal operation.

【図4】図1の電圧形自励式変換器の通常運転時の動作
を説明するための図。
FIG. 4 is a diagram for explaining the operation of the voltage type self-exciting converter of FIG. 1 during normal operation.

【図5】図1の電圧形自励式変換器の通常運転時の動作
を説明するための図。
5 is a diagram for explaining the operation of the voltage type self-exciting converter of FIG. 1 during normal operation.

【図6】図1の電圧形自励式変換器の事故時の動作を説
明するための図。
FIG. 6 is a diagram for explaining the operation of the voltage type self-exciting converter of FIG. 1 in the event of an accident.

【図7】図1の電圧形自励式変換器の事故時の動作を説
明するための図。
FIG. 7 is a diagram for explaining the operation of the voltage type self-exciting converter of FIG. 1 in the event of an accident.

【図8】図1の電圧形自励式変換器の事故時の動作を説
明するための図。
FIG. 8 is a diagram for explaining the operation of the voltage type self-exciting converter of FIG. 1 in the event of an accident.

【図9】図1の電圧形自励式変換器の事故時の動作を説
明するための図。
FIG. 9 is a diagram for explaining the operation of the voltage type self-exciting converter of FIG. 1 in the event of an accident.

【図10】図1の電圧形自励式変換器の事故時の動作を
説明するための図。
FIG. 10 is a diagram for explaining the operation of the voltage type self-exciting converter of FIG. 1 in the event of an accident.

【図11】本発明の電圧形自励式変換器の事故検出回路
の第2実施例を示す図。
FIG. 11 is a diagram showing a second embodiment of the accident detection circuit of the voltage type self-exciting converter of the present invention.

【図12】本発明の電圧形自励式変換器の事故検出回路
の第3実施例を示す図。
FIG. 12 is a diagram showing a third embodiment of the fault detection circuit of the voltage type self-exciting converter of the present invention.

【図13】本発明の電圧形自励式変換器の事故検出回路
の第4実施例を示す図。
FIG. 13 is a diagram showing a fourth embodiment of the accident detection circuit of the voltage type self-exciting converter of the present invention.

【図14】図13の動作を説明するための図。FIG. 14 is a diagram for explaining the operation of FIG.

【図15】本発明の電圧形自励式変換器の事故検出回路
の第5実施例を示す図。
FIG. 15 is a diagram showing a fifth embodiment of the accident detection circuit of the voltage type self-exciting converter of the present invention.

【図16】本発明の電圧形自励式変換器の事故検出回路
の第6実施例を示す図。
FIG. 16 is a diagram showing a sixth embodiment of the fault detection circuit of the voltage type self-exciting converter of the present invention.

【図17】一般的な電圧形自励式変換器の構成を示す
図。
FIG. 17 is a diagram showing a configuration of a general voltage type self-excited converter.

【図18】従来のアーム短絡検出回路を示す図。FIG. 18 is a diagram showing a conventional arm short circuit detection circuit.

【図19】従来のアーム外部短絡、交流出力線間短絡検
出回路を示す図。
FIG. 19 is a diagram showing a conventional arm external short circuit and AC output line short-circuit detection circuit.

【符号の説明】[Explanation of symbols]

1A〜1C…交流電圧源、2A〜2F…自己消弧素子例
えばGTO、3A〜3F…ダイオード、4A〜4F…ス
ナバ抵抗、5A〜5F…スナバコンデンサ、6A〜6F
…スナバダイオード、7A〜7F…アノードリアクト
ル、8…直流電圧源、11A〜11F…電流検出器、1
2A〜12E…レベル検出器、13,13A,13B,
13C,13D,13E,13F…論理積回路、14…
インタロック、15,15A〜15C…記憶回路、16
…パルス増幅回路、17,17A,17B…論理和回
路、18A,18B…スナバ放電検出回路、19A,1
9B…負バイアス検出回路、20,20A,20B,2
0D…反転回路、21…ワンショット回路、51,52
…事故点、101…GTOオンオフパタン信号、102
…GTOオフ指令、103…GTOオン指令。
1A-1C ... AC voltage source, 2A-2F ... Self-extinguishing element such as GTO, 3A-3F ... Diode, 4A-4F ... Snubber resistance, 5A-5F ... Snubber capacitor, 6A-6F
... Snubber diode, 7A to 7F ... Anode reactor, 8 ... DC voltage source, 11A to 11F ... Current detector, 1
2A to 12E ... Level detector, 13, 13A, 13B,
13C, 13D, 13E, 13F ... AND circuit, 14 ...
Interlock, 15, 15A to 15C ... Memory circuit, 16
... pulse amplifier circuit, 17, 17A, 17B ... OR circuit, 18A, 18B ... snubber discharge detection circuit, 19A, 1
9B ... Negative bias detection circuit, 20, 20A, 20B, 2
0D ... Inversion circuit, 21 ... One shot circuit, 51, 52
… Accident point, 101… GTO ON / OFF pattern signal, 102
... GTO off command, 103 ... GTO on command.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 井野口 晴久 東京都府中市東芝町1番地 株式会社東芝 府中工場内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Haruhisa Inoguchi No.1 Toshiba-cho, Fuchu-shi, Tokyo Toshiba Corporation Fuchu factory

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 複数の自己消弧素子をブリッジ接続し、
かつ自己消弧素子に少なくともスナバコンデンサを並列
に接続し、前記ブリッジに直流電圧源を接続し、直流を
交流にあるいは、交流を直流に変換する電圧形自励式変
換器において、 前記自己消弧素子のうち同一の交流母線が接続されるア
ームを構成する自己消弧素子が導通状態であることを検
出する第1の検出手段と、 前記交流母線が接続されるアームと同一の交流母線につ
ながるアームの前記スナバコンデンサの放電を検出する
第2の検出手段と、 前記一方のアームの第1の検出手段および前記他方のア
ームの第2の検出手段の検出信号の論理積が成立したと
き出力される出力信号を前記変換器の事故検出信号とす
る論理手段と、 を備えたことを特徴とする電圧形自励式変換器の事故検
出回路。
1. A bridge connection of a plurality of self-extinguishing elements,
And a self-extinguishing element in which at least a snubber capacitor is connected in parallel, a DC voltage source is connected to the bridge, and a direct current to an alternating current or an alternating current to a direct current is converted into a voltage type self-exciting converter, First detecting means for detecting that the self-extinguishing element forming an arm to which the same AC bus is connected is in a conducting state; and an arm connected to the same AC bus as the arm to which the AC bus is connected. Is output when the logical product of the detection signals of the second detection means for detecting the discharge of the snubber capacitor, the first detection means of the one arm and the second detection means of the other arm is established. A fault detection circuit for a voltage-type self-excited converter, comprising: a logic unit that uses an output signal as a fault detection signal of the converter.
【請求項2】 複数の自己消弧素子をブリッジ接続し、
かつ自己消弧素子に少なくともスナバコンデンサを並列
に接続し、前記ブリッジに直流電圧源を接続し、直流を
交流にあるいは、交流を直流に変換する電圧形自励式変
換器において、 前記自己消弧素子のうち同一の交流母線が接続されるア
ームを構成する自己消弧素子が導通状態であることを検
出する第1の検出手段と、 前記交流母線が接続されるアームと同一の交流母線につ
ながるアームの前記スナバコンデンサの放電を検出する
第2の検出手段と、 前記自己消弧素子のうち同一の交流母線が接続される前
記一方のアームの自己消弧素子にオフ指令が与えられた
とき、所定時間出力される信号が反転した状態を検出す
る第3の検出手段と、 前記一方のアームの第1の検出手段、前記他方のアーム
の第2の検出手段および前記第3の検出手段の検出信号
の論理積が成立したとき出力される出力信号を前記変換
器の事故検出信号とする論理手段と、 を備えたことを特徴とする電圧形自励式変換器の事故検
出回路。
2. A plurality of self-extinguishing elements are bridge-connected,
And a self-extinguishing element in which at least a snubber capacitor is connected in parallel, a DC voltage source is connected to the bridge, and a direct current to an alternating current or an alternating current to a direct current is converted into a voltage type self-exciting converter, First detecting means for detecting that the self-extinguishing element forming an arm to which the same AC bus is connected is in a conducting state; and an arm connected to the same AC bus as the arm to which the AC bus is connected. When a turn-off command is given to the second detection means for detecting the discharge of the snubber capacitor and the self-extinguishing element of the one arm to which the same AC bus is connected among the self-extinguishing elements, Third detecting means for detecting a state in which a signal output in time is inverted, first detecting means of the one arm, second detecting means of the other arm, and the third detecting hand. A fault detection circuit for a voltage-type self-excited converter, comprising: logic means for using an output signal output when a logical product of the detection signals of the stages is established as a fault detection signal of the converter.
【請求項3】 複数の自己消弧素子をブリッジ接続し、
かつ自己消弧素子に少なくともスナバコンデンサおよび
スナバ抵抗からなる直列回路を並列に接続し、前記ブリ
ッジに直流電圧源を接続し、直流を交流にあるいは、交
流を直流に変換する電圧形自励式変換器において、 第1の検出手段と、第2の検出手段と、論理手段を備
え、 前記第1の検出手段は、前記自己消弧素子のうち同一の
交流母線が接続される一方のアームを構成する自己消弧
素子のゲートとカソード間に所定の負バイアス電圧が印
加されていることを検出する負バイアス検出回路と、前
記一方のアームを構成する自己消弧素子を流れる電流が
一定値以上であることを検出する第1の電流検出回路
と、前記負バイアス検出回路の検出出力を反転回路によ
り反転した出力および第1の電流検出回路の検出出力の
論理積をとる第1の論理積回路とからなり、前記自己消
弧素子のうち同一の交流母線が接続される一方のアーム
を構成する自己消弧素子が導通状態であることを検出す
るものであり、 前記第2の検出手段は、前記自己消弧素子のうち同一の
交流母線が接続される他方のアームに接続されたスナバ
抵抗の電圧が一定値以上で、かつ前記他方のアームに接
続されたスナバコンデンサの電流の向きが放電方向であ
ることを検出するスナバ放電検出回路と、前記他方のア
ームに接続されたスナバコンデンサに流れる電流が一定
値以上であることを検出する第2の電流検出回路と、こ
の第2の電流検出回路および前記スナバ放電検出回路の
検出出力の論理積をとる第2の論理積回路とからなり、
前記同一の交流母線が接続される他のアームを構成する
自己消弧素子に接続された前記スナバコンデンサの放電
を検出するものであり、 前記論理手段は前記第1および第2の論理積回路の出力
の検出信号の論理積が成立したとき出力される出力信号
を前記変換器の事故検出信号とすることを特徴とする電
圧形自励式変換器の事故検出回路。
3. A plurality of self-extinguishing elements are bridge-connected,
A voltage-type self-exciting converter for connecting a series circuit composed of at least a snubber capacitor and a snubber resistor in parallel to the self-extinguishing element, connecting a direct current voltage source to the bridge, and converting direct current to alternating current or converting alternating current to direct current In, a first detection means, a second detection means, and a logic means are provided, and the first detection means constitutes one arm to which the same AC bus is connected among the self-extinguishing elements. A negative bias detection circuit that detects that a predetermined negative bias voltage is applied between the gate and the cathode of the self-extinguishing element, and the current that flows through the self-extinguishing element that constitutes the one arm is a certain value or more. And a first current detection circuit for detecting the above, and a logical product of the output obtained by inverting the detection output of the negative bias detection circuit by the inverting circuit and the detection output of the first current detection circuit. A second AND detection circuit configured to detect that the self-extinguishing element, which comprises one of the self-extinguishing elements and constitutes one arm to which the same AC bus is connected, is in a conductive state. The means has a voltage of a snubber resistor connected to the other arm connected to the same AC bus of the self-extinguishing element is equal to or higher than a certain value, and a current direction of a snubber capacitor connected to the other arm. Is a discharging direction, a second current detection circuit for detecting that the current flowing through the snubber capacitor connected to the other arm is a fixed value or more, and a second current detection circuit A current detection circuit and a second AND circuit that obtains a logical product of the detection outputs of the snubber discharge detection circuit,
The logic means detects the discharge of the snubber capacitor connected to the self-extinguishing element forming the other arm to which the same AC bus is connected, and the logic means is provided for the first and second AND circuits. An accident detection circuit for a voltage type self-excited converter, wherein an output signal output when a logical product of output detection signals is established is an accident detection signal of the converter.
【請求項4】 複数の自己消弧素子をブリッジ接続し、
かつ自己消弧素子に少なくともスナバコンデンサおよび
スナバ抵抗からなる直列回路を並列に接続し、前記ブリ
ッジに直流電圧源を接続し、直流を交流にあるいは、交
流を直流に変換する電圧形自励式変換器において、 第1の検出手段と、第2の検出手段と、論理手段を備
え、 前記第1の検出手段は、前記自己消弧素子のうち同一の
交流母線が接続される一方のアームを構成する自己消弧
素子のゲートとカソード間に所定の負バイアス電圧が印
加されていることを検出する負バイアス検出回路と、前
記一方のアームを構成する自己消弧素子を流れる電流が
一定値以上であることを検出する第1の電流検出回路
と、前記負バイアス検出回路の検出出力を反転回路で反
転した出力と前記第1の電流検出回路の検出出力の論理
和をとる第1の論理和回路とからなり、自己消弧素子の
うち同一の交流母線が接続される一方のアームを構成す
る自己消弧素子の一方が導通状態であることを検出する
ものであり、 前記第2の検出手段は、前記自己消弧素子のうち同一の
交流母線が接続される他方のアームに接続されたスナバ
抵抗の電圧が一定値以上で、かつ前記他方のアームに接
続されたスナバコンデンサの電流の向きが放電方向であ
ることを検出するスナバ放電検出回路と、前記他方のア
ームに接続されたスナバコンデンサに流れる電流が一定
値以上であることを検出する第2の電流検出回路と、こ
の第2の電流検出回路および前記スナバ放電検出回路の
検出出力の論理和をとる第2の論理和回路とからなり、
前記同一の交流母線が接続される他のアームを構成する
自己消弧素子に接続された前記スナバコンデンサの放電
を検出するものであり、 前記論理手段は前記第1および第2の検出手段の検出信
号の論理積が成立したとき出力される出力信号を前記変
換器の事故検出信号とすることを特徴とする電圧形自励
式変換器の事故検出回路。
4. A bridge connection of a plurality of self-extinguishing elements,
A voltage-type self-exciting converter for connecting a series circuit composed of at least a snubber capacitor and a snubber resistor in parallel to the self-extinguishing element, connecting a direct current voltage source to the bridge, and converting direct current to alternating current or converting alternating current to direct current In, a first detection means, a second detection means, and a logic means are provided, and the first detection means constitutes one arm to which the same AC bus is connected among the self-extinguishing elements. A negative bias detection circuit that detects that a predetermined negative bias voltage is applied between the gate and the cathode of the self-extinguishing element, and the current that flows through the self-extinguishing element that constitutes the one arm is a certain value or more. And a first current detection circuit for detecting the above, and a first logical OR of an output obtained by inverting a detection output of the negative bias detection circuit by an inverting circuit and a detection output of the first current detection circuit. A second circuit for detecting that one of the self-extinguishing elements of the self-extinguishing element, which constitutes one arm to which the same AC bus is connected, is in a conducting state. Among the self-extinguishing elements, the voltage of the snubber resistor connected to the other arm to which the same AC bus is connected is a certain value or more, and the direction of the current of the snubber capacitor connected to the other arm is A snubber discharge detection circuit for detecting that the current is in the discharge direction, a second current detection circuit for detecting that the current flowing through the snubber capacitor connected to the other arm is a certain value or more, and the second current A detection circuit and a second OR circuit for ORing the detection outputs of the snubber discharge detection circuit,
The logic means detects a discharge of the snubber capacitor connected to a self-extinguishing element forming another arm to which the same AC bus is connected, and the logic means detects the first and second detection means. An accident detection circuit for a voltage-type self-excited converter, wherein an output signal output when a logical product of signals is established is used as an accident detection signal for the converter.
JP6176727A 1994-07-28 1994-07-28 Fault detector of voltage-type self-excited converter Pending JPH0847242A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6176727A JPH0847242A (en) 1994-07-28 1994-07-28 Fault detector of voltage-type self-excited converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6176727A JPH0847242A (en) 1994-07-28 1994-07-28 Fault detector of voltage-type self-excited converter

Publications (1)

Publication Number Publication Date
JPH0847242A true JPH0847242A (en) 1996-02-16

Family

ID=16018731

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6176727A Pending JPH0847242A (en) 1994-07-28 1994-07-28 Fault detector of voltage-type self-excited converter

Country Status (1)

Country Link
JP (1) JPH0847242A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012080665A (en) * 2010-09-30 2012-04-19 Toshiba Corp Control apparatus for power converter
KR20180017888A (en) 2016-08-11 2018-02-21 연세대학교 산학협력단 Apparatus and method for sensing DC fault current in multi-level converter HVDC system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012080665A (en) * 2010-09-30 2012-04-19 Toshiba Corp Control apparatus for power converter
KR20180017888A (en) 2016-08-11 2018-02-21 연세대학교 산학협력단 Apparatus and method for sensing DC fault current in multi-level converter HVDC system

Similar Documents

Publication Publication Date Title
US4819157A (en) Overcurrent protection circuit for inverter device including majority circuit for turn-off of majority of conducting transistors
US4536816A (en) Thyristor apparatus employing light-triggered thyristors
JPH0437649B2 (en)
JPH114150A (en) Semiconductor device and power conversion device using the semiconductor device
JPH10164854A (en) Power converter
JPH0847242A (en) Fault detector of voltage-type self-excited converter
WO1996000463A1 (en) Fault detector for voltage source self-commutated power converter
US4197575A (en) Conduction through sensing and inverter protection system
JPH0821861A (en) Fault detecting circuit for power converting device
JP3191661B2 (en) Semiconductor element overload protection circuit
JPS6126463A (en) Defect detector circuit of gate turn-off thyristor
JP2735364B2 (en) Commutation failure detection device
JPS6074975A (en) Arm shortcircuit detecting circuit of inverter
JPH0691752B2 (en) Arm short-circuit current detection circuit for power converter
JPH02114821A (en) Protection of snubber energy regenerative circuit
JPH0628916Y2 (en) PWM inverter element failure detection and protection device
JPS59129585A (en) Inverter
JPS593113B2 (en) Protection circuit for self-extinguishing semiconductor devices
JPS58112479A (en) Power converter
JPH1141946A (en) Inverter equipment
JPS588667B2 (en) Invertano hogosouchi
JP2667025B2 (en) Thyristor converter
JPH0919170A (en) Overcurrent protecting circuit for inverter
JPH0222631B2 (en)
JPS6038951B2 (en) GTO inverter arm short circuit detection method