JPH08306166A - Recording/reproducing cassette - Google Patents

Recording/reproducing cassette

Info

Publication number
JPH08306166A
JPH08306166A JP11292495A JP11292495A JPH08306166A JP H08306166 A JPH08306166 A JP H08306166A JP 11292495 A JP11292495 A JP 11292495A JP 11292495 A JP11292495 A JP 11292495A JP H08306166 A JPH08306166 A JP H08306166A
Authority
JP
Japan
Prior art keywords
cassette
erasure prevention
prevention plug
recording
contact
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11292495A
Other languages
Japanese (ja)
Inventor
Takashi Oki
隆 大木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP11292495A priority Critical patent/JPH08306166A/en
Publication of JPH08306166A publication Critical patent/JPH08306166A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE: To prevent the play of an IC memory board and to maintain the high quality of a cassette by always bringing the IC memory board incorporated in the cassette into contact with an erroneous erasure preventing plug and forming the portion in contact with the erroneous erasure preventing plug of conductive member, thereby relieving static electricity. CONSTITUTION: This recording/reproducing cassette is provided with the IC memory board 16 incorporated in the cassette and the erroneous erasure preventing plug 8a for controlling the propriety of recording of the cassette in the vicinity of the IC memory board 16. The erroneous erasure preventing plug 8a is formed of a conductive member as a whole and the projecting part 8e of the conductive member is brought into slidable contact with the IC memory board 16. Thus, the play of the IC memory part is prevented and static electricity generated in the board is discharged via the erroneous erasure preventing plug. Therefore, dielectric breakdown is prevented to improve the reliability of the cassette.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、カセットの記録情報を
記憶するICメモリ基板の取付構造及び静電気を逃がす
構造に関するものであり、特にICメモリ基板と誤消去
防止プラグとの接触構造に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an IC memory board mounting structure for storing information recorded in a cassette and a structure for discharging static electricity, and more particularly to a contact structure between an IC memory board and an erasure prevention plug.

【0002】[0002]

【従来の技術】従来技術における記録再生用カセット1
は、図10〜図13に示すように、四角形状をした上下
シェル2、3の中に記録再生用テープ4、例えば磁気テ
ープを巻装させた両リール5A、5Bを収納した構造と
なっている。その裏面側のコーナー近傍には、記録可の
状態又は記録不可の状態を、電子機器側で判断できる検
出穴6を設けた構造となっている。この検出穴6は、検
出穴6の上部側面に設けた誤消去操作部7A、7Bに設
けられている誤消去防止プラグ8の左右方向への摺動操
作によって、検出穴6がカセット1の内部で開口又は閉
口される。記録再生装置は、この検出穴6に検出ピンを
挿入して穴の開閉状態からテープ4の記録可又は記録不
可(再生専用)の判別をするようになっている。
2. Description of the Related Art Recording / reproducing cassette 1 in the prior art
As shown in FIGS. 10 to 13, the recording and reproducing tape 4, for example, both reels 5A and 5B on which a magnetic tape is wound are housed in the rectangular upper and lower shells 2 and 3, respectively. There is. In the vicinity of the corner on the back surface side, a detection hole 6 is provided so that the electronic device side can determine whether or not recording is possible. The detection hole 6 is formed inside the cassette 1 by the sliding operation of the erroneous erasure prevention plugs 8 provided on the erroneous erasure operation portions 7A and 7B provided on the upper side surface of the detection hole 6 in the left-right direction. It is opened or closed. The recording / reproducing apparatus inserts a detection pin into the detection hole 6 to determine whether the tape 4 is recordable or non-recordable (reproduction-only) based on the opening / closing state of the hole.

【0003】誤消去操作部7A、7Bは、図12及び図
13に示すように、上シェル2と下シェル3とのコーナ
ー近傍に設けられており、上シェル2の側面を切り欠い
た窓からなる開口部9を設け、この開口部9から誤消去
防止プラグ8の突起形状のノブ8aを臨ませるようにし
て装着し、その誤消去防止プラグ8の奥側に誤消去防止
プラグ8と略平行にカラープレート10を配設した構造
となっている。
As shown in FIGS. 12 and 13, the erroneous erasing operation sections 7A and 7B are provided in the vicinity of the corners between the upper shell 2 and the lower shell 3, and the window cut out on the side surface of the upper shell 2 is used. Is provided such that the protrusion-shaped knob 8a of the erroneous erasure prevention plug 8 is exposed from the opening 9, and the erroneous erasure prevention plug 8 is substantially parallel to the erroneous erasure prevention plug 8 on the back side thereof. The color plate 10 is arranged in the structure.

【0004】そして、図12に示すように、誤消去防止
プラグ8のノブ8aを右側にスライドさせると、誤消去
防止プラグ8自身のカラー、例えばカセットと同系色の
黒みがかった灰色が開口部9から臨んだ状態で視認で
き、記録できる状態であると識別できる。この状態の時
には、図示されていないが検出穴6を塞いだ状態になっ
ているために、電子機器は自動的に記録可の状態と判断
できる。
Then, as shown in FIG. 12, when the knob 8a of the accidental erasure prevention plug 8 is slid to the right, the color of the accidental erasure prevention plug 8 itself, for example, a blackish gray color similar to that of the cassette, is formed in the opening 9. It can be visually recognized from the front and can be identified as being in a recordable state. In this state, although not shown, the detection hole 6 is closed, so that the electronic device can automatically determine that recording is possible.

【0005】一方、図13に示すように、誤消去防止プ
ラグ8を左側にスライドさせるとノブ8aの部分だけが
開口部9から臨んだ状態となり、残りの部分は、誤消去
防止プラグ8の背後に配設してある目立つ特定色、例え
ば赤色のカラープレート10が視認でき、記録不可であ
ることが色の区別により容易に識別できる構造となって
いる。この状態の時には、図示されていないが、検出穴
6を開いた状態になっているため、電子機器は自動的に
記録不可の状態と判定する。
On the other hand, as shown in FIG. 13, when the accidental erasure prevention plug 8 is slid to the left, only the portion of the knob 8a faces the opening 9, and the remaining part is behind the accidental erasure prevention plug 8. The color plate 10 of a conspicuous specific color, for example, a red color, which is arranged in the above position can be visually recognized, and the fact that recording is not possible can be easily identified by the color distinction. In this state, although not shown, since the detection hole 6 is open, the electronic device automatically determines that recording is not possible.

【0006】カラープレート10は、目立つ特定色、例
えば赤色からなり、図14に示すように、上シェル2の
補強リブも兼ねたコーナー近傍に設けてある誤消去操作
部7Aに仮止め固定される。
The color plate 10 is made of a noticeable specific color, for example, red, and as shown in FIG. 14, is temporarily fixed to an erroneous erasing operation portion 7A provided near the corner of the upper shell 2 which also serves as a reinforcing rib. .

【0007】誤消去操作部7Aは、図14に示すよう
に、上シェル2のコーナー側面に設けた開口部9と、そ
の内側奥に上シェル2の側面と平行に設けた支持壁11
と、この支持壁11と所定間隔の溝12を形成する案内
壁13a、13bとを設けた構造となっている。溝12
は、カラープレート10の長手方向端部で仮止め固定で
きる深さに形成され、その長さはカラープレート10の
長手方向の長さよりも若干短く形成されている。
As shown in FIG. 14, the erroneous erasing operation section 7A is provided with an opening 9 provided on a side surface of a corner of the upper shell 2 and a support wall 11 provided inside the opening 9 in parallel with the side surface of the upper shell 2.
And the support wall 11 and the guide walls 13a and 13b forming the groove 12 at a predetermined interval. Groove 12
Is formed to a depth such that it can be temporarily fixed at the longitudinal end of the color plate 10, and its length is slightly shorter than the length of the color plate 10 in the longitudinal direction.

【0008】一方、下シェル3には、図15に示すよう
に、上シェル2と対応したコーナーに誤消去操作部7B
を設けた構造となっている。この誤消去操作部7Bは、
長手方向の側面に平行に誤消去防止プラグ8をガイドす
るガイド壁14と、ガイド壁14から更に奥側に平行な
支持壁15を設け、ガイド壁14と支持壁15との間で
あり下シェル3の短手方向の側面側に近接した位置に透
孔の検出穴6を設けた構造となっている。このような構
造からなる下シェル3の誤消去操作部7Bには、下シェ
ル3の側壁3bとガイド壁14の間に接点を外側に臨ま
せた状態にしてICメモリ基板16を配設し、その上か
ら誤消去防止プラグ8をガイド壁14とリブ支持壁15
の間に載せるようにして配置する。
On the other hand, in the lower shell 3, as shown in FIG. 15, the erroneous erasing operation section 7B is provided at a corner corresponding to the upper shell 2.
Has a structure. The erroneous erasing operation section 7B is
A guide wall 14 that guides the erroneous erasure prevention plug 8 in parallel to the side surface in the longitudinal direction and a support wall 15 that is parallel to the back side of the guide wall 14 are provided, and the lower shell is between the guide wall 14 and the support wall 15. 3 has a structure in which a through hole detection hole 6 is provided at a position close to the lateral side of 3 in the lateral direction. In the erroneous erasing operation portion 7B of the lower shell 3 having such a structure, the IC memory board 16 is disposed between the side wall 3b of the lower shell 3 and the guide wall 14 with the contacts facing the outside. The erasure prevention plug 8 is provided on the guide wall 14 and the rib support wall 15 from above.
Place it between them.

【0009】誤消去防止プラグ8は、 図19及び図2
0に示すように、基部8b側を楕円筒型形状に形成し、
その端部から起立させたガイド部8cと、ガイド部8c
の反対側の端部にノブ8aを配設した平板形状のカバー
部8dを設けた構造となっている。そして、ガイド部8
cとカバー部8dとの間には、上シェル2の案内壁13
c、13dとカラープレート10Aと支持壁11aとを
挟み込む構造となっている。
The erroneous erasure prevention plug 8 is shown in FIGS.
As shown in 0, the base portion 8b side is formed into an elliptic cylindrical shape,
The guide portion 8c which is erected from the end thereof and the guide portion 8c
It has a structure in which a flat plate-shaped cover portion 8d in which a knob 8a is disposed is provided at the opposite end portion. And the guide part 8
The guide wall 13 of the upper shell 2 is provided between c and the cover portion 8d.
c, 13d, the color plate 10A and the support wall 11a are sandwiched.

【0010】ICメモリ基板16は、図16及び図17
に示すように、略長方形状に形成した基板17の拡幅に
形成した左側にICチップ18を装備したメモリ搭載部
19を設け、右側の位置に電子機器の外部コネクタと接
続する端子部20を備えた構造となっている。
The IC memory substrate 16 is shown in FIGS.
As shown in FIG. 3, a memory mounting portion 19 equipped with an IC chip 18 is provided on the left side formed by widening the board 17 formed in a substantially rectangular shape, and a terminal portion 20 for connecting to an external connector of an electronic device is provided on the right side position. It has a different structure.

【0011】ICチップ18は、略中央の位置に記録再
生用テープの記録情報等を記録しておくチップであり、
保護層により覆われた構造となっている。このICチッ
プ18は端子部20のそれぞれの接点端子20a、20
b、20c、20dと接続されている。
The IC chip 18 is a chip for recording the recording information of the recording / reproducing tape at a substantially central position,
The structure is covered by a protective layer. The IC chip 18 has contact terminals 20a, 20
b, 20c, 20d.

【0012】端子部20は、4つの接点端子20a、2
0b、20c、20dを整列状態に配置し、それぞれの
接点端子20a、20b、20c、20dは外側から接
地用端子20a、クロック用端子20b、データ用端子
20c、電源用端子20dから構成されている。尚、I
Cチップ18を搭載しないで、接点端子20a、20
b、20c、20dのみを備えたICメモリ基板の構造
でもよいことは勿論である。
The terminal portion 20 includes four contact terminals 20a, 2
0b, 20c, 20d are arranged in an aligned state, and each contact terminal 20a, 20b, 20c, 20d is composed of a grounding terminal 20a, a clock terminal 20b, a data terminal 20c, and a power supply terminal 20d from the outside. . Incidentally, I
Without mounting the C chip 18, the contact terminals 20a, 20
Of course, the structure of the IC memory substrate having only b, 20c, and 20d may be used.

【0013】図15に戻って、このような構造をしたI
Cメモリ基板16を配設し、その上から誤消去防止プラ
グ8を載置する。そうすると、図18、図19及び図2
0に示すように、上シェル2のガイド壁14と支持壁1
5との間に誤消去防止プラグ8の下部側が収納され、上
シェル2の支持壁11と案内壁13bとで仮固定されて
いるカラープレート10を誤消去防止プラグ8の上部側
で挟み込んだ状態となり、且つ下シェル3の側壁側に配
設したICメモリ基板16の背部側に対峙した誤消去防
止プラグ8が摺動自在に配置された構造となる。このよ
うに誤消去防止プラグ8の下部側は外側からガイドし、
上部側は内側からガイドするようにして、摺動可能に組
み立てることができる。
Returning to FIG. 15, I having such a structure
The C memory substrate 16 is arranged, and the erroneous erasure prevention plug 8 is placed on the C memory substrate 16. Then, FIG. 18, FIG. 19 and FIG.
As shown in 0, the guide wall 14 of the upper shell 2 and the support wall 1
5, the lower side of the erroneous erasure prevention plug 8 is housed, and the color plate 10 temporarily fixed by the support wall 11 and the guide wall 13b of the upper shell 2 is sandwiched by the upper side of the erroneous erasure prevention plug 8. In addition, the erroneous erasure prevention plug 8 facing the back side of the IC memory substrate 16 arranged on the side wall of the lower shell 3 is slidably arranged. In this way, the lower side of the accidental erasure prevention plug 8 is guided from the outside,
The upper part can be slidably assembled by guiding from the inside.

【0014】[0014]

【発明が解決しようとする課題】しかしながら、上記説
明した従来技術におけるカセットに装着されるICメモ
リ基板は、取り外し可能なようにシェルの隙間に一定の
クリアランスを持ちながら挿入され、上下シェルにおい
て挟み込まれて固定された構造となっている。従って、
ガタ付きが若干あり、このために輸送中の振動等により
ICメモリ基板とシェルとが擦れ易くなり静電気が発生
する場合がある。このため最悪の場合は、ICメモリ基
板に搭載されているICチップが静電破壊する問題があ
った。
However, the IC memory substrate mounted on the cassette in the above-mentioned conventional technique is detachably inserted into the gap of the shell with a certain clearance, and is sandwiched between the upper and lower shells. It has a fixed structure. Therefore,
There is a slight backlash, which may cause the IC memory substrate and the shell to be easily rubbed with each other due to vibration or the like during transportation to generate static electricity. Therefore, in the worst case, there is a problem that the IC chip mounted on the IC memory board is electrostatically destroyed.

【0015】この問題を解決するために、シェル自体に
導電性の樹脂を使用したり、ICメモリ基板自体に帯電
防止処理を施すことも行われているが、そのぶんコスト
がかかってしまうという問題点があった。
In order to solve this problem, a conductive resin is used for the shell itself and the antistatic treatment is applied to the IC memory substrate itself, but the cost is increased accordingly. There was a point.

【0016】又、IC回路自体の放電対策も行われてい
るが部品点数が増加するなどコスト的な問題と省スペー
スに対して不利になると云う問題点があった。
Further, although measures have been taken against the discharge of the IC circuit itself, there have been problems in that it is disadvantageous in terms of cost and space saving such as an increase in the number of parts.

【0017】従って、カセット内に装着されたICメモ
リ基板の取付構造及び静電気を逃がす構造に解決しなけ
ればならない課題を有している。
Therefore, there is a problem to be solved in the mounting structure of the IC memory board mounted in the cassette and the structure for releasing static electricity.

【0018】[0018]

【課題を解決するための手段】上記課題を解決するため
に、本発明に係る記録再生用カセットは、組み込んだI
Cメモリ基板の近傍に摺動自在な誤消去防止プラグと導
電性部材により、常時接触させる構造にすることであ
る。例えば、誤消去防止プラグ全体または一部を導電性
部材で形成し、その導電性部材の凸部をICメモリ基板
に常時接触させる。または、導電性部材を誤消去防止プ
ラグにインサート成形して組み込み、この導電性部材の
延長線上をICメモリ基板に常時接触させておく構造に
することである。
In order to solve the above problems, the recording / reproducing cassette according to the present invention has a built-in I
The structure is such that the erroneous erasure prevention plug, which is slidable in the vicinity of the C memory substrate, and the conductive member are in constant contact. For example, the whole or a part of the erroneous erasure prevention plug is formed of a conductive member, and the convex portion of the conductive member is always brought into contact with the IC memory substrate. Alternatively, the conductive member may be insert-molded into the erroneous erasure prevention plug and incorporated, and the extension line of the conductive member is always in contact with the IC memory substrate.

【0019】[0019]

【作用】上記構成にした本発明の記録再生用カセット
は、内部に組み込んだICメモリ基板が、例えガタ付き
がある状態で組み込まれていても、誤消去防止プラグと
常時接触する構造にして、且つ誤消去防止プラグの接触
する部位に導電性がある構造にすることにより、ICメ
モリ基板のガタ付きを防止すると共に基板で発生する静
電気を誤消去防止プラグを介して逃がすことができるよ
うになる。
In the recording / reproducing cassette of the present invention having the above-mentioned structure, even if the IC memory substrate incorporated therein is incorporated with looseness, it is always contacted with the erroneous erasure prevention plug. Moreover, by making the contact portion of the erroneous erasure prevention plug conductive, it is possible to prevent the IC memory substrate from rattling and to release static electricity generated in the substrate through the erasure prevention plug. .

【0020】[0020]

【実施例】以下、本発明に係る記録再生用カセットのI
Cメモリ基板の近傍に装着してある誤消去防止プラグの
構造について、記録再生用カセット、例えば磁気テープ
カセットの構造を利用して以下詳細に説明する。尚、従
来技術と同様のものには理解を容易にするために同一番
号を付与して説明する。
EXAMPLE A recording / reproducing cassette I according to the present invention is described below.
The structure of the erroneous erasure prevention plug mounted in the vicinity of the C memory board will be described in detail below by using the structure of a recording / reproducing cassette, for example, a magnetic tape cassette. In addition, in order to facilitate understanding, the same parts as those of the conventional art will be described with the same numbers.

【0021】記録再生用カセット1は、図1に示すよう
に、四角形状をした上殻に相当する上シェル2と下殻に
相当する下シェル3とで構成され、その内部に記録媒体
用テープである磁気テープを巻装させた一対のテープリ
ール5A、5Bを装着した構造となっている。
As shown in FIG. 1, the recording / reproducing cassette 1 is composed of an upper shell 2 corresponding to a rectangular upper shell and a lower shell 3 corresponding to a lower shell, and a recording medium tape therein. It has a structure in which a pair of tape reels 5A and 5B around which the magnetic tape is wound is mounted.

【0022】又、記録再生用カセット1の前面側は、記
録再生用カセット1が電子機器、例えば、ディジタルビ
デオ機器等に装着された時に開閉してテープを機器の録
画再生機構に案内する開閉部24を備え、背面の側面側
であって、補強リブを形成したコーナーの上下シェル
2、3側には誤消去防止プラグ8Aを装着できる誤消去
操作部7A、7Bを設けた構造となっている。
The front side of the recording / reproducing cassette 1 is an opening / closing section for opening and closing when the recording / reproducing cassette 1 is attached to an electronic device such as a digital video device, and guiding the tape to a recording / reproducing mechanism of the device. 24 has a structure in which erroneous erasure operation portions 7A and 7B to which an erasure erasure prevention plug 8A can be attached are provided on the side faces of the back surface and on the upper and lower shells 2 and 3 of the corner where the reinforcing ribs are formed. .

【0023】又、この誤消去操作部7A、7Bと略同じ
位置であって、上シェル2の補強リブ2aと対向した下
シェル3のコーナーには、ICメモリ基板16を装着で
きるIC基板取付部23を設け、その奥側には透孔の検
出穴6を設けた構造となっている。
Also, at the corners of the lower shell 3 which are at substantially the same positions as the erroneous erasing operation portions 7A and 7B and which face the reinforcing ribs 2a of the upper shell 2, an IC substrate mounting portion on which the IC memory substrate 16 can be mounted. 23 is provided, and a detection hole 6 as a through hole is provided on the back side thereof.

【0024】誤消去防止プラグ8Aは、図1及び図3に
示すように、基部8b側を楕円筒型形状に形成し、その
端部から起立させたガイド部8cと、ガイド部8cの反
対側の端部にノブ8aを配設した平板形状のカバー部8
dと、楕円筒型形状に形成した基部8b側の基端部であ
って、ノブ8aの下方の中央位置に半球形状の凸部8e
とを設けた構造となっている。
As shown in FIGS. 1 and 3, the erroneous erasure prevention plug 8A has a base portion 8b formed in an elliptic cylindrical shape, and a guide portion 8c erected from its end portion and an opposite side of the guide portion 8c. Flat plate-shaped cover portion 8 in which a knob 8a is disposed at the end of the
d and a base end portion on the base portion 8b side formed in an elliptic cylindrical shape, and a hemispherical convex portion 8e at a central position below the knob 8a.
It has a structure with and.

【0025】そして、ガイド部8cとカバー部8dとの
間には、上シェル2の案内壁13c、13dとカラープ
レート10Aと支持壁11aとを挟み込む構造となって
いる。これら構造については、従来技術の図20を用い
て説明したので、そちらを参考にしてもらいたい。又、
誤消去防止プラグ8AとICメモリ基板16との関係
は、後述する。
The guide walls 13c and 13d of the upper shell 2, the color plate 10A and the support wall 11a are sandwiched between the guide portion 8c and the cover portion 8d. Since these structures have been described with reference to FIG. 20 of the prior art, please refer to them. or,
The relationship between the accidental erasure prevention plug 8A and the IC memory board 16 will be described later.

【0026】ここでICメモリ基板16については、従
来技術で説明した図16及び図17と同様であるのでそ
の説明は省略する。
Since the IC memory substrate 16 is the same as that shown in FIGS. 16 and 17 described in the prior art, the description thereof will be omitted.

【0027】下シェル3に設けてあるIC基板取付部2
3は、図2に示すように、下シェル3の背面側の側面で
あってコーナーに設けた補強リブ3aと側壁3bとの間
に、側壁3bの長手方向に沿って細長い2つの部屋から
なり、仕切り部3cを境にして端子収納部3dとIC収
納部3eとから形成されている。
IC board mounting portion 2 provided on the lower shell 3
As shown in FIG. 2, 3 comprises two chambers elongated along the longitudinal direction of the side wall 3b between the side wall 3b and the reinforcing rib 3a provided at the corner on the rear side surface of the lower shell 3. It is formed of a terminal storage portion 3d and an IC storage portion 3e with the partition portion 3c as a boundary.

【0028】端子収納部3dは、特に図2に示すよう
に、側壁3bに4個の整列状態に開口した接続窓部3f
を設けた構造になっている。この接続窓部3fは、電子
機器、例えばディジタル・ビデオ・テープ・レコーダの
外部コネクタと接続する構造となっている。
As shown in FIG. 2, the terminal accommodating portion 3d has a connection window portion 3f having four aligned openings on the side wall 3b.
Is provided. The connection window portion 3f has a structure for connecting to an external connector of an electronic device such as a digital video tape recorder.

【0029】IC収納部3eは、ICメモリ基板16の
メモリ搭載部19側を収納する構造となっている。
The IC housing portion 3e has a structure for housing the memory mounting portion 19 side of the IC memory substrate 16.

【0030】このような構造からなる記録再生用カセッ
ト1の組立は、図2及び図3に示すように、下シェル3
のIC基板取付部23にICメモリ基板16の接点端子
20a、20b、20c、20dを接続窓部3fから外
部に臨ませるようにして装着し、その上から誤消去防止
プラグ8Aを載せるようにして装着し、その上に上シェ
ル2を被せる。
Assembling the recording / reproducing cassette 1 having such a structure, as shown in FIG. 2 and FIG.
The contact terminals 20a, 20b, 20c, 20d of the IC memory board 16 are mounted on the IC board mounting portion 23 so as to be exposed to the outside through the connection window portion 3f, and the accidental erasure prevention plug 8A is mounted thereon. It is attached and the upper shell 2 is put on it.

【0031】そして、図4及び図5に示すように、下シ
ェル3のガイド壁14と支持壁15との間に誤消去防止
プラグ8Aの下部側が収納され、上シェル2の支持壁1
1と案内壁13bとで仮固定されているカラープレート
10を誤消去防止プラグ8Aの上部側で挟み込んだ状態
となり、且つ下シェル3の側壁側に配設したICメモリ
基板16の背部側に対峙して誤消去防止プラグ8Aが摺
動自在に配置された構造となる。このように誤消去防止
プラグ8Aの下部側は外側からガイドし、上部側は内側
からガイドするようにして、摺動可能に組み立てられて
いる。ここまでは従来技術と略同じである。
Then, as shown in FIGS. 4 and 5, the lower side of the erroneous erasure prevention plug 8A is housed between the guide wall 14 and the support wall 15 of the lower shell 3, and the support wall 1 of the upper shell 2 is accommodated.
1 and the guide wall 13b, the color plate 10, which is temporarily fixed, is sandwiched by the upper side of the erroneous erasure prevention plug 8A, and faces the back side of the IC memory substrate 16 arranged on the side wall of the lower shell 3. As a result, the erroneous erasure prevention plug 8A is slidably arranged. In this way, the erasure prevention plug 8A is slidably assembled so that the lower side is guided from the outside and the upper side is guided from the inside. Up to this point, the process is almost the same as the conventional technique.

【0032】本発明に係る実施例は、このようにして組
み立てられたICメモリ基板16の近傍に摺動自在に装
着された誤消去防止プラグ8Aと常時接触をとる構造と
なっている。以下種々の実施例について説明する。尚、
従来技術における図19と対比するとより理解し易い。
The embodiment according to the present invention has a structure in which the erroneous erasure prevention plug 8A, which is slidably mounted in the vicinity of the IC memory board 16 thus assembled, is always in contact. Various embodiments will be described below. still,
It is easier to understand in comparison with FIG. 19 in the prior art.

【0033】本発明に係る第1実施例の誤消去防止プラ
グ8Aは、図5に示すように、誤消去防止プラグ8Aの
全体を導電性部材で形成し、ICメモリ基板16の背面
側であって、対峙した位置に同じ導電性部材で一体に形
成した半球形状の凸部8eを設けた構造となっている。
この凸部8eは、ICメモリ基板16の背面側に接触
し、且つ押さえる構造となっている。尚、凸部8eの形
状は、半球形状に限定されることなく、要はICメモリ
基板16の背面側であって、対峙した位置に接触できる
大きさであればよい。
As shown in FIG. 5, the erroneous erasure prevention plug 8A of the first embodiment of the present invention is such that the entire erroneous erasure prevention plug 8A is formed of a conductive member and is on the back side of the IC memory substrate 16. Thus, a hemispherical convex portion 8e integrally formed of the same conductive member is provided at a facing position.
The convex portion 8e has a structure of contacting and pressing the back surface side of the IC memory substrate 16. The shape of the convex portion 8e is not limited to a hemispherical shape, and may be any size as long as it is on the back surface side of the IC memory substrate 16 and can be brought into contact with the facing position.

【0034】このような構造にすることによって、IC
メモリ基板16を組み込み、その近傍に装着される誤消
去防止プラグ8Aにより、ICメモリ基板16のガタ付
きを減少させ、外部コネクタとの接続の際にも動きを抑
制して外観を良くすることができると共に、電子機器の
検出ピン21が検出穴6から挿入して誤消去防止プラグ
8Aに当接した時に、ICメモリ基板16で発生してい
る静電気を逃がすことができる。又、ノブ8aに触れて
も静電気を逃がすことができる構造となっている。
With such a structure, the IC
By incorporating the memory substrate 16 and the erroneous erasure prevention plug 8A mounted in the vicinity thereof, the looseness of the IC memory substrate 16 can be reduced, and the movement can be suppressed even when connecting to an external connector to improve the appearance. At the same time, when the detection pin 21 of the electronic device is inserted from the detection hole 6 and comes into contact with the erroneous erasure prevention plug 8A, the static electricity generated in the IC memory board 16 can be released. Further, the structure is such that static electricity can be released even if the knob 8a is touched.

【0035】次に、本発明に係る第2実施例の誤消去防
止プラグについて説明する。第2実施例の誤消去防止プ
ラグは、図6に示すように、誤消去防止プラグ8B全体
を導電性部材で形成し、ICメモリ基板16の背面側で
あって対峙した位置に別部材の導電性部材の凸部8fを
インサート成形または別途取り付けた構造となってい
る。この凸部8fは、ICメモリ基板16の背面側に接
触し、且つ押さえる構造となっている。凸部8fは、導
電性部材であればよく、例えば、金属線材料又は板状材
料で形成されている。
Next, the accidental erasure prevention plug of the second embodiment according to the present invention will be described. As shown in FIG. 6, the erroneous erasure prevention plug of the second embodiment has the entire erroneous erasure prevention plug 8B formed of a conductive member, and a conductive member of another member is provided on the back side of the IC memory substrate 16 and facing it. The convex portion 8f of the elastic member is formed by insert molding or separately attached. The convex portion 8f has a structure of contacting and pressing the back surface side of the IC memory substrate 16. The convex portion 8f may be a conductive member, and is formed of, for example, a metal wire material or a plate-shaped material.

【0036】このような構造にすることによって、IC
メモリ基板16を組み込み、その近傍に装着される誤消
去防止プラグ8Bにより、ICメモリ基板16のガタ付
きを減少させ、外観を良くすることができる構造とな
り、上記第1実施例と同様の機能を奏することができ
る。
With such a structure, the IC
By incorporating the memory substrate 16 and the erroneous erasure prevention plug 8B mounted in the vicinity thereof, the structure of the IC memory substrate 16 can be reduced and the appearance thereof can be improved, and the same function as that of the first embodiment can be obtained. Can play.

【0037】次に、本発明に係る第3実施例の誤消去防
止プラグについて説明する。第3実施例の誤消去防止プ
ラグ8Cは、図7に示すように、誤消去防止プラグ8C
の一部を導電性部材で形成した構造となっている。この
一部の導電性部材は、操作する際に外部から手で接触す
る位置(ノブ8a)と、外部から挿入する検出ピン21
と接触する位置と、ICメモリ基板16の背面側に接触
する位置とを含んだ構造となっている。この内、導電性
部材で形成し、ICメモリ基板16の背面側であって対
峙した位置に同部材の導電性部材の凸部8gを一体に形
成した構造となっている。この凸部8gは、ICメモリ
基板16の背面側に接触し、且つ押さえる構造となって
いる。この凸部8gの形状は第1実施例の凸部8eと同
様にその形状は半球形状に限定されないことは勿論のこ
とである。
Next, the accidental erasure prevention plug of the third embodiment according to the present invention will be described. As shown in FIG. 7, the accidental erasure prevention plug 8C of the third embodiment is an accidental erasure prevention plug 8C.
Has a structure in which a part of it is formed of a conductive member. This part of the conductive member has a position (knob 8a) that comes into contact with the outside from the outside during operation and a detection pin 21 to be inserted from the outside.
The structure includes a position in contact with the IC memory substrate 16 and a position in contact with the back side of the IC memory substrate 16. Of these, a conductive member is used, and the convex portion 8g of the conductive member of the same member is integrally formed at the position facing the back side of the IC memory substrate 16. The convex portion 8g has a structure in which the convex portion 8g comes into contact with and holds the rear surface side of the IC memory substrate 16. Needless to say, the shape of the convex portion 8g is not limited to the hemispherical shape like the convex portion 8e of the first embodiment.

【0038】このような構造にすることによって、IC
メモリ基板16を組み込み、その近傍に装着される誤消
去防止プラグ8Cにより、ICメモリ基板16のガタ付
きを減少させ、外観を良くすることができる構造とな
り、上記第1の実施例と同様の機能を奏することができ
る。
With such a structure, the IC
By incorporating the memory substrate 16 and the erroneous erasure prevention plug 8C mounted in the vicinity thereof, the structure of the IC memory substrate 16 can be reduced and the appearance thereof can be improved, and the same function as that of the first embodiment can be obtained. Can be played.

【0039】次に、本発明に係る第4実施例の誤消去防
止プラグについて説明する。第4実施例の誤消去防止プ
ラグ8Dは、図8に示すように、誤消去防止プラグ8D
の一部を導電性部材で形成した構造となっている。この
一部の導電性部材は、操作する際に外部から手で接触す
る位置と、外部から挿入する検出ピン21と接触する位
置と、ICメモリ基板16の背面側に接触する位置とを
含んだ構造となっている。この内、導電性部材で形成
し、ICメモリ基板16の背面側であって対峙した位置
に別部材の導電性部材の凸部8hをインサート成形また
は別途取り付けて導電性部材の延長線上に設けた構造と
なっている。この凸部8hは、ICメモリ基板16の背
面側に接触し、且つ押さえる構造となっている。
Next, the accidental erasure prevention plug of the fourth embodiment according to the present invention will be explained. The mistaken erasure prevention plug 8D of the fourth embodiment is, as shown in FIG.
Has a structure in which a part of it is formed of a conductive member. This part of the conductive member includes a position where it is manually contacted from the outside when it is operated, a position where it is contacted with the detection pin 21 inserted from the outside, and a position where it is contacted with the back side of the IC memory board 16. It has a structure. Of these, formed by a conductive member, and provided on the extension line of the conductive member by insert-molding or separately attaching the convex portion 8h of the conductive member of another member at the position facing the back side of the IC memory substrate 16. It has a structure. The convex portion 8h has a structure of contacting and pressing the back surface side of the IC memory substrate 16.

【0040】このような構造にすることによって、IC
メモリ基板16を組み込み、その近傍に装着される誤消
去防止プラグ8Dにより、ICメモリ基板16のガタ付
きを減少させ、外観を良くすることができる構造とな
り、上記第1実施例と同様の機能を奏することができ
る。
With this structure, the IC
By incorporating the memory substrate 16 and the erroneous erasure prevention plug 8D mounted in the vicinity thereof, the IC memory substrate 16 has a structure that can reduce looseness and improve the appearance, and has the same function as that of the first embodiment. Can play.

【0041】次に本発明に係る第5実施例の誤消去防止
プラグについて説明する。第5実施例の誤消去防止プラ
グ8Eは、図9に示すように、誤消去防止プラグ8E内
部に別部材の導電性部材22をインサート成形で設けた
構造となっている。この導電性部材22は、操作する際
に外部から手で接触する位置22aと、外部から挿入す
る検出ピン21と接触する位置22bと、ICメモリ基
板16の背面側に接触する位置から突出した延長線上に
設けた凸部22cとを接続した構造となっている。この
凸部22cは、ICメモリ基板16の背面側であって、
対峙した位置に接触し、且つ押さえる構造となってい
る。
Next, the accidental erasure prevention plug of the fifth embodiment according to the present invention will be explained. As shown in FIG. 9, the mistaken erasure prevention plug 8E of the fifth embodiment has a structure in which a conductive member 22 which is a separate member is provided by insert molding inside the mistaken erasure prevention plug 8E. The conductive member 22 extends from a position 22a that comes into contact with the outside from the outside during operation, a position 22b that comes into contact with the detection pin 21 inserted from the outside, and a position that comes into contact with the back side of the IC memory board 16. It has a structure in which the convex portion 22c provided on the line is connected. This convex portion 22c is on the back surface side of the IC memory substrate 16,
The structure is such that it touches the facing position and holds it down.

【0042】このような構造にすることによって、IC
メモリ基板16を組み込み、その近傍に装着される誤消
去防止プラグ8Eにより、ICメモリ基板16のガタ付
きを減少させ、外観を良くすることができる構造とな
り、上記第1実施例と同様の機能を奏することができ
る。
With such a structure, the IC
By incorporating the memory substrate 16 and the erroneous erasure prevention plug 8E mounted in the vicinity thereof, the structure of the IC memory substrate 16 can be reduced and the appearance thereof can be improved, and the same function as that of the first embodiment can be obtained. Can play.

【0043】[0043]

【発明の効果】以上説明したように、本発明に係る記録
再生用カセットは、ICメモリ基板を組み込んだ近傍に
装着した誤消去防止プラグと常時接触させるようにした
ことにより、基板に発生する静電気を逃がし静電破壊を
未然に防止し、カセットの信頼性を高めることができ
る。このことは、ICメモリ基板のIC回路に特別な静
電対策を行わなくてもよく、コストを抑えることができ
ると云う効果がある。
As described above, since the recording / reproducing cassette according to the present invention is always brought into contact with the erroneous erasure prevention plug mounted in the vicinity where the IC memory board is incorporated, static electricity generated on the board is eliminated. It is possible to prevent the electrostatic discharge damage and to improve the reliability of the cassette. This has the effect that the IC circuit of the IC memory substrate does not need to be provided with any special countermeasure against static electricity, and the cost can be suppressed.

【0044】又、誤消去防止プラグを常時ICメモリ基
板に接触させるようにしたことにより、ICメモリ基板
のガタ付きを少なくさせ、外部コネクタとの接続時にお
いても、基板自体の動きを抑制して外観を良くし、外部
コネクタとの安定した接触を可能にし、外部コネクタの
耐久性を向上させることができると云う効果がある。
Further, since the erroneous erasure prevention plug is always brought into contact with the IC memory board, rattling of the IC memory board is reduced, and movement of the board itself is suppressed even when the IC memory board is connected to an external connector. It has the effects of improving the appearance, enabling stable contact with the external connector, and improving the durability of the external connector.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係る記録再生用カセットの全体斜視図
である。
FIG. 1 is an overall perspective view of a recording / reproducing cassette according to the present invention.

【図2】同下シェル側の誤消去操作部及びIC基板取付
部を示した要部拡大図である。
FIG. 2 is an enlarged view of an essential part showing an erroneous erasing operation section and an IC board mounting section on the lower shell side.

【図3】同記録再生用カセットの誤消去操作部及びIC
基板取付部の部分破断斜視図である。
FIG. 3 is an erroneous erasing operation section and IC of the recording / reproducing cassette.
It is a partially broken perspective view of a board attachment part.

【図4】同ICメモリ基板と誤消去操作リブを装着した
様子を示した説明図である。
FIG. 4 is an explanatory view showing a state in which the IC memory substrate and an erroneous erasing operation rib are attached.

【図5】本発明に係る第1実施例の誤消去防止プラグを
ICメモリ基板を常時押圧して接触させた構造を示した
図4のC−C線断面説明図である。
5 is a cross-sectional view taken along the line CC of FIG. 4, showing a structure in which the erroneous erasure prevention plug of the first embodiment according to the present invention is constantly pressed against and brought into contact with the IC memory substrate.

【図6】同第2実施例の誤消去防止プラグをICメモリ
基板を常時押圧して接触させた構造を示した図4のC−
C線断面説明図である。
FIG. 6 is a C- of FIG. 4 showing a structure in which the erroneous erasure prevention plug of the second embodiment is in constant contact with the IC memory substrate by pressing.
It is a C line cross section explanatory drawing.

【図7】同第3実施例の誤消去防止プラグをICメモリ
基板を常時押圧して接触させた構造を示した図4のC−
C線断面説明図である。
FIG. 7 is a C- of FIG. 4 showing a structure in which the erroneous erasure prevention plug of the third embodiment is in constant contact with the IC memory substrate by pressing.
It is a C line cross section explanatory drawing.

【図8】同第4実施例の誤消去防止プラグをICメモリ
基板を常時押圧して接触させた構造を示した図4のC−
C線断面説明図である。
FIG. 8 is a C- of FIG. 4 showing a structure in which the erroneous erasure prevention plug of the fourth embodiment is always pressed against and brought into contact with the IC memory substrate.
It is a C line cross section explanatory drawing.

【図9】同第5実施例の誤消去防止プラグをICメモリ
基板を常時押圧して接触させた構造を示した図4のC−
C線断面説明図である。
FIG. 9 is a C- of FIG. 4 showing a structure in which the erroneous erasure prevention plug of the fifth embodiment is in constant contact with the IC memory substrate by pressing.
It is a C line cross section explanatory drawing.

【図10】記録再生用カセットの略示的平面図である。FIG. 10 is a schematic plan view of a recording / reproducing cassette.

【図11】記録再生用カセットの略示的背面図である。FIG. 11 is a schematic rear view of the recording / reproducing cassette.

【図12】記録再生用カセットの誤消去防止プラグを装
着した側面側の記録可の状態を示す略示的説明図であ
る。
FIG. 12 is a schematic explanatory view showing a recordable state on the side surface of the recording / reproducing cassette on which an erroneous erasure prevention plug is attached.

【図13】記録再生用カセットの誤消去防止プラグを装
着した側面側の記録不可の状態を示す略示的説明図であ
る。
FIG. 13 is a schematic explanatory view showing a state in which recording cannot be performed on the side surface of the recording / reproducing cassette on which the accidental erasure prevention plug is attached.

【図14】上シェル側の誤消去操作部の要部を示した説
明図である。
FIG. 14 is an explanatory diagram showing a main part of an erroneous erasing operation section on the upper shell side.

【図15】下シェル側の誤消去操作部の要部を示した説
明図である。
FIG. 15 is an explanatory diagram showing a main part of an erroneous erasing operation section on the lower shell side.

【図16】ICメモリ基板の側面図である。FIG. 16 is a side view of an IC memory board.

【図17】ICメモリ基板の端子側の平面図である。FIG. 17 is a plan view of the terminal side of the IC memory board.

【図18】従来技術における図12のB−B線断面図で
ある。
18 is a sectional view taken along line BB of FIG. 12 in the related art.

【図19】図18のA−A線断面図である。19 is a cross-sectional view taken along the line AA of FIG.

【図20】従来技術の誤消去操作部の構造を破断して示
した要部斜視図である。
FIG. 20 is a perspective view of a main part showing a broken structure of a conventional erroneous erasing operation section.

【符号の説明】[Explanation of symbols]

1 記録再生用カセット 2 上シェル 2a 補強リブ 3 下シェル 3a 補強リブ 3b 側壁 3c 仕切り部 3d 端子収納部 3e IC収納部 3f 接続窓部 4 記録再生用テープ 5A、5B 両リール 6 検出穴 7A、7B 誤消去操作部 8 誤消去防止プラグ 8a ノブ 8b 基部 8c ガイド部 8d カバー部 8e、8f、8g、8h 凸部 9 開口部 10 カラープレート 11 支持壁 12 溝 13a、13b 案内壁 14 ガイド壁 15 支持壁 16 ICメモリ基板 17 基板 18 ICチップ 19 メモリ搭載部 20 端子部 21 検出ピン 22 導電性部材 22a 手で抵触する位置 22b 検出ピン21と接触する位置 22c 凸部 23 IC基板取付部 1 Recording / Reproducing Cassette 2 Upper Shell 2a Reinforcing Rib 3 Lower Shell 3a Reinforcing Rib 3b Side Wall 3c Partition 3d Terminal Storage 3e IC Storage 3f Connection Window 4 Recording / Reproducing Tape 5A, 5B Both Reels 6 Detection Holes 7A, 7B Accidental erasure operation section 8 Accidental erasure prevention plug 8a Knob 8b Base section 8c Guide section 8d Cover section 8e, 8f, 8g, 8h Convex section 9 Opening section 10 Color plate 11 Support wall 12 Groove 13a, 13b Guide wall 14 Guide wall 15 Support wall 16 IC memory board 17 board 18 IC chip 19 memory mounting section 20 terminal section 21 detection pin 22 conductive member 22a position where hand touches 22b position where detection pin 21 contacts 22c convex section 23 IC board mounting section

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 略四角形状の上下シェルで形成されたカ
セットと、電子機器の外部コネクタと接触して接続する
接点端子を備えたICメモリ基板と、摺動操作によりカ
セットの記録可、不可を行い、この操作に応じてカセッ
トの記録可、不可状態を検出する検出穴を開閉する誤消
去防止プラグとからなり、前記カセットの適宜位置に前
記ICメモリ基板の接点端子を外側に臨ませて装着した
近傍位置に、前記誤消去防止プラグを摺動自在に装着し
た記録再生用カセットであって、前記誤消去防止プラグ
には、前記ICメモリ基板を常時押圧して接触させて電
気的接続を得る接触手段を設けたことを特徴とする記録
再生用カセット。
1. A cassette formed of upper and lower shells having a substantially rectangular shape, an IC memory board having contact terminals for contacting and connecting with an external connector of an electronic device, and a cassette that can be recorded by a sliding operation. And an erroneous erasure prevention plug that opens and closes a detection hole that detects whether the cassette is recordable or not recordable according to this operation, and mounts the contact terminal of the IC memory board facing the outside at an appropriate position of the cassette. In the recording / reproducing cassette, the erroneous erasure prevention plug is slidably attached to the adjacent position, and the erroneous erasure prevention plug is constantly pressed to contact the IC memory substrate to obtain an electrical connection. A recording / reproducing cassette characterized in that a contact means is provided.
【請求項2】 前記接触手段は、前記誤消去防止プラグ
全体を導電性部材で形成し、且つ前記ICメモリ基板と
対峙する位置に凸部を形成し、該凸部を前記ICメモリ
基板に常時押圧して接触させたことを特徴とする請求項
1に記載の記録再生用カセット。
2. The contact means forms the entire erroneous erasure prevention plug with a conductive member and forms a convex portion at a position facing the IC memory substrate, and the convex portion is always formed on the IC memory substrate. The recording / reproducing cassette according to claim 1, wherein the cassette is pressed and brought into contact.
【請求項3】 前記接触手段は、前記誤消去防止プラグ
の一部を導電性部材で形成し、該導電性部材の一部であ
って、前記ICメモリ基板と対峙する位置に凸部を形成
し、該凸部を前記ICメモリ基板に常時押圧して接触さ
せるようにしたことを特徴とする請求項1に記載の記録
再生用カセット。
3. The contact means forms a part of the erroneous erasure prevention plug with a conductive member, and forms a convex portion at a position facing the IC memory substrate, which is a part of the conductive member. 2. The recording / reproducing cassette according to claim 1, wherein the convex portion is always pressed against and brought into contact with the IC memory substrate.
【請求項4】 前記接触手段は、前記誤消去防止プラグ
に導電性部材をインサート成形により組み込み、該組み
込んだ導電性部材の延長線上を前記ICメモリ基板に常
時押圧して接触させるようにしたことを特徴とする請求
項1に記載の記録再生用カセット。
4. The contact means incorporates a conductive member into the erroneous erasure prevention plug by insert molding, and an extension line of the incorporated conductive member is constantly pressed against the IC memory substrate to make contact with the IC memory substrate. The recording / reproducing cassette according to claim 1.
JP11292495A 1995-05-11 1995-05-11 Recording/reproducing cassette Pending JPH08306166A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11292495A JPH08306166A (en) 1995-05-11 1995-05-11 Recording/reproducing cassette

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11292495A JPH08306166A (en) 1995-05-11 1995-05-11 Recording/reproducing cassette

Publications (1)

Publication Number Publication Date
JPH08306166A true JPH08306166A (en) 1996-11-22

Family

ID=14598909

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11292495A Pending JPH08306166A (en) 1995-05-11 1995-05-11 Recording/reproducing cassette

Country Status (1)

Country Link
JP (1) JPH08306166A (en)

Similar Documents

Publication Publication Date Title
US5506736A (en) Memory arrangement for tape cassettes used in recording and/or reproduction
EP0572925B1 (en) Recording medium cassette and a recording/reproducing apparatus
KR100238909B1 (en) Ic card reading/writing device
JPH10135669A (en) Electronic apparatus
US5455722A (en) A cassette having a recording medium for use with a recording/reproducing apparatus
JPH08306166A (en) Recording/reproducing cassette
JP3584021B2 (en) External storage unit and information processing apparatus having the same
KR100887110B1 (en) Cartridge for game machine
JPH0714347A (en) Ic substrate fitting structure for tape cassette
KR100263681B1 (en) Recording medium cassette and a recording/reproducing apparatus
US6513722B1 (en) Cartridge and memory medium comprising cartridge and plate memory
JP2001229352A (en) Memory card cartridge, its setting device, and memory card setting system
JPH08315544A (en) Cassette for recording/reproducing
KR100247960B1 (en) Tape recorder
JP3380968B2 (en) Tape cartridge
JP3393233B2 (en) Substrate mounting structure for recording / playback cassette
US5701229A (en) Station device to which is connected an electronic apparatus such as tape recorder
JPH07312063A (en) Tape cassette
JPH10172262A (en) Recording and reproducing cassette providing identification substrate
JPH1027457A (en) Cassette for housing recording medium
KR930002255Y1 (en) Cassette tape record
JPH08273329A (en) Cassette for recording and reproduction
JP2001307457A (en) Tape cassette
JPH10124627A (en) Memory card loading device
JP2002157854A (en) Cartridge and recording and reproducing device