JPH08275186A - Digital convergence device - Google Patents

Digital convergence device

Info

Publication number
JPH08275186A
JPH08275186A JP7072687A JP7268795A JPH08275186A JP H08275186 A JPH08275186 A JP H08275186A JP 7072687 A JP7072687 A JP 7072687A JP 7268795 A JP7268795 A JP 7268795A JP H08275186 A JPH08275186 A JP H08275186A
Authority
JP
Japan
Prior art keywords
points
data
clock
correction amount
broadcast
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7072687A
Other languages
Japanese (ja)
Inventor
Kichiji Tsuzuki
吉司 都築
Hisayuki Mihara
久幸 三原
Tsutomu Sakamoto
務 坂本
Masanori Fujiwara
正則 藤原
Toshio Obayashi
稔夫 尾林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Toshiba AVE Co Ltd
Original Assignee
Toshiba Corp
Toshiba AVE Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Toshiba AVE Co Ltd filed Critical Toshiba Corp
Priority to JP7072687A priority Critical patent/JPH08275186A/en
Publication of JPH08275186A publication Critical patent/JPH08275186A/en
Pending legal-status Critical Current

Links

Landscapes

  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

PURPOSE: To reduce the product cost by selecting arithmetic point between data storage points for PAL and NTSC broadcast programs to be the same apparently so as to use the circuit component in common thereby avoiding the increase in the circuit scale. CONSTITUTION: The number of data storage points in the vertical direction is selected the same between a PAL broadcast and an NTSC broadcast in the operation of a clock generator 1. Furthermore, the number of arithmetic points between storage points at PAL broadcast is increased more than that at NTSC broadcast. In the case of PAL broadcast, same data as data on one preceding line are set once per several scanning lines. Thus, the configuration of an arithmetic circuit 52 is the same for the NTSC and PAL broadcast. As a result, the number of apparent arithmetic points as a correction amount for both the broadcast programs is made equal to each other.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、カラーテレビジョン受
像機やRGB三管式投射型プロッジェション受像機等に
用いられるディジタルコンバーセンス装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a digital convergence device used in a color television receiver, an RGB three-tube projection type projection receiver and the like.

【0002】[0002]

【従来の技術】近年、カラーテレビジョン受像機の大型
化・ワイド化(横長化)が一段と進み、投射型プロジェ
クション受像機が脚光を浴びている。この投射型プロジ
ェクション受像機ではR、G、Bの三原色の映像信号を
それぞれの投射管に供給し、各投射管から出力される映
像をスクリーンに重ね合わせることでカラー映像を得
る。しかし各投射管のスクリーンに対する入射角は異な
っているためスクリーン上では色ズレが生じる。この色
ズレをなくすための対策として、投射管にコイルを設
け、このコイルに補正信号を供給して磁界を誘発させる
ことにより電子ビームの偏向方向を変え、スクリーン上
でR、G、B映像を完全に一致させて良好な映像を映出
する。この補正電流を発生する一連の装置がいわゆるコ
ンバーゼンス補正装置である。
2. Description of the Related Art In recent years, color television receivers have become larger and wider (wider), and projection type projection receivers have been in the limelight. In this projection type projection image receiver, image signals of three primary colors of R, G and B are supplied to the respective projection tubes, and the images output from the respective projection tubes are superimposed on the screen to obtain a color image. However, since the incident angles of the projection tubes with respect to the screen are different, color deviation occurs on the screen. As a measure to eliminate this color misregistration, a coil is provided in the projection tube, and the deflection direction of the electron beam is changed by inducing a magnetic field by supplying a correction signal to this coil to display R, G, B images on the screen. Project a good image with perfect matching. A series of devices that generate this correction current are so-called convergence correction devices.

【0003】従来のディジタルコンバーゼンス装置は、
1画面分の補正データを記憶可能な容量のメモリにコン
バーゼンス補正信号を発生するためのデータをあらかじ
め格納しておき、走査に同期してデータを読み出し、デ
ジタル/アナログ変換し、これをコンバーゼンス補正用
のコイルに補正電流として供給するものである。
A conventional digital convergence device is
Data for generating a convergence correction signal is stored in advance in a memory having a capacity capable of storing correction data for one screen, the data is read in synchronization with scanning, digital / analog conversion is performed, and this is used for convergence correction. Is supplied as a correction current to the coil.

【0004】周知のようにCRT受像機は、電子ビーム
を水平及び垂直方向に連続的に走査して画像を形成する
ため、補正電流も連続していなければならない。補正電
流を連続的に発生するには、図6の(a)、(b)に示
すデータ保管ポイント数を増やせばよいが、保管ポイン
ト数を増やした分使用する保管装置が大きくなりコスト
や装置規模の増大が問題となる。
As is well known, the CRT receiver continuously scans the electron beam in the horizontal and vertical directions to form an image, so that the correction current must also be continuous. In order to continuously generate the correction current, the number of data storage points shown in (a) and (b) of FIG. 6 may be increased. The increase in scale becomes a problem.

【0005】従って任意ポイント(以下演算ポイント)
の補正量を得るため、通常はデータ保管ポイント数は増
やさずに、任意のデータ保管ポイントに対しては次のデ
ータ保管ポイントに保管されているデータとの両者から
演算によって算出している。従来上記方法により、保管
装置からのデータ読みだしや演算ポイントの補正量の演
算などをリアルタイムで行うことで、補正電流を連続的
に発生させてコンバーゼンス補正を行っていた。
Therefore, an arbitrary point (hereinafter, calculation point)
In order to obtain the correction amount of, the number of data storage points is not normally increased, and an arbitrary data storage point is calculated by calculation from both the data stored in the next data storage point. Conventionally, according to the above-described method, the data is read from the storage device and the correction amount of the calculation point is calculated in real time, so that the correction current is continuously generated to perform the convergence correction.

【0006】以下従来のデジタルコンバーゼンス装置に
ついて図を用いて詳細に説明する。図5は従来のコンバ
ーゼンス補正装置のR、G、Bそれぞれの水平方向、垂
直方向の計6つの補正装置のうちの1装置を表す構成
図。図6の(a)、(b)は従来のデータ保管ポイン
ト、演算ポイントの設定例を示す。
A conventional digital convergence device will be described in detail below with reference to the drawings. FIG. 5 is a block diagram showing one of a total of six correction devices in the horizontal and vertical directions of each of the conventional convergence correction devices R, G, and B. FIGS. 6A and 6B show examples of setting conventional data storage points and calculation points.

【0007】図5において、51はデータ保管ポイント
の補正量データの保管装置で、例えばRAM、ROM等
である。この保管装置51は、アドレス制御装置55に
より指定されたアドレスに対応した場所にあらかじめ保
管した補正量データを演算装置52に出力する。アドレ
ス制御装置55はクロック発生装置57のクロックによ
って信号を出力するタイミングが制御される。演算装置
52は、演算ポイントの補正量を保管している周囲のデ
ータ保管ポイントの補正量データをもとに演算によって
算出する装置である。53はディジタルデータをアナロ
グデータに変換するD/A変換装置で、このアナログデ
ータ出力はローパスフィルタ54によって平滑され補正
電流とコンバーゼンス補正用コイルへ供給される。
In FIG. 5, reference numeral 51 is a storage device for the correction amount data of the data storage points, which is, for example, a RAM, a ROM or the like. The storage device 51 outputs the correction amount data stored in advance in a location corresponding to the address designated by the address control device 55 to the arithmetic device 52. The address controller 55 controls the timing of outputting a signal by the clock of the clock generator 57. The calculation device 52 is a device that calculates the correction amount of the calculation point based on the correction amount data of the surrounding data storage points storing the correction amount. Reference numeral 53 is a D / A converter for converting digital data into analog data. The analog data output is smoothed by a low pass filter 54 and supplied to a correction current and a convergence correction coil.

【0008】図6の(a)、(b)は一つのポイント設
定例で、垂直方向に7ポイント、水平方向に8ポイント
のデータ保管ポイントを、またデータ保管ポイント間の
演算ポイントは水平方向に4ポイント、垂直方向に3ポ
イント設定してある。通常デジタルコンバーゼンス補正
装置において垂直方向の全ポイント(データ保管ポイン
ト+演算ポイント)数は、対応する放送方式の1フィー
ルド走査線数とほぼ同数に設定されている。すなわち図
6の(a)、(b)はこの方式の原理を説明するためポ
イント数を減らした簡易モデルである。
FIGS. 6 (a) and 6 (b) show an example of one point setting. There are 7 data storage points in the vertical direction and 8 data storage points in the horizontal direction, and the calculation points between the data storage points are in the horizontal direction. 4 points and 3 points in the vertical direction are set. Normally, in the digital convergence correction device, the total number of points (data storage points + calculation points) in the vertical direction is set to be approximately the same as the number of 1-field scanning lines of the corresponding broadcasting system. That is, FIGS. 6A and 6B are simple models in which the number of points is reduced in order to explain the principle of this method.

【0009】また、図6の(a)のデータ保管ポイント
を示す円内の数字は、補正量保管装置51に対応するア
ドレスを表し、あるポイントの例えばRの水平方向の補
正量データは補正量保管装置51内の円内に示す数字で
指定される場所に保管されているものとする。図6の
(b)はアドレスデータ37、38、47、48のデー
タ保管ポイント付近の拡大図でデータ保管ポイントの円
内の数字は補正量データを表す。図6の(b)のAはア
ドレス37に、Bはアドレス38、Cはアドレス47、
Dはアドレス48に保管された補正量データ(そのポイ
ントにおける例えばRの水平方向の補正量)とする。
Further, the numbers in the circles indicating the data storage points in FIG. 6A represent the addresses corresponding to the correction amount storage device 51, and the correction amount data of a certain point, for example, R in the horizontal direction, is the correction amount. It is assumed that the storage device 51 is stored in a place designated by a number shown in a circle. FIG. 6B is an enlarged view of the address data 37, 38, 47, 48 in the vicinity of the data storage points, and the numbers in the circles of the data storage points represent the correction amount data. In FIG. 6B, A is address 37, B is address 38, C is address 47,
D is the correction amount data stored in the address 48 (for example, the correction amount in the horizontal direction of R at that point).

【0010】図6の(b)の演算ポイントXの補正量デ
ータを直線的に演算する場合。演算ポイントXは、アド
レス37、38、47、48のデータ保管ポイントの補
正量データの影響を受ける。まず、ポイントXを含む列
とAB及びCDを含むそれぞれの行との交点の演算ポイ
ントY,Zの補正量は、
When the correction amount data at the calculation point X in FIG. 6B is calculated linearly. The calculation point X is affected by the correction amount data of the data storage points at the addresses 37, 38, 47 and 48. First, the correction amount of the calculation points Y and Z at the intersection of the column including the point X and the respective rows including the AB and the CD is

【0011】[0011]

【数1】Y=A+(A−B)/5 Z=C+(C−D)/5 となる。よって、 X=Y+(Y−Z)/4 =(3/2)Aー(1/4)B−(3/10)C+(1/20)D になる。上記数式を回路にすると例えば図7のような演
算装置となる。図7の(a)は入力する2つの補正量デ
ータから演算ポイント間の補正量を演算し一方の補正量
データから他方の補正量データまで直線的に増減するよ
うな演算ポイントの補正量を演算する回路である図6の
(c)、(d)、(e)のグラフで説明すると、例えば
図6の(b)に示す演算ポイント1、2、3、4の補正
量を、図7の(a)の回路構成で演算する事で図6の
(d)になる。
## EQU1 ## Y = A + (AB) / 5 Z = C + (CD) / 5. Therefore, X = Y + (Y−Z) / 4 = (3/2) A− (1/4) B− (3/10) C + (1/20) D. When the above mathematical formula is converted into a circuit, for example, an arithmetic unit as shown in FIG. 7 is obtained. In FIG. 7A, the correction amount between the calculation points is calculated from the two input correction amount data, and the correction amount of the calculation points is calculated so as to increase or decrease linearly from one correction amount data to the other correction amount data. Explaining the graphs of (c), (d), and (e) of FIG. 6 which are the circuits to be performed, for example, the correction amounts of the calculation points 1, 2, 3, and 4 shown in (b) of FIG. By calculating with the circuit configuration of (a), it becomes (d) of FIG.

【0012】図7の(b)は図7の(a)の構成を1演
算ユニットと考え、これを3っつ組合わせた構成を表わ
す。この回路構成によって図6の(b)の演算ポイント
Xを算出することができる。なお図7の(a)中のn
は、2つの補正量データ間の演算ポイント数を表す。
FIG. 7B shows a configuration in which the configuration of FIG. 7A is considered as one arithmetic unit and three of them are combined. With this circuit configuration, the calculation point X in FIG. 6B can be calculated. In addition, n in FIG.
Represents the number of calculation points between the two correction amount data.

【0013】上記のように従来のディジタルコンバーゼ
ンス補正装置で、NTSC放送とPAL放送の両放送に
対応する装置を考えると走査線数はNTSC放送の52
5本に対して、PAL放送は625本である。このた
め、各放送に対応した垂直方向のデータ保管ポイント及
び演算ポイントの設定は図8、図9の各方式が採用され
ていた。図8は、n=43の場合で
As described above, considering a conventional digital convergence correction apparatus compatible with both NTSC broadcasting and PAL broadcasting, the number of scanning lines is 52 for NTSC broadcasting.
There are 625 PAL broadcasts, compared to five. For this reason, the methods of FIGS. 8 and 9 have been adopted for setting the vertical data storage points and calculation points corresponding to each broadcast. FIG. 8 shows the case of n = 43.

【0014】[0014]

【数2】(演算ポイント数)×(データ保管ポイント間
数)+(データ保管ポイント数)=1フィールド走査線
数 NTSC 43 × 6 + 7 = 265 PAL 51 × 6 + 8 = 309 となる、この場合のディジタルコンバーゼンス補正装置
は図10に示す構成となる。図5の方式と比較すると両
放送に対応するクロック発生装置103が必要となる。
この方式の場合はアドレス制御装置102及び補正量保
管装置101は、保管するデータ数の多いPAL放送に
対応できる装置とする必要があった。
[Equation 2] (Number of calculation points) × (Number of data storage points) + (Number of data storage points) = 1 Number of field scanning lines NTSC 43 × 6 + 7 = 265 PAL 51 × 6 + 8 = 309 The digital convergence correction device in that case has the configuration shown in FIG. Compared with the system of FIG. 5, the clock generator 103 corresponding to both broadcasts is required.
In the case of this system, the address control device 102 and the correction amount storage device 101 have to be devices capable of supporting PAL broadcasting with a large amount of data to be stored.

【0015】具体的に従来の一方式の放送に対する保管
装置と比較して見ると垂直方向のデータ保管ポイントが
1ポイント増えた場合、水平方向のデータ保管ポイント
数8のとき新たに8ポイント分のデータを保管する必要
がある。また、1ポイントにつきR、G、Bの水平方向
と垂直方向の計6っつのデータがあるので、8ポイント
では48データになる。1データを13ビットとする
と、新たに624ビットが必要となためRAM或いはR
OMの規模が大きくなっていた。
Specifically, when compared with the conventional storage device for broadcasting of one system, when the number of data storage points in the vertical direction is increased by one point, when the number of data storage points in the horizontal direction is eight, eight new data storage points are added. You need to save the data. Further, since there are a total of 6 data in the horizontal and vertical directions of R, G, B per point, there are 48 data at 8 points. If one data is 13 bits, 624 bits are newly required, so RAM or R
The scale of OM was getting bigger.

【0016】図9の例は、データ保管ポイント数を同数
とした場合で、PAL放送時は走査線が多い分データ保
管ポイント間の演算ポイント数を増やしている。図9は
n=43、m=51とした場合、
In the example of FIG. 9, the number of data storage points is the same, and the number of calculation points between data storage points is increased due to the large number of scanning lines during PAL broadcasting. In FIG. 9, when n = 43 and m = 51,

【0017】[0017]

【数3】(演算ポイント数)×(データ保管ポイント間
数)+(データ保管ポイント数)=1フィールド走査線
数 NTSC 43 × 6 + 7 = 265 PAL 51 × 6 + 7 = 313 となる。この場合のディジタルコンバーゼンス補正装置
の構成例を図11に、演算装置の構成例を第12図に示
す。図12は、図7(b)演算ユニット773位置にあ
たる演算ユニットの構成を表す。図5、図7と比べて、
クロック発生装置113が両放送用になったこと、演算
装置に1/ (m+1)回路123が追加されたことが違
う点である。このため演算回路は、NTSC放送時は1
/ (n+1)回路122を使い、PAL放送時は1/
(m+1)回路123を使う2通りの系が必要となる。
また第12図には図示してないが、ラッチ回路71のク
ロック74は、1/ (n+1)回路122が選択された
場合と、1/ (m+1)回路123が選択された場合で
はそれぞれに対応した違うタイミングのクロックが必要
であった。
## EQU00003 ## (Number of calculation points) .times. (Number of data storage points) + (number of data storage points) = 1 number of field scanning lines NTSC 43.times.6 + 7 = 265 PAL 51.times.6 + 7 = 313. FIG. 11 shows a configuration example of the digital convergence correction device in this case, and FIG. 12 shows a configuration example of the arithmetic device. FIG. 12 shows the configuration of the arithmetic unit corresponding to the position of the arithmetic unit 773 in FIG. 7B. Compared to FIG. 5 and FIG.
The difference is that the clock generator 113 is for both broadcasts and the 1 / (m + 1) circuit 123 is added to the arithmetic unit. Therefore, the arithmetic circuit is set to 1 for NTSC broadcasting.
/ (N + 1) circuit 122 is used for 1 / PAL broadcasting
Two systems using the (m + 1) circuit 123 are required.
Although not shown in FIG. 12, the clock 74 of the latch circuit 71 corresponds to the case where the 1 / (n + 1) circuit 122 is selected and the case where the 1 / (m + 1) circuit 123 is selected. I needed a clock with different timing.

【0018】本説明では演算回路例として直線的に補間
する直線補間回路で説明したが。他に曲線補間回路もあ
る。曲線補間回路は、例えばディジタルフィルタによっ
て補間する構成などがあるが、放送によって演算ポイン
ト数が異なるとそれぞれに対応する系統が必要となるこ
とは直線補間回路と同じで、回路構成が複雑なだけ2系
にした場合の回路規模はより大きくなる。
In the present description, the linear interpolation circuit for linearly interpolating has been described as an example of the arithmetic circuit. There is also a curve interpolation circuit. The curved line interpolation circuit has a configuration in which it is interpolated by a digital filter, for example, but it is the same as the linear interpolation circuit in that a system corresponding to each of the different calculation points depending on the broadcast is required. The circuit scale becomes larger when the system is used.

【0019】また、その他に曲線補間回路を必要とする
カラーテレビジョン受像機もあるが、先に説明したよう
に放送によって演算ポイント数が異なるとそれぞれに対
応する系が必要となり、この場合は回路構成が複雑な分
2系にした場合の回路規模はより増大する。
There are other color television receivers that require a curve interpolation circuit, but as described above, when the number of calculation points differs depending on the broadcast, a system corresponding to each is required. In this case, the circuit is required. The circuit scale is further increased when the configuration is divided into two systems.

【0020】[0020]

【発明が解決しようとする課題】以上説明したように従
来の発明では、NTSC放送とPAL放送のような走査
線が異なる複数の放送に対応させるためには、ディジタ
ルコンバーゼンス補正回路のデータ保管ポイント数を放
送によって切り換える必要があり、その場合保管装置や
そのアドレス制御装置は保管ポイント数の一番多い放送
に合わせた規模の容量とする必要があり回路規模が増大
する。また、保管ポイント間の演算ポイント数を放送に
よって切り換えると、演算回路が2系統必要となり回路
規模が増大する。本発明はこのような従来技術の欠点を
除去するため、保管ポイント間の演算ポイントを見かけ
上同数とすることにより回路の共通化をはかり回路規模
の増大をなくし製品コストを低減することを目的とす
る。
As described above, in the conventional invention, the number of data storage points of the digital convergence correction circuit is set in order to support a plurality of broadcasts with different scanning lines such as NTSC broadcast and PAL broadcast. Need to be switched by broadcasting, and in this case, the storage device and its address control device need to have a capacity corresponding to the broadcast with the largest number of storage points, and the circuit scale increases. Also, if the number of calculation points between the storage points is switched by broadcasting, two calculation circuits are required and the circuit scale increases. In order to eliminate such drawbacks of the conventional technology, the present invention aims to reduce the cost of the product by making the circuits common by making the number of operation points between the storage points seemingly equal. To do.

【0021】[0021]

【課題を解決するための手段】上記目的を達成するため
に本発明においては、任意の画面位置のディジタル補正
量データを保管する補正量保管装置と、この補正量保管
装置から読みだすデータを指示するアドレス制御装置
と、前記補正量保管装置から読みだした補正量データか
ら前記任意の画面位置間の任意位置の補正量を演算する
演算装置とこの演算装置の演算動作を制御するクロック
発生装置と、演算装置から出力されたデータをアナログ
変換するD/A変換装置と、このD/A変換装置から出
力するデータを平滑するローパスフィルタとを備えた構
成としている。
In order to achieve the above object, according to the present invention, a correction amount storage device for storing digital correction amount data at an arbitrary screen position and a data to be read from the correction amount storage device are designated. An address control device, an arithmetic device for calculating a correction amount at an arbitrary position between the arbitrary screen positions from the correction amount data read from the correction amount storage device, and a clock generation device for controlling the arithmetic operation of the arithmetic device. The D / A converter for analog-converting the data output from the arithmetic unit and the low-pass filter for smoothing the data output from the D / A converter.

【0022】[0022]

【作用】上記構成とすることにより本発明によれば、走
査線数の異なる複数の放送方式に対して、保管ポイント
数を同数とし、補正量としての見かけ上の演算ポイント
数を同数とすることができ、この結果ディジタルコンバ
ーセンス補正装置を回路規模の増大なく安価に得ること
を可能する。
According to the present invention having the above structure, the number of storage points is made the same and the number of apparent calculation points as the correction amount is made the same for a plurality of broadcasting systems having different numbers of scanning lines. As a result, it is possible to obtain the digital convergence correction device at a low cost without increasing the circuit scale.

【0023】[0023]

【実施例】本発明の実施例の構成を図1に示す。基本的
な構成は、従来例で示した図11と同じブロック構成と
なっているが、本発明はクロック発生装置1に特徴があ
る。具体的には従来例と比較するとクロック発生装置1
の動作が異なる。以下、従来例と異なる原理について本
発明の動作を説明する。
FIG. 1 shows the configuration of an embodiment of the present invention. Although the basic configuration is the same as that of the conventional example shown in FIG. 11, the present invention is characterized by the clock generator 1. Specifically, compared to the conventional example, the clock generator 1
Behave differently. The operation of the present invention will be described below on the principle different from the conventional example.

【0024】本発明は、垂直方向のデータ保管ポイント
数を従来の一方式である図9と同様としNTSC放送と
PAL放送とを同数とする。また、保管ポイント間の演
算ポイント数も従来と同様とし、PAL放送時をNTS
C放送時より増やす。従来発明と本発明の相違は、ここ
でPAL放送時、数走査線行に1回1行前と同じデータ
となるよう工夫する。このことによりNTSC放送、P
AL放送共に同じ演算回路構成となり図7とする事がで
きる。
In the present invention, the number of data storage points in the vertical direction is set to be the same as in FIG. 9 which is one conventional method, and NTSC broadcasting and PAL broadcasting are set to the same number. Also, the number of calculation points between storage points is the same as before, and NTS is used during PAL broadcasting.
Increase from the time of C broadcasting. The difference between the conventional invention and the present invention is that, in PAL broadcasting, the same data as one row before every several scanning line rows is devised. As a result, NTSC broadcasting, P
Both AL broadcasts have the same arithmetic circuit configuration and can be configured as shown in FIG.

【0025】以下、本発明の詳細を説明する。まず、図
2の(a)に示すように例えばNTSC放送時のデータ
保管ポイント間の演算ポイント数を3ポイントとしPA
L放送時を5ポイントとした場合について説明する。
Hereinafter, the present invention will be described in detail. First, as shown in FIG. 2A, the number of calculation points between data storage points during NTSC broadcasting is set to 3
The case where the L broadcast time is set to 5 points will be described.

【0026】まず、PAL放送時には白点で示す3行目
と6行目の補正量データをそれぞれ2行目、5行目の補
正量データと同じ値にする。このようにするとPAL放
送時の見かけ上の演算ポイント数は3ポイントとなりN
TSC放送と見かけ上同じ演算ポイント数となる。この
結果、演算回路はNTSC放送時とPAL放送時の共用
が可能となり図7に示す構成とすることができる。
First, during PAL broadcasting, the correction amount data on the third and sixth lines indicated by white dots are set to the same values as the correction amount data on the second and fifth lines, respectively. By doing so, the apparent number of calculation points during PAL broadcasting is 3
The number of calculation points is apparently the same as that of TSC broadcasting. As a result, the arithmetic circuit can be shared between NTSC broadcasting and PAL broadcasting, and the configuration shown in FIG. 7 can be obtained.

【0027】ここで、上記PAL放送の見かけ上の演算
ポイント数をNTSC放送と同じとすることにより演算
結果は図3の(b)に示す結果となるが、補正量は従来
の演算結果図3の(a)と近似した直線となる。実際の
PAL放送の場合を想定すると垂直データ保管ポイント
数は7ポイント、データ保管ポイント数は50ポイント
以上となりクロック74の間引きも6〜7回に1回の割
合になる。このためローパスフイルタ54の出力信号は
従来のPAL放送用として単独に補正し平滑した信号と
ほとんど同じとなり、通常の受信の場合は問題とならな
い直線性の良い補正結果がえられる。
Here, by setting the apparent number of calculation points of the PAL broadcast to be the same as that of the NTSC broadcast, the calculation result is as shown in FIG. 3B, but the correction amount is the same as the conventional calculation result shown in FIG. It becomes a straight line approximated to (a). Assuming the case of an actual PAL broadcast, the number of vertical data storage points is 7, the number of data storage points is 50 points or more, and the clock 74 is thinned out once every 6 to 7 times. For this reason, the output signal of the low-pass filter 54 becomes almost the same as the signal which is independently corrected and smoothed for the conventional PAL broadcasting, and a correction result with good linearity which is not a problem in the case of normal reception can be obtained.

【0028】また、図4の(a)、(b)の例示は、例
えばプロジェクション受像機の種類によって、演算結果
の些少の違いにたいして直線性を保証出来ない場合につ
いての対策で、このような場合は上の行と同じ補正量に
する行を数フイルド毎に入れ換えるようにする。
The examples shown in FIGS. 4 (a) and 4 (b) are measures for the case where the linearity cannot be guaranteed for a slight difference in the calculation result depending on the type of the projection receiver. Will replace the lines with the same amount of correction as the above lines every few fields.

【0029】例えば、図4の(b)に示すようにnフィ
ールド目は2行目と5行目の補正量をそれぞれ1行目、
4行目と同じ補正量とし、(n−1)フィールド目では
3行目と6行目の補正量をそれぞれ2行目、5行目の補
正量と同じとする。このようにすれば、例えば図3の
(b)の3行目は、あるフィールドでは2行目と同じ補
正量となるが、他のフィールドでは図3の(a)の3行
目の場合と同じ補正量となる。上の行と同じ補正量とな
るのは前記クロック74を間引く割合と同じで例えば3
回に1回なので、数フィールドにわたって3行目を見る
と補正量は積分効果によって図3の(a)の値に近くな
り良好な直線的補正が可能となる。
For example, as shown in FIG. 4B, in the n-th field, the correction amounts of the second and fifth lines are set to the first line,
The correction amount is the same as that of the fourth line, and in the (n-1) th field, the correction amounts of the third and sixth lines are the same as the correction amounts of the second and fifth lines, respectively. By doing so, for example, the third line of FIG. 3B has the same correction amount as that of the second line in a certain field, but is different from the case of the third line of FIG. 3A in other fields. The correction amount is the same. The same correction amount as in the upper row is the same as the thinning rate of the clock 74 and is, for example, 3
Since it is once every time, when the third line is viewed over several fields, the correction amount becomes close to the value in FIG. 3A due to the integration effect, and good linear correction is possible.

【0030】[0030]

【発明の効果】以上詳述したように本発明によれば、N
TSC放送とPAL放送のような走査線の違う放送に対
しても自在なディジタルコンバーゼンス補正装置を、回
路規模を増大することなく低コストで実現する事ができ
る。
As described in detail above, according to the present invention, N
It is possible to realize a digital convergence correction device that is flexible even for broadcasts with different scanning lines such as TSC broadcast and PAL broadcast at low cost without increasing the circuit scale.

【図面の簡単な説明】[Brief description of drawings]

【図1】 本発明の実施例を示す構成図FIG. 1 is a configuration diagram showing an embodiment of the present invention.

【図2】 本発明の保管に係る動作を説明する図FIG. 2 is a diagram for explaining the storage operation of the present invention.

【図3】 本発明の補正量に係る動作を説明する図FIG. 3 is a diagram illustrating an operation according to a correction amount of the present invention.

【図4】 本発明の保管の作用を説明する図FIG. 4 is a diagram for explaining the storage operation of the present invention.

【図5】 従来発明の構成図FIG. 5 is a block diagram of a conventional invention.

【図6】 ポイント設定図及び作用を説明する図FIG. 6 is a diagram for setting points and a diagram for explaining the operation.

【図7】 従来発明の演算回路図FIG. 7 is an arithmetic circuit diagram of a conventional invention.

【図8】 両放送対応時の垂直方向ポイント設定図[Figure 8] Vertical point setting diagram when both broadcasts are supported

【図9】 両放送対応時の垂直方向ポイント設定図[Figure 9] Vertical point setting diagram when both broadcasts are supported

【図10】 従来発明の両放送対応時の構成図FIG. 10 is a block diagram of the conventional invention when supporting both broadcasts.

【図11】 従来発明の両放送対応時の構成図FIG. 11 is a block diagram of the conventional invention when supporting both broadcasts.

【図12】 従来発明の両放送対応時の演算回路図FIG. 12 is a calculation circuit diagram of the conventional invention when supporting both broadcasts.

【符号の説明】[Explanation of symbols]

1…クロック発生装置、51…補正量補間装置、52…
演算装置、53…アナログ変換装置、54…ローパスフ
ィルタ、55…アドレス制御装置、56…補正電流
1 ... Clock generation device, 51 ... Correction amount interpolation device, 52 ...
Arithmetic device, 53 ... Analog converter, 54 ... Low-pass filter, 55 ... Address control device, 56 ... Correction current

フロントページの続き (72)発明者 坂本 務 埼玉県深谷市幡羅町一丁目9番地2号 株 式会社東芝深谷工場内 (72)発明者 藤原 正則 埼玉県深谷市幡羅町一丁目9番地2号 株 式会社東芝深谷工場内 (72)発明者 尾林 稔夫 埼玉県深谷市幡羅町一丁目9番地2号 株 式会社東芝深谷工場内Front page continuation (72) Inventor Tsutomu Sakamoto 1-9-2 Harara-cho, Fukaya-shi, Saitama, Ltd. Fukaya Plant, Toshiba Corporation (72) Masanori Fujiwara 1-9-2 Harara-cho, Fukaya-shi, Saitama Formula company Toshiba Fukaya factory (72) Inventor Toshio Obayashi 1-9-2 Harara-cho Fukaya-shi, Saitama Stock company Toshiba Fukaya factory

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 画面上に任意に設定されたM×Nポイン
トのデータ保管ポイントに補正用のディジタルデータを
保管する補正量保管手段と、 前記補正量保管手段からの読みだしアドレスを制御する
アドレス制御手段と、 前記補正量保管手段から読みだした複数の前記ディジタ
ルデータから前記データ保管ポイント間の任意の位置の
データを演算する演算手段と、 前記演算手段の演算動作を制御するクロックを発生する
クロック発生手段と、 前記演算手段から出力されたディジタルデータをアナロ
グデータに変換するD/A変換手段と、 前記D/A変換手段から出力されたアナログデータを平
滑するローパスフィルタとを具備し複数の異なる放送方
式に対応して水平走査期間周期のクロックを発生するこ
とを特徴とするディジタルコンバーセンス装置。
1. A correction amount storage means for storing correction digital data at M × N point data storage points arbitrarily set on a screen, and an address for controlling a read address from the correction amount storage means. Control means, computing means for computing data at an arbitrary position between the data archiving points from the plurality of digital data read from the correction amount storage means, and a clock for controlling the computing operation of the computing means. A plurality of clock generators, a D / A converter for converting the digital data output from the arithmetic unit into analog data, and a low-pass filter for smoothing the analog data output from the D / A converter. A digital convertor characterized by generating a clock with a horizontal scanning period cycle corresponding to different broadcasting systems. Scan apparatus.
【請求項2】 前記クロック発生装置において一方の放
送方式のクロックを数クロックに1回間引いてクロック
を発生させることを特徴とする請求項1記載のディジタ
ルコンバーセンス装置
2. The digital convergence device according to claim 1, wherein the clock of the one broadcasting system is thinned out once every several clocks to generate the clock in the clock generation device.
【請求項3】 前記クロック発生装置において一方の放
送方式のクロックを数クロックに1回間引き、かつ、ク
ロック発生を間引くタイミングが数フィルド毎に切り換
わるクロック発生装置を備えたことを特徴とする請求項
1記載のディジタルコンバーセンス装置
3. The clock generator comprises a clock generator for thinning out one of the broadcasting system clocks once every several clocks, and switching the timing of thinning out the clock generation every several fields. Item 1. The digital convergence device according to item 1.
JP7072687A 1995-03-30 1995-03-30 Digital convergence device Pending JPH08275186A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7072687A JPH08275186A (en) 1995-03-30 1995-03-30 Digital convergence device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7072687A JPH08275186A (en) 1995-03-30 1995-03-30 Digital convergence device

Publications (1)

Publication Number Publication Date
JPH08275186A true JPH08275186A (en) 1996-10-18

Family

ID=13496539

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7072687A Pending JPH08275186A (en) 1995-03-30 1995-03-30 Digital convergence device

Country Status (1)

Country Link
JP (1) JPH08275186A (en)

Similar Documents

Publication Publication Date Title
US5298985A (en) Image correction apparatus for adjusting images by digitially controlling analog correction waveforms
US5382984A (en) Digital convergence correction apparatus for color television receiver with cursor on screen
JPS6178294A (en) Correcting device for digital convergence
US5506481A (en) Registration error correction device
JPS61281791A (en) Digital convergence device
EP0431902B1 (en) Digital convergence unit
US5793447A (en) Digital convergence apparatus
KR100205493B1 (en) Convergence control system
US5963274A (en) Vertical/horizontal interpolation device and method in convergence system
JPH08275186A (en) Digital convergence device
US5835029A (en) Digital convergence apparatus
US20030098930A1 (en) Digital dynamic convergence control system in a display system
JP2542591B2 (en) Convergence correction device
JPS631792B2 (en)
JP2552741B2 (en) Registration correction circuit
KR100378327B1 (en) Digital convergence correcting device and display device
KR100196401B1 (en) Digital convergence compensation apparatus and method for multi-sink
JP2895131B2 (en) Automatic convergence correction device
JP2646762B2 (en) Digital convergence device
JPH07212779A (en) Digital convergence circuit
JPH0750936B2 (en) Digital convergence device
KR0186148B1 (en) Digital convergence compensation apparatus
JPH1013850A (en) Digital convergence device
JPH0759091B2 (en) Digital convergence device
JPH08214323A (en) Digital convergence device