JPH082624Y2 - 試験装置 - Google Patents
試験装置Info
- Publication number
- JPH082624Y2 JPH082624Y2 JP11135288U JP11135288U JPH082624Y2 JP H082624 Y2 JPH082624 Y2 JP H082624Y2 JP 11135288 U JP11135288 U JP 11135288U JP 11135288 U JP11135288 U JP 11135288U JP H082624 Y2 JPH082624 Y2 JP H082624Y2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- pll
- frequency
- voltage
- pll circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
【考案の詳細な説明】 〔産業上の利用分野〕 本考案はマイクロコンピュータ(以下マイコンと言
う)で制御されたPLL回路を内蔵したLSIの試験装置に関
し、特にPLL回路動作の電気的特性試験装置に関する。
う)で制御されたPLL回路を内蔵したLSIの試験装置に関
し、特にPLL回路動作の電気的特性試験装置に関する。
従来、この種のPLL回路の電気的特性はPLL回路を構成
する一部分のみ第3図に示す様な試験回路で測定してい
た。PLL回路を内蔵した1LSIの高周波入力端子Aに信号
発生器6を接続して入力信号周波数in(100MHz前後)
を印加し、分周回路1aの出力信号端子Bに周波数カウン
タ4を接続して分周比(1/N)となる周波数(in/N)
を測定していた。例えばin=150MHzとし、N=6000に
設定した場合のin/N=150MHz/6000=25KHzを周波数カ
ウンタ4で測定していた。
する一部分のみ第3図に示す様な試験回路で測定してい
た。PLL回路を内蔵した1LSIの高周波入力端子Aに信号
発生器6を接続して入力信号周波数in(100MHz前後)
を印加し、分周回路1aの出力信号端子Bに周波数カウン
タ4を接続して分周比(1/N)となる周波数(in/N)
を測定していた。例えばin=150MHzとし、N=6000に
設定した場合のin/N=150MHz/6000=25KHzを周波数カ
ウンタ4で測定していた。
上述した従来の試験回路はPLL回路のループを構成し
ないで分周回路1aのみの電気的特性(入力信号レベルの
応答特性と分周比)を測定する方法であった。つまり、
7からの信号出力レベルV0と信号周波数inを予じめ設
定しておいてから分周回路1aの出力信号周波数in/Nを
測定し、1aの動作が正常か否かを判断していた。
ないで分周回路1aのみの電気的特性(入力信号レベルの
応答特性と分周比)を測定する方法であった。つまり、
7からの信号出力レベルV0と信号周波数inを予じめ設
定しておいてから分周回路1aの出力信号周波数in/Nを
測定し、1aの動作が正常か否かを判断していた。
この方法はPLL回路ループ構成(負帰還型制御回路の
構成)要素の一部分のみの測定である為に、PLL回路全
体の動作特性試験を実現できない欠点がある。
構成)要素の一部分のみの測定である為に、PLL回路全
体の動作特性試験を実現できない欠点がある。
本考案の試験回路は、第1の分周回路、位相検出回路
1b、位相反転型アンプ、ローパスフィルタ、および電圧
制御型発振器(VCO)で構成されたPLLループ回路と、基
準周波数rを設定する第2分周回路とを有している。
例えば、予じめ第1および第2の分周比をそれぞれN=
6000、n=180に設定しておき、r=o/n=4.5MHz/1
80=25KHzを基準としてin/6000=25KHzを満足すべ
く、PLL回路が動作してVCOの発振周波数はin=6000×
25KHz=150MHzとなる。このPLL回路のループ動作が正常
であるか否かの確認を周波数カウンタによるin/N=25
KHzと電圧計によるVCO制御電圧との2項目で行なう手段
を有している。
1b、位相反転型アンプ、ローパスフィルタ、および電圧
制御型発振器(VCO)で構成されたPLLループ回路と、基
準周波数rを設定する第2分周回路とを有している。
例えば、予じめ第1および第2の分周比をそれぞれN=
6000、n=180に設定しておき、r=o/n=4.5MHz/1
80=25KHzを基準としてin/6000=25KHzを満足すべ
く、PLL回路が動作してVCOの発振周波数はin=6000×
25KHz=150MHzとなる。このPLL回路のループ動作が正常
であるか否かの確認を周波数カウンタによるin/N=25
KHzと電圧計によるVCO制御電圧との2項目で行なう手段
を有している。
次に、本考案について図面を参照して説明する。
第1図は本考案の一実施例を示すブロックダイアグラ
ムであり、第2図の(イ)は第1図のVCO3の制御電圧vt
とinの入出力特性図を(ロ)はVCO3の出力レベルV0と
inの出力特性図を示すものであり、(イ)、(ロ)に
記入された数値は規格例を示すものである。1aは高周波
入力端子Aに印加される信号周波数inをin/Nに分周
する機能を備え1b及び出力端子Bへ接続されている。又
1cは1aと同様にo/nに分周する機能を備え、1bへの基
準周波数rを設定して1bへ接続される。従ってPLL回
路のループ動作は周波数in/N=rとなる様に、1bの
位相誤差出力φeを出力端子Cから2を介して3の制御
電圧vtに変換し、3の出力信号周波数inを制御する。
第1図の点線で示す様なN・F・B型ループ動作であ
る。
ムであり、第2図の(イ)は第1図のVCO3の制御電圧vt
とinの入出力特性図を(ロ)はVCO3の出力レベルV0と
inの出力特性図を示すものであり、(イ)、(ロ)に
記入された数値は規格例を示すものである。1aは高周波
入力端子Aに印加される信号周波数inをin/Nに分周
する機能を備え1b及び出力端子Bへ接続されている。又
1cは1aと同様にo/nに分周する機能を備え、1bへの基
準周波数rを設定して1bへ接続される。従ってPLL回
路のループ動作は周波数in/N=rとなる様に、1bの
位相誤差出力φeを出力端子Cから2を介して3の制御
電圧vtに変換し、3の出力信号周波数inを制御する。
第1図の点線で示す様なN・F・B型ループ動作であ
る。
本考案は上述の動作状態におけるvtを電圧計5で測定
し、且つ、端子Bの出力信号周波数in/Nを測定して、
両測定値の良否判定を行なう試験装置を提供するもので
ある。
し、且つ、端子Bの出力信号周波数in/Nを測定して、
両測定値の良否判定を行なう試験装置を提供するもので
ある。
以上説明したように、本考案はPLL回路のループ動作
状態に於けるVCOの制御電圧vtとVCO出力信号周波数in
を間接的(in/N)に測定することにより、PLL回路の
構成要素1a,1b,1c各々の電気的特性を測定しないで、PL
L回路の動作確認が行なえる。従って、1回の測定回数
でもってPLL回路全体の良否判定を行なえ、測定時間の
短縮効果を得られる。
状態に於けるVCOの制御電圧vtとVCO出力信号周波数in
を間接的(in/N)に測定することにより、PLL回路の
構成要素1a,1b,1c各々の電気的特性を測定しないで、PL
L回路の動作確認が行なえる。従って、1回の測定回数
でもってPLL回路全体の良否判定を行なえ、測定時間の
短縮効果を得られる。
又、VCOを採用する事に依り、従来の試験回路より比
較的、実装状態(チューナ等の装置)に近い試験回路を
実現できる効果がある。
較的、実装状態(チューナ等の装置)に近い試験回路を
実現できる効果がある。
第1図は本考案の一実施例を示す電気的機能ブロック
図、第2図は第1図のVCOの入出力特性図、第3図は従
来の試験装置の機能ブロック図である。 1……マイコンで制御されるPLL回路を内蔵したLSI、1
a,1c……マイコンで制御される分周回路、1b……2つの
信号(in/Nとr)の位相差を検出する検波回路、2
……位相反転型の電圧増巾器(アンプ)、3……電圧制
御型の発振器、4……周波数カウンタ、5……電圧計、
6……PLL回路の良否判定を行なう装置、7……高周波
信号の発生器。
図、第2図は第1図のVCOの入出力特性図、第3図は従
来の試験装置の機能ブロック図である。 1……マイコンで制御されるPLL回路を内蔵したLSI、1
a,1c……マイコンで制御される分周回路、1b……2つの
信号(in/Nとr)の位相差を検出する検波回路、2
……位相反転型の電圧増巾器(アンプ)、3……電圧制
御型の発振器、4……周波数カウンタ、5……電圧計、
6……PLL回路の良否判定を行なう装置、7……高周波
信号の発生器。
Claims (1)
- 【請求項1】マイクロコンピュータで制御されるPLL回
路の構成要素の一部である分周回路および位相検出回路
を内蔵したLSIの試験装置において、前記LSI外部のPLL
構成要素の位相反転型アンプと電圧制御型発振器と、前
記電圧制御型発振器の制御電圧を読み取る手段と、前記
分周回路の出力周波数を読み取る手段と前記両読み取り
手段の読み取り値を入力とする判定装置とを備え、前記
PLL構成要素を負帰還ループ接続してPLL動作状態にし、
PLL回路の良否判定を行うことを特徴とする試験装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11135288U JPH082624Y2 (ja) | 1988-08-24 | 1988-08-24 | 試験装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11135288U JPH082624Y2 (ja) | 1988-08-24 | 1988-08-24 | 試験装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0232078U JPH0232078U (ja) | 1990-02-28 |
JPH082624Y2 true JPH082624Y2 (ja) | 1996-01-29 |
Family
ID=31349319
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11135288U Expired - Lifetime JPH082624Y2 (ja) | 1988-08-24 | 1988-08-24 | 試験装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH082624Y2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6400129B1 (en) * | 1999-02-16 | 2002-06-04 | Advantest Corporation | Apparatus for and method of detecting a delay fault in a phase-locked loop circuit |
WO2003062843A1 (fr) * | 2002-01-18 | 2003-07-31 | Advantest Corporation | Testeur |
-
1988
- 1988-08-24 JP JP11135288U patent/JPH082624Y2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0232078U (ja) | 1990-02-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5089782A (en) | Vector network analyzer for swept frequency harmonic and mixer conversion loss measurements using either an internal or external signal source | |
US4316154A (en) | Automatic sweep and acquisition circuit for a phase locked loop | |
US6005407A (en) | Oscillation-based test method for testing an at least partially analog circuit | |
US6608475B2 (en) | Network analyzer using time sequenced measurements | |
US7570043B2 (en) | Switches bidirectionally connecting external lead to PLL voltage tune line | |
JPH082624Y2 (ja) | 試験装置 | |
US4866402A (en) | System to verify phase lock of a phase lock loop | |
JPS5836310B2 (ja) | 周波数カウンタ | |
US2915897A (en) | Automatic tracking spectrum analyzer | |
US4578634A (en) | Apparatus for determining frequency versus acceleration characteristics for crystals | |
US20010006343A1 (en) | Integrated circuit and lot selection system therefor | |
US3821648A (en) | Automatic noise figure indicator | |
US3609575A (en) | Harmonic sensitive network for phase lock of an oscillator | |
JP2003207544A (ja) | Ic内蔵発振回路のテスト装置 | |
US4035736A (en) | FM discriminator having low noise characteristics | |
JPH0114547B2 (ja) | ||
US20050280406A1 (en) | PLL filter leakage sensor | |
JP2624237B2 (ja) | 集積回路装置の測定方法 | |
JPH01147378A (ja) | 周波数検査装置 | |
SU1465824A2 (ru) | Устройство дл автоматического контрол амплитудно-частотных характеристик | |
SU373845A1 (ru) | УСТРОЙСТВО дл ПРОВЕРКИ СОПРЯЖЕНИЯ ПРЕСЕЛЕКТОРНЫХ И ГЕТЕРОДИННЫХ КОНТУРОВ | |
SU1298567A1 (ru) | Устройство дл контрол разрушени издели при испытании на автоколебательном вибростенде | |
JPH0624779Y2 (ja) | 位相雑音測定装置 | |
JPH0572244A (ja) | 位相固定ループ(pll)性能試験器 | |
GB2190753A (en) | Measuring quartz crystal resonance frequency |