JPH08234694A - Spontaneous light emission display panel driving method - Google Patents

Spontaneous light emission display panel driving method

Info

Publication number
JPH08234694A
JPH08234694A JP7133822A JP13382295A JPH08234694A JP H08234694 A JPH08234694 A JP H08234694A JP 7133822 A JP7133822 A JP 7133822A JP 13382295 A JP13382295 A JP 13382295A JP H08234694 A JPH08234694 A JP H08234694A
Authority
JP
Japan
Prior art keywords
value
data
current value
subfields
light emission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7133822A
Other languages
Japanese (ja)
Other versions
JP3476107B2 (en
Inventor
Takashi Okano
高 岡野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Electronic Corp filed Critical Pioneer Electronic Corp
Priority to JP13382295A priority Critical patent/JP3476107B2/en
Priority to US08/576,133 priority patent/US6025818A/en
Priority to EP95120607A priority patent/EP0720139A3/en
Publication of JPH08234694A publication Critical patent/JPH08234694A/en
Application granted granted Critical
Publication of JP3476107B2 publication Critical patent/JP3476107B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

PURPOSE: To suppress the emphasis or decline of luminance and to suppress the occurrence of a false out line by replacing a this time value with a pre scribed data even when figure positions of most significant bits taking light emission logical values of the this time value and the last time value of the pixel data are changed. CONSTITUTION: A synchronizing separator circuit 5 extracts horizontal and vertical synchronizing signals from a composite video signal to supply them to a timing pulse generation circuit 6. An A/D converter 3 converts respective R video signal, G video signal and B video signal to image data signals consisting of corresponding unit pixel data every one pixel synchronously with a timing pulse supplied from the timing pulse generation circuit 6 to supply them to a data correction circuit 7. The data correction circuit 7 adds or subtracts the correction data to or from the this time value and suppresses a false outline occurrence phenomenon when it discriminates that the figure positions of the most significant bits taking the light emission logical values in respective this time value of the unit pixel data corresponding to the same pixel and the preceding time value at least one frame period before are different from each other.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、プラズマディスプレイ
パネル、ELパネル等の自発光画像表示パネルの駆動方
法及び自発光画像表示パネルを用いた階調表示方法並び
にこれらの方法における偽輪郭判定方法に関する。自発
画像表示パネルとして、例えば、プラズマディスプレイ
は放電現象を利用しているために、発光量の制御を連続
的に行う事が出来ない。そのため発光をパルスで行い、
そのパルス数、すなわち発光の頻度で明るさを表現す
る。視覚的には単位時間当りの発光回数すなわち発光頻
度が高いほど明るく見えるので、これによって階調が表
現できるのである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for driving a self-luminous image display panel such as a plasma display panel and an EL panel, a gradation display method using the self-luminous image display panel, and a false contour determination method in these methods. . As a spontaneous image display panel, for example, a plasma display uses a discharge phenomenon, so that the amount of light emission cannot be continuously controlled. Therefore, the light is emitted in pulses,
The brightness is expressed by the number of pulses, that is, the frequency of light emission. Visually, the higher the number of times of light emission per unit time, that is, the higher the light emission frequency, the brighter the image appears, and thus the gradation can be expressed.

【0002】プラズマディスプレイでは自然画像を表現
するのにサブフィールド法と言う方法を用いる。これは
ディジタル化した映像信号データを各画素単位で点順次
に表示するのではなく、画素毎の各ビットの重みがビッ
トプレーン単位で面順次に繰り返し表示することで階調
を表現する点である。ディジタル化を8ビットで行った
として、図1(A)に示す如く1フレームを8つのサブ
フレームに分割し、最も重みの多いビットからD8,D
7,……D1とする。この場合は一枚の画像を完結する
のにD8用の画面、D7用の画面……最後にD1用の画
面と合計8回の面順次走査が必要となる。
A plasma display uses a method called a subfield method for expressing a natural image. This is that the grayscale is expressed by displaying the digitized video signal data dot-sequentially on a pixel-by-pixel basis, and by repeatedly displaying the weight of each bit of each pixel in a frame-sequential manner on a bit-plane basis. . Assuming that the digitization is performed with 8 bits, one frame is divided into 8 subframes as shown in FIG. 1A, and the bit with the highest weight is D8, D.
7, ... D1. In this case, in order to complete one image, a screen for D8, a screen for D7 ... Finally, a screen for D1 and a total of eight frame sequential scans are required.

【0003】例えばD8サブフィールドに対応する画素
データ第8桁の値が論理“1”すなわち発光論理値であ
ったとするとその画素は128回発光する。又、第8桁
の値が“0”すなわち消光論理値のときはD8サブフィ
ールドは全く発光しない。同様にD7サブフィールドに
対応する画素データの第7桁の論理値が“1”の画素は
64回発光するが、“0”の画素は発光しない。この様
に発光回数は、図1(B)に示した如く、順に128,
64,32,16,8,4,2,1となる。全部で8回
の面順次走査を行うと、各画素は8回のサブフィールド
でパルス点灯した数の合計に相当した明るさで視覚的に
認識される。即ちゼロから255までの任意の階調が表
現できるのである。図1(C)は、8ビットの単位画素
データ(1,1,1,1,1,1,1,1),(1,
0,0,0,0,0,0,0)及び(0,0,0,0,
0,0,0,1)の各々に対応したサブフィールド期間
内の発光期間を示している。
For example, if the value of the eighth digit of the pixel data corresponding to the D8 subfield is a logic "1", that is, a light emission logic value, the pixel emits light 128 times. When the value of the eighth digit is "0", that is, the extinction logic value, the D8 subfield does not emit light at all. Similarly, a pixel whose 7th digit logical value of the pixel data corresponding to the D7 subfield is "1" emits light 64 times, but a pixel of "0" does not emit light. In this way, the number of times of light emission is 128, in order, as shown in FIG.
64, 32, 16, 8, 4, 2, 1. When the frame sequential scanning is performed 8 times in total, each pixel is visually recognized with the brightness corresponding to the total number of pulse lighting in the 8 subfields. That is, any gradation from zero to 255 can be expressed. FIG. 1C shows 8-bit unit pixel data (1, 1, 1, 1, 1, 1, 1, 1), (1,
0,0,0,0,0,0,0) and (0,0,0,0,
0,0,0,1) shows the light emitting period within the subfield period.

【0004】ところで上記したサブフィールド法は1と
0の二つの階調しか表現できない単階調ディスプレイで
も多階調表現が出来る技術として優れた方法であるが、
「偽輪郭」という画質上の問題を解決する必要に迫られ
ている。偽輪郭発生現象は視覚の特性から来るもので、
平坦な映像でその信号レベルが上記の128,64,3
2,16など、2のn乗境界を横切る付近に沿って、あ
たかも階調が失われた映像のような縞状の偽輪郭が視認
される現象である。特に平坦な物体が動いたときに顕著
に認められる。しかし画像が完全に静止している場合、
すなわち映像のメモリーに蓄積した静止画像を表示した
場合には偽輪郭は感知されない。映像の動きのある部分
で且つ上記レベルの周辺でのみ感知されるのが偽輪郭の
特徴である。又、静止していても画像信号に含まれるノ
イズによって信号レベルに揺らぎがある場合は動きのあ
る場合と同じように上記レベル周辺で偽輪郭が感知され
るのである。
By the way, the above-mentioned subfield method is an excellent method as a technique capable of expressing multi-gradation even in a single-gradation display capable of expressing only two gradations of 1 and 0.
There is an urgent need to solve the image quality problem of "false contours." The false contour generation phenomenon comes from the characteristics of vision,
The signal level of the flat image is 128, 64, 3 above.
This is a phenomenon in which striped false contours, such as an image in which gradation is lost, are visually recognized along the vicinity of crossing the n-th power boundary such as 2, 16. Especially noticeable when a flat object moves. But if the image is completely stationary,
That is, when displaying a still image stored in the video memory, the false contour is not detected. It is a feature of false contours that is perceived only in the moving parts of the image and around this level. If the signal level fluctuates due to noise contained in the image signal even when stationary, a false contour is detected around the level as in the case of motion.

【0005】サブフィールド法による階調表現方式で偽
輪郭が何故発生するかについて図2を用いて説明する。
例えば、ある画素の階調が画像の動きによって128の
レベルから127に変化したとする。図2(A)に図示
するようにこの時サブフィールドD8がある画面を境に
してD7〜D1サブフィールドの集団と入れ替わること
になる。各画面で見る限りサブフィールドのパルスの合
計値は128から127に変化し、その階調差は1LS
Bである。しかし視覚的にはAの部分でパルスの途絶え
る期間が過渡的に発生する為、人間の目には一瞬である
が階調が暗くなったように感じるのである。このように
所定のレベルの信号境界は画像中では天気図の等圧線を
引いたように縞状になる事は容易に理解できる。しかも
動きに伴ってこの(等圧)線が移動していくので、それ
が通過する画素は過渡的に一回だけ階調が落ちて感じる
のである。画素毎に見れば過渡的に階調落ちが感じられ
るとは言え、等圧線状に形を保って階調落ちが発生する
と視覚的には極めてはっきりとその形を認識できるよう
になる。これが偽輪郭の発生理由である。
The reason why the false contour is generated in the gradation expression method by the subfield method will be described with reference to FIG.
For example, it is assumed that the gradation of a certain pixel is changed from 128 to 127 due to the movement of an image. As shown in FIG. 2A, at this time, the subfield D8 is replaced with the group of D7 to D1 subfields with the screen having the subfield as a boundary. As far as you can see on each screen, the total value of the subfield pulse changes from 128 to 127, and the gradation difference is 1LS.
B. However, visually, since the period in which the pulse is interrupted transiently occurs at the portion A, the human eye feels that the gradation becomes dark for a moment. As described above, it can be easily understood that the signal boundary of a predetermined level has a striped shape in the image as if an isobar of a weather map is drawn. Moreover, since this (isobaric) line moves along with the movement, the pixel passing through it transiently feels that the gradation has dropped only once. Although it is possible to perceive a gradation loss transiently for each pixel, if the gradation loss occurs while maintaining the shape of an isobar, the shape can be visually recognized extremely clearly. This is the reason why false contours occur.

【0006】図2(B)は偽輪郭部分が明るい縞として
認識される場合を示す。これは黒い縞が見える場合と逆
にBの部分を境にして階調が127から128に変化し
た場合である。この時は過渡的にBの部分で発光密度が
増える為、明るい縞として感じるのである。
FIG. 2B shows a case where the false contour portion is recognized as a bright stripe. This is the case where the gradation changes from 127 to 128 with the B portion as the boundary, in contrast to the case where a black stripe is visible. At this time, the light emission density is transiently increased in the portion B, so that it is felt as a bright stripe.

【0007】[0007]

【発明が解決しようとする課題】かかる偽輪郭発生現象
を回避することを目的とした技術が既に特開平第2−29
1597号公報、特開平第3−145691号公報及び特開平第4
−211294号公報、等によって知られている。しかし乍
ら、かかる従来技術においては、サブフィールドの並び
順を入れ替えること、例えば、最上位ビットに対応する
サブフィールドの時間的に前と後にそれより下位のビッ
トに対応するサブフィールドを配置することにより、特
に最上位ビットのレベルでの輝度変化を少なくさせてい
るが、本願発明者による実験によれば、最上位ビットの
レベルのみならず、それより下位のビットに対応するサ
ブフィールドの輝度変化が生じた場合にも偽輪郭が視認
されることが判明した。
A technique aiming at avoiding such a false contour generation phenomenon has already been disclosed in Japanese Patent Laid-Open No. 2-29.
1597, JP-A-3-145691, and JP-A-4
No. 211294, etc. However, in such a conventional technique, the order of the subfields is changed, for example, the subfield corresponding to the bit lower than the subfield corresponding to the most significant bit is arranged before and after the subfield corresponding to the most significant bit. In particular, the change in luminance at the level of the most significant bit is reduced, but according to the experiment by the inventor of the present application, not only the level of the most significant bit but also the change in luminance of the subfield corresponding to bits lower than that. It was found that the false contour can be visually recognized even when the occurrence of the.

【0008】よって、上記従来例によっても偽輪郭の防
止は十分ではないことが判った。
Therefore, it has been found that the prevention of false contours is not sufficient even by the above conventional example.

【0009】[0009]

【発明の目的】従って、本発明の目的は、偽輪郭の発生
を十分に抑制することの出来る発光表示パネルの駆動方
法を提供することである。
SUMMARY OF THE INVENTION Therefore, an object of the present invention is to provide a driving method of a light emitting display panel which can sufficiently suppress the occurrence of false contour.

【0010】[0010]

【課題を解決するための手段】上記した目的を達成する
ために、本発明による自発光表示パネルの駆動方法にお
いては、輝度レベルに対応して重み付けされたN(Nは
自然数)ビットの単位画素データの複数からなる入力画
像データ信号に対応して画像を表示する1つのフレーム
をN個のサブフィールドに分割し、前記サブフィールド
の各々において前記単位画素データのビット桁毎に重み
付けされた回数の発光を対応する各画素位置において行
なって各画素を階調表示することを前提として、1の画
素に対応する単位画素データの今回値と前記1の画素に
対応しかつ前記今回値よりもM(Mは自然数)フレーム
期間だけ前に現れた前記単位画素データの前回値とを比
較し、前記今回値における発光論理値をとるビットの
内、最も高輝度に対応したビットの桁位置が前記前回値
のそれとは1桁異なることを判別したときは、前記今回
値を所定データに置換する。
In order to achieve the above object, in a method of driving a self-luminous display panel according to the present invention, unit pixels of N (N is a natural number) bits weighted corresponding to a brightness level. One frame displaying an image corresponding to an input image data signal composed of a plurality of data is divided into N sub-fields, and each of the sub-fields is divided into a number of times weighted for each bit digit of the unit pixel data. Assuming that light emission is performed at each corresponding pixel position to display each pixel in gray scale, the current value of the unit pixel data corresponding to one pixel and M (corresponding to the one pixel and more than the current value) (M is a natural number) Compared with the previous value of the unit pixel data that appeared before the frame period, the highest luminance among the bits taking the light emission logical value at the current value is compared. When the digit position of the bit is determined an order of magnitude different from that of the previous value replaces the current value to a predetermined data.

【0011】[0011]

【作用】上記した構成の本発明による自発光表示パネル
の駆動方法によれば、同一画素位置における画素データ
の今回値と前回値の発光論理値をとる最上位ビットの桁
位置の変化があっても今回値を所定データに置換するこ
とによって前回値及び今回値の属するフレーム間におい
て輝度の強調又は減退を抑制して偽輪郭の発生を抑制す
る。
According to the driving method of the self-luminous display panel of the present invention having the above-described structure, there is a change in the digit position of the most significant bit which takes the light emission logical value of the present value and the previous value of the pixel data at the same pixel position. Also, by replacing the current value with predetermined data, it is possible to suppress the enhancement or decrease of the luminance between the frames to which the previous value and the current value belong, and suppress the occurrence of the false contour.

【0012】[0012]

【実施例】以下、本発明の実施例を図3以下の図面を参
照しつつ説明する。図3において、ビデオ信号処理回路
1は、供給された複合ビデオ信号から赤色映像成分に対
応したRビデオ信号、緑色映像成分に対応したGビデオ
信号、及び青色映像成分に対応したBビデオ信号を夫々
分離抽出して、これらをA/D変換器3に供給する。同
期分離回路5は、かかる複合ビデオ信号中から水平及び
垂直同期信号を抽出してこれらをタイミングパルス発生
回路6に供給する。タイミングパルス発生回路6は、こ
れら水平及び垂直同期信号に基づいた種々のタイミング
パルスを発生する。A/D変換器3は、タイミングパル
ス発生回路6から供給されたタイミングパルスに同期し
て、上記Rビデオ信号、Gビデオ信号及びBビデオ信号
各々を1画素毎に対応した単位画素データからなる画像
データ信号に変換してこれをデータ補正回路7に供給す
る。データ補正回路7は、同一画素に対応する単位画素
データの今回値とその少なくとも1フレーム期間前の前
回値との各々における発光論理値(本例の場合論理
“1”)をとる最上位ビットの桁位置が互いに異なるこ
とを判別したときは、該今回値に対し補正データを加算
若しくは減算して、偽輪郭発生現象を抑制するのであ
る。なお、データ補正回路7の具体的構成及び動作につ
いては後述する。データ補正回路7によって補正された
画像データ信号は単位画素データ毎に順次フレームメモ
リ8に供給される。メモリ制御回路9は、タイミングパ
ルス発生回路6から供給されたタイミングパルスに同期
した書込信号及び読出信号をフレームメモリ8に供給す
る。フレームメモリ8は、かかる書込信号に応じて、デ
ータ補正回路7から供給された各画素データを順次取り
込む。又、フレームメモリ8は、かかる読出信号に応じ
て、このフレームメモリ8内に記憶されている画素デー
タを順次読み出して次段の出力処理回路10へ供給す
る。
Embodiments of the present invention will now be described with reference to the drawings starting from FIG. In FIG. 3, the video signal processing circuit 1 outputs an R video signal corresponding to a red image component, a G video signal corresponding to a green image component, and a B video signal corresponding to a blue image component from the supplied composite video signal, respectively. After separation and extraction, these are supplied to the A / D converter 3. The sync separation circuit 5 extracts horizontal and vertical sync signals from the composite video signal and supplies them to the timing pulse generation circuit 6. The timing pulse generation circuit 6 generates various timing pulses based on these horizontal and vertical synchronizing signals. The A / D converter 3 synchronizes with the timing pulse supplied from the timing pulse generation circuit 6 and is an image composed of unit pixel data corresponding to each of the R video signal, G video signal and B video signal for each pixel. The data signal is converted and supplied to the data correction circuit 7. The data correction circuit 7 sets the most significant bit that takes a light emission logical value (logic “1” in this example) at each of the current value of the unit pixel data corresponding to the same pixel and the previous value at least one frame period before. When it is determined that the digit positions are different from each other, the correction data is added or subtracted from the current value to suppress the false contour occurrence phenomenon. The specific configuration and operation of the data correction circuit 7 will be described later. The image data signal corrected by the data correction circuit 7 is sequentially supplied to the frame memory 8 for each unit pixel data. The memory control circuit 9 supplies the frame memory 8 with a write signal and a read signal in synchronization with the timing pulse supplied from the timing pulse generation circuit 6. The frame memory 8 sequentially takes in each pixel data supplied from the data correction circuit 7 in response to the write signal. Further, the frame memory 8 sequentially reads the pixel data stored in the frame memory 8 according to the read signal and supplies the pixel data to the output processing circuit 10 in the next stage.

【0013】読出しタイミング信号発生回路20は、放
電発光を開始させるための走査パルス、放電状態を維持
するための維持パルス、及び放電発生を停止させるため
の消去パルス各々の供給タイミングに対応したタイミン
グ信号を発生してこれらを行電極駆動パルス発生回路1
1に供給する。更に、読出しタイミング信号発生回路2
0は、画素データパルスの供給タイミングに対応したタ
イミング信号を発生してこれを出力処理回路10に供給
する。出力処理回路10は、フレームメモリ8から供給
された画像データ信号のフレーム毎にその輝度階調に対
応した第1〜第8モード画素データを生成し、これらを
読出しタイミング信号発生回路20からのタイミング信
号に同期して画素データパルス発生回路13に供給す
る。行電極駆動パルス発生回路11は、読出しタイミン
グ信号発生回路20から供給された各タイミング信号に
応答して、放電発光を開始させるための走査パルス、及
び放電状態を維持するための維持パルスを夫々発生して
PDP(プラズマディスプレイパネル)12の行電極Y
1,Y2,Y3…Yn-1,Yn及びX1,X2,X3…Xn-1,
Xnに供給する。
The read timing signal generating circuit 20 is a timing signal corresponding to the supply timing of each of a scan pulse for starting discharge light emission, a sustain pulse for maintaining a discharge state, and an erase pulse for stopping discharge generation. To generate these, and a row electrode drive pulse generation circuit 1
Feed to 1. Further, the read timing signal generation circuit 2
0 generates a timing signal corresponding to the supply timing of the pixel data pulse and supplies it to the output processing circuit 10. The output processing circuit 10 generates the first to eighth mode pixel data corresponding to the luminance gradation for each frame of the image data signal supplied from the frame memory 8, and outputs the timing data from the read timing signal generation circuit 20. The signal is supplied to the pixel data pulse generation circuit 13 in synchronization with the signal. The row electrode drive pulse generation circuit 11 generates a scan pulse for starting discharge light emission and a sustain pulse for maintaining a discharge state in response to each timing signal supplied from the read timing signal generation circuit 20. Then, the row electrode Y of the PDP (plasma display panel) 12
1, Y2, Y3 ... Yn-1, Yn and X1, X2, X3 ... Xn-1,
Supply to Xn.

【0014】画素データパルス発生回路13は、出力処
理回路10から供給された1フレーム分の画素データの
論理「1」又は「0」夫々に対応した電圧値を有する画
素データパルスを発生してこれを各行毎に分割し、この
分割した各行毎の画素データパルスを時分割にて列電極
D1,D2,D3…Dm-1,Dmへ印加する。かかる列電極
及び行電極各々の交差部分にて1画素を形成している。
The pixel data pulse generation circuit 13 generates a pixel data pulse having a voltage value corresponding to the logic "1" or "0" of the pixel data for one frame supplied from the output processing circuit 10, and generates the pixel data pulse. Is divided for each row, and the divided pixel data pulse for each row is applied to the column electrodes D1, D2, D3 ... Dm-1, Dm by time division. One pixel is formed at the intersection of each of the column electrode and the row electrode.

【0015】かかるプラズマディスプレイパネル自身の
動作については、既に知られているので、ここでは詳述
しない。次に、図4及び図5を参照して、データ補正回
路7の構成及び動作について説明する。図4に示したデ
ータ補正回路7においては、A/D変換器3からの画像
データ信号が、単位画素データ毎に第1単位画素データ
メモリ30に供給される。第1単位画素データメモリ3
0は、単一の画素の輝度を表わす例えば8ビットのデー
タであり、(d8,d7,…d1)と表わし得る。ここ
で、dn(n:1〜8)はn番目桁のビット値を表わす
ものであり、例えば、nが大なるほど高輝度レベルを示
すものとなる。第1単位画素データメモリ30に記憶さ
れた単位画素データは、1フレーム遅延回路31を経て
画像データ信号の1フレーム期間だけ遅延せしめられて
第2単位画素データメモリ32に転送される。従って、
第2単位画素データメモリ32に保持される単位画素デ
ータは、常に第1画素データメモリ30に保持される単
位画素データの今回値に対して1フレーム期間だけ先に
第1画素データ30に供給されて同一画素に対応する前
回値である。
The operation of the plasma display panel itself is already known and will not be described in detail here. Next, the configuration and operation of the data correction circuit 7 will be described with reference to FIGS. In the data correction circuit 7 shown in FIG. 4, the image data signal from the A / D converter 3 is supplied to the first unit pixel data memory 30 for each unit pixel data. First unit pixel data memory 3
0 is, for example, 8-bit data representing the brightness of a single pixel, and can be represented as (d8, d7, ... D1). Here, dn (n: 1 to 8) represents the bit value of the nth digit, and, for example, the larger n, the higher the brightness level. The unit pixel data stored in the first unit pixel data memory 30 is transferred to the second unit pixel data memory 32 after being delayed by one frame period of the image data signal through the one frame delay circuit 31. Therefore,
The unit pixel data held in the second unit pixel data memory 32 is always supplied to the first pixel data 30 one frame period before the current value of the unit pixel data held in the first pixel data memory 30. Is the previous value corresponding to the same pixel.

【0016】こうして、得られる1つの画素に対応する
画像データの今回値及び前回値は上位4ビット一致検出
回路331,332,…336及び341,342…346
各々供給される。上位4ビット一致検出回路331,3
2,…336及び341,34 2,…346は、各々次に
示す表の如く各々の入力データ上位4桁とプリセットデ
ータとの一致を判定し、一致を判別する論理“1”を出
力する。
In this way, one pixel is obtained.
The current value and the previous value of the image data match the upper 4 bits.
Circuit 331, 332, ... 336And 341, 342… 346To
Each is supplied. Upper 4-bit match detection circuit 331, 3
Three2, ... 336And 341, 34 2, ... 346Respectively next
As shown in the table below, the upper 4 digits of each input data and the preset data
Data, and outputs a logical "1" that determines the match.
Force

【0017】[0017]

【表1】 [Table 1]

【0018】すなわち、例えば、ある1つの画素に対す
る単位画素データの今回値が(1000)であり、前回
値が(0111)であることが判別されるとアンドゲー
ト351の両入力端子に論理“1”が供給され、アンド
ゲート351は論理“1”を出力する。アンドゲート3
2ないし356についても同様なことが言える。そし
て、加減算回路36はアンドゲート351ないし356
いずれか1からの論理“1”信号に応じた大きさの補正
データを遅延回路37を経て所定時間だけ遅延せしめら
れた第1単位画素データメモリ30からの単位画素デー
タの今回値に対して加算あるいは減算する。なお、遅延
回路37の遅延時間は、上位4ビット一致検出回路33
1〜336若しくは341〜346及びアンドゲート351
〜356の動作による遅延を補償するように定められ
る。
That is, for example, if it is determined that the current value of the unit pixel data for a certain pixel is (1000) and the previous value is (0111), a logical "1" is applied to both input terminals of the AND gate 351. Is supplied, the AND gate 35 1 outputs a logic "1". And gate 3
The same can be said for 5 2 to 35 6 . Then, the adder / subtractor circuit 36 delays the correction data of a size corresponding to the logic "1" signal from any one of the AND gates 35 1 to 35 6 by the delay circuit 37 for a predetermined time, and outputs the first unit pixel data. Addition or subtraction is performed with respect to the current value of the unit pixel data from the memory 30. The delay time of the delay circuit 37 is the same as that of the higher-order 4-bit match detection circuit 33.
1 to 33 6 or 34 1 to 34 6 and AND gate 35 1
It is determined so as to compensate for the delay due to the operation of 35 6.

【0019】また、上位4ビット一致検出回路は、入力
単位画素データの上位4ビットとプリセットデータとの
対応するピット値各々の排他的論理和を取る4つの排他
的論理和(EOR)ゲートとこれら4つの排他的論理和
ゲートの出力を否定論理和する否定論理和(NOR)ゲ
ートによって実現することが可能である。上記した加減
算回路36における補正データ及び加減算の態様は図5
に示している。
The upper 4-bit coincidence detection circuit also has four exclusive-OR (EOR) gates for exclusive-ORing each corresponding pit value of the upper 4-bits of the input unit pixel data and the preset data. It can be implemented by a NOR gate (NOR) gate that NORs the outputs of the four exclusive OR gates. The correction data and addition / subtraction mode in the addition / subtraction circuit 36 described above are shown in FIG.
Is shown in.

【0020】例えば、同一画素における単位画素データ
のパターン変化が図5のA1の場合、すなわち、単位画
素データの前回値(n−1番フレームの画素データ)及
び今回値(n番フレームの画素データ)が夫々、(10
000000)及び(01111111)となる場合に
は、黒の偽輪郭が発生して今回の発光が暗く感じられ
る。そこで、これを防止するために(0000001+
1)なる補正データとして(00100000)を上
記の今回値(01111111)に加算するのである。
よって、かかる補正により、画素データの今回値は(1
0011111)に置換されるのである。
For example, when the pattern change of the unit pixel data in the same pixel is A1 in FIG. 5, that is, the previous value (pixel data of frame n−1) and the current value (pixel data of frame n) of the unit pixel data. ), (10
In the case of (000000) and (01111111), a black false contour occurs and the current light emission feels dark. Therefore, to prevent this, (0000001+
(0010000) is added to the current value (01111111) as the correction data of a 1 ).
Therefore, the current value of the pixel data is (1
0011111).

【0021】換言すれば、図4の上位4ビット検出回路
331と341とは図5の表中のパターン変化A1,A3
を検出し、332と342とはパターン変化B1,B3を
検出し、333と343とはパターン変化C1,C3を検
出するのである。また、上位4ビット検出回路334
344;335,345;336,346の各組み合せによ
ってパターン変化A2,A4;B2,B4;C2,C4
が各々検出される。そして、図5の表において、A1〜
C1及びA2〜C2の場合は、サブフィールドの配列順
がD8で始まってD1で終る順序である一方、A3〜C
3及びA4〜C4のパターン変化検出は、サブフィール
ドの配列順がD1に始まってD8で終る順序になってい
る方式のとき用いられる。すなわち、加減算回路36に
おいては、図5に示される補正データを予めメモリに記
憶しておいて、サブフィールドD1〜D8の配列順に応
じて検出されるパターン変化A1〜C4に対応して図5
の表に示す対応関係に従って、今回値に対して補正デー
タを加算又は減算するのである。尚、かかる補正データ
を用いた演算を行わずとも、予め、図5のパターン変化
A1〜C4に対応づけて図5の最右覧に示される置換デ
ータを上記メモリに記憶しておき、上記パターン変化A
1〜C4の検出に応じて、対応した置換データをかかる
メモリから読み出してこれを上記今回値に置き換えるよ
うにしても良いのである。
In other words, the upper 4-bit detection circuits 33 1 and 34 1 of FIG. 4 are the same as the pattern changes A1, A3 in the table of FIG.
Are detected, 33 2 and 34 2 detect pattern changes B1 and B3, and 33 3 and 34 3 detect pattern changes C1 and C3. In addition, the upper 4-bit detection circuit 33 4 ,
Pattern changes A2, A4; B2, B4; C2, C4 due to combinations of 34 4 ; 33 5 , 34 5 ; 33 6 , 34 6
Are detected respectively. Then, in the table of FIG.
In the case of C1 and A2 to C2, the arrangement order of the subfields is the order starting from D8 and ending at D1, while A3 to C
The pattern change detection of 3 and A4 to C4 is used when the subfields are arranged in the order of starting from D1 and ending at D8. That is, in the adder / subtractor circuit 36, the correction data shown in FIG. 5 is stored in the memory in advance, and the correction data shown in FIG. 5 is stored corresponding to the pattern changes A1 to C4 detected according to the arrangement order of the subfields D1 to D8.
The correction data is added to or subtracted from the current value according to the correspondence shown in the table. Even if the calculation using the correction data is not performed, the replacement data shown in the rightmost list of FIG. 5 is stored in the memory in advance in association with the pattern changes A1 to C4 of FIG. Change A
Depending on the detection of 1 to C4, the corresponding replacement data may be read from the memory and replaced with the current value.

【0022】ここで、図5に示されるA1〜C2の場合
と、A3〜C4の場合とにおいては、偽輪郭の見え方及
び加算、減算が逆になっている。この際、サブフィール
ドの配列順が重み付けの大なる方から小なる方に並んで
いる場合には、発光論理値をとる最上位ビットの桁位置
が前回値と今回値との間において1桁だけ下位に変化し
たとき(A1〜C1)には、今回値に補正データを加算
することにより、かかる今回値を図5の最右覧に示され
る置換データに置き換え、一方、1桁だけ上位に変化し
たとき(A2〜C2)には、今回値から補正データを減
算することにより、かかる今回値を図5の最右覧に示さ
れる置換データに置き換えるのである。この際、図5に
示されるが如く、かかる置換データにおける発光論理値
をとるビットの内、少なくとも最も高輝度に対応したビ
ットの桁位置は、前回値(n−1フレームの画素デー
タ)のものと同一である。例えば、図5のA1の場合、
置換前の今回値(nフレームの画素データ)は、(01
111111)であり、置換後の今回値は、(1001
1111)である。すなわち、置換前の今回値において
最も高輝度に対応したビットの桁位置はd7であるが、
置換後の今回値ではd8となる。つまり、前回値(10
000000)の最も高輝度に対応したビットの桁位置
と同一となるのである。これは、図5の表におけるパタ
ーン変化A1〜C2のいずれにおいてもいえることであ
る。
Here, in the case of A1 to C2 and the case of A3 to C4 shown in FIG. 5, the appearance of the false contour and addition and subtraction are reversed. At this time, when the subfields are arranged in the order of weighting from the largest to the smallest, the digit position of the most significant bit that takes the light emission logical value is only one digit between the previous value and the current value. When the value changes to the lower order (A1 to C1), the correction value is added to the current value to replace the current value with the replacement data shown in the rightmost column of FIG. At this time (A2 to C2), the correction data is subtracted from the current value to replace the current value with the replacement data shown in the rightmost column of FIG. At this time, as shown in FIG. 5, among the bits having the light emission logical value in the replacement data, at least the digit position of the bit corresponding to the highest luminance is the previous value (n-1 frame pixel data). Is the same as For example, in the case of A1 in FIG.
The current value (pixel data of n frames) before replacement is (01
111111), and the current value after replacement is (1001
1111). That is, the digit position of the bit corresponding to the highest luminance in the current value before replacement is d 7 ,
The current value after replacement is d 8 . That is, the previous value (10
This is the same as the digit position of the bit corresponding to the highest luminance of (000000). This can be said for any of the pattern changes A1 to C2 in the table of FIG.

【0023】一方、サブフィールドの配列順が重み付け
の小なる方が先に現われる配列となっている場合には、
発光論理値をとる最上位ビットの前回値と今回値との間
における桁位置変化が下位方向に1桁であるとき(A3
〜C3)は、今回値から補正データを減算することによ
りかかる今回値を図5の最右覧に示される置換データに
置き換え、一方、上位方向に1桁であるとき(A4〜C
4)は、今回値に補正データを加算することによりかか
る今回値を図5の最右覧に示される置換データに置き換
えるのである。この際、図5に示されるが如く、かかる
置換データの下位ビットの論理値は、今回値の下位ビッ
トの論理値を反転したものである。例えば、図5のA3
の場合、置換前の今回値(nフレームの画素データ)
は、(01111111)であり、置換後の今回値は、
(01100000)である。すなわち、置換後の今回
値は、置換前の今回値の下位5ビット分の論理を反転し
たものである。又、図5のB3の場合は、置換前の今回
値(nフレームの画素データ)が、(0011111
1)であり、置換後の今回値は、(00110000)
である。すなわち、置換後の今回値は、置換前の今回値
の下位4ビット分の論理を反転したものである。
On the other hand, in the case where the subfields are arranged in the order of smaller weighting first,
When the digit position change between the previous value and the current value of the most significant bit taking the light emission logical value is one digit in the lower direction (A3
To C3) replace the current value with the replacement data shown in the rightmost column of FIG. 5 by subtracting the correction data from the current value, and when there is one digit in the upper direction (A4 to C3).
In 4), the correction value is added to the current value to replace the current value with the replacement data shown in the rightmost column of FIG. At this time, as shown in FIG. 5, the logical value of the lower bit of the replacement data is the inversion of the logical value of the lower bit of the current value. For example, A3 in FIG.
In case of, the current value before replacement (pixel data of n frames)
Is (01111111), and the current value after replacement is
(01100,000). That is, the current value after replacement is obtained by inverting the logic of the lower 5 bits of the current value before replacement. In the case of B3 in FIG. 5, the current value (pixel data of n frames) before replacement is (0011111).
1), and the current value after replacement is (00110000)
Is. That is, the current value after replacement is obtained by inverting the logic of the lower 4 bits of the current value before replacement.

【0024】又、図5に示されているa1〜a4,b1
4,c1〜c4の値は単位画素データの前回値の半値よ
り小とする。なお、データ補正回路7の全体又は、少な
くとも加減算回路36をマイクロプロセッサによって形
成することが出来ることは当業者にとっては自明であ
る。図6(A)〜(C)は、上記した補正データ加減算
処理による画質改善効果について例を挙げて説明する図
である。
Further, a 1 to a 4 and b 1 to shown in FIG.
The value of b 4, c 1 ~c 4 is smaller than half the previous value of the unit pixel data. It is obvious to those skilled in the art that the entire data correction circuit 7 or at least the addition / subtraction circuit 36 can be formed by a microprocessor. FIGS. 6A to 6C are diagrams illustrating the image quality improvement effect of the above-described correction data addition / subtraction processing by way of example.

【0025】図6(A)の上段に示した例においては、
補正データ加減算処理をなす前の単位画素データの変化
は、(n−2)フレームから(n+1)フレームに亘っ
て、(10000000),(10000000),
(01111111),(01111111)のように
なっている。このような場合、(n−1)フレームにお
ける画素データの最上位ビットに対応する発光期間D8
とnフレームにおける画素データに対応する発光期間D
7〜D1の間が(n−2)フレームと(n−1)フレー
ムとの間の消光期間及びnフレームと(n+1)フレー
ムとの間の消光期間より長いので、この期間において人
間の目の残像効果によって暗く感じ暗い偽輪郭が生ずる
のである。
In the example shown in the upper part of FIG.
The change in the unit pixel data before performing the correction data addition / subtraction process is (10000000), (10000000), from (n-2) frame to (n + 1) frame.
It is like (01111111), (01111111). In such a case, the light emission period D8 corresponding to the most significant bit of the pixel data in the (n-1) frame
And the light emission period D corresponding to the pixel data in the n frame
Since the period between 7 and D1 is longer than the extinction period between the (n-2) frame and the (n-1) frame and the extinction period between the n frame and the (n + 1) frame, the human eye during this period. The afterimage effect causes a dark false-looking false contour.

【0026】そこで、本発明による上述した如き単位画
素データに対する補正処理を行なえば、図6(A)の下
段に示した如く単位画素データの如く、(100000
00),(10000000),(10000000+
1),(01111111)のように変化し、補正処
理前の如き暗部が表われないのである。a1の値は例え
ば期間D6〜D1に対応する(111111)である。
Therefore, if the correction processing for the unit pixel data as described above according to the present invention is performed, as shown in the lower part of FIG.
00), (10000000), (10000000+
a 1 ), (01111111), and the dark portion as before the correction processing cannot be seen. The value of a 1 is (111111) corresponding to the periods D6 to D1, for example.

【0027】又、図6(B)の上段に示した例において
は、データ補正前の単位画素データの変化は(n−2)
フレームから(n+1)フレームに亘って、(0111
1111),(01111111),(1000000
0),(10000000)のようになっている。従っ
て、(n−2)及び(n−1)フレームにおける発光期
間はD7〜D1であるのにn及び(n+1)フレームに
おいては、発光期間がD8に変化し、(n−1)フレー
ムとnフレームとの間における消光期間が他のフレーム
間における消光期間より短くなって、この部分が明るく
感ぜられて白い偽輪郭が発生するのである。
Further, in the example shown in the upper part of FIG. 6 (B), the change in the unit pixel data before data correction is (n-2).
From the frame to the (n + 1) th frame, (0111
1111), (01111111), (1000000)
0) and (10000000). Therefore, the light emission periods in the (n-2) and (n-1) frames are D7 to D1, but in the n and (n + 1) frames, the light emission period changes to D8, and the (n-1) th frame and the nth frame are n. The extinction period with respect to the frame becomes shorter than the extinction period with respect to the other frames, and this portion is perceived as bright and a white false contour is generated.

【0028】これに対して、本発明によるデータ補正処
理によれば、nフレームにおける単位画素データすなわ
ち今回値に対して(a2+1)が減算されるのであり、
補正後の今回値は、(01111111−a2)とな
り、これに対応する発光期間[(D7〜D1)−a2
が生ずる。よって(n−1)フレームとnフレームとの
間の発光期間の接近が解消されるので白い偽輪郭の発生
が抑制されることになる。
On the other hand, according to the data correction processing of the present invention, (a 2 +1) is subtracted from the unit pixel data in n frames, that is, the present value,
Current value of the corrected, (01111111-a 2), and the light emitting period corresponding to [(D7~D1) -a 2]
Occurs. Therefore, the proximity of the light emitting period between the (n-1) th frame and the nth frame is resolved, and the occurrence of white false contours is suppressed.

【0029】図6(C)の上段に示した例においては、
データ補正前の単位画素データの変化は、(n−2)フ
レームから(n+1)フレームに亘って(010000
00),(01000000),(0011111
1),(00111111)のようになっている。従っ
て、(n−2)及び(n−1)フレームにおける発光期
間はD7であるのに対し、n及び(n+1)フレームに
おいては、D6〜D1である。従って、(n−1)フレ
ームとnフレームとの間において消光期間が他のフレー
ム間におけるより長くなってこの部分が暗く感ぜられて
黒い偽輪郭が生ずるのである。
In the example shown in the upper part of FIG. 6 (C),
The change in the unit pixel data before the data correction is (010000) from (n−2) frame to (n + 1) frame.
00), (01000000), (0011111)
1) and (00111111). Therefore, the light emission period in the (n-2) and (n-1) frames is D7, whereas it is D6 to D1 in the n and (n + 1) frames. Therefore, the extinction period between the (n-1) th frame and the nth frame becomes longer than that between the other frames, and this portion is perceived as dark so that a black false contour is generated.

【0030】これに対して、本発明によるデータ補正処
理によれば、nフレームにおける単位画素データすなわ
ち今回値に対して(b1+1)が加算されるのであり、
補正後の今回値は、(01000000+b1)とな
る。この補正後の今回値に対応する発光期間はサブフィ
ールドD7とデータb1に対応するサブフィールドが発
光することになり、(n−1)及びnフレーム間の長い
消光期間が解消されて黒い偽輪郭の生成が抑制されるこ
とになるのである。
On the other hand, according to the data correction processing of the present invention, (b 1 +1) is added to the unit pixel data in n frames, that is, the present value,
The corrected current value is (01000000 + b 1 ). During the light emission period corresponding to this corrected current value, the subfield D7 and the subfield corresponding to the data b1 emit light, and the long extinction period between (n-1) and n frames is eliminated and a black false contour is eliminated. The generation of is suppressed.

【0031】上記した例からも解るように、補正データ
の大きさは、“1”の値をとる最上位ビットの桁位置が
第8桁である場合のa1は第7桁が“1”の値をとる最
上位ビットである場合のb1に比して大きくなってい
る。すなわち、補正データの値は、前回値又は今回値の
1の値をとる最上位ビットの桁位置が高い程大きくする
のが好ましいと言える。
[0031] As can be seen from the example described above, the magnitude of the correction data, "1" a 1 if the digit position of the most significant bit taking the value of the eighth digit is seventh digit "1" It is larger than b 1 in the case of the most significant bit taking the value of. That is, it can be said that it is preferable that the value of the correction data is increased as the digit position of the most significant bit that takes the previous value or the current value of 1 is higher.

【0032】又、上記した実施例においては、上位4ビ
ット内における“1”の値をとる最上位ビットの桁位置
変化を検出して偽輪郭の発生予測をしているが、これに
限定されず、上位3ビットだけについて、同様な判定を
することも考えられるし、上位5ビットあるいは全ビッ
トについて同様な判定をすることも考えられる。但し、
本発明者による実験によれば、上位4ビットを監視すれ
ば、十分に偽輪郭の発生を抑制出来ることが解った。
Further, in the above-mentioned embodiment, the occurrence of false contour is predicted by detecting the digit position change of the most significant bit having a value of "1" in the upper 4 bits, but it is not limited to this. Instead, it is possible to make the same determination for only the upper 3 bits, and it is also possible to make the same determination for the upper 5 bits or all the bits. However,
According to an experiment conducted by the present inventor, it has been found that monitoring the upper 4 bits can sufficiently suppress the occurrence of false contour.

【0033】更に、前回値と今回値との間における
“1”の値をとる最上位ビットの桁位置変化の検出方法
としては、マイクロプロセッサによるプログラムによっ
てなすことも出来る。更に、上記した実施例において
は、単位画素データの今回値に対して、1フレーム期間
だけ前の単位画素データの値を前回値としたが、2フレ
ームあるいは3等の整数フレーム期間前の値を前回値と
することも考えられる。また、単位画素データを8ビッ
トとし、1フレームを8つのサブフィールドに分割する
こととしたが、本発明は単位画素データをN(Nは自然
数)ビットとし、1つのフレームをN個のサブフィール
ドに分割する方式に適用出来るのは自明である。
Further, as a method of detecting the digit position change of the most significant bit which takes a value of "1" between the previous value and the current value, a program by a microprocessor can be used. Further, in the above-described embodiment, the previous value is the value of the unit pixel data that is one frame period before the current value of the unit pixel data, but the value before the integer frame period of 2 frames or 3 is set. It may be possible to use the previous value. Further, although the unit pixel data is set to 8 bits and one frame is divided into eight subfields, the present invention sets the unit pixel data to N (N is a natural number) bits, and one frame is set to N subfields. It is obvious that it can be applied to the method of dividing into.

【0034】以上の如く、上記実施例によれば、(N−
1)フレームからNフレームへの画素データ上の輝度変
化が、例えば図5のパターン変化A1に示されているよ
うに128から127へと緩やかであるにも拘わらず、
その発光期間及び消光期間の割合が図6(A)の上段に
示されるが如く変化してしまう場合に生じる偽輪郭の発
生を防止することが出来るのである。
As described above, according to the above embodiment, (N-
1) Although the luminance change on the pixel data from the frame to the N frame is gentle from 128 to 127 as shown by the pattern change A1 in FIG. 5, for example,
It is possible to prevent the occurrence of a false contour that occurs when the ratio of the light emission period and the extinction period changes as shown in the upper part of FIG.

【0035】ところが、かかる状態以外の要因によって
も、偽輪郭が発生することが確認された。図7は、画素
データd8〜d1が夫々(11111111)となる場
合、すなわち、1フレーム内の全てのサブフィールドD
8〜D1を発光状態とした場合における視覚応答を示す
図である。
However, it has been confirmed that the false contour is generated due to factors other than the above condition. FIG. 7 shows that the pixel data d8 to d1 are (11111111), that is, all subfields D in one frame.
It is a figure which shows the visual response when 8-D1 is made into a light emission state.

【0036】かかる図7に示されるが如く、各サブフィ
ールドは、斜線部にて示される発光期間と、画素データ
書き込みの為に非発光状態となる非発光期間WCとから
なる。この際、発光期間が長くなるにつれ高輝度感が強
くなって行くので、視覚応答Sは上昇する。一方、非発
光期間WC中においては、上記の高輝度感が徐々に弱く
なって行くので、視覚応答Sは下降して行く。
As shown in FIG. 7, each subfield is composed of a light emitting period indicated by a hatched portion and a non-light emitting period W C which is in a non-light emitting state for writing pixel data. At this time, the sense of high brightness becomes stronger as the light emitting period becomes longer, so that the visual response S increases. On the other hand, during the non-light emitting period W C , the above-described feeling of high brightness gradually weakens, and the visual response S decreases.

【0037】図8は、前述した図6(A)の下段の(N
−1)フレーム〜(N+1)フレームにおける視覚応答
特性を示す図である。尚、Nフレームの画素データは、
図5のパターン変化A1に応じて、(1001111
1)に補正されているものとする。先ず、図6(A)の
下段に示されるが如く、(N−1)フレームにおける発
光動作においては、サブフィールドD8のみが発光状態
となるので、その視覚応答は図8のS(N+1)となる。次
に、Nフレーム目においては、サブフィールドD8、及
びD5〜D1が発光状態となるので、その視覚応答は図
8のS(N)となる。次に、(N+1)フレーム目におい
ては、サブフィールドD7〜D1が発光状態となるの
で、その視覚応答は図8のS(N+1)となる。
FIG. 8 shows (N in the lower part of FIG. 6A).
It is a figure which shows the visual response characteristic in (-1) frame- (N + 1) frame. The pixel data of N frames is
According to the pattern change A1 in FIG.
It has been corrected to 1). First, as shown in the lower part of FIG. 6A, in the light emitting operation in the (N−1) th frame, only the subfield D8 is in the light emitting state, and therefore the visual response is S (N + 1) in FIG. ) . Next, in the Nth frame, the subfield D8 and the subfields D5 to D1 are in the light emitting state, and the visual response is S (N) in FIG. Next, in the (N + 1) th frame, since the subfields D7 to D1 are in the light emitting state, the visual response is S (N + 1) in FIG.

【0038】この際、前回フレームの発光による残存光
が、今回フレームの発光に影響を与えることが知られて
いる。図9は、図8にて示されている(N+1)フレー
ム目の視覚応答S(N+1)に、残存光としてのNフレーム
目の視覚応答S(N)を重ね合わせて示す図である。図9
に示されるが如く、フレーム開始点から時間t1経過時
点においては、視覚応答S(N)及びS(N+1)が交差してい
るので同一の輝度感が得られることになるが、一方は、
高輝度感が弱くなる方への推移中であり、他方は、高輝
度感が強くなる方への推移中となっている。
At this time, it is known that the residual light due to the light emission of the previous frame affects the light emission of the current frame. FIG. 9 is a diagram showing the visual response S (N + 1) of the (N + 1) th frame shown in FIG. 8 superimposed on the visual response S (N) of the Nth frame as residual light. . Figure 9
As shown in, the visual response S (N) and S (N + 1) intersect at the time point t 1 from the frame start point, so that the same sense of brightness is obtained. Is
On the other hand, the one where the feeling of high brightness is weakening is being transitioned, and on the other hand, the one where the feeling of high brightness is strong is being transitioned.

【0039】この際、かかる状況下において偽輪郭が発
生することが確認されたのである。そこで、図10に示
されるが如く、Nフレーム目の視覚応答S(N)の減衰ス
ロープに、(N+1)フレーム目の視覚応答S(N+1)
減衰スロープの一部を強制的に合わせ込むことにより、
両者の輝度推移傾向を一致させて上記偽輪郭の発生を防
止するのである。
At this time, it was confirmed that a false contour is generated under such a situation. Therefore, as is shown in Figure 10, the attenuation slope of the N-th frame of the visual response S (N), forcibly align the part of the attenuation slope (N + 1) th frame of the visual response S (N + 1) By inserting
The brightness transition tendencies of both are made to coincide with each other to prevent the occurrence of the false contour.

【0040】かかる図10にて示される実施例において
は、(N+1)フレーム目の発光動作時において、その
サブフィールドD7の非発光期間をWCよりも短いWC1
とし、更に、サブフィールドD6及びD5の非発光期間
をWCよりも長いWC2とすることにより、Nフレーム目
の視覚応答S(N)の減衰スロープに、(N+1)フレー
ム目の視覚応答S(N+1)の減衰スロープの一部を強制的
に合わせ込んでいる。
[0040] Such drawing in the embodiment shown in 10, (N + 1) in the light emitting operation of the frame, the non-emission period W is shorter than C W C1 of the subfield D7
Further, by setting the non-emission period of the subfields D6 and D5 to be W C2 longer than W C , the visual response S of the (N + 1) th frame is added to the attenuation slope of the visual response S (N) of the Nth frame. A part of the (N + 1) damping slope is forcibly matched.

【0041】尚、かかる実施例においては、サブフィー
ルドD8〜D1の内、D7、D6及びD5の非発光期間
を調整するようにしているが、この非発光期間の調整対
象となるサブフィールドは、これらの組み合わせに限定
されるものではない。要するに、前述した如き図6
(A)〜(C)各々の下段に示される補正を施しても完
全に偽輪郭の発生を防止することが出来なかった場合に
は、かかる偽輪郭が除去されるように、各サブフィール
ドの非発光期間を調整すれば良いのである。
In this embodiment, among the subfields D8 to D1, the non-emission period of D7, D6 and D5 is adjusted. However, the subfield to be adjusted in this non-emission period is It is not limited to these combinations. In short, as shown in FIG.
If the occurrence of the false contour cannot be completely prevented even by performing the corrections shown in the lower part of (A) to (C), the false contour of each subfield is removed so that the false contour is removed. It suffices to adjust the non-light emitting period.

【0042】又、上記実施例においては、発光期間の長
い順に各サブフィールドを配列したフレームフォーマッ
トに採用した例を示したが、図11に示されるが如き発
光期間の短い順に各サブフィールドを配列したフレーム
フォーマットに対しても、同様に採用できることは言う
までもない。
Further, in the above-described embodiment, an example is adopted in which the sub-fields are arranged in the order of the longer emission period, but the sub-fields are arranged in the order of the shorter emission period as shown in FIG. It goes without saying that the same can be adopted for the frame format.

【0043】[0043]

【発明の効果】上記したことから明らかな如く本発明に
よる自発光表示パネルの駆動方法、階調表示方法及び偽
輪郭判定方法によれば、1の単位画素データの今回値と
これの整数フレーム前の前回値とを比較して、双方にお
ける発光論理値をとる最上位ビットの桁位置が1桁だけ
異なる場合に今回値を補正するので、輝度の強調あるい
は減退が抑制されて偽輪郭の発生が抑制出来るのであ
る。更に、各サブフィールドの非発光期間を調整するこ
とにより、より確実に偽輪郭の発生を抑制出来て好まし
いのである。
As is apparent from the above, according to the driving method of the self-luminous display panel, the gradation display method, and the false contour determination method according to the present invention, the current value of one unit pixel data and an integer frame before this value. When the digit position of the most significant bit which takes the light emission logical value in both of them is compared with the previous value of, the current value is corrected, so that the emphasis or the decrease of the luminance is suppressed and the false contour is generated. It can be suppressed. Furthermore, by adjusting the non-light emitting period of each subfield, it is possible to more surely suppress the occurrence of false contours, which is preferable.

【図面の簡単な説明】[Brief description of drawings]

【図1】 各サブフィールドの発光期間及び単位画素デ
ータと発光期間との対応関係を示す説明図。
FIG. 1 is an explanatory diagram showing a light emitting period of each subfield and a correspondence relationship between unit pixel data and a light emitting period.

【図2】 偽輪郭の発生する状態の例を示す図。FIG. 2 is a diagram showing an example of a state in which a false contour is generated.

【図3】 本発明による駆動方法を実行するプラズマデ
ィスプレイパネル及びその駆動装置を示すブロック図。
FIG. 3 is a block diagram showing a plasma display panel and a driving apparatus thereof for executing a driving method according to the present invention.

【図4】 図3に示した駆動装置中のデータ補正回路の
部分の具体例を示すブロック図。
4 is a block diagram showing a specific example of a portion of a data correction circuit in the driving device shown in FIG.

【図5】 図3に示したデータ補正回路のデータ補正の
態様を示す図表。
5 is a chart showing a mode of data correction of the data correction circuit shown in FIG.

【図6】 本発明による駆動方法におけるデータ補正処
理を施したことによる偽輪郭の発生抑制現象を説明する
ためのフレーム毎の発光期間の変化を示す図。
FIG. 6 is a diagram showing a change in a light emission period for each frame for explaining a phenomenon of suppressing the generation of false contours due to the data correction process in the driving method according to the present invention.

【図7】 1フレーム内の全てのサブフィールドD8〜
D1を発光状態とした場合における視覚応答を示す図。
FIG. 7 shows all subfields D8 to
The figure which shows the visual response when D1 is made into a light emission state.

【図8】 本発明による駆動方法におけるデータ補正処
理を施した際の視覚応答を示す図。
FIG. 8 is a diagram showing a visual response when data correction processing is performed in the driving method according to the present invention.

【図9】 偽輪郭が発生する際の視覚応答特性を示す
図。
FIG. 9 is a diagram showing a visual response characteristic when a false contour occurs.

【図10】 偽輪郭を防止すべく非発光期間を調整して
得られた視覚応答特性を示す図。
FIG. 10 is a diagram showing visual response characteristics obtained by adjusting a non-light emitting period to prevent false contours.

【図11】 発光期間の短い順に各サブフィールドが配
列されたフレームフォーマットを示す図。
FIG. 11 is a diagram showing a frame format in which each subfield is arranged in the order of shorter light emitting period.

【主要部分の符号の説明】[Explanation of symbols for main parts]

3 A/D変換器 12 プロズマディスプレイパネル 351〜356 アンドゲート3 A / D converter 12 professional plasma display panel 35 1-35 6 AND gate

─────────────────────────────────────────────────────
─────────────────────────────────────────────────── ───

【手続補正書】[Procedure amendment]

【提出日】平成7年12月6日[Submission date] December 6, 1995

【手続補正1】[Procedure Amendment 1]

【補正対象書類名】明細書[Document name to be amended] Statement

【補正対象項目名】0021[Correction target item name] 0021

【補正方法】変更[Correction method] Change

【補正内容】[Correction content]

【0021】換言すれば、図4の上位4ビット検出回路
33と34とは図5の表中のパターン変化A,A
を検出し、33と34とはパターン変化B,B
を検出し、33と34とはパターン変化C,C
を検出するのである。また、上位4ビット検出回路3
,34;33,34;33,34の各組
み合せによってパターン変化A,A;B,B
,Cが各々検出される。そして、図5の表におい
て、A1〜C1及びA2〜C2の場合は、サブフィール
ドの配列順がD8で始まってD1で終る順序である一
方、A3〜C3及びA4〜C4のパターン変化検出は、
サブフィールドの配列順がD1に始まってD8で終る順
序になっている方式のとき用いられる。すなわち、加減
算回路36においては、図5に示される補正データを予
めメモリに記憶しておいて、サブフィールドD1〜D8
の配列順に応じて検出されるパターン変化A1〜C4に
対応して図5の表に示す対応関係に従って、今回値に対
して補正データを加算又は減算するのである。尚、かか
る補正データを用いた演算を行わずとも、予め、図5の
パターン変化A1〜C4に対応づけて図5の最右覧に示
される置換データを上記メモリに記憶しておき、上記パ
ターン変化A1〜C4の検出に応じて、対応した置換デ
ータをかかるメモリから読み出してこれを上記今回値に
置き換えるようにしても良いのである。
In other words, the upper 4-bit detection circuits 33 1 and 34 1 of FIG. 4 are the same as the pattern changes A 2 , A in the table of FIG.
4 is detected, and 33 2 and 34 2 are pattern changes B 2 , B
4 is detected, and 33 3 and 34 3 are pattern changes C 2 , C
4 is detected. In addition, the upper 4 bit detection circuit 3
3 4 , 34 4 ; 33 5 , 34 5 ; 33 6 , 34 6 by each combination of pattern changes A 1 , A 3 ; B 1 , B 3 ;
C 1 and C 3 are detected respectively. Then, in the table of FIG. 5, in the case of A1 to C1 and A2 to C2, the arrangement order of the subfields is the order starting from D8 and ending at D1, while the pattern change detection of A3 to C3 and A4 to C4 is
It is used when the subfields are arranged in the order starting from D1 and ending at D8. That is, in the adder / subtractor circuit 36, the correction data shown in FIG. 5 is stored in the memory in advance, and the subfields D1 to D8 are stored.
The correction data is added to or subtracted from the current value according to the correspondence relationship shown in the table of FIG. 5 corresponding to the pattern changes A1 to C4 detected according to the arrangement order of. Even if the calculation using the correction data is not performed, the replacement data shown in the rightmost list of FIG. 5 is stored in the memory in advance in association with the pattern changes A1 to C4 of FIG. Depending on the detection of the changes A1 to C4, the corresponding replacement data may be read from the memory and replaced with the current value.

【手続補正2】[Procedure Amendment 2]

【補正対象書類名】図面[Document name to be corrected] Drawing

【補正対象項目名】図5[Name of item to be corrected] Figure 5

【補正方法】変更[Correction method] Change

【補正内容】[Correction content]

【図5】 [Figure 5]

Claims (14)

【特許請求の範囲】[Claims] 【請求項1】 輝度レベルに対応して重み付けされたN
(Nは自然数)ビットの単位画素データの複数からなる
入力画像データ信号に対応して画像を表示する1つのフ
レームをN個のサブフィールドに分割し、前記サブフィ
ールドの各々において前記単位画素データのビット桁毎
に重み付けされた回数の発光を対応する各画素位置にお
いて行なって各画素を階調表示する発光表示パネルの駆
動方法であって、 1の画素に対応する単位画素データの今回値と前記1の
画素に対応しかつ前記今回値よりもM(Mは自然数)フ
レーム期間だけ前に現れた前記単位画素データの前回値
とを比較し、前記今回値における発光論理値をとるビッ
トの内、最も高輝度に対応したビットの桁位置が前記前
回値のそれとは1桁異なることを判別したときは、前記
今回値を所定データに置換する、ことを特徴とする自発
光表示パネルの駆動方法。
1. A weighted N corresponding to a brightness level
One frame displaying an image corresponding to an input image data signal composed of a plurality of (N is a natural number) bit unit pixel data is divided into N subfields, and the unit pixel data of each of the subfields is divided into N subfields. A method of driving a light-emitting display panel, which performs light emission a number of times weighted for each bit digit at each corresponding pixel position to display each pixel in gray scale, comprising: a current value of unit pixel data corresponding to one pixel; Of the bits corresponding to 1 pixel and comparing with the previous value of the unit pixel data that appears M (M is a natural number) frame period before the current value, and take the light emission logical value at the current value, When it is determined that the digit position of the bit corresponding to the highest brightness is one digit different from that of the previous value, the present value is replaced with predetermined data. Driving method for optical display panel.
【請求項2】 前記サブフィールドのうち重み付けの大
きい方が先に現われるサブフィールド配列の下では、前
記所定データにおける発光論理値をとるビットの内、少
なくとも最も高輝度に対応したビットの桁位置は前記前
回値のそれと同一であることを特徴とする請求項1記載
の自発光表示パネルの駆動方法。
2. Under a subfield array in which the larger weighted one of the subfields appears first, at least the digit position of the bit corresponding to the highest luminance among the bits having the light emission logical value in the predetermined data is The method for driving a self-luminous display panel according to claim 1, wherein the method is the same as that of the previous value.
【請求項3】 前記サブフィールドのうち重み付けの小
さい方が先に現われるサブフィールド配列の下では、前
記所定データの下位ビットの論理値は、前記今回値の下
位ビットの論理値を反転したものであることを特徴とす
る請求項1記載の自発光表示パネルの駆動方法。
3. Under a subfield array in which the smaller weighted one of the subfields appears first, the logical value of the lower bit of the predetermined data is an inversion of the logical value of the lower bit of the current value. The method for driving a self-luminous display panel according to claim 1, wherein:
【請求項4】 前記サブフィールドのうち重み付けの大
きい方が先に現われるサブフィールド配列の下では、前
記前回値と前記今回値とにおける発光論理値をとる最上
位ビットの桁位置変化が下位方向のときは前記今回値に
補正データを加算したものを前記所定データとする一
方、上位方向のときは前記今回値に補正データを減算し
たものを前記所定データとし、 前記サブフィールドのうちの重み付けの小さい方が先に
現われるサブフィールド配列の下では、前記桁位置変化
が下位方向のときは前記今回値に補正データを減算した
ものを前記所定データとする一方、上位方向のときは前
記今回値に補正データを加算したものを前記所定データ
とする、ことを特徴とする請求項1〜3記載の自発光表
示パネルの駆動方法。
4. Under a subfield array in which the larger weighted one of the subfields appears first, the digit position change of the most significant bit taking the light emission logical value between the previous value and the current value is in the lower direction. When the current value is added with the correction data, the predetermined data is used. On the other hand, when the value is higher, the current value is subtracted with the correction data is used as the predetermined data. Under the subfield array that appears first, when the digit position change is in the lower direction, the current value minus the correction data is used as the predetermined data, while in the upper direction, the current value is corrected. The method for driving a self-luminous display panel according to claim 1, wherein the predetermined data is obtained by adding data.
【請求項5】 前記サブフィールドのうちの重み付けの
大きい方が先に現われるサブフィールド配列の下では、
前記前回値と前記今回値とにおける発光論理値をとる最
上位ビットの桁位置変化が下位方向のときは前記所定デ
ータの値は、前記前回値及び前記今回値よりも大なる値
である一方、前記桁位置変化が上位方向のときは前記所
定データの値は、前記前回値及び前記今回値よりも小な
る値である、ことを特徴とする請求項1〜4記載の自発
光表示パネルの駆動方法。
5. Under a subfield arrangement in which the larger weighted one of the subfields appears first,
When the digit position change of the most significant bit taking the light emission logical value between the previous value and the current value is in the lower direction, the value of the predetermined data is a value larger than the previous value and the current value, The drive of the self-emission display panel according to claim 1, wherein the value of the predetermined data is a value smaller than the previous value and the current value when the digit position change is in the upper direction. Method.
【請求項6】 前記サブフィールドのうちの重み付けの
小さい方が先に現われるサブフィールド配列の下では、
前記前回値と前記今回値とにおける発光論理値をとる最
上位ビットの桁位置変化が下位方向のときは前記所定デ
ータの値は、前記前回値及び前記今回値よりも小なる値
である一方、前記桁位置変化が上位方向のときは前記所
定データの値は、前記前回値及び前記今回値よりも大な
る値である、ことを特徴とする請求項1〜4記載の自発
光表示パネルの駆動方法。
6. Under a subfield arrangement in which the less weighted one of the subfields appears first,
When the digit position change of the most significant bit taking the light emission logical value between the previous value and the current value is in the lower direction, the value of the predetermined data is a value smaller than the previous value and the current value, The drive of the self-luminous display panel according to claim 1, wherein the value of the predetermined data is a value larger than the previous value and the current value when the digit position change is in the upper direction. Method.
【請求項7】 輝度レベルに対応して重み付けされたN
(Nは自然数)ビットの単位画素データの複数からなる
入力画像データに信号に対応して画像を表示する1つの
フレームをN個のサブフィールドに分割し、前記サブフ
ィールドの各々において前記単位画素データのビット桁
毎に重み付けされた回数の発光を対応する各画素位置に
おいて行なって各画素を階調表示する発光表示パネルの
駆動方法であって、 前記サブフィールドの各々は発光期間と非発光期間とか
らなり、前記N個のサブフィールドから所望に選択した
少なくとも1のサブフィールドにおける前記非発光期間
の時間長を調整することにより偽輪郭を除去するように
したことを特徴とする自発光表示パネルの駆動方法。
7. N weighted corresponding to a brightness level
One frame displaying an image corresponding to a signal corresponding to input image data composed of a plurality of (N is a natural number) unit pixel data is divided into N subfields, and the unit pixel data is divided in each of the subfields. Is a method of driving a light-emitting display panel that performs light emission a number of times weighted for each bit digit at each corresponding pixel position to display each pixel in gray scale, wherein each of the subfields includes a light-emission period and a non-light-emission period. Of the self-luminous display panel, wherein the false contour is removed by adjusting the time length of the non-light emitting period in at least one subfield selected from the N subfields. Driving method.
【請求項8】 輝度レベルに対応して重み付けされたN
(Nは自然数)ビットの単位画素データの複数からなる
入力画像データに信号に対応して画像を表示する1つの
フレームをN個のサブフィールドに分割し、前記サブフ
ィールドの各々において前記単位画素データのビット桁
毎に重み付けされた回数の発光を対応する各画素位置に
おいて行なって各画素を階調表示する階調表示方法であ
って、 1の画素に対応する単位画素データの今回値と前記1の
画素に対応しかつ前記今回値よりもM(Mは自然数)フ
レーム期間だけ前に現れた前記単位画素データの前回値
とを比較し、前記今回値における発光論理値をとるビッ
トの内、最も高輝度に対応したビットの桁位置が前記前
回値のそれとは異なることを判別したときは、前記今回
値を所定データに置換する、ことを特徴とする階調表示
方法。
8. N weighted corresponding to a brightness level
One frame displaying an image corresponding to a signal corresponding to input image data composed of a plurality of (N is a natural number) unit pixel data is divided into N subfields, and the unit pixel data is divided in each of the subfields. Of the unit pixel data corresponding to one pixel and the current value of the unit pixel data corresponding to one pixel. Of the unit pixel data corresponding to the pixel of (1) and appearing before the current value by M (M is a natural number) frame period, and compares the previous value of the unit pixel data with the light emission logical value at the current value. A gradation display method characterized in that when it is determined that the digit position of the bit corresponding to high brightness is different from that of the previous value, the current value is replaced with predetermined data.
【請求項9】 前記サブフィールドのうち重み付けの大
きい方が先に現われるサブフィールド配列の下では、前
記所定データにおける発光論理値をとるビットの内、少
なくとも最も高輝度に対応したビットの桁位置は前記前
回値のそれと同一であることを特徴とする請求項8記載
の階調表示方法。
9. Under a subfield array in which the larger weighted one of the subfields appears first, at least the digit position of the bit corresponding to the highest luminance among the bits having the light emission logical value in the predetermined data. 9. The gradation display method according to claim 8, wherein it is the same as that of the previous value.
【請求項10】 前記サブフィールドのうち重み付けの
小さい方が先に現われるサブフィールド配列の下では、
前記所定データの下位ビットの論理値は、前記今回値の
下位ビットの論理値を反転したものであることを特徴と
する請求項8記載の階調表示方法。
10. Under the subfield arrangement in which the smaller weighted one of the subfields appears first,
9. The gradation display method according to claim 8, wherein the logical value of the lower bit of the predetermined data is an inversion of the logical value of the lower bit of the current value.
【請求項11】 前記サブフィールドのうち重み付けの
大きい方が先に現われるサブフィールド配列の下では、
前記前回値と前記今回値とにおける発光論理値をとる最
上位ビットの桁位置変化が下位方向のときは前記今回値
に補正データを加算したものを前記所定データとする一
方、上位方向のときは前記今回値に補正データを減算し
たものを前記所定データとし、 前記サブフィールドのうちの重み付けの小さい方が先に
現われるサブフィールド配列の下では、前記桁位置変化
が下位方向のときは前記今回値に補正データを減算した
ものを前記所定データとする一方、上位方向のときは前
記今回値に補正データを加算したものを前記所定データ
とする、 ことを特徴とする請求項8〜10記載の階調表示方法。
11. Under the subfield arrangement in which the larger weighted one of the subfields appears first,
When the digit position change of the most significant bit that takes the light emission logical value between the previous value and the current value is in the lower direction, the correction data is added to the current value as the predetermined data, while in the upper direction The predetermined value is obtained by subtracting correction data from the current value, and under the subfield array in which the smaller weighted one of the subfields appears first, the current value when the digit position change is in the lower direction. The predetermined data is obtained by subtracting the correction data from the current value, and the predetermined data is obtained by adding the correction data to the current value in the upper direction. Key display method.
【請求項12】 前記サブフィールドのうちの重み付け
の大きい方が先に現われるサブフィールド配列の下で
は、前記前回値と前記今回値とにおける発光論理値をと
る最上位ビットの桁位置変化が下位方向のときは前記所
定データの値は、前記前回値及び前記今回値よりも大な
る値である一方、前記桁位置変化が上位方向のときは前
記所定データの値は、前記前回値及び前記今回値よりも
小なる値である、ことを特徴とする請求項8〜11記載
の階調表示方法。
12. Under a subfield array in which the larger weighted one of the subfields appears first, the digit position change of the most significant bit taking the light emission logical value between the previous value and the current value is in the lower direction. When the value of the predetermined data is larger than the previous value and the current value, when the digit position change is in the upper direction, the value of the predetermined data is the previous value and the current value. The gradation display method according to any one of claims 8 to 11, wherein the gradation display method has a smaller value.
【請求項13】 前記サブフィールドのうちの重み付け
の小さい方が先に現われるサブフィールド配列の下で
は、前記前回値と前記今回値とにおける発光論理値をと
る最上位ビットの桁位置変化が下位方向のときは前記所
定データの値は、前記前回値及び前記今回値よりも小な
る値である一方、前記桁位置変化が上位方向のときは前
記所定データの値は、前記前回値及び前記今回値よりも
大なる値である、ことを特徴とする請求項8〜11記載
の階調表示方法。
13. Under the subfield array in which the smaller weighted one of the subfields appears first, the digit position change of the most significant bit taking the light emission logical value between the previous value and the current value is in the lower direction. In the case of, the value of the predetermined data is a value smaller than the previous value and the current value, while when the digit position change is in the upper direction, the value of the predetermined data is the previous value and the current value. The gradation display method according to any one of claims 8 to 11, wherein the gradation display method has a larger value than that.
【請求項14】 各々がN(Nは自然数)ビットの単位
画素データの複数からなる入力画像データ信号に応じた
画像を表示する1つのフレームをN個のサブフィールド
に分割し、前記サブフィールドの各々において前記単位
画素データのビット桁毎に重み付けされた回数の発光を
対応する各画素位置において行って各画素を階調表示す
る階調表示方法における偽輪郭判定方法であって、 1の画素に対応する単位画素データの今回値と前記1の
画素に対応しかつ前記今回値よりもM(Mは自然数)フ
レーム期間だけ前に表われた前記単位画素データの前回
値とを比較し、 前記今回値における発光論理値をとるビットのうちの最
上位ビットの桁位置が前記前回値のそれとは1桁異なる
ことを判別したときは偽輪郭が発生したものと判定する
ことを特徴とする偽輪郭判定方法。
14. One frame for displaying an image corresponding to an input image data signal composed of a plurality of unit pixel data of N (N is a natural number) bits is divided into N subfields, and one frame is divided into N subfields. A false contour determination method in a gradation display method for performing gradation display of each pixel by performing light emission of the number of times weighted for each bit digit of the unit pixel data in each corresponding pixel position, The current value of the corresponding unit pixel data is compared with the previous value of the unit pixel data corresponding to the 1 pixel and represented by M (M is a natural number) frame period earlier than the current value, When it is determined that the digit position of the most significant bit among the bits taking the light emission logical value in the value differs from that of the previous value by one digit, it is determined that a false contour has occurred. False contour determination method according to symptoms.
JP13382295A 1994-12-27 1995-05-31 Driving method of self-luminous display panel Expired - Fee Related JP3476107B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP13382295A JP3476107B2 (en) 1994-12-27 1995-05-31 Driving method of self-luminous display panel
US08/576,133 US6025818A (en) 1994-12-27 1995-12-21 Method for correcting pixel data in a self-luminous display panel driving system
EP95120607A EP0720139A3 (en) 1994-12-27 1995-12-27 Method for correcting gray scale data in a self luminous display panel driving system

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP6-326041 1994-12-27
JP32604194 1994-12-27
JP13382295A JP3476107B2 (en) 1994-12-27 1995-05-31 Driving method of self-luminous display panel

Publications (2)

Publication Number Publication Date
JPH08234694A true JPH08234694A (en) 1996-09-13
JP3476107B2 JP3476107B2 (en) 2003-12-10

Family

ID=26468071

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13382295A Expired - Fee Related JP3476107B2 (en) 1994-12-27 1995-05-31 Driving method of self-luminous display panel

Country Status (1)

Country Link
JP (1) JP3476107B2 (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000056728A (en) * 1998-08-07 2000-02-25 Deutsche Thomson Brandt Gmbh Method and device to process video picture to compensate for spurious profile effect
US6340961B1 (en) 1997-10-16 2002-01-22 Nec Corporation Method and apparatus for displaying moving images while correcting false moving image contours
US6661470B1 (en) 1997-03-31 2003-12-09 Matsushita Electric Industrial Co., Ltd. Moving picture display method and apparatus
KR100472483B1 (en) * 2002-11-29 2005-03-10 삼성전자주식회사 Method for reducing a false contour and apparatus therefor
KR100486715B1 (en) * 2002-10-09 2005-05-03 삼성전자주식회사 Method and Apparatus for Reduction of False Contour in Digital Display Panel using Pulse Number Modulation
KR100799893B1 (en) * 2000-05-09 2008-01-31 코닌클리케 필립스 일렉트로닉스 엔.브이. Method of and unit for displaying an image in sub-fields
KR20190122056A (en) * 2018-04-19 2019-10-29 엘지디스플레이 주식회사 Electroluminescence display and driving method thereof

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6661470B1 (en) 1997-03-31 2003-12-09 Matsushita Electric Industrial Co., Ltd. Moving picture display method and apparatus
US6340961B1 (en) 1997-10-16 2002-01-22 Nec Corporation Method and apparatus for displaying moving images while correcting false moving image contours
JP2000056728A (en) * 1998-08-07 2000-02-25 Deutsche Thomson Brandt Gmbh Method and device to process video picture to compensate for spurious profile effect
KR100799893B1 (en) * 2000-05-09 2008-01-31 코닌클리케 필립스 일렉트로닉스 엔.브이. Method of and unit for displaying an image in sub-fields
KR100486715B1 (en) * 2002-10-09 2005-05-03 삼성전자주식회사 Method and Apparatus for Reduction of False Contour in Digital Display Panel using Pulse Number Modulation
US7265736B2 (en) 2002-10-09 2007-09-04 Samsung Electronics Co., Ltd. Method and apparatus for reducing false contour in digital display panel using pulse number modulation
KR100472483B1 (en) * 2002-11-29 2005-03-10 삼성전자주식회사 Method for reducing a false contour and apparatus therefor
KR20190122056A (en) * 2018-04-19 2019-10-29 엘지디스플레이 주식회사 Electroluminescence display and driving method thereof

Also Published As

Publication number Publication date
JP3476107B2 (en) 2003-12-10

Similar Documents

Publication Publication Date Title
US6025818A (en) Method for correcting pixel data in a self-luminous display panel driving system
JP4064268B2 (en) Display device and display method using subfield method
JP3365630B2 (en) Display driving method and apparatus
US6462721B2 (en) PDP display drive pulse controller for preventing light emission center fluctuation
JP3618024B2 (en) Driving device for self-luminous display
US6008793A (en) Drive apparatus for self light emitting display unit
EP0833299A1 (en) Gray scale expression method and gray scale display device
JPH10133623A (en) Method and device for half-tone display
US7256755B2 (en) Display apparatus and display driving method for effectively eliminating the occurrence of a moving image false contour
JP3250995B2 (en) Display device and method
JPH10124000A (en) Driving device for spontaneous luminous display
JPH09218662A (en) Driving method of luminous image display panel
JP3476107B2 (en) Driving method of self-luminous display panel
JP2001056665A (en) Method for driving plasma display panel
JP2002351390A (en) Display device and grey level display method
JP4759209B2 (en) Image display device
KR100589312B1 (en) Driving circuit of plasma display
KR100416143B1 (en) Gray Scale Display Method for Plasma Display Panel and Apparatus thereof
KR100346809B1 (en) Halftone display method and display apparatus for reducing halftone disturbances occuring in moving image portions
JP3656995B2 (en) Image display method and image display apparatus
KR100421482B1 (en) Apparatus and Method of Processing Video Signal in Plasma Display Panel
JPH10198305A (en) Driving and controlling method for display
JP3277994B2 (en) Error diffusion device
KR100529073B1 (en) Circuit and method of processing image and device of plasma display panel and method of displaying image using plasma display panel
JPH11143420A (en) Gradation display method and display device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080926

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100926

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees