JPH0818997A - Filter circuit - Google Patents

Filter circuit

Info

Publication number
JPH0818997A
JPH0818997A JP14989794A JP14989794A JPH0818997A JP H0818997 A JPH0818997 A JP H0818997A JP 14989794 A JP14989794 A JP 14989794A JP 14989794 A JP14989794 A JP 14989794A JP H0818997 A JPH0818997 A JP H0818997A
Authority
JP
Japan
Prior art keywords
signal
output
circuit
delay circuit
pass filter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP14989794A
Other languages
Japanese (ja)
Other versions
JP3428148B2 (en
Inventor
Shunji Okada
俊二 岡田
Kimitake Miyake
仁毅 三宅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP14989794A priority Critical patent/JP3428148B2/en
Publication of JPH0818997A publication Critical patent/JPH0818997A/en
Application granted granted Critical
Publication of JP3428148B2 publication Critical patent/JP3428148B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To provide the filter circuit of a small transient response suitable for a PAL system three-dimensional Y/C separator circuit. CONSTITUTION:The output signal of a band pass filter 3 for separating the frequency of a signal component in a chroma band from an input video signal S is delayed for one frame by a second delay circuit 4 and delayed for two frames by a third delay circuit 5. When the polaritied of the signal levels of respective output signals from the band pass filter 3 and the first and second delay circuits 4 and 5, the output signal, of which the signal level is closest to '0', is selected out of the respective output signals and outputted. When the polarities of the signal levels of respective output signals are not arranged, the output signal of a signal selecting circuit 6 for outputting the output signal at a '0' level is subtracted from the output of the second delay circuit 4 by a first subtraction circuit 7 so that a chroma signal C can be extracted.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、ビデオ信号から輝度信
号とクロマ信号を分離抽出するフィルタ回路に関し、特
に、PAL方式のビデオテープレコーダなどに適用して
好適なフィルタ回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a filter circuit for separating and extracting a luminance signal and a chroma signal from a video signal, and more particularly to a filter circuit suitable for application to a PAL system video tape recorder or the like.

【0002】[0002]

【従来の技術】一般に、ビデオ信号を記録媒体に記録す
るビデオテープレコーダ等の映像機器においては、ビデ
オ信号Sを輝度信号Yとクロマ信号Cに分離するのに、
例えば図8に示すようなくし型フィルタ回路により構成
した3次元Y/C分離回路が用いられている。
2. Description of the Related Art Generally, in a video device such as a video tape recorder for recording a video signal on a recording medium, in order to separate the video signal S into a luminance signal Y and a chroma signal C,
For example, as shown in FIG. 8, a three-dimensional Y / C separation circuit composed of a comb filter circuit is used.

【0003】図8に示した3次元Y/C分離回路は、N
TSC方式のビデオ信号SNTSCから輝度信号SY とクロ
マ信号SC を分離するものであって、NTSC方式のビ
デオ信号SNTSCの1フレーム期間に等しい遅延量を有す
る1フレーム遅延回路22を用いたくし型フィルタから
なる。このY/C分離回路において、NTSC方式の入
力ビデオ信号SNTSC(n)は、入力端子21から直接お
よび上記1フレーム遅延回路22を介して加算器23と
減算器23にそれぞれ供給される。上記加算器23は、
入力ビデオ信号SNTSC(n)と上記1フレーム遅延回路
22により遅延された1フレーム前の入力ビデオ信号S
NTSC(n+1)とを加算することにより輝度信号Yを抽
出する。上記輝度信号Yは、1/2減衰器25により信
号レベルが1/2に減衰されて出力端子26から出力さ
れる。また、上記減算器24は、入力ビデオ信号SNTSC
(n)と上記1フレーム遅延回路22により遅延された
1フレーム前すなわち2フィールド前の入力ビデオ信号
NTSC(n+2)とを減算することによりクロマ信号C
を抽出する。上記クロマ信号Cは、1/2減衰器27に
より信号レベルが1/2に減衰されてからバンドパスフ
ィルタ28を介して出力端子29から出力される。
The three-dimensional Y / C separation circuit shown in FIG.
The 1-frame delay circuit 22 for separating the luminance signal S Y and the chroma signal S C from the TSC video signal S NTSC and having a delay amount equal to one frame period of the NTSC video signal S NTSC is used. Composed of type filters. In this Y / C separation circuit, an NTSC input video signal S NTSC (n) is supplied to an adder 23 and a subtractor 23 directly from an input terminal 21 and via the 1-frame delay circuit 22. The adder 23 is
The input video signal S NTSC (n) and the input video signal S one frame before which is delayed by the one frame delay circuit 22.
The luminance signal Y is extracted by adding NTSC (n + 1). The luminance signal Y has its signal level attenuated to 1/2 by the 1/2 attenuator 25 and is output from the output terminal 26. Further, the subtractor 24 is configured to detect the input video signal S NTSC.
The chroma signal C is obtained by subtracting (n) from the input video signal S NTSC (n + 2) one frame before, that is, two fields before, which is delayed by the one frame delay circuit 22.
To extract. The chroma signal C has its signal level attenuated to 1/2 by the 1/2 attenuator 27 and is then output from the output terminal 29 via the bandpass filter 28.

【0004】このように、1フレームで色副搬送波の位
相が反転するNTSC方式のビデオ信号に対しては、1
フレーム遅延回路22を用いたくし型フィルタ回路によ
り、フレーム相関を利用して解像度の劣化を抑えたYC
分離が行われる。また、同様に、2フレームで色副搬送
波の位相が反転するPAL方式のビデオ信号に対して
は、例えば図9に示すように、2フレーム遅延回路32
を用いたくし型フィルタ回路からなる3次元Y/C分離
回路により、フレーム相関を利用して解像度の劣化を抑
えてYC分離が行われる。
Thus, for an NTSC video signal in which the phase of the color subcarrier is inverted in one frame, 1
A comb filter circuit using the frame delay circuit 22 uses YC to suppress deterioration of resolution by utilizing frame correlation.
Separation takes place. Similarly, for a PAL system video signal in which the phase of the color subcarrier is inverted in two frames, for example, as shown in FIG.
A three-dimensional Y / C separation circuit composed of a comb filter circuit using is used to perform YC separation while suppressing deterioration of resolution by utilizing frame correlation.

【0005】この3次元Y/C分離回路において、PA
L方式の入力ビデオ信号SPAL (n)は、入力端子31
から直接および上記2フレーム遅延回路32を介して加
算器33と減算器34にそれぞれ供給される。上記加算
器33は、入力ビデオ信号S PAL (n)と上記2フレー
ム遅延回路32により遅延された2フレームすなわち4
フィールド前の入力ビデオ信号SPAL (n+4)とを加
算することにより輝度信号Yを抽出する。上記輝度信号
Yは、1/2減衰器35により信号レベルが1/2に減
衰されて出力端子36から出力される。また、上記減算
器34は、入力ビデオ信号SPAL (n)と上記2フレー
ム遅延回路32により遅延された1フレーム前の入力ビ
デオ信号SPAL (n+4)とを減算することによりクロ
マ信号Cを抽出する。上記クロマ信号Cは、1/2減衰
器37により信号レベルが1/2に減衰されてからバン
ドパスフィルタ38を介して出力端子39から出力され
る。
In this three-dimensional Y / C separation circuit, the PA
L type input video signal SPAL(N) is the input terminal 31
Directly from and via the two-frame delay circuit 32.
It is supplied to the calculator 33 and the subtractor 34, respectively. Addition above
The input device 33 receives the input video signal S PAL(N) and the above two frames
2 frames delayed by the frame delay circuit 32, that is, 4
Input video signal S before fieldPALAdd (n + 4)
The luminance signal Y is extracted by performing the calculation. The brightness signal
The signal level of Y is reduced to 1/2 by the 1/2 attenuator 35.
It is attenuated and output from the output terminal 36. Also, the above subtraction
The input video signal SPAL(N) and the above two frames
Input frame delayed by the frame delay circuit 32 one frame before.
Deo signal SPALBy subtracting (n + 4) and
The signal C is extracted. Chroma signal C is attenuated by 1/2
After the signal level is attenuated to 1/2 by
It is output from the output terminal 39 via the de-pass filter 38.
It

【0006】[0006]

【発明が解決しようとする課題】ところで、上述の如き
2フレーム遅延回路32を用いたくし型フィルタ回路に
よりYC分離を行う従来のPAL方式の3次元Y/C分
離回路は、画像の2フレーム間の相関を利用するもので
あるから、輝度信号やクロマ信号の非相関の部分での過
渡応答が所謂クロスカラー妨害やクロスルミナンス妨害
となり、著しい画質劣化を生じるという問題点があっ
た。
By the way, a conventional PAL-type three-dimensional Y / C separation circuit for performing YC separation by a comb filter circuit using the above-described two-frame delay circuit 32 is used for the two frames of an image. Since the correlation is used, there is a problem that the transient response in the non-correlation part of the luminance signal or the chroma signal becomes so-called cross color interference or cross luminance interference, resulting in remarkable image quality deterioration.

【0007】例えば図10に示すように、入力ビデオ信
号SPAL のクロマ信号が(n+5)フィールドと(n+
6)フィールドの2フィールドすなわち1フレームだけ
変化した場合に、×印で示すように、その(n+5)フ
ィールドと(n+6)フィールドのフレーム及び2フレ
ーム後の(n+9)フィールドと(n+10)フィール
ドのフレームでクロスルミナンス妨害が生じる。
For example, as shown in FIG. 10, the chroma signal of the input video signal S PAL is (n + 5) field and (n +) field.
When 2 fields of 6) field, that is, 1 frame is changed, as shown by an X mark, the frame of (n + 5) field and (n + 6) field and the frame of (n + 9) field and (n + 10) field two frames after Cross-luminance interference occurs at.

【0008】また、図11に示すように、入力ビデオ信
号SPAL の輝度信号が(n+5)フィールドと(n+
6)フィールドの2フィールドすなわち1フレームだけ
変化した場合に、その(n+5)フィールドと(n+
6)フィールドのフレーム及び2フレーム後の(n+
9)フィールドと(n+10)フィールドのフレームで
クロスカラー妨害が生じ、×印で示すように、各フィー
ルドにそれぞれ4本のリンギングによるドット妨害が現
れる。
Further, as shown in FIG. 11, the luminance signal of the input video signal S PAL is (n + 5) field and (n +) field.
When 2 fields of 6) field, that is, 1 frame is changed, the (n + 5) field and (n +) field
6) Field frame and (n +) two frames later
Cross-color interference occurs in the frame of the 9) field and the (n + 10) field, and dot interference due to four ringing appears in each field, as indicated by the mark x.

【0009】そこで、上述の如き従来の問題点に鑑み、
本発明の目的は、PAL方式の3次元Y/C分離回路に
適した過渡応答の小さなフィルタ回路を提供することに
ある。また、本発明の他の目的は、PAL方式のビデオ
信号からクロマ信号を抽出する過渡応答の小さなフィル
タ回路を提供することにある。
Therefore, in view of the conventional problems described above,
An object of the present invention is to provide a filter circuit having a small transient response, which is suitable for a PAL type three-dimensional Y / C separation circuit. Another object of the present invention is to provide a filter circuit having a small transient response for extracting a chroma signal from a PAL video signal.

【0010】また、本発明の他の目的は、PAL方式の
ビデオ信号から輝度信号を抽出する過渡応答の小さなフ
ィルタ回路を提供することにある。
Another object of the present invention is to provide a filter circuit having a small transient response for extracting a luminance signal from a PAL video signal.

【0011】[0011]

【課題を解決するための手段】本発明に係るフィルタ回
路は、入力ビデオ信号からクロマ帯域の信号成分を周波
数分離する帯域通過フィルタと、上記帯域通過フィルタ
の出力信号を1フレーム期間遅延して出力する第1の遅
延回路と、上記帯域通過フィルタの出力信号を2フレー
ム期間遅延して出力する第2の遅延回路と、上記帯域通
過フィルタ,第1の遅延回路及び第2の遅延回路の各出
力信号の信号レベルの極性が揃っているときには、上記
各出力信号のうちの信号レベルが0レベルに最も近い出
力信号を選択して出力し、上記帯域通過フィルタ,第1
の遅延回路及び第2の遅延回路の各出力信号の信号レベ
ルの極性が揃っていないときには、0レベルの出力信号
を出力する信号選択論理回路と、上記第1の遅延回路の
出力信号から上記信号選択論理回路の出力信号を減算す
る減算回路とを備え、上記減算回路による減算出力とし
て、上記入力ビデオ信号から抽出したクロマ信号を出力
することを特徴とする。
A filter circuit according to the present invention delays an output signal of a band pass filter for separating a chroma band signal component from an input video signal by one frame period and outputs the delayed signal. And a second delay circuit that outputs the output signal of the band pass filter after delaying the output signal of the band pass filter for two frame periods, and outputs of the band pass filter, the first delay circuit, and the second delay circuit. When the polarities of the signal levels of the signals are the same, the output signal of which the signal level is closest to 0 level among the output signals is selected and output, and the band pass filter, the first
When the polarities of the signal levels of the output signals of the delay circuit and the second delay circuit are not uniform, a signal selection logic circuit that outputs an output signal of 0 level and the output signal of the first delay circuit from the signal A subtraction circuit for subtracting the output signal of the selection logic circuit, and the chroma signal extracted from the input video signal is output as a subtraction output by the subtraction circuit.

【0012】また、本発明に係るフィルタ回路は、入力
ビデオ信号を1フレーム期間遅延して出力する第1の遅
延回路と、上記入力ビデオ信号からクロマ帯域の信号成
分を周波数分離する帯域通過フィルタと、上記帯域通過
フィルタの出力信号を1フレーム期間遅延して出力する
第2の遅延回路と、上記帯域通過フィルタの出力信号を
2フレーム期間遅延して出力信号を出力する第3の遅延
回路と、上記帯域通過フィルタ,第2の遅延回路及び第
3の遅延回路の各出力信号の信号レベルの極性が揃って
いるときには、上記各出力信号のうちの信号レベルが0
レベルに最も近い出力信号を選択して出力し、上記帯域
通過フィルタ,第2の遅延回路及び第3の遅延回路の各
出力信号の信号レベルの極性が揃っていないときには、
0レベルの出力信号を出力する信号選択論理回路と、上
記第2の遅延回路の出力信号から上記信号選択論理回路
の出力信号を減算する第1の減算回路と、上記第1の遅
延回路の出力信号から上記第1の減算回路の出力信号を
減算する第2の減算回路とを備え、上記第2の減算回路
の減算出力として、上記入力ビデオ信号から抽出した輝
度信号を出力することを特徴とする。
Further, the filter circuit according to the present invention comprises a first delay circuit which delays and outputs an input video signal for one frame period, and a band pass filter which frequency-separates a signal component of a chroma band from the input video signal. A second delay circuit that delays the output signal of the band-pass filter for one frame period and outputs it, and a third delay circuit that delays the output signal of the band-pass filter for two frame periods and outputs the output signal, When the polarities of the signal levels of the output signals of the band pass filter, the second delay circuit, and the third delay circuit are the same, the signal level of each of the output signals is 0.
When the output signal closest to the level is selected and output and the signal levels of the output signals of the band pass filter, the second delay circuit and the third delay circuit are not uniform,
A signal selection logic circuit that outputs a 0 level output signal, a first subtraction circuit that subtracts the output signal of the signal selection logic circuit from the output signal of the second delay circuit, and an output of the first delay circuit A second subtraction circuit for subtracting the output signal of the first subtraction circuit from the signal, and outputting a luminance signal extracted from the input video signal as a subtraction output of the second subtraction circuit. To do.

【0013】また、本発明に係るフィルタ回路は、入力
ビデオ信号を1フレーム期間遅延して出力する第1の遅
延回路と、上記入力ビデオ信号からクロマ帯域の信号成
分を周波数分離する第1の帯域通過フィルタと、上記第
1の遅延回路の出力信号からクロマ帯域の信号成分を周
波数分離する第2の帯域通過フィルタと、上記第2の帯
域通過フィルタの出力信号を1フレーム期間遅延して出
力する第2の遅延回路と、上記第1の帯域通過フィル
タ,第2の帯域通過フィルタ及び第2の遅延回路の各出
力信号の信号レベルの極性が揃っているときには、上記
各出力信号のうちの信号レベルが0レベルに最も近い出
力信号を選択して出力し、上記第1の帯域通過フィル
タ,第2の帯域通過フィルタ及び第2の遅延回路の各出
力信号の信号レベルの極性が揃っていないときには、0
レベルの出力信号を出力する信号選択論理回路と、上記
第2の帯域通過フィルタの出力信号から上記信号選択論
理回路の出力信号を減算する減算回路とを備え、上記減
算回路による減算出力として、上記入力ビデオ信号から
抽出したクロマ信号を出力することを特徴とする。
The filter circuit according to the present invention further comprises a first delay circuit for delaying the input video signal by one frame period and outputting the delayed signal, and a first band for frequency-separating the chroma band signal component from the input video signal. A pass filter, a second band pass filter for frequency-separating a signal component in the chroma band from the output signal of the first delay circuit, and an output signal of the second band pass filter delayed by one frame period and output. When the polarities of the signal levels of the output signals of the second delay circuit, the first bandpass filter, the second bandpass filter, and the second delay circuit are aligned, the signals of the output signals are output. The output signal whose level is the closest to 0 level is selected and output, and the output signal of each output signal of the first band pass filter, the second band pass filter and the second delay circuit is selected. When the sex is not aligned, 0
And a subtraction circuit for subtracting the output signal of the signal selection logic circuit from the output signal of the second band pass filter. The subtraction output by the subtraction circuit is used as the subtraction output. It is characterized in that it outputs a chroma signal extracted from an input video signal.

【0014】さらに、本発明に係るフィルタ回路は、入
力ビデオ信号を1フレーム期間遅延して出力する第1の
遅延回路と、上記入力ビデオ信号からクロマ帯域の信号
成分を周波数分離する第1の帯域通過フィルタと、上記
第1の遅延回路の出力信号からクロマ帯域の信号成分を
周波数分離する第2の帯域通過フィルタと、上記第2の
帯域通過フィルタの出力信号を1フレーム期間遅延して
出力する第2の遅延回路と、上記第1の帯域通過フィル
タ,第2の帯域通過フィルタ及び第2の遅延回路の各出
力信号の信号レベルの極性が揃っているときには、上記
各出力信号のうちの信号レベルが0レベルに最も近い出
力信号を選択して出力し、上記第1の帯域通過フィル
タ,第2の帯域通過フィルタ及び第2の遅延回路の各出
力信号の信号レベルの極性が揃っていないときには、0
レベルの出力信号を出力する信号選択論理回路と、上記
第2の帯域通過フィルタの出力信号から上記信号選択論
理回路の出力信号を減算する第1の減算回路と、上記第
1の遅延回路の出力信号から上記第1の減算回路の出力
信号を減算する第2の減算回路を備え、上記第2の減算
回路による減算出力として、上記入力ビデオ信号から抽
出した輝度信号を出力することを特徴とする。
Further, the filter circuit according to the present invention comprises a first delay circuit for delaying an input video signal for one frame period and outputting the delayed signal, and a first band for frequency-separating a signal component of a chroma band from the input video signal. A pass filter, a second band pass filter for frequency-separating a signal component in the chroma band from the output signal of the first delay circuit, and an output signal of the second band pass filter delayed by one frame period and output. When the polarities of the signal levels of the output signals of the second delay circuit, the first bandpass filter, the second bandpass filter, and the second delay circuit are aligned, the signals of the output signals are output. The signal level of each output signal of the first band-pass filter, the second band-pass filter and the second delay circuit is selected by outputting the output signal whose level is closest to 0 level. When the polarity is not aligned, 0
A signal selection logic circuit that outputs a level output signal, a first subtraction circuit that subtracts the output signal of the signal selection logic circuit from the output signal of the second bandpass filter, and an output of the first delay circuit A second subtraction circuit for subtracting the output signal of the first subtraction circuit from a signal is provided, and a luminance signal extracted from the input video signal is output as a subtraction output by the second subtraction circuit. .

【0015】[0015]

【作用】本発明に係るフィルタ回路では、入力ビデオ信
号からクロマ帯域の信号成分を帯域通過フィルタにより
周波数分離し、上記帯域通過フィルタの出力信号を第1
の遅延回路により1フレーム期間遅延するとともに第2
の遅延回路により2フレーム期間遅延する。信号選択論
理回路は、上記帯域通過フィルタ,第1の遅延回路及び
第2の遅延回路の各出力信号の信号レベルの極性が揃っ
ているときには、上記各出力信号のうちの信号レベルが
0レベルに最も近い出力信号を選択して出力し、上記帯
域通過フィルタ,第1の遅延回路及び第2の遅延回路の
各出力信号の信号レベルの極性が揃っていないときに
は、0レベルの出力信号を出力する。そして、減算回路
は、上記第1の遅延回路の出力信号から上記信号選択論
理回路の出力信号を減算することにより、上記入力ビデ
オ信号からクロマ信号を抽出する。
In the filter circuit according to the present invention, the chroma band signal component is frequency-separated from the input video signal by the band pass filter, and the output signal of the band pass filter is first divided.
Delay circuit for 1 frame period and the second
The delay circuit of 1 delays for 2 frame periods. The signal selection logic circuit, when the polarities of the signal levels of the output signals of the band pass filter, the first delay circuit and the second delay circuit are aligned, the signal level of the output signals becomes 0 level. The closest output signal is selected and output, and when the signal levels of the output signals of the band pass filter, the first delay circuit and the second delay circuit are not aligned, the output signal of 0 level is output. . The subtraction circuit subtracts the output signal of the signal selection logic circuit from the output signal of the first delay circuit to extract a chroma signal from the input video signal.

【0016】また、本発明に係るフィルタ回路では、入
力ビデオ信号を第1の遅延回路により1フレーム期間遅
延し、また、上記入力ビデオ信号からクロマ帯域の信号
成分を周波数分離する帯域通過フィルタの出力信号を第
2の遅延回路により1フレーム期間遅延するとともに第
3の遅延回路により2フレーム期間遅延する。信号選択
論理回路は、上記帯域通過フィルタ,第1の遅延回路及
び第2の遅延回路の各出力信号の信号レベルの極性が揃
っているときには、上記各出力信号のうちの信号レベル
が0レベルに最も近い出力信号を選択して出力し、上記
帯域通過フィルタ,第1の遅延回路及び第2の遅延回路
の各出力信号の信号レベルの極性が揃っていないときに
は、0レベルの出力信号を出力する。そして、第1の減
算回路により上記第2の遅延回路の出力信号から上記信
号選択論理回路の出力信号を減算し、さらに、第2の減
算回路により上記第1の遅延回路の出力信号から上記第
1の減算回路の出力信号を減算することによって、上記
入力ビデオ信号から輝度信号を抽出する。
Further, in the filter circuit according to the present invention, the input video signal is delayed by the first delay circuit for one frame period, and the output of the band pass filter for frequency-separating the signal component of the chroma band from the input video signal. The signal is delayed by one frame period by the second delay circuit and delayed by two frame periods by the third delay circuit. The signal selection logic circuit, when the polarities of the signal levels of the output signals of the band pass filter, the first delay circuit and the second delay circuit are aligned, the signal level of the output signals becomes 0 level. The closest output signal is selected and output, and when the signal levels of the output signals of the band pass filter, the first delay circuit and the second delay circuit are not aligned, the output signal of 0 level is output. . The first subtraction circuit subtracts the output signal of the signal selection logic circuit from the output signal of the second delay circuit, and the second subtraction circuit subtracts the output signal of the first delay circuit from the output signal of the first delay circuit. The luminance signal is extracted from the input video signal by subtracting the output signal of the subtraction circuit of 1.

【0017】また、本発明に係るフィルタ回路では、入
力ビデオ信号を第1の遅延回路により1フレーム期間遅
延し、また、上記入力ビデオ信号からクロマ帯域の信号
成分を第1の帯域通過フィルタにより周波数分離すると
ともに、上記第1の遅延回路の出力信号からクロマ帯域
の信号成分を第2の帯域通過フィルタにより周波数分離
し、さらに、上記第2の帯域通過フィルタの出力信号を
第2の遅延回路により1フレーム期間遅延する。信号選
択論理回路は、上記第1の帯域通過フィルタ,第2の帯
域通過フィルタ及び第2の遅延回路の各出力信号の信号
レベルの極性が揃っているときには、上記各出力信号の
うちの信号レベルが0レベルに最も近い出力信号を選択
して出力し、上記第1の帯域通過フィルタ,第2の帯域
通過フィルタ及び第2の遅延回路の各出力信号の信号レ
ベルの極性が揃っていないときには、0レベルの出力信
号を出力する。そして、減算回路は、上記第2の帯域通
過フィルタの出力信号から上記信号選択論理回路の出力
信号を減算するこよにより、上記入力ビデオ信号からク
ロマ信号を抽出する。
In the filter circuit according to the present invention, the input video signal is delayed by one frame period by the first delay circuit, and the chroma band signal component from the input video signal is frequency-divided by the first band pass filter. In addition to the separation, the chroma band signal component is frequency-separated from the output signal of the first delay circuit by the second band pass filter, and the output signal of the second band pass filter is further separated by the second delay circuit. It is delayed by one frame period. The signal selection logic circuit, when the polarities of the signal levels of the output signals of the first band-pass filter, the second band-pass filter, and the second delay circuit are aligned, the signal level of the output signals Selects and outputs the output signal closest to the 0 level, and when the polarities of the signal levels of the output signals of the first band-pass filter, the second band-pass filter and the second delay circuit are not uniform, It outputs a 0 level output signal. Then, the subtraction circuit extracts the chroma signal from the input video signal by subtracting the output signal of the signal selection logic circuit from the output signal of the second band pass filter.

【0018】さらに、本発明に係るフィルタ回路では、
入力ビデオ信号を第1の遅延回路により1フレーム期間
遅延し、また、上記入力ビデオ信号からクロマ帯域の信
号成分を第1の帯域通過フィルタにより周波数分離する
とともに、上記第1の遅延回路の出力信号からクロマ帯
域の信号成分を第2の帯域通過フィルタにより周波数分
離し、さらに、上記第2の帯域通過フィルタの出力信号
を第2の遅延回路により1フレーム期間遅延する。信号
選択論理回路は、上記第1の帯域通過フィルタ,第2の
帯域通過フィルタ及び第2の遅延回路の各出力信号の信
号レベルの極性が揃っているときには、上記各出力信号
のうちの信号レベルが0レベルに最も近い出力信号を選
択して出力し、上記第1の帯域通過フィルタ,第2の帯
域通過フィルタ及び第2の遅延回路の各出力信号の信号
レベルの極性が揃っていないときには、0レベルの出力
信号を出力する。そして、第1の減算回路により上記第
2の遅延回路の出力信号から上記信号選択論理回路の出
力信号を減算し、さらに、第2の減算回路により上記第
1の遅延回路の出力信号から上記第1の減算回路の出力
信号を減算することによって、上記入力ビデオ信号から
輝度信号を抽出する。
Further, in the filter circuit according to the present invention,
The input video signal is delayed by the first delay circuit for one frame period, and the chroma band signal component is frequency-separated from the input video signal by the first band-pass filter, and the output signal of the first delay circuit is generated. From the chroma band, the frequency component is separated by the second band pass filter, and the output signal of the second band pass filter is delayed by one frame period by the second delay circuit. The signal selection logic circuit, when the polarities of the signal levels of the output signals of the first band-pass filter, the second band-pass filter, and the second delay circuit are aligned, the signal level of the output signals Selects and outputs the output signal closest to the 0 level, and when the polarities of the signal levels of the output signals of the first band-pass filter, the second band-pass filter and the second delay circuit are not uniform, It outputs a 0 level output signal. The first subtraction circuit subtracts the output signal of the signal selection logic circuit from the output signal of the second delay circuit, and the second subtraction circuit subtracts the output signal of the first delay circuit from the output signal of the first delay circuit. The luminance signal is extracted from the input video signal by subtracting the output signal of the subtraction circuit of 1.

【0019】[0019]

【実施例】以下、本発明に係るフィルタ回路の一実施例
について図面に従い詳細に説明する。本発明に係るフィ
ルタ回路は、例えば図1のブロック図に示すように構成
される。この図1のブロック図に示したフィルタ回路
は、本発明を適用してPAL方式の3次元Y/C分離回
路を構成したものであって、PAL方式の入力ビデオ信
号SPAL が入力端子1に供給される。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the filter circuit according to the present invention will be described in detail below with reference to the drawings. The filter circuit according to the present invention is configured, for example, as shown in the block diagram of FIG. The filter circuit shown in the block diagram of FIG. 1 is a PAL type three-dimensional Y / C separation circuit to which the present invention is applied, and a PAL type input video signal S PAL is applied to an input terminal 1. Supplied.

【0020】このフィルタ回路は、上記入力端子1を介
して入力ビデオ信号SPAL が供給される第1の遅延回路
2及び帯域通過フィルタ3と、上記帯域通過フィルタ3
の出力信号が供給される第2及び第3の遅延回路4,5
と、上記帯域通過フィルタ3と第2及び第3の遅延回路
4,5の各出力信号が供給される信号選択論理回路6
と、上記第2の遅延回路4及び信号選択論理回路6の各
出力信号が供給される第1の減算回路7と、上記第1の
遅延回路2の出力信号が第4の遅延回路8を介して供給
されるとともに上記第1の減算回路7の出力信号が供給
される第2の減算回路9を備え、上記第1の減算回路7
の出力信号が第1の出力端子10を介して出力され、上
記第2の減算回路9の出力信号が第2の出力端子11を
介して出力されるようになっている。
This filter circuit includes a first delay circuit 2 and a bandpass filter 3 to which an input video signal S PAL is supplied via the input terminal 1, and the bandpass filter 3 described above.
Second and third delay circuits 4 and 5 to which the output signal of
And a signal selection logic circuit 6 to which the output signals of the band pass filter 3 and the second and third delay circuits 4 and 5 are supplied.
A first subtraction circuit 7 to which the output signals of the second delay circuit 4 and the signal selection logic circuit 6 are supplied, and an output signal of the first delay circuit 2 via a fourth delay circuit 8. And a second subtraction circuit 9 to which the output signal of the first subtraction circuit 7 is supplied.
Is output via the first output terminal 10, and the output signal of the second subtraction circuit 9 is output via the second output terminal 11.

【0021】上記第1の遅延回路2は、PAL方式にお
ける1フレーム期間に等しい遅延量を有する。この第1
の遅延回路2は、上記入力端子1を介して供給される入
力ビデオ信号SPAL を1フレーム期間遅延して、その出
力信号を上記第4の遅延回路8を介して上記第2の減算
回路9に供給する。また、上記帯域通過フィルタ3は、
例えばPAL方式の色副搬送周波数をfsc (PAL) を中心
周波数としてfsc(PAL) ±1.3MHzの通過帯域を有
する。この帯域通過フィルタ3は、上記入力端子1を介
して供給される入力ビデオ信号SPA L からクロマ帯域の
信号成分を周波数分離して、その出力信号aを上記第2
及び第3の遅延回路4,5と上記信号選択論理回路6に
供給する。
The first delay circuit 2 is based on the PAL system.
The delay amount is equal to one frame period. This first
The delay circuit 2 of FIG.
Force video signal SPALIs delayed by one frame and the output
Force signal through the fourth delay circuit 8 to the second subtraction
Supply to the circuit 9. Further, the band pass filter 3 has
For example, if the color sub-carrier frequency of the PAL system is fsc (PAL)Centered around
Fsc as frequency(PAL)Has a pass band of ± 1.3 MHz
I do. The bandpass filter 3 is connected via the input terminal 1 described above.
Input video signal S supplied asPA LFrom the chroma band
The signal component is frequency-separated and its output signal a is
And the third delay circuits 4 and 5 and the signal selection logic circuit 6
Supply.

【0022】また、上記第2の遅延回路4は、PAL方
式における1フレーム期間に等しい遅延量を有する。こ
の第2の遅延回路4は、上記帯域通過フィルタ3の出力
信号aを1フレーム期間遅延して、その出力信号bを上
記信号選択論理回路6と上記第1の減算回路7に供給す
る。また、上記第2の遅延回路4は、PAL方式におけ
る1フレーム期間に等しい遅延量を有する。この第2の
遅延回路4は、上記帯域通過フィルタ3の出力信号aを
1フレーム期間遅延して、その出力信号bを上記信号選
択論理回路6と上記第1の減算回路7に供給する。
The second delay circuit 4 has a delay amount equal to one frame period in the PAL system. The second delay circuit 4 delays the output signal a of the band pass filter 3 for one frame period and supplies the output signal b to the signal selection logic circuit 6 and the first subtraction circuit 7. Further, the second delay circuit 4 has a delay amount equal to one frame period in the PAL system. The second delay circuit 4 delays the output signal a of the band pass filter 3 for one frame period and supplies the output signal b to the signal selection logic circuit 6 and the first subtraction circuit 7.

【0023】また、上記第3の遅延回路5は、PAL方
式における2フレーム期間に等しい遅延量を有する。こ
の第3の遅延回路5は、上記帯域通過フィルタ3の出力
信号aを2フレーム期間遅延して、その出力信号cを上
記信号選択論理回路6に供給する。また、上記信号選択
論理回路6は、上記帯域通過フィルタ3と第2及び第3
の遅延回路4,5の各出力信号a,b,cについて、 S= max(min(a,b,c),0)+min(max(a,b,c),0) なる論理に従って信号選択を行う。この信号選択論理回
路6は、図2に各出力信号a,b,cを正弦波とした場
合の論理演算の模様を示してあるように、各出力信号
a,b,cの信号レベルの極性が同極性すなわち正又は
負に揃っているときには、上記各出力信号a,b,cの
うちの信号レベルが0レベルに最も近い出力信号を選択
して出力し、また、各出力信号a,b,cの信号レベル
の極性が揃っていないときには、0レベルの出力信号S
を出力する。この信号選択論理回路6は、その出力信号
Sを上記第1の減算回路7に供給する。
The third delay circuit 5 has a delay amount equal to two frame periods in the PAL system. The third delay circuit 5 delays the output signal a of the band pass filter 3 for two frame periods and supplies the output signal c to the signal selection logic circuit 6. Further, the signal selection logic circuit 6 includes the band pass filter 3 and the second and third signals.
For each of the output signals a, b and c of the delay circuits 4 and 5, the signal is selected according to the logic of S = max (min (a, b, c), 0) + min (max (a, b, c), 0). I do. This signal selection logic circuit 6 has the polarity of the signal level of each output signal a, b, c as shown in FIG. 2 as a pattern of logical operation when each output signal a, b, c is a sine wave. Have the same polarity, that is, positive or negative, the output signal whose signal level is closest to 0 level among the output signals a, b, and c is selected and output, and the output signals a and b are also selected. , C when the signal levels of the polarities are not uniform, the output signal S of 0 level is output.
Is output. The signal selection logic circuit 6 supplies the output signal S to the first subtraction circuit 7.

【0024】また、上記第1の減算回路7は、上記第2
の遅延回路4の出力信号から上記信号選択論理回路6の
出力信号Sを減算することにより、上記第2の遅延回路
4の出力信号からクロマ信号Cを抽出する。この第1の
減算回路7は、抽出したクロマ信号Cを上記第2の減算
回路9に供給するとともに第1の出力端子10を介して
出力する。
Further, the first subtraction circuit 7 is provided with the second subtraction circuit.
The chroma signal C is extracted from the output signal of the second delay circuit 4 by subtracting the output signal S of the signal selection logic circuit 6 from the output signal of the delay circuit 4. The first subtraction circuit 7 supplies the extracted chroma signal C to the second subtraction circuit 9 and outputs it via the first output terminal 10.

【0025】さらに、上記第2の減算回路9は、上記第
4の遅延回路8を介して供給される上記第1の遅延回路
2の出力信号から上記第1の減算回路7の出力信号すな
わちクロマ信号Cを減算することにより、上記第4の遅
延回路4の出力信号から輝度信号Yを抽出する。この第
2の減算回路9は、抽出した輝度信号Yを上記第2の出
力端子11を介して出力する。
Further, the second subtraction circuit 9 outputs the output signal of the first subtraction circuit 7, namely the chroma signal, from the output signal of the first delay circuit 2 supplied through the fourth delay circuit 8. The luminance signal Y is extracted from the output signal of the fourth delay circuit 4 by subtracting the signal C. The second subtraction circuit 9 outputs the extracted luminance signal Y via the second output terminal 11.

【0026】なお、上記第4の遅延回路8は、上記帯域
通過フィルタ3による時間遅れを補償するためのもの
で、上記帯域通過フィルタ3による時間遅れに等しい遅
延量を有する。ここで、このような構成のY/C分離回
路では、それぞれ1フレーム遅延の第1及び第2の遅延
回路2,4と2フレーム遅延の第3の遅延回路5を必要
とするが、上記第1乃至第3の遅延回路2,4,5によ
り各遅延量を整理することにより、図3に示すように構
成を簡略化することができる。
The fourth delay circuit 8 is for compensating the time delay due to the band pass filter 3 and has a delay amount equal to the time delay due to the band pass filter 3. Here, the Y / C separation circuit having such a configuration requires the first and second delay circuits 2 and 4 having a one-frame delay and the third delay circuit 5 having a two-frame delay, respectively. By arranging the respective delay amounts by the first to third delay circuits 2, 4, 5, the configuration can be simplified as shown in FIG.

【0027】この図3に示したY/C分離回路は、上述
の図1に示したY/C分離回路を改良したものであり、
同一構成要素については同一番号を付してその詳細な説
明を1略する。すなわち、このY/C分離回路は、上記
第1乃至第3の遅延回路2,4,5に代えてそれぞれ1
フレーム遅延の第1及び第2の遅延回路12,13を備
えるとともに、上記帯域通過フィルタ3に代えてそれぞ
れPAL方式のクロマ帯域を通過帯域とした第1及び第
2の帯域通過フィルタ3A,3Bを備える。
The Y / C separation circuit shown in FIG. 3 is an improvement of the Y / C separation circuit shown in FIG.
The same components are assigned the same reference numerals and detailed description thereof is omitted. That is, this Y / C separation circuit is replaced with the first to third delay circuits 2, 4 and 5 by 1 respectively.
The first and second band pass filters 3A and 3B are provided with the first and second delay circuits 12 and 13 for frame delay, and in place of the band pass filter 3, the chroma bands of the PAL system are used as pass bands. Prepare

【0028】そして、入力ビデオ信号SPAL は、入力端
子1から上記第1の帯域通過フィルタ3Aに供給され
る。この第1の帯域通過フィルタ3Aは、上記入力ビデ
オ信号SPAL からPAL方式のクロマ帯域を周波数分離
して、その出力信号aを信号選択論理回路6に供給す
る。また、入力ビデオ信号SPAL は、上記入力端子1か
ら上記第1の遅延回路12に供給される。この第1の遅
延回路12は、上記入力ビデオ信号SPAL をPAL方式
における1フレーム期間遅延して、その出力信号を上記
第2の帯域通過フィルタ3Bと時間合わせ用の第4の遅
延回路8に供給する。
Then, the input video signal S PAL is supplied from the input terminal 1 to the first band pass filter 3A. The first band-pass filter 3A frequency-separates the PAL chroma band from the input video signal S PAL and supplies its output signal a to the signal selection logic circuit 6. Further, the input video signal S PAL is supplied from the input terminal 1 to the first delay circuit 12. The first delay circuit 12 delays the input video signal S PAL for one frame period in the PAL system, and outputs the output signal to the second band pass filter 3B and a fourth delay circuit 8 for time adjustment. Supply.

【0029】上記第2の帯域通過フィルタ3Bは、上記
第1の遅延回路12の出力信号からPAL方式のクロマ
帯域を周波数分離して、その出力信号bを上記信号選択
論理回路6、第1の減算回路7及び第2の遅延回路13
に供給する。さらに、上記第2の遅延回路13は、上記
第2の帯域通過フィルタ3Bの出力信号bをさらにPA
L方式における1フレーム期間遅延して、その出力信号
cを上記信号選択論理回路6に供給する。
The second band pass filter 3B frequency-separates the PAL system chroma band from the output signal of the first delay circuit 12, and outputs the output signal b as the signal selection logic circuit 6 and the first signal. Subtraction circuit 7 and second delay circuit 13
Supply to. Further, the second delay circuit 13 further outputs the output signal b of the second band pass filter 3B to the PA.
The output signal c is supplied to the signal selection logic circuit 6 with a delay of one frame period in the L system.

【0030】上記信号選択論理回路6は、上述のように
各出力信号a,b,cの信号レベルの極性が揃っている
とき、すなわち3フレーム間で相関ある画像のビデオ信
号に対しては、上記各出力信号a,b,cのうちの信号
レベルが0レベルに最も近い出力信号を選択して出力
し、また、各出力信号a,b,cの信号レベルの極性が
揃っていないときすなわち3フレーム間で相関の無い画
像のビデオ信号に対しては、0レベルの出力信号Sを出
力する。
The signal selection logic circuit 6 operates as described above when the polarities of the signal levels of the output signals a, b, and c are the same, that is, for the video signal of the image having a correlation between three frames, Of the output signals a, b, c, the output signal whose signal level is closest to 0 level is selected and output, and when the polarities of the signal levels of the output signals a, b, c are not uniform, that is, An output signal S of 0 level is output for a video signal of an image having no correlation between three frames.

【0031】そして、上記第1の減算回路7は、上記第
2の帯域通過フィルタ3Bの出力信号bから上記信号選
択論理回路6の出力信号Sを減算することによりクロマ
信号Cを抽出して、そのクロマ信号Cを第2の減算回路
9に供給するとともに第1の出力端子10を介して出力
する。さらに、上記第2の減算回路9は、上記第4の遅
延回路8を介して供給される上記第1の遅延回路2の出
力信号から上記第1の減算回路7の出力信号すなわちク
ロマ信号Cを減算することにより輝度信号Yを抽出し
て、この輝度信号Yを第2の出力端子11を介して出力
する。
The first subtraction circuit 7 extracts the chroma signal C by subtracting the output signal S of the signal selection logic circuit 6 from the output signal b of the second band pass filter 3B, The chroma signal C is supplied to the second subtraction circuit 9 and is output via the first output terminal 10. Further, the second subtraction circuit 9 outputs the output signal of the first subtraction circuit 7, that is, the chroma signal C, from the output signal of the first delay circuit 2 supplied through the fourth delay circuit 8. The luminance signal Y is extracted by subtraction, and the luminance signal Y is output via the second output terminal 11.

【0032】このような構成のY/C分離回路では、上
記信号選択論理回路6が、上述のように各出力信号a,
b,cの信号レベルの極性が揃っているとき、すなわち
3フレーム間で相関ある画像のビデオ信号に対しては、
上記各出力信号a,b,cのうちの信号レベルが0レベ
ルに最も近い出力信号を選択して出力し、また、各出力
信号a,b,cの信号レベルの極性が揃っていないとき
すなわち3フレーム間で相関の無い画像のビデオ信号に
対しては、0レベルの出力信号Sを出力するので、相関
の無い画像のビデオ信号による干渉を低減してクロスル
ミナンス妨害やクロスカラー妨害を軽減した状態で、P
AL方式の入力ビデオ信号SPAL からクロマ信号Cと輝
度信号Yを分離することができる。
In the Y / C separation circuit having such a configuration, the signal selection logic circuit 6 operates as described above for each output signal a,
When the polarities of the signal levels of b and c are the same, that is, for the video signal of the image correlated between the three frames,
Of the output signals a, b, c, the output signal whose signal level is closest to 0 level is selected and output, and when the polarities of the signal levels of the output signals a, b, c are not uniform, that is, Since the output signal S of 0 level is output for the video signal of the image having no correlation between the three frames, the interference due to the video signal of the image having no correlation is reduced to reduce the cross luminance interference and the cross color interference. In the state, P
The chroma signal C and the luminance signal Y can be separated from the AL type input video signal S PAL .

【0033】例えば、図4に示すように、入力ビデオ信
号SPAL のクロマ信号が(n+5)フィールドと(n+
6)フィールドの2フィールドすなわち1フレームだけ
変化した場合に、2フレーム遅延回路を用いたくし型フ
ィルタ回路によりYC分離を行う従来のPAL方式の3
次元Y/C分離回路により上記入力ビデオ信号SPAL
らクロマ信号を分離したのでは、その(n+5)フィー
ルドと(n+6)フィールドのフレーム及び2フレーム
後の(n+9)フィールドと(n+10)フィールドの
フレームでクロスルミナンス妨害が生じたが、本発明を
適用した3次元Y/C分離回路では、図5に示すように
クロスルミナンス妨害を生じることがない。
For example, as shown in FIG. 4, the chroma signal of the input video signal S PAL is (n + 5) field and (n +) field.
6) In the conventional PAL system, 3 when YC separation is performed by a comb filter circuit using a 2 frame delay circuit when 2 fields of the field, that is, 1 frame is changed.
Since the chroma signal is separated from the input video signal S PAL by the dimension Y / C separation circuit, the frame of (n + 5) field and (n + 6) field and the frame of (n + 9) field and (n + 10) field two frames after However, the cross-luminance interference does not occur in the three-dimensional Y / C separation circuit to which the present invention is applied, as shown in FIG.

【0034】また、図6に示すように、入力ビデオ信号
PAL の輝度信号が(n+5)フィールドと(n+6)
フィールドの2フィールドすなわち1フレームだけ変化
した場合に、2フレーム遅延回路を用いたくし型フィル
タ回路によりYC分離を行う従来のPAL方式の3次元
Y/C分離回路により上記入力ビデオ信号SPAL からク
ロマ信号を分離したのでは、その(n+5)フィールド
と(n+6)フィールドのフレーム及び2フレーム後の
(n+9)フィールドと(n+10)フィールドのフレ
ームでクロスカラー妨害が生じ、各フィールドに4本の
リンギングによるドット妨害が現れていたが、本発明を
適用した3次元Y/C分離回路では、図7に×印で示す
ように、(n+3)フィールド〜(n+8)フィールド
の6フィールドにそれぞれ2本のリンギングによるドッ
ト妨害として現れることになり、クロスカラー妨害が目
立たなくなる。
Further, as shown in FIG. 6, the luminance signal of the input video signal S PAL is (n + 5) field and (n + 6) field.
A chroma signal from the input video signal S PAL by the conventional PAL-type three-dimensional Y / C separation circuit that performs YC separation by a comb filter circuit using a two-frame delay circuit when two fields of the field, that is, one frame is changed. , The cross color interference occurs in the frame of the (n + 5) field and the (n + 6) field and the frame of the (n + 9) field and the (n + 10) field two frames after that, and four ringing dots are generated in each field. Although the interference appears, in the three-dimensional Y / C separation circuit to which the present invention is applied, as shown by the mark X in FIG. 7, two rings are generated in each of the 6 fields of (n + 3) field to (n + 8) field. It will appear as dot interference and cross-color interference will be inconspicuous.

【0035】なお、上述の図1及び図3に示した各3次
元Y/C分離回路において、入力ビデオ信号SPAL から
クロマ信号Cのみを抽出する場合、すなわち輝度信号Y
の抽出を行わない場合には、第1及び第4の遅延回路
2,8、第2の減算回路9は必要としない。
In each of the three-dimensional Y / C separation circuits shown in FIGS. 1 and 3, when only the chroma signal C is extracted from the input video signal S PAL , that is, the luminance signal Y
If the extraction is not performed, the first and fourth delay circuits 2 and 8 and the second subtraction circuit 9 are not necessary.

【0036】[0036]

【発明の効果】以上の説明からも明らかなように、本発
明に係るフィルタ回路では、入力ビデオ信号からクロマ
帯域の信号成分を帯域通過フィルタにより周波数分離
し、上記帯域通過フィルタの出力信号を第1の遅延回路
により1フレーム期間遅延するとともに第2の遅延回路
により2フレーム期間遅延する。そして、上記帯域通過
フィルタ,第1の遅延回路及び第2の遅延回路の各出力
信号の信号レベルの極性が揃っているときには、上記各
出力信号のうちの信号レベルが0レベルに最も近い出力
信号を選択して出力し、上記帯域通過フィルタ,第1の
遅延回路及び第2の遅延回路の各出力信号の信号レベル
の極性が揃っていないときには、0レベルの出力信号を
出力する信号選択論理回路の出力信号を上記第1の遅延
回路の出力信号から減算する減算回路によって、クロス
カラー妨害が目立たない状態で、上記入力ビデオ信号か
らクロマ信号を抽出することができる。
As is apparent from the above description, in the filter circuit according to the present invention, the signal component in the chroma band is frequency-separated from the input video signal by the band pass filter, and the output signal of the band pass filter is The first delay circuit delays for one frame period and the second delay circuit delays for two frame periods. When the polarities of the signal levels of the output signals of the band pass filter, the first delay circuit, and the second delay circuit are the same, the output signal of which the signal level is the closest to 0 level. A signal selection logic circuit that outputs a 0 level output signal when the polarities of the signal levels of the output signals of the band pass filter, the first delay circuit and the second delay circuit are not uniform. With the subtraction circuit for subtracting the output signal of 1 from the output signal of the first delay circuit, the chroma signal can be extracted from the input video signal in a state where cross color interference is inconspicuous.

【0037】また、本発明に係るフィルタ回路では、入
力ビデオ信号を第1の遅延回路により1フレーム期間遅
延し、また、上記入力ビデオ信号からクロマ帯域の信号
成分を周波数分離する帯域通過フィルタの出力信号を第
2の遅延回路により1フレーム期間遅延するとともに第
3の遅延回路により2フレーム期間遅延する。そして、
上記帯域通過フィルタ,第1の遅延回路及び第2の遅延
回路の各出力信号の信号レベルの極性が揃っているとき
には、上記各出力信号のうちの信号レベルが0レベルに
最も近い出力信号を選択して出力し、上記帯域通過フィ
ルタ,第1の遅延回路及び第2の遅延回路の各出力信号
の信号レベルの極性が揃っていないときには、0レベル
の出力信号を出力する信号選択論理回路の出力信号を第
1の減算回路により上記第2の遅延回路の出力信号から
減算し、さらに、第2の減算回路により上記第1の遅延
回路の出力信号から上記第1の減算回路の出力信号を減
算することによって、クロスルミナンス妨害が目立たな
い状態で上記入力ビデオ信号から輝度信号を抽出するこ
とができる。
Further, in the filter circuit according to the present invention, the input video signal is delayed by the first delay circuit for one frame period, and the output of the band pass filter for frequency-separating the chroma band signal component from the input video signal. The signal is delayed by one frame period by the second delay circuit and delayed by two frame periods by the third delay circuit. And
When the polarities of the signal levels of the output signals of the band pass filter, the first delay circuit, and the second delay circuit are the same, the output signal of which the signal level is closest to 0 level is selected. When the polarities of the signal levels of the output signals of the band pass filter, the first delay circuit and the second delay circuit are not uniform, the output of the signal selection logic circuit that outputs a 0 level output signal The signal is subtracted from the output signal of the second delay circuit by the first subtraction circuit, and further the output signal of the first subtraction circuit is subtracted from the output signal of the first delay circuit by the second subtraction circuit. By doing so, the luminance signal can be extracted from the input video signal in a state where cross-luminance interference is inconspicuous.

【0038】また、本発明に係るフィルタ回路では、入
力ビデオ信号を第1の遅延回路により1フレーム期間遅
延し、また、上記入力ビデオ信号からクロマ帯域の信号
成分を第1の帯域通過フィルタにより周波数分離すると
ともに、上記第1の遅延回路の出力信号からクロマ帯域
の信号成分を第2の帯域通過フィルタにより周波数分離
し、さらに、上記第2の帯域通過フィルタの出力信号を
第2の遅延回路により1フレーム期間遅延し、上記第1
の帯域通過フィルタ,第2の帯域通過フィルタ及び第2
の遅延回路の各出力信号の信号レベルの極性が揃ってい
るときには、上記各出力信号のうちの信号レベルが0レ
ベルに最も近い出力信号を選択して出力し、上記第1の
帯域通過フィルタ,第2の帯域通過フィルタ及び第2の
遅延回路の各出力信号の信号レベルの極性が揃っていな
いときには、0レベルの出力信号を出力する信号選択論
理回路の出力信号を減算回路によって上記第2の帯域通
過フィルタの出力信号から減算することにより、クロス
カラー妨害が目立たない状態で上記入力ビデオ信号から
クロマ信号を抽出することができる。
Further, in the filter circuit according to the present invention, the input video signal is delayed by one frame period by the first delay circuit, and the chroma band signal component from the input video signal is frequency-divided by the first band pass filter. In addition to the separation, the chroma band signal component is frequency-separated from the output signal of the first delay circuit by the second band pass filter, and the output signal of the second band pass filter is further separated by the second delay circuit. Delayed by one frame period, and the first
Band pass filter, second band pass filter and second
When the polarities of the signal levels of the output signals of the delay circuit are the same, the output signal of which the signal level is the closest to 0 level is selected and output, and the first band pass filter, When the polarities of the signal levels of the output signals of the second band pass filter and the second delay circuit are not uniform, the subtraction circuit outputs the output signal of the signal selection logic circuit that outputs the 0 level output signal to the second By subtracting from the output signal of the bandpass filter, the chroma signal can be extracted from the input video signal in a state where cross color interference is inconspicuous.

【0039】さらに、本発明に係るフィルタ回路では、
入力ビデオ信号を第1の遅延回路により1フレーム期間
遅延し、また、上記入力ビデオ信号からクロマ帯域の信
号成分を第1の帯域通過フィルタにより周波数分離する
とともに、上記第1の遅延回路の出力信号からクロマ帯
域の信号成分を第2の帯域通過フィルタにより周波数分
離し、さらに、上記第2の帯域通過フィルタの出力信号
を第2の遅延回路により1フレーム期間遅延し、上記第
1の帯域通過フィルタ,第2の帯域通過フィルタ及び第
2の遅延回路の各出力信号の信号レベルの極性が揃って
いるときには、上記各出力信号のうちの信号レベルが0
レベルに最も近い出力信号を選択して出力し、上記第1
の帯域通過フィルタ,第2の帯域通過フィルタ及び第2
の遅延回路の各出力信号の信号レベルの極性が揃ってい
ないときには、0レベルの出力信号を出力する信号選択
論理回路の出力信号を第1の減算回路により上記第2の
遅延回路の出力信号から減算し、さらに、第2の減算回
路により上記第1の遅延回路の出力信号から上記第1の
減算回路の出力信号を減算することによって、クロスル
ミナンス妨害が目立たない状態で上記入力ビデオ信号か
ら輝度信号を抽出することができる。
Further, in the filter circuit according to the present invention,
The input video signal is delayed by the first delay circuit for one frame period, and the chroma band signal component is frequency-separated from the input video signal by the first band-pass filter, and the output signal of the first delay circuit is generated. From the chroma band, the frequency component is separated by the second band pass filter, and the output signal of the second band pass filter is delayed by one frame period by the second delay circuit to obtain the first band pass filter. , When the signal levels of the output signals of the second band pass filter and the second delay circuit are aligned, the signal level of the output signals is 0.
The output signal closest to the level is selected and output, and the first
Band pass filter, second band pass filter and second
When the polarity of the signal level of each output signal of the delay circuit is not uniform, the output signal of the signal selection logic circuit which outputs the output signal of 0 level is output from the output signal of the second delay circuit by the first subtraction circuit. Subtracting and further subtracting the output signal of the first subtraction circuit from the output signal of the first delay circuit by the second subtraction circuit, the luminance from the input video signal in a state where cross-luminance interference is inconspicuous. The signal can be extracted.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明を適用したPAL方式の3次元Y/C分
離回路の構成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of a PAL-type three-dimensional Y / C separation circuit to which the present invention is applied.

【図2】上記3次元Y/C分離回路における信号選択論
理回路の動作説明に供する波形図である。
FIG. 2 is a waveform diagram for explaining the operation of a signal selection logic circuit in the three-dimensional Y / C separation circuit.

【図3】本発明を適用したPAL方式の3次元Y/C分
離回路の他の構成を示すブロック図である。
FIG. 3 is a block diagram showing another configuration of a PAL-type three-dimensional Y / C separation circuit to which the present invention is applied.

【図4】上記3次元Y/C分離回路のクロマ分離の過渡
応答の説明に供する入力画像を示す図である。
FIG. 4 is a diagram showing an input image used for explaining a transient response of chroma separation in the three-dimensional Y / C separation circuit.

【図5】上記3次元Y/C分離回路のクロマ分離の過渡
応答の説明に供する各部の信号波形を示す図である。
FIG. 5 is a diagram showing a signal waveform of each part provided for explaining a transient response of chroma separation of the three-dimensional Y / C separation circuit.

【図6】上記3次元Y/C分離回路の輝度分離動作の過
渡応答の説明に供する入力画像を示す図である。
FIG. 6 is a diagram showing an input image for explaining a transient response of a luminance separation operation of the three-dimensional Y / C separation circuit.

【図7】上記3次元Y/C分離回路の輝度分離動作の過
渡応答の説明に供する各部の信号波形を示す図である。
FIG. 7 is a diagram showing a signal waveform of each part used for explaining a transient response of a luminance separation operation of the three-dimensional Y / C separation circuit.

【図8】NTSC方式の3次元Y/C分離回路の構成を
示すブロック図である。
FIG. 8 is a block diagram showing a configuration of an NTSC system three-dimensional Y / C separation circuit.

【図9】従来のPAL方式の3次元Y/C分離回路の構
成を示すブロック図である。
FIG. 9 is a block diagram showing a configuration of a conventional PAL-type three-dimensional Y / C separation circuit.

【図10】従来のPAL方式の3次元Y/C分離回路の
クロマ分離の過渡応答の説明に供する各部の信号波形を
示す図である。
FIG. 10 is a diagram showing a signal waveform of each part used for explaining a transient response of chroma separation in the conventional PAL-type three-dimensional Y / C separation circuit.

【図11】従来のPAL方式の3次元Y/C分離回路の
輝度分離動作の過渡応答の説明に供する各部の信号波形
を示す図である。
FIG. 11 is a diagram showing a signal waveform of each part used for explaining a transient response of a luminance separation operation of a conventional PAL-type three-dimensional Y / C separation circuit.

【符号の説明】[Explanation of symbols]

1 入力端子 2 第1の遅延回路 3 帯域通過フィルタ 3A 第1の帯域通過フィルタ 3B 第2の帯域通過フィルタ 4 第2の遅延回路 5 第3の遅延回路 6 信号選択論理回路 7 第1の減算回路 9 第2の減算回路 10 第1の出力端子 11 第2の出力端子 12 第1の遅延回路 13 第2の遅延回路 1 Input Terminal 2 1st Delay Circuit 3 Bandpass Filter 3A 1st Bandpass Filter 3B 2nd Bandpass Filter 4 2nd Delay Circuit 5 3rd Delay Circuit 6 Signal Selection Logic Circuit 7 1st Subtraction Circuit 9 2nd subtraction circuit 10 1st output terminal 11 2nd output terminal 12 1st delay circuit 13 2nd delay circuit

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 入力ビデオ信号からクロマ帯域の信号成
分を周波数分離する帯域通過フィルタと、 上記帯域通過フィルタの出力信号を1フレーム期間遅延
して出力する第1の遅延回路と、 上記帯域通過フィルタの出力信号を2フレーム期間遅延
して出力する第2の遅延回路と、 上記帯域通過フィルタ,第1の遅延回路及び第2の遅延
回路の各出力信号の信号レベルの極性が揃っているとき
には、上記各出力信号のうちの信号レベルが0レベルに
最も近い出力信号を選択して出力し、上記帯域通過フィ
ルタ,第1の遅延回路及び第2の遅延回路の各出力信号
の信号レベルの極性が揃っていないときには、0レベル
の出力信号を出力する信号選択論理回路と、 上記第1の遅延回路の出力信号から上記信号選択論理回
路の出力信号を減算する減算回路とを備え、 上記減算回路による減算出力として、上記入力ビデオ信
号から抽出したクロマ信号を出力することを特徴とする
フィルタ回路。
1. A bandpass filter for frequency-separating a chroma band signal component from an input video signal, a first delay circuit for delaying and outputting an output signal of the bandpass filter for one frame period, and the bandpass filter. When the output signals of the second delay circuit for delaying and outputting the output signal of 2) and the output signals of the band-pass filter, the first delay circuit and the second delay circuit have the same signal level polarity, Of the output signals, the output signal whose signal level is closest to 0 level is selected and output, and the polarities of the signal levels of the output signals of the band pass filter, the first delay circuit and the second delay circuit are When they are not aligned, a signal selection logic circuit that outputs a 0 level output signal and a subtraction that subtracts the output signal of the signal selection logic circuit from the output signal of the first delay circuit And a road, as a subtraction output by the subtraction circuit, filter circuit and outputs a chroma signal extracted from the input video signal.
【請求項2】 入力ビデオ信号を1フレーム期間遅延し
て出力する第1の遅延回路と、 上記入力ビデオ信号からクロマ帯域の信号成分を周波数
分離する帯域通過フィルタと、 上記帯域通過フィルタの出力信号を1フレーム期間遅延
して出力する第2の遅延回路と、 上記帯域通過フィルタの出力信号を2フレーム期間遅延
して出力信号を出力する第3の遅延回路と、 上記帯域通過フィルタ,第2の遅延回路及び第3の遅延
回路の各出力信号の信号レベルの極性が揃っているとき
には、上記各出力信号のうちの信号レベルが0レベルに
最も近い出力信号を選択して出力し、上記帯域通過フィ
ルタ,第2の遅延回路及び第3の遅延回路の各出力信号
の信号レベルの極性が揃っていないときには、0レベル
の出力信号を出力する信号選択論理回路と、 上記第2の遅延回路の出力信号から上記信号選択論理回
路の出力信号を減算する第1の減算回路と、 上記第1の遅延回路の出力信号から上記第1の減算回路
の出力信号を減算する第2の減算回路とを備え、 上記第2の減算回路の減算出力として、上記入力ビデオ
信号から抽出した輝度信号を出力することを特徴とする
フィルタ回路。
2. A first delay circuit which delays and outputs an input video signal for one frame period, a band pass filter which frequency-separates a chroma band signal component from the input video signal, and an output signal of the band pass filter. Is delayed by 1 frame period and output, a third delay circuit that delays the output signal of the band-pass filter by 2 frame periods and outputs an output signal, the band-pass filter, the second delay circuit When the polarity of the signal level of each output signal of the delay circuit and the third delay circuit is the same, the output signal of which the signal level is the closest to 0 level is selected and output, and the band pass A signal selection logic circuit that outputs a 0 level output signal when the signal levels of the output signals of the filter, the second delay circuit, and the third delay circuit are not uniform; A first subtraction circuit that subtracts the output signal of the signal selection logic circuit from the output signal of the second delay circuit; and an output signal of the first subtraction circuit from the output signal of the first delay circuit A filter circuit comprising a second subtraction circuit, and outputting a luminance signal extracted from the input video signal as a subtraction output of the second subtraction circuit.
【請求項3】 入力ビデオ信号を1フレーム期間遅延し
て出力する第1の遅延回路と、 上記入力ビデオ信号からクロマ帯域の信号成分を周波数
分離する第1の帯域通過フィルタと、 上記第1の遅延回路の出力信号からクロマ帯域の信号成
分を周波数分離する第2の帯域通過フィルタと、 上記第2の帯域通過フィルタの出力信号を1フレーム期
間遅延して出力する第2の遅延回路と、 上記第1の帯域通過フィルタ,第2の帯域通過フィルタ
及び第2の遅延回路の各出力信号の信号レベルの極性が
揃っているときには、上記各出力信号のうちの信号レベ
ルが0レベルに最も近い出力信号を選択して出力し、上
記第1の帯域通過フィルタ,第2の帯域通過フィルタ及
び第2の遅延回路の各出力信号の信号レベルの極性が揃
っていないときには、0レベルの出力信号を出力する信
号選択論理回路と、 上記第2の帯域通過フィルタの出力信号から上記信号選
択論理回路の出力信号を減算する減算回路とを備え、 上記減算回路による減算出力として、上記入力ビデオ信
号から抽出したクロマ信号を出力することを特徴とする
フィルタ回路。
3. A first delay circuit for delaying and outputting an input video signal for one frame period, a first band pass filter for frequency-separating a chroma band signal component from the input video signal, and the first delay circuit. A second band pass filter for frequency-separating a chroma band signal component from the output signal of the delay circuit; a second delay circuit for delaying and outputting the output signal of the second band pass filter for one frame period; When the polarities of the signal levels of the output signals of the first band-pass filter, the second band-pass filter, and the second delay circuit are the same, the signal level of the output signals that is closest to 0 level is output. When a signal is selected and output, and the polarities of the signal levels of the output signals of the first band-pass filter, the second band-pass filter, and the second delay circuit are not uniform, 0 is output. A signal selection logic circuit for outputting a bell output signal; and a subtraction circuit for subtracting the output signal of the signal selection logic circuit from the output signal of the second bandpass filter. A filter circuit which outputs a chroma signal extracted from an input video signal.
【請求項4】 入力ビデオ信号を1フレーム期間遅延し
て出力する第1の遅延回路と、 上記入力ビデオ信号からクロマ帯域の信号成分を周波数
分離する第1の帯域通過フィルタと、 上記第1の遅延回路の出力信号からクロマ帯域の信号成
分を周波数分離する第2の帯域通過フィルタと、 上記第2の帯域通過フィルタの出力信号を1フレーム期
間遅延して出力する第2の遅延回路と、 上記第1の帯域通過フィルタ,第2の帯域通過フィルタ
及び第2の遅延回路の各出力信号の信号レベルの極性が
揃っているときには、上記各出力信号のうちの信号レベ
ルが0レベルに最も近い出力信号を選択して出力し、上
記第1の帯域通過フィルタ,第2の帯域通過フィルタ及
び第2の遅延回路の各出力信号の信号レベルの極性が揃
っていないときには、0レベルの出力信号を出力する信
号選択論理回路と、 上記第2の帯域通過フィルタの出力信号から上記信号選
択論理回路の出力信号を減算する第1の減算回路と、 上記第1の遅延回路の出力信号から上記第1の減算回路
の出力信号を減算する第2の減算回路を備え、 上記第2の減算回路による減算出力として、上記入力ビ
デオ信号から抽出した輝度信号を出力することを特徴と
するフィルタ回路。
4. A first delay circuit which delays and outputs an input video signal for one frame period, a first bandpass filter which frequency-separates a chroma band signal component from the input video signal, and the first delay circuit. A second band pass filter for frequency-separating a chroma band signal component from the output signal of the delay circuit; a second delay circuit for delaying and outputting the output signal of the second band pass filter for one frame period; When the polarities of the signal levels of the output signals of the first band-pass filter, the second band-pass filter, and the second delay circuit are the same, the signal level of the output signals that is closest to 0 level is output. When a signal is selected and output, and the polarities of the signal levels of the output signals of the first band-pass filter, the second band-pass filter, and the second delay circuit are not uniform, 0 is output. A signal selection logic circuit for outputting a bell output signal; a first subtraction circuit for subtracting the output signal of the signal selection logic circuit from the output signal of the second band pass filter; and an output of the first delay circuit. A second subtraction circuit for subtracting the output signal of the first subtraction circuit from a signal, and outputting a luminance signal extracted from the input video signal as a subtraction output by the second subtraction circuit. Filter circuit.
JP14989794A 1994-06-30 1994-06-30 Filter circuit Expired - Fee Related JP3428148B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14989794A JP3428148B2 (en) 1994-06-30 1994-06-30 Filter circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14989794A JP3428148B2 (en) 1994-06-30 1994-06-30 Filter circuit

Publications (2)

Publication Number Publication Date
JPH0818997A true JPH0818997A (en) 1996-01-19
JP3428148B2 JP3428148B2 (en) 2003-07-22

Family

ID=15485008

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14989794A Expired - Fee Related JP3428148B2 (en) 1994-06-30 1994-06-30 Filter circuit

Country Status (1)

Country Link
JP (1) JP3428148B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008301411A (en) * 2007-06-04 2008-12-11 Nec Electronics Corp Pal signal demodulation apparatus
US7659944B2 (en) 2005-01-13 2010-02-09 Samsung Electronics Co., Ltd. Digital video signal processing apparatus and method for field-based adaptive spatio-temporal Y/C separation

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7659944B2 (en) 2005-01-13 2010-02-09 Samsung Electronics Co., Ltd. Digital video signal processing apparatus and method for field-based adaptive spatio-temporal Y/C separation
JP2008301411A (en) * 2007-06-04 2008-12-11 Nec Electronics Corp Pal signal demodulation apparatus
US8284315B2 (en) 2007-06-04 2012-10-09 Renesas Electronics Corporation PAL signal demodulating apparatus

Also Published As

Publication number Publication date
JP3428148B2 (en) 2003-07-22

Similar Documents

Publication Publication Date Title
JPH05115072A (en) Correlation adapting type luminance/color-signal separating circuit
JPH04293388A (en) Chrominance signal filtration method and color television signal encoder
EP0464879B1 (en) Apparatus for separating luminance and chrominance signals and the method thereof
JPS6057789A (en) Luminance signal and chrominance signal separating circuit
JP3428148B2 (en) Filter circuit
KR20050090005A (en) Method and device for separating a chrominance signal from a composite video base-band signal
KR19980079061A (en) A luminance and color signal separation method and a luminance and color signal separation circuit for performing the same
JP2698637B2 (en) Luminance signal / chrominance signal separation circuit
JP2782814B2 (en) Video signal correlation circuit and Y / C separation device
JP3052582B2 (en) Luminance signal / color signal separation circuit and television receiver or video signal recording / reproducing device
KR900004035B1 (en) Disturbance reducing circuit of luminance signal and chrominance signal in color tv
JPH0463089A (en) Y/c separating circuit
KR100238800B1 (en) Method for separating luminance and chroma signals from composite video signal and separation circuit for performing the same
KR100251536B1 (en) Method for separating composite video signal into luminance and chroma signal to compensate vertical resolusion and separating circuit for performing the same
JPH0496595A (en) Video signal processing circuit
JPH066824A (en) Circuit for separating luminance signal and chrominance signal
JPH0581118B2 (en)
KR19990002921A (en) A luminance and color signal separation method and a luminance and color signal separation circuit for performing the same
JPH08256356A (en) Y/c separator
JPS63149980A (en) Y/c separation circuit
JPH04347992A (en) Y/c separator
JPH05227543A (en) Yc separator circuit
JPH0588596B2 (en)
JPH0898189A (en) Video signal processing circuit
JP2000201356A (en) Luminance signal and color signal separating circuit

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030415

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080516

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090516

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees