JPH08169139A - Led head driving circuit - Google Patents

Led head driving circuit

Info

Publication number
JPH08169139A
JPH08169139A JP31655694A JP31655694A JPH08169139A JP H08169139 A JPH08169139 A JP H08169139A JP 31655694 A JP31655694 A JP 31655694A JP 31655694 A JP31655694 A JP 31655694A JP H08169139 A JPH08169139 A JP H08169139A
Authority
JP
Japan
Prior art keywords
circuit
correction
led
constant current
driver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP31655694A
Other languages
Japanese (ja)
Inventor
Minoru Tejima
実 手島
Yukio Nakamura
幸夫 中村
Takashi Ishizaki
隆司 石崎
Kengo Otaka
健吾 大鷹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Data Corp
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Data Corp, Oki Electric Industry Co Ltd filed Critical Oki Data Corp
Priority to JP31655694A priority Critical patent/JPH08169139A/en
Publication of JPH08169139A publication Critical patent/JPH08169139A/en
Pending legal-status Critical Current

Links

Landscapes

  • Printers Or Recording Devices Using Electromagnetic And Radiation Means (AREA)
  • Facsimile Heads (AREA)
  • Led Devices (AREA)

Abstract

PURPOSE: To eliminate the necessity of the step of cutting a polysilicon fuse at each driver IC and to obviate the necessity of replacing the IC. CONSTITUTION: The LED head driving circuit comprises an LED array 12 having a plurality of LED elements 13, a shift register 15 for storing a print data signal, a latched circuit 17 for latching pixel data stored in the register 16, a gate circuit 18 for outputting a print information signal corresponding to the output of the circuit 17, a driver 19 for flashing the elements 13 corresponding to the information signal, a constant current circuit 103 for generating a constant current to be supplied to the driver 19, and a correcting gate circuit 102 connected to the circuit 103 and having a plurality of resistors. When the circuit 102 inputs correction data, the combined resistance value of the combination of the resistors is altered corresponding to the correction data to alter the constant current.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、発光ダイオード(以下
「LED」という。)素子を使用したLEDヘッドを駆
動するためのLEDヘッド駆動回路に関するものであ
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an LED head driving circuit for driving an LED head using a light emitting diode (hereinafter referred to as "LED") element.

【0002】[0002]

【従来の技術】従来、光プリンタはLEDヘッドを有
し、該LEDヘッドを構成する複数のLED素子を印字
データに対応させて選択的に点滅させることによって、
感光体ドラムに静電潜像を形成するようになっている。
図2は従来の光プリンタの概略図である。
2. Description of the Related Art Conventionally, an optical printer has an LED head, and a plurality of LED elements constituting the LED head are selectively turned on and off in correspondence with print data.
An electrostatic latent image is formed on the photosensitive drum.
FIG. 2 is a schematic diagram of a conventional optical printer.

【0003】図において、1は感光体ドラム、2は該感
光体ドラム1の表面を均一にかつ一様に帯電させる帯電
器、3は、ライン方向に配設された複数のLED素子1
3、及び該LED素子13を駆動するドライバIC14
を有する光プリンタヘッドとしてのLEDヘッドであ
る。該LEDヘッド3は前記感光体ドラム1を印字デー
タに対応させて露光し、静電潜像を形成する。
In the figure, 1 is a photoconductor drum, 2 is a charger for uniformly and uniformly charging the surface of the photoconductor drum 1, and 3 is a plurality of LED elements 1 arranged in the line direction.
3, and a driver IC 14 for driving the LED element 13
Is an LED head as an optical printer head having The LED head 3 exposes the photosensitive drum 1 in correspondence with print data to form an electrostatic latent image.

【0004】また、4は印字コントローラであり、該印
字コントローラ4は光プリンタの図示しない印字部を制
御して、印字データ信号、クロック信号、ロード信号等
を発生させ、前記ドライバIC14に転送するととも
に、電源電圧を印加する。そして、5は前記LEDヘッ
ド3の各LED素子13の光を収束させ、前記感光体ド
ラム1の表面に結像させる収束性ロッドレンズアレイ、
8は前記感光体ドラム1に形成された静電潜像を現像し
てトナー像にする現像器、9は用紙、10は前記トナー
像を用紙9に転写する転写器である。該転写器10によ
って用紙9に転写されたトナー像は、図示しない定着器
によって定着される。
A print controller 4 controls a print unit (not shown) of the optical printer to generate a print data signal, a clock signal, a load signal, etc., and transfer them to the driver IC 14. , Apply the power supply voltage. Reference numeral 5 denotes a converging rod lens array that converges the light of each LED element 13 of the LED head 3 and forms an image on the surface of the photosensitive drum 1.
Reference numeral 8 is a developing device that develops the electrostatic latent image formed on the photosensitive drum 1 into a toner image, 9 is a paper, and 10 is a transfer device that transfers the toner image onto the paper 9. The toner image transferred onto the sheet 9 by the transfer device 10 is fixed by a fixing device (not shown).

【0005】図3は従来のLEDヘッドの平面図であ
る。図において、3はLEDヘッド、11はセラミック
基材等に厚膜技術等を用いて配線パターンを形成した配
線基板、12は該配線基板11上におけるライン方向に
複数個配設されたLEDアレイである。該LEDアレイ
12は複数のLED素子13から成り、例えば、A4判
の用紙9(図2)に印字を行う場合、各LEDアレイ1
2には300〔ドット/インチ〕の密度で64〔ドッ
ト〕のLED素子13が集積され、前記ライン方向にL
EDアレイ12が40〔チップ〕配設される。
FIG. 3 is a plan view of a conventional LED head. In the figure, 3 is an LED head, 11 is a wiring board on which a wiring pattern is formed on a ceramic base material or the like by using a thick film technique, and 12 is an LED array arranged on the wiring board 11 in a line direction. is there. The LED array 12 is composed of a plurality of LED elements 13. For example, when printing on A4 size paper 9 (FIG. 2), each LED array 1
2 has LED elements 13 of 64 [dots] integrated at a density of 300 [dots / inch] and is L in the line direction.
The ED array 12 is arranged in 40 [chips].

【0006】また、14は前記配線基板11上において
前記LEDアレイ12の集積度と同じ集積度によって構
成され、各LEDアレイ12に対応させてライン方向に
複数個配設されたドライバIC、15は前記各LED素
子13とドライバIC14とを接続し、各ドットにドラ
イバIC14の1〔ビット〕の出力を対応させるワイヤ
である。
Reference numeral 14 denotes a driver IC, 15 which is formed on the wiring board 11 with the same degree of integration as that of the LED array 12, and a plurality of driver ICs 15 are arranged in the line direction corresponding to each LED array 12. It is a wire that connects each LED element 13 and the driver IC 14 and associates each dot with an output of 1 [bit] of the driver IC 14.

【0007】図4は従来のドライバICの回路ブロック
図である。図において、12はLEDアレイ、13はL
ED素子、14はドライバICである。該ドライバIC
14は、シフトレジスタ回路16、ラッチ回路17、ゲ
ート回路18、ドライバ回路19及び定電流回路20か
ら成り、前記ドライバ回路19にLED素子13が接続
されるとともに、外付抵抗21が定電流回路20を介し
て接続される。なお、Vddは電源電圧、Vref は基準電
圧、STBはストローブ信号、LOAD、LOAD O
UTはロード信号、CLK、CLK OUTはクロック
信号、DATA、DATA OUTは印字データ信号で
ある。
FIG. 4 is a circuit block diagram of a conventional driver IC. In the figure, 12 is an LED array, 13 is L
The ED element 14 is a driver IC. The driver IC
Reference numeral 14 is composed of a shift register circuit 16, a latch circuit 17, a gate circuit 18, a driver circuit 19 and a constant current circuit 20, the LED element 13 is connected to the driver circuit 19, and an external resistor 21 is connected to the constant current circuit 20. Connected via. Note that V dd is the power supply voltage, V ref is the reference voltage, STB is the strobe signal, LOAD, LOAD O.
UT is a load signal, CLK and CLK OUT are clock signals, and DATA and DATA OUT are print data signals.

【0008】図5は従来のLEDヘッド駆動回路におけ
るドライバ回路、定電流回路及び外付抵抗の詳細図であ
る。図において、22は基準電源、23は演算増幅器、
24、25、27はモストランジスタ、26はCMOS
スイッチ、28〜30はパッドである。前記定電流回路
20(図4)はモストランジスタ25、27によるカレ
ントミラー回路を有し、外付抵抗21の値に対応させて
一定の電流をLED素子13に流す。なお、12はLE
Dアレイ、Vddは電源電圧、Vref は基準電圧、SG1
は印字情報信号である。
FIG. 5 is a detailed view of a driver circuit, a constant current circuit and an external resistor in a conventional LED head drive circuit. In the figure, 22 is a reference power source, 23 is an operational amplifier,
24, 25, 27 are MOS transistors, 26 is CMOS
Switches and 28 to 30 are pads. The constant current circuit 20 (FIG. 4) has a current mirror circuit composed of MOS transistors 25 and 27, and sends a constant current to the LED element 13 in accordance with the value of the external resistor 21. In addition, 12 is LE
D array, V dd is power supply voltage, V ref is reference voltage, SG1
Is a print information signal.

【0009】次に、前記構成の光プリンタの動作につい
て図2から5までに基づいて説明する。前記印字コント
ローラ4は、印字データ信号DATA、ストローブ信号
STB、クロック信号CLK、ロード信号LOADを発
生させ、LEDヘッド3に前記各信号を送る。また、印
字コントローラ4は電源回路(以下「外部電源」とい
う。)を有し、該外部電源によって電源電圧Vddを発生
させ、LEDヘッド3に印加する。前記印字コントロー
ラ4から送られた各信号は、前記配線基板11の配線パ
ターンによって引き回され、図示しないワイヤを介して
ドライバIC14の各端子に入力される。
Next, the operation of the optical printer having the above construction will be described with reference to FIGS. The print controller 4 generates a print data signal DATA, a strobe signal STB, a clock signal CLK, and a load signal LOAD, and sends the respective signals to the LED head 3. The print controller 4 has a power supply circuit (hereinafter referred to as “external power supply”), and the power supply voltage V dd is generated by the external power supply and applied to the LED head 3. Each signal sent from the print controller 4 is routed by the wiring pattern of the wiring board 11 and input to each terminal of the driver IC 14 via a wire (not shown).

【0010】前記印字データ信号DATAは、クロック
信号CLKに同期させて前記各ドライバIC14のシフ
トレジスタ回路16に送られ、各LED素子13に対応
させて画素データとして格納される。次に、該画素デー
タはロード信号LOADによってラッチ回路17にラッ
チされ、ゲート回路18に対して出力される。該ゲート
回路18は、例えばアンド回路によって構成され、LE
D素子13の発光時間を制御するストローブ信号STB
と前記ラッチ回路17の出力との論理積を求め、該論理
積によって各LED素子13を点滅させ、発光状態又は
消光状態になる。
The print data signal DATA is sent to the shift register circuit 16 of each driver IC 14 in synchronization with the clock signal CLK and stored as pixel data in association with each LED element 13. Next, the pixel data is latched by the latch circuit 17 by the load signal LOAD and output to the gate circuit 18. The gate circuit 18 is composed of, for example, an AND circuit, and
Strobe signal STB for controlling the light emission time of D element 13
AND of the output of the latch circuit 17 is obtained, and each LED element 13 is caused to blink by the logical product to be in a light emitting state or a light extinguishing state.

【0011】前記定電流回路20においては、演算増幅
器23の非反転入力端子に基準電圧Vref がパッド28
を介して入力され、演算増幅器23の反転入力端子にモ
ストランジスタ24のソース電圧が入力され、演算増幅
器23の出力はモストランジスタ24のゲートに入力さ
れる。このような構成によって、前記印字コントローラ
4の外部電源からの電流はモストランジスタ25及びモ
ストランジスタ24によって一定にされ、パッド29を
介して外付抵抗21に流れる。
In the constant current circuit 20, the reference voltage V ref is applied to the pad 28 at the non-inverting input terminal of the operational amplifier 23.
The source voltage of the MOS transistor 24 is input to the inverting input terminal of the operational amplifier 23, and the output of the operational amplifier 23 is input to the gate of the MOS transistor 24. With such a configuration, the current from the external power source of the print controller 4 is made constant by the MOS transistor 25 and the MOS transistor 24, and flows to the external resistor 21 via the pad 29.

【0012】また、CMOSスイッチ26には、前記ス
トローブ信号STBと前記ラッチ回路17の出力との論
理積が印字情報信号SG1として入力され、該印字情報
信号SG1が“H”であると、モストランジスタ27の
ゲートにモストランジスタ24のドレイン電圧が入力さ
れる。そして、前記電源電圧Vddからモストランジスタ
25及びモストランジスタ24を経由し、パッド29を
介して外付抵抗21に流れる電流の数倍で、かつ、一定
の電流が外部電源からモストランジスタ27を経由しパ
ッド30を介してLED素子13に流れ、該LED素子
13が点灯する。
Further, a logical product of the strobe signal STB and the output of the latch circuit 17 is input to the CMOS switch 26 as a print information signal SG1. When the print information signal SG1 is "H", the MOS transistor is turned on. The drain voltage of the MOS transistor 24 is input to the gate of 27. The power supply voltage V dd passes through the MOS transistor 25 and the MOS transistor 24, and is a multiple of the current flowing to the external resistor 21 via the pad 29, and a constant current flows from the external power source to the MOS transistor 27. Then, it flows to the LED element 13 through the pad 30, and the LED element 13 is turned on.

【0013】そして、前記外付抵抗21の値を変えるこ
とによって、LED素子13に流れる電流を制御するこ
とができる。一方、LEDアレイ12は、ウェーハのば
らつき、製造上の理由等から同一の電流を流してもLE
Dアレイ12ごとの光量に差があり、前記構成の従来例
においてはLEDアレイ12ごとの光量に応じて配線基
板11上の外付抵抗21を付け替えたり、抵抗をトリミ
ングしたりしてLEDアレイ12ごとの光量を均一にし
ていた。
The current flowing through the LED element 13 can be controlled by changing the value of the external resistor 21. On the other hand, the LED array 12 is LE even if the same current is applied due to wafer variations, manufacturing reasons, etc.
There is a difference in the amount of light for each D array 12, and in the conventional example of the above configuration, the external resistor 21 on the wiring board 11 is replaced or the resistor is trimmed in accordance with the amount of light for each LED array 12 to make the LED array 12 The light amount for each was made uniform.

【0014】ところが、前記のような構成においては、
定電流設定のための外付抵抗21が配線基板11上で大
きな面積を占め、かつ、配線等のために配線基板11が
大きくなってしまう。そこで、ドライバIC14内にお
いて抵抗をトリミングすることが可能なLEDヘッド駆
動回路が提供されている(特開昭64−5863号公報
参照)。
However, in the above configuration,
The external resistor 21 for setting the constant current occupies a large area on the wiring board 11, and the wiring board 11 becomes large due to wiring or the like. Therefore, an LED head drive circuit capable of trimming the resistance in the driver IC 14 is provided (see Japanese Patent Laid-Open No. 64-5863).

【0015】図6は従来の他のLEDヘッド駆動回路に
おけるドライバ回路及び定電流回路の詳細図である。図
において、22は基準電源、23は演算増幅器、24、
25、27はモストランジスタ、26はCMOSスイッ
チ、28、30、38〜41はパッド、31〜34は、
例えば、ポリシリコンによって形成された抵抗、35〜
37はポリシリコンフューズである。そして、定電流回
路20(図4)はモストランジスタ25、27によるカ
レントミラー回路を有し、抵抗31〜34及びポリシリ
コンフューズ35〜37の組合せによる合成抵抗値に対
応して一定の電流がLED素子13に流れる。なお、1
2はLEDアレイ、Vddは電源電圧、Vref は基準電
圧、SG1は印字情報信号である。
FIG. 6 is a detailed diagram of a driver circuit and a constant current circuit in another conventional LED head drive circuit. In the figure, 22 is a reference power source, 23 is an operational amplifier, 24,
25 and 27 are MOS transistors, 26 is a CMOS switch, 28, 30, 38 to 41 are pads, and 31 to 34 are
For example, resistors 35 to 35 formed of polysilicon
37 is a polysilicon fuse. The constant current circuit 20 (FIG. 4) has a current mirror circuit formed by the MOS transistors 25 and 27, and a constant current corresponds to the combined resistance value of the resistors 31 to 34 and the polysilicon fuses 35 to 37. It flows to the element 13. In addition, 1
2 is an LED array, V dd is a power supply voltage, V ref is a reference voltage, and SG1 is a print information signal.

【0016】そして、LEDアレイ12ごとの光量に差
がある場合、モストランジスタ25、27によってカレ
ントミラー回路が形成されるので、外部電源からモスト
ランジスタ25及びモストランジスタ24を経由して流
れる電流をLEDアレイ12の光量に対応させて変更す
ることができるようになっている。例えば、パッド3
8、39間に15〔V〕程度の電圧を印加することによ
って、ポリシリコンフューズ35を切断すると、抵抗選
択経路が変わり、外部電源からモストランジスタ25及
びモストランジスタ24を経由して流れる電流を変更す
ることができる。この場合、外部電源からモストランジ
スタ25及びモストランジスタ24を経由し、抵抗3
1、ポリシリコンフューズ36、37、抵抗34を介し
て電流が流れる。ポリシリコンフューズ35を切断する
前に比べ、前記経路に抵抗31が加わることになるの
で、LEDアレイ12の各LED素子13に流れる電流
が小さくなり、LEDアレイ12の光量を小さくするこ
とができる。
When there is a difference in the amount of light between the LED arrays 12, a current mirror circuit is formed by the MOS transistors 25 and 27. Therefore, the current flowing from the external power source through the MOS transistors 25 and 24 is supplied to the LED. It can be changed according to the light quantity of the array 12. For example, pad 3
When the polysilicon fuse 35 is cut off by applying a voltage of about 15 [V] between 8 and 39, the resistance selection path changes, and the current flowing from the external power supply through the MOS transistor 25 and the MOS transistor 24 is changed. can do. In this case, the resistance 3 is passed from the external power source through the MOS transistor 25 and the MOS transistor 24.
1, a current flows through the polysilicon fuses 36 and 37 and the resistor 34. Since the resistor 31 is added to the path as compared with before the polysilicon fuse 35 is cut, the current flowing through each LED element 13 of the LED array 12 is reduced, and the light amount of the LED array 12 can be reduced.

【0017】このように、ポリシリコンフューズ35〜
37をLEDアレイ12の光量に対応して適宜切断する
ことによって、LED素子13に流れる電流を制御し、
ドライバIC14ごとのLEDアレイ12の光量を調整
し、LEDヘッド駆動回路の各LEDアレイ12の光量
を均一にすることができる。
As described above, the polysilicon fuses 35 to
By appropriately cutting 37 according to the light amount of the LED array 12, the current flowing through the LED element 13 is controlled,
The light quantity of the LED array 12 for each driver IC 14 can be adjusted to make the light quantity of each LED array 12 of the LED head drive circuit uniform.

【0018】[0018]

【発明が解決しようとする課題】しかしながら、前記従
来のLEDヘッド駆動回路においては、ポリシリコンフ
ューズ35〜37を各ドライバIC14ごとに切断する
工程が必要になり、作業が煩わしくなるだけでなく、誤
ってポリシリコンフューズ35〜37を切断したり、L
EDアレイ12ごとの光量が経時的に変化したりする
と、ドライバIC14を交換する必要が生じてしまう。
However, in the conventional LED head drive circuit described above, a step of cutting the polysilicon fuses 35 to 37 for each driver IC 14 is required, which not only makes the work troublesome but also makes a mistake. To cut polysilicon fuses 35-37,
If the light quantity of each ED array 12 changes with time, it becomes necessary to replace the driver IC 14.

【0019】本発明は、前記従来のLEDヘッド駆動回
路の問題点を解決して、ポリシリコンフューズを各ドラ
イバICごとに切断する工程が不要になり、ドライバI
Cを交換する必要がないLEDヘッド駆動回路を提供す
ることを目的とする。
The present invention solves the problems of the conventional LED head drive circuit described above and eliminates the step of cutting the polysilicon fuse for each driver IC.
It is an object of the present invention to provide an LED head drive circuit that does not require replacement of C.

【0020】[0020]

【課題を解決するための手段】そのために、本発明のL
EDヘッド駆動回路においては、複数のLED素子から
成るLEDアレイと、印字データ信号が入力され、該印
字データ信号を各LED素子に対応させて格納するシフ
トレジスタ回路と、ロード信号が入力され、前記シフト
レジスタ回路に格納された画素データをラッチするラッ
チ回路と、ストローブ信号が入力され、前記ラッチ回路
の出力に対応する印字情報信号を出力するゲート回路
と、前記印字情報信号が入力され、該印字情報信号に対
応させて前記各LED素子を点滅させるドライバ回路
と、定電流を発生させ、前記ドライバ回路に供給する定
電流回路と、該定電流回路に接続され、複数の抵抗を備
えた補正ゲート回路とを有する。
To this end, the L of the present invention is used.
In the ED head drive circuit, an LED array including a plurality of LED elements, a print data signal is input, a shift register circuit that stores the print data signal in association with each LED element, and a load signal are input. A latch circuit for latching pixel data stored in the shift register circuit, a gate circuit for receiving a strobe signal and outputting a print information signal corresponding to the output of the latch circuit, and a print information signal for inputting the print information signal. A driver circuit that blinks each LED element in response to an information signal, a constant current circuit that generates a constant current and supplies the constant current to the driver circuit, and a correction gate that is connected to the constant current circuit and includes a plurality of resistors. And a circuit.

【0021】そして、該補正ゲート回路は、補正データ
が入力され、該補正データに対応させて前記抵抗の組合
せの合成抵抗値を変える。
Then, the correction gate circuit receives the correction data and changes the combined resistance value of the combination of the resistors in correspondence with the correction data.

【0022】[0022]

【作用】本発明によれば、前記のようにLEDヘッド駆
動回路においては、複数のLED素子から成るLEDア
レイと、印字データ信号が入力され、該印字データ信号
を各LED素子に対応させて格納するシフトレジスタ回
路と、ロード信号が入力され、前記シフトレジスタ回路
に格納された画素データをラッチするラッチ回路と、ス
トローブ信号が入力され、前記ラッチ回路の出力に対応
する印字情報信号を出力するゲート回路と、前記印字情
報信号が入力され、該印字情報信号に対応させて前記各
LED素子を点滅させるドライバ回路と、定電流を発生
させ、前記ドライバ回路に供給する定電流回路と、該定
電流回路に接続され、複数の抵抗を備えた補正ゲート回
路とを有する。
According to the present invention, as described above, in the LED head drive circuit, the LED array composed of a plurality of LED elements and the print data signal are input, and the print data signal is stored in association with each LED element. Shift register circuit, a load circuit is input, a latch circuit that latches pixel data stored in the shift register circuit, and a strobe signal is input, and a gate that outputs a print information signal corresponding to the output of the latch circuit A circuit, a driver circuit to which the print information signal is input, blinks each LED element in response to the print information signal, a constant current circuit that generates a constant current and supplies the constant current to the driver circuit, and the constant current A correction gate circuit having a plurality of resistors and connected to the circuit.

【0023】したがって、前記印字データ信号がシフト
レジスタ回路に入力され、格納されると、次に、ロード
信号がラッチ回路に入力され、シフトレジスタ回路に格
納されている前記印字データ信号がラッチ回路にラッチ
される。そして、ゲート回路において、前記ラッチ回路
に格納された印字データ信号に対応する印字情報信号が
発生させられ、ドライバ回路が印字情報信号に対応させ
て前記各LED素子を点滅させる。そして、定電流回路
は、定電流を発生させ、前記ドライバ回路に供給する。
Therefore, when the print data signal is input to and stored in the shift register circuit, the load signal is then input to the latch circuit, and the print data signal stored in the shift register circuit is input to the latch circuit. Latched. Then, in the gate circuit, a print information signal corresponding to the print data signal stored in the latch circuit is generated, and the driver circuit blinks each LED element in response to the print information signal. Then, the constant current circuit generates a constant current and supplies it to the driver circuit.

【0024】また、前記補正ゲート回路は、補正データ
が入力され、該補正データに対応させて前記抵抗の組合
せの合成抵抗値を変える。したがって、前記定電流を変
更することができる。
Further, the correction gate circuit receives the correction data and changes the combined resistance value of the combination of the resistances in correspondence with the correction data. Therefore, the constant current can be changed.

【0025】[0025]

【実施例】以下、本発明の実施例について図面を参照し
ながら詳細に説明する。図1は本発明の実施例における
ドライバICの回路ブロック図である。図において、1
2はLEDアレイ、13はLED素子である。また、ド
ライバIC100は、シフトレジスタ回路16、ラッチ
回路17、ゲート回路18、ドライバ回路19、補正ゲ
ート回路102及び定電流回路103から成り、前記ド
ライバ回路19にLED素子13が接続される。また、
ドライバIC100の補正ゲート回路102には、各L
EDアレイ12の光量に対応する補正値H DATA及
び読出/書込信号R/Wが入力され、補正値H DAT
Aが図示しない補正レジスタ回路に格納される。なお、
ddは電源電圧、Vref は基準電圧、STBはストロー
ブ信号、LOAD、LOAD OUTはロード信号、C
LK、CLK OUTはクロック信号、DATA、DA
TA OUTは印字データ信号、HDATA OUTは
補正値である。
Embodiments of the present invention will now be described in detail with reference to the drawings. FIG. 1 is a circuit block diagram of a driver IC according to an embodiment of the present invention. In the figure, 1
2 is an LED array and 13 is an LED element. The driver IC 100 is composed of a shift register circuit 16, a latch circuit 17, a gate circuit 18, a driver circuit 19, a correction gate circuit 102 and a constant current circuit 103, and the LED element 13 is connected to the driver circuit 19. Also,
Each of the correction gate circuits 102 of the driver IC 100 has an L
The correction value H DATA corresponding to the light amount of the ED array 12 and the read / write signal R / W are input, and the correction value H DAT is input.
A is stored in the correction register circuit (not shown). In addition,
V dd is a power supply voltage, V ref is a reference voltage, STB is a strobe signal, LOAD and LOAD OUT are load signals, C
LK, CLK OUT are clock signals, DATA, DA
TA OUT is a print data signal, and HDATA OUT is a correction value.

【0026】図7は本発明の実施例におけるドライバ回
路、補正ゲート回路及び定電流回路の詳細図である。図
において、22は基準電源、23は演算増幅器、24、
25、27、108〜111はモストランジスタ、26
はCMOSスイッチ、28、30はパッドである。前記
定電流回路103はモストランジスタ25、27による
カレントミラー回路を有し、一定の電流がLED素子1
3に流れる。
FIG. 7 is a detailed diagram of the driver circuit, the correction gate circuit and the constant current circuit in the embodiment of the present invention. In the figure, 22 is a reference power source, 23 is an operational amplifier, 24,
25, 27, 108-111 are MOS transistors, 26
Is a CMOS switch, and 28 and 30 are pads. The constant current circuit 103 has a current mirror circuit composed of MOS transistors 25 and 27, and a constant current is applied to the LED element 1
Flow to 3.

【0027】また、R1〜R4は例えば、ポリシリコン
によって形成された抵抗、112〜115はNOR回
路、116、117はインバータ回路、118はアンド
回路である。前記定電流回路103においては、演算増
幅器23の非反転入力端子に基準電圧Vref がパッド2
8を介して入力され、また、演算増幅器23の反転入力
端子にモストランジスタ24のソース電圧が入力され、
前記演算増幅器23の出力はモストランジスタ24のゲ
ートに入力される。さらに、モストランジスタ24のド
レインはモストランジスタ25のゲートと結線され、カ
レントミラーを形成する。 このような構成にすること
によって、外部電源からの電流はモストランジスタ25
及びモストランジスタ24によって一定にされる。ま
た、該モストランジスタ24のソースに前記抵抗R1〜
R7が直列に接続される。
Further, R1 to R4 are, for example, resistors formed of polysilicon, 112 to 115 are NOR circuits, 116 and 117 are inverter circuits, and 118 is an AND circuit. In the constant current circuit 103, the reference voltage V ref is applied to the pad 2 at the non-inverting input terminal of the operational amplifier 23.
8 and the source voltage of the MOS transistor 24 is input to the inverting input terminal of the operational amplifier 23,
The output of the operational amplifier 23 is input to the gate of the MOS transistor 24. Further, the drain of the MOS transistor 24 is connected to the gate of the MOS transistor 25 to form a current mirror. With such a configuration, the current from the external power source is not supplied to the MOS transistor 25.
And are made constant by the MOS transistor 24. The resistors R1 to R1 are connected to the source of the MOS transistor 24.
R7 is connected in series.

【0028】そして、モストランジスタ25のゲート
は、ドライバ回路19の各CMOSスイッチ26のソー
スと結線される。そして、各CMOSスイッチ26のゲ
ートには、前記ゲート回路18(図1)からストローブ
信号STBとラッチ回路17の出力との論理積が印字情
報信号SG1として入力され、該印字情報信号SG1が
“H”であれば、各CMOSスイッチ26のソースに入
力されたモストランジスタ25のゲート電圧はCMOS
スイッチ26のドレインを通り、モストランジスタ27
のゲートにゲート電圧として入力される。このゲート電
圧によってモストランジスタ27がオンになり、外部電
源からモストランジスタ27を経由し、パッド30を介
してLED素子13に一定の電流が流れ、LED素子1
3が点灯する。
The gate of the MOS transistor 25 is connected to the source of each CMOS switch 26 of the driver circuit 19. The logical product of the strobe signal STB from the gate circuit 18 (FIG. 1) and the output of the latch circuit 17 is input to the gate of each CMOS switch 26 as the print information signal SG1, and the print information signal SG1 is "H". ", The gate voltage of the MOS transistor 25 input to the source of each CMOS switch 26 is CMOS
The MOS transistor 27 is passed through the drain of the switch 26.
Is input as a gate voltage to the gate of. This gate voltage turns on the MOS transistor 27, a constant current flows from the external power source to the LED element 13 via the MOS transistor 27, the pad 30, and the LED element 1
3 lights up.

【0029】一方、補正ゲート回路102におけるアン
ド回路118の一方の入力端子には読出/書込信号R/
Wが入力され、他方の入力端子にはクロック信号CLK
が入力される。そして、読出/書込信号R/Wが論理的
に“H”である場合、アンド回路118はクロック信号
CLKを補正レジスタ回路101に対してクロック信号
CLK1として出力する。該クロック信号CLK1に同
期させて、補正レジスタ回路101に各LEDアレイ1
2の光量に対応する補正値H DATAが入力され、格
納される。前記補正レジスタ回路101はカスケードに
接続され、入力された補正値H DATAは補正値H
DATA OUTとして出力され、隣接する図示しない
ドライバICの補正レジスタ回路に補正値H DATA
として入力される。
On the other hand, the read / write signal R / is applied to one input terminal of the AND circuit 118 in the correction gate circuit 102.
W is input, and the clock signal CLK is input to the other input terminal.
Is entered. When the read / write signal R / W is logically “H”, the AND circuit 118 outputs the clock signal CLK to the correction register circuit 101 as the clock signal CLK1. Each LED array 1 is added to the correction register circuit 101 in synchronization with the clock signal CLK1.
The correction value H DATA corresponding to the light amount of 2 is input and stored. The correction register circuit 101 is connected in cascade, and the input correction value H DATA is the correction value H
The correction value H DATA is output as DATA OUT and is output to the correction register circuit of the adjacent driver IC (not shown).
Is entered as.

【0030】ところで、補正値H DATAは、補正レ
ジスタ回路101に“0”のビットデータを書き込んだ
状態でLEDアレイ12を発光させ、そのときの光を図
示しない発光出力測定器によって測定し、その測定値に
基づいて各LEDアレイ12の発光出力が均一になるよ
う決定される。また、補正ゲート回路102は、2ビッ
ト構成の補正レジスタ回路101、モストランジスタ1
08〜111、NOR回路112〜115、インバータ
回路116、117及びアンド回路118から成り、前
記補正レジスタ回路101の第1の補正レジスタ101
aの出力はNOR回路112、114の一方の入力端子
に入力されるとともに、インバータ回路117を介して
NOR回路113、115の一方の入力端子に入力され
る。また、補正レジスタ回路101の第2の補正レジス
タ101bの出力はNOR回路112、113の他方の
入力端子に入力されるとともに、インバータ回路116
を介してNOR回路114、115の他方の入力端子に
入力される。
By the way, the correction value H DATA causes the LED array 12 to emit light with "0" bit data written in the correction register circuit 101, and the light at that time is measured by a light emission output measuring device (not shown). Based on the measured values, the light emission output of each LED array 12 is determined to be uniform. In addition, the correction gate circuit 102 includes a correction register circuit 101 having a 2-bit configuration and a MOS transistor 1.
08-111, NOR circuits 112-115, inverter circuits 116, 117 and an AND circuit 118, and the first correction register 101 of the correction register circuit 101.
The output of a is input to one of the input terminals of the NOR circuits 112 and 114, and is also input to one of the input terminals of the NOR circuits 113 and 115 via the inverter circuit 117. The output of the second correction register 101b of the correction register circuit 101 is input to the other input terminals of the NOR circuits 112 and 113, and the inverter circuit 116 is also provided.
Is input to the other input terminals of the NOR circuits 114 and 115 via.

【0031】そして、NOR回路112〜115の出力
はモストランジスタ108〜111のゲートに入力され
る。また、該モストランジスタ108〜111のソース
にはそれぞれ抵抗R1、R2間、抵抗R2、R3間、抵
抗R3、R4間、及び抵抗R4が接続され、各モストラ
ンジスタ108〜111のドレインはグラウンドに接続
される。
The outputs of the NOR circuits 112-115 are input to the gates of the MOS transistors 108-111. The sources of the MOS transistors 108 to 111 are connected to the resistors R1 and R2, the resistors R2 and R3, the resistors R3 and R4, and the resistor R4, respectively, and the drains of the MOS transistors 108 to 111 are connected to the ground. To be done.

【0032】次に、前記構成のLEDヘッド駆動回路の
動作について説明する。まず、光プリンタの電源がオン
(活性化)にされると、印字コントローラ4(図2参
照)からLEDヘッド3に電源電圧Vddが印加される。
該電源電圧Vddが印加されるのとほぼ同時に、例えば、
印字コントローラ4によって各ドライバIC100ごと
の光量補正データが図示しないメモリから読み出され、
補正値H DATAとして補正レジスタ回路101に転
送される。すなわち、補正ゲート回路102のアンド回
路118の一方の入力端子に、読出/書込信号R/Wが
論理的に“H”になって入力され、他方の入力端子には
クロック信号CLKが入力される。したがって、アンド
回路118の出力はクロック信号CLK1として補正レ
ジスタ回路101に入力され、前記クロック信号CLK
1に同期させて補正レジスタ回路101に前記補正値H
DATAが入力され、格納される。このとき、補正レ
ジスタ回路101に入力された補正値H DATAは補
正値H DATA OUTとして出力され、隣接する図
示しないドライバICの補正レジスタ回路に補正値H
DATAとして入力される。
Next, the operation of the LED head drive circuit having the above construction will be described. First, when the power of the optical printer is turned on (activated), the power supply voltage V dd is applied from the print controller 4 (see FIG. 2) to the LED head 3.
Almost at the same time that the power supply voltage V dd is applied, for example,
The light amount correction data for each driver IC 100 is read from a memory (not shown) by the print controller 4,
It is transferred to the correction register circuit 101 as the correction value H DATA. That is, the read / write signal R / W is logically "H" input to one input terminal of the AND circuit 118 of the correction gate circuit 102, and the clock signal CLK is input to the other input terminal. It Therefore, the output of the AND circuit 118 is input to the correction register circuit 101 as the clock signal CLK1 and the clock signal CLK is output.
1 in synchronization with the correction register circuit 101.
DATA is input and stored. At this time, the correction value H DATA input to the correction register circuit 101 is output as the correction value H DATA OUT, and the correction value H DATA is output to the correction register circuit of the adjacent driver IC (not shown).
It is input as DATA.

【0033】このような手順によって、すべてのドライ
バIC100における補正レジスタ回路101にドライ
バIC100ごとの補正値H DATAが格納される
と、読出/書込信号R/Wは論理的に“L”になり、そ
の結果、アンド回路118の出力は論理的に“L”にな
る。したがって、補正値H DATAが補正レジスタ回
路101に保持された状態になる。
When the correction value H DATA for each driver IC 100 is stored in the correction register circuits 101 in all the driver ICs 100 by such a procedure, the read / write signal R / W becomes logically “L”. As a result, the output of the AND circuit 118 becomes logically "L". Therefore, the correction value H DATA is held in the correction register circuit 101.

【0034】次に、印字コントローラ4からの印字デー
タ信号DATAがクロック信号CLKに同期させてシフ
トレジスタ回路16に入力され、格納される。該シフト
レジスタ回路16はカスケードに接続され、入力された
印字データ信号DATA及びクロック信号CLKはそれ
ぞれ印字データ信号DATA OUT及びクロック信号
CLK OUTとして出力され、隣接する前記ドライバ
ICのシフトレジスタ回路16に印字データ信号DAT
A及びクロック信号CLKとして入力される。
Next, the print data signal DATA from the print controller 4 is input to and stored in the shift register circuit 16 in synchronization with the clock signal CLK. The shift register circuit 16 is connected in cascade, and the input print data signal DATA and clock signal CLK are output as the print data signal DATA OUT and clock signal CLK OUT, respectively, and are printed on the shift register circuit 16 of the adjacent driver IC. Data signal DAT
A and the clock signal CLK are input.

【0035】次に、ロード信号LOADがラッチ回路1
7に入力され、シフトレジスタ回路16に格納されてい
る印字データ信号DATAがラッチ回路17にラッチさ
れる。前記印字データ信号DATAがラッチされた後、
シフトレジスタ回路16に、次の印字データ信号DAT
Aが同じ手順で入力され格納される。前記ゲート回路1
8において、ラッチ回路17に格納された印字データ信
号DATAとストローブ信号STBとの論理積が採ら
れ、該論理積が印字情報信号SG1としてドライバ回路
19に対して出力される。
Next, the load signal LOAD changes to the latch circuit 1
The print data signal DATA, which is input to the control circuit 7 and stored in the shift register circuit 16, is latched by the latch circuit 17. After the print data signal DATA is latched,
The shift register circuit 16 receives the next print data signal DAT.
A is input and stored in the same procedure. The gate circuit 1
In 8, the logical product of the print data signal DATA stored in the latch circuit 17 and the strobe signal STB is taken, and the logical product is output to the driver circuit 19 as the print information signal SG1.

【0036】次に、補正ゲート回路102及び定電流回
路103の動作について説明する。前記補正レジスタ回
路101に格納された各LEDアレイ12の光量に対応
するドライバIC100ごとの補正値H DATAは、
前記NOR回路112〜115及びインバータ回路11
6、117を介してモストランジスタ108〜111の
ゲートに入力され、各ゲートを選択的にオンにする。例
えば、補正レジスタ回路101に格納された補正値H
DATAによって各補正レジスタ101a、101bの
出力が論理的に“L”になると、4個のNOR回路11
2〜115のうち、NOR回路112の出力だけが論理
的に“H”になり、モストランジスタ108のゲートが
オンになる。したがって、外部電源からモストランジス
タ25及びモストランジスタ24を経由して供給された
電流は、抵抗R1及びモストランジスタ108を介して
グラウンドに流れる。
Next, the operations of the correction gate circuit 102 and the constant current circuit 103 will be described. The correction value H DATA for each driver IC 100 corresponding to the light amount of each LED array 12 stored in the correction register circuit 101 is
The NOR circuits 112 to 115 and the inverter circuit 11
6 and 117 to input to the gates of the MOS transistors 108 to 111 to selectively turn on each gate. For example, the correction value H stored in the correction register circuit 101
When the outputs of the correction registers 101a and 101b are logically set to "L" by DATA, the four NOR circuits 11 are
Among the 2-115, only the output of the NOR circuit 112 logically becomes “H” and the gate of the MOS transistor 108 is turned on. Therefore, the current supplied from the external power supply via the MOS transistor 25 and the MOS transistor 24 flows to the ground via the resistor R1 and the MOS transistor 108.

【0037】同様に、補正レジスタ回路101に格納さ
れた補正値H DATAによって第1の補正レジスタ1
01aの出力が論理的に“H”に、第2の補正レジスタ
101bの出力が論理的に“L”になると、4個のNO
R回路112〜115のうち、NOR回路113の出力
だけが論理的に“H”になり、モストランジスタ109
のゲートがオンになる。したがって、外部電源からモス
トランジスタ25及びモストランジスタ24を経由して
供給された電流は、抵抗R1、R2及びモストランジス
タ109を介してグラウンドに流れる。
Similarly, according to the correction value H DATA stored in the correction register circuit 101, the first correction register 1
When the output of 01a becomes logically "H" and the output of the second correction register 101b becomes logically "L", four NO
Of the R circuits 112 to 115, only the output of the NOR circuit 113 logically becomes “H”, and the MOS transistor 109
Turns on the gate. Therefore, the current supplied from the external power supply via the MOS transistor 25 and the MOS transistor 24 flows to the ground via the resistors R1 and R2 and the MOS transistor 109.

【0038】したがって、従来のLEDヘッド駆動回路
のように外付抵抗をトリミングしたり、ポリシリコンフ
ューズを切断したりすることなく、前記抵抗R1〜R4
の組合せによる合成抵抗値を変え、LED素子13に流
れる電流をLEDアレイ12の光量に対応させて制御す
ることができる。また、LEDアレイ12の光量が経時
的に変化しても、変化後のLEDアレイ12の光量を再
び測定し、補正値H DATAを更新して格納すること
によって、ドライバIC100を交換することなく各L
EDアレイ12の光量を均一にすることができる。
Therefore, the resistors R1 to R4 can be provided without trimming the external resistors or cutting the polysilicon fuse unlike the conventional LED head drive circuit.
It is possible to control the current flowing through the LED element 13 in accordance with the light amount of the LED array 12 by changing the combined resistance value depending on the combination. Further, even if the light quantity of the LED array 12 changes with time, the light quantity of the LED array 12 after the change is measured again, and the correction value H DATA is updated and stored, so that each driver IC 100 can be replaced without replacement. L
The light amount of the ED array 12 can be made uniform.

【0039】また、誤ってポリシリコンフューズを切断
したり、外付抵抗を付け間違えたりすることがないの
で、ドライバIC100を交換することなく各LEDア
レイ12の光量を容易に均一にすることができる。な
お、本実施例においては、2ビット構成の補正レジスタ
回路101について説明しているが、補正値H DAT
Aを、例えば4ビット構成にすることもでき、その場
合、補正レジスタ回路101は4個の補正レジスタによ
って形成される。
Further, since the polysilicon fuse is not accidentally cut and the external resistor is not mistakenly attached, the light quantity of each LED array 12 can be easily made uniform without replacing the driver IC 100. . Although the correction register circuit 101 having a 2-bit configuration has been described in the present embodiment, the correction value H DAT is
For example, A may have a 4-bit configuration, in which case the correction register circuit 101 is formed by four correction registers.

【0040】また、補正ゲート回路102は、補正レジ
スタ回路101、モストランジスタ108〜111、N
OR回路112〜115、インバータ回路116、11
7及びアンド回路118によって形成されているが、N
OR回路112〜115に代えてアンド回路を使用する
こともできる。そして、読出/書込信号R/Wに代えて
同様の機能を果たす他の信号、例えば、ロード信号LO
ADを前記条件で使用することもできる。
The correction gate circuit 102 includes a correction register circuit 101, MOS transistors 108 to 111, N.
OR circuits 112 to 115, inverter circuits 116 and 11
7 and an AND circuit 118, N
An AND circuit can be used instead of the OR circuits 112 to 115. Then, instead of the read / write signal R / W, another signal having the same function, for example, the load signal LO.
AD can also be used in the above conditions.

【0041】さらに、補正ゲート回路102に補正レジ
スタ回路101を配設し、補正値HDATA用の端子を
形成しているが、シフトレジスタ回路16内に補正レジ
スタ回路を配設し、補正値H DATAを印字データ信
号DATA用の端子から入力することもできる。例え
ば、ドライバIC100のドライバ回路19の出力端子
が64個ある場合、シフトレジスタ回路16のビット数
は64ビットであるので、これに補正レジスタ回路10
1の2ビット分を加え、合計で66ビットのレジスタが
必要になる。そこで、LEDヘッド3に電源電圧Vdd
供給されたときに、シフトレジスタ回路16の印字デー
タ信号DATA用の端子に補正値H DATAを入力
し、66ビット分のレジスタのうち補正レジスタ回路1
01を構成する2ビット分のレジスタに補正値H DA
TAを格納する。
Further, although the correction register circuit 101 is arranged in the correction gate circuit 102 to form a terminal for the correction value HDATA, the correction register circuit is arranged in the shift register circuit 16 and the correction value H DATA is set. Can also be input from the terminal for the print data signal DATA. For example, if there are 64 output terminals of the driver circuit 19 of the driver IC 100, the number of bits of the shift register circuit 16 is 64 bits, and therefore the correction register circuit 10
2 bits of 1 are added, and a total of 66 bits of registers are required. Therefore, when the power supply voltage V dd is supplied to the LED head 3, the correction value H DATA is input to the terminal for the print data signal DATA of the shift register circuit 16, and the correction register circuit 1 of the 66-bit register is registered.
The correction value H DA is stored in the 2-bit register that constitutes 01.
Store TA.

【0042】なお、本発明は前記実施例に限定されるも
のではなく、本発明の趣旨に基づいて種々変形させるこ
とが可能であり、これらを本発明の範囲から排除するも
のではない。
The present invention is not limited to the above-mentioned embodiments, but can be variously modified within the scope of the present invention, and these are not excluded from the scope of the present invention.

【0043】[0043]

【発明の効果】以上詳細に説明したように、本発明によ
れば、LEDヘッド駆動回路においては、複数のLED
素子から成るLEDアレイと、印字データ信号が入力さ
れ、該印字データ信号を各LED素子に対応させて格納
するシフトレジスタ回路と、ロード信号が入力され、前
記シフトレジスタ回路に格納された画素データをラッチ
するラッチ回路と、ストローブ信号が入力され、前記ラ
ッチ回路の出力に対応する印字情報信号を出力するゲー
ト回路と、前記印字情報信号が入力され、該印字情報信
号に対応させて前記各LED素子を点滅させるドライバ
回路と、定電流を発生させ、前記ドライバ回路に供給す
る定電流回路と、該定電流回路に接続され、複数の抵抗
を備えた補正ゲート回路とを有する。
As described in detail above, according to the present invention, in the LED head drive circuit, a plurality of LEDs are provided.
An LED array including elements, a print data signal is input, a shift register circuit that stores the print data signal in association with each LED element, and a load signal are input, and the pixel data stored in the shift register circuit is input. A latch circuit that latches, a gate circuit that receives a strobe signal and outputs a print information signal corresponding to the output of the latch circuit, and the print information signal that is input, and the LED elements corresponding to the print information signal. And a constant current circuit that generates a constant current and supplies the constant current to the driver circuit, and a correction gate circuit that is connected to the constant current circuit and includes a plurality of resistors.

【0044】そして、該補正ゲート回路は、補正データ
が入力され、該補正データに対応させて前記抵抗の組合
せの合成抵抗値を変える。したがって、前記定電流を変
更することができる。このように、従来のLEDヘッド
駆動回路のように、外付抵抗をトリミングしたり、ポリ
シリコンフューズを切断したりすることなく、前記抵抗
の組合せによる合成抵抗値を変え、LED素子に流れる
電流をLEDアレイごとの光量に対応させて制御するこ
とができる。
Then, the correction gate circuit receives the correction data and changes the combined resistance value of the combination of the resistances in correspondence with the correction data. Therefore, the constant current can be changed. In this way, unlike the conventional LED head drive circuit, the combined resistance value is changed by the combination of the resistors without trimming the external resistor or cutting the polysilicon fuse, and the current flowing through the LED element is changed. It is possible to control in accordance with the light amount of each LED array.

【0045】また、該LEDアレイごとの光量が経時的
に変化しても、変化後のLEDアレイの光量を測定し、
補正値を更新することによって、ドライバICを交換す
ることなく各LEDアレイの光量を均一にすることがで
きる。さらに、誤ってポリシリコンフューズを切断した
り、抵抗を付け間違えたりすることがないので、ドライ
バICを交換することなく各LEDアレイの光量を容易
に均一にすることができる。
Even if the light quantity of each LED array changes with time, the changed light quantity of the LED array is measured,
By updating the correction value, the light amount of each LED array can be made uniform without replacing the driver IC. Further, since the polysilicon fuse is not accidentally cut or a resistor is mistakenly attached, the light quantity of each LED array can be easily made uniform without replacing the driver IC.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施例におけるドライバICの回路ブ
ロック図である。
FIG. 1 is a circuit block diagram of a driver IC according to an embodiment of the present invention.

【図2】従来の光プリンタの概略図である。FIG. 2 is a schematic diagram of a conventional optical printer.

【図3】従来のLEDヘッドの平面図である。FIG. 3 is a plan view of a conventional LED head.

【図4】従来のドライバICの回路ブロック図である。FIG. 4 is a circuit block diagram of a conventional driver IC.

【図5】従来のLEDヘッド駆動回路におけるドライバ
回路、定電流回路及び外付抵抗の詳細図である。
FIG. 5 is a detailed diagram of a driver circuit, a constant current circuit, and an external resistor in a conventional LED head drive circuit.

【図6】従来の他のLEDヘッド駆動回路におけるドラ
イバ回路及び定電流回路の詳細図である。
FIG. 6 is a detailed diagram of a driver circuit and a constant current circuit in another conventional LED head drive circuit.

【図7】本発明の実施例におけるドライバ回路、補正ゲ
ート回路及び定電流回路の詳細図である。
FIG. 7 is a detailed diagram of a driver circuit, a correction gate circuit, and a constant current circuit according to an embodiment of the present invention.

【符号の説明】 12 LEDアレイ 13 LED素子 16 シフトレジスタ回路 17 ラッチ回路 18 ゲート回路 19 ドライバ回路 101 補正レジスタ回路 102 補正ゲート回路 103 定電流回路 24、25、27、108〜111 モストランジス
タ DATA 印紙データ信号 STB ストローブ信号 LOAD ロード信号 SG1 印字情報信号 R1〜R4 抵抗 H DATA、H DATA OUT 補正値
[Explanation of Codes] 12 LED Array 13 LED Element 16 Shift Register Circuit 17 Latch Circuit 18 Gate Circuit 19 Driver Circuit 101 Correction Register Circuit 102 Correction Gate Circuit 103 Constant Current Circuit 24, 25, 27, 108-111 Moss Transistor DATA Stamp Data Signal STB Strobe signal LOAD Load signal SG1 Print information signal R1 to R4 Resistance H DATA, H DATA OUT Correction value

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H04N 1/036 A (72)発明者 石崎 隆司 東京都港区虎ノ門1丁目7番12号 沖電気 工業株式会社内 (72)発明者 大鷹 健吾 東京都港区虎ノ門1丁目7番12号 沖電気 工業株式会社内─────────────────────────────────────────────────── ─── Continuation of front page (51) Int.Cl. 6 Identification number Internal reference number FI Technical indication location H04N 1/036 A (72) Inventor Takashi Ishizaki 1-7-12 Toranomon, Minato-ku, Tokyo Oki Electric Industrial Co., Ltd. (72) Inventor Kengo Otaka 1-7-12 Toranomon, Minato-ku, Tokyo Oki Electric Industry Co., Ltd.

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 (a)複数のLED素子から成るLED
アレイと、(b)印字データ信号が入力され、該印字デ
ータ信号を各LED素子に対応させて格納するシフトレ
ジスタ回路と、(c)ロード信号が入力され、前記シフ
トレジスタ回路に格納された画素データをラッチするラ
ッチ回路と、(d)ストローブ信号が入力され、前記ラ
ッチ回路の出力に対応する印字情報信号を出力するゲー
ト回路と、(e)前記印字情報信号が入力され、該印字
情報信号に対応させて前記各LED素子を点滅させるド
ライバ回路と、(f)定電流を発生させ、前記ドライバ
回路に供給する定電流回路と、(g)該定電流回路に接
続され、複数の抵抗を備えた補正ゲート回路とを有する
とともに、(h)該補正ゲート回路は、補正データが入
力され、該補正データに対応させて前記抵抗の組合せの
合成抵抗値を変えることを特徴とするLEDヘッド駆動
回路。
1. (a) LED comprising a plurality of LED elements
Pixels stored in the shift register circuit, and an array, (b) a shift register circuit to which a print data signal is input and store the print data signal in association with each LED element, and (c) a load signal A latch circuit for latching data, (d) a gate circuit for receiving a strobe signal and outputting a print information signal corresponding to the output of the latch circuit, and (e) for inputting the print information signal, the print information signal A driver circuit for blinking each of the LED elements according to the above, (f) a constant current circuit for generating a constant current and supplying the constant current to the driver circuit, and (g) a constant current circuit connected to the constant current circuit and having a plurality of resistors. (H) correction data is input to the correction gate circuit, and the combined resistance value of the combination of the resistors is changed in correspondence with the correction data. LED head driving circuit, characterized in that.
【請求項2】 前記補正ゲート回路は、前記抵抗に接続
された複数のトランジスタ、該トランジスタを選択的に
オン・オフさせる論理回路、及び前記補正データを格納
し、前記論理回路に対して出力する補正レジスタ回路か
ら成る請求項1に記載のLEDヘッド駆動回路。
2. The correction gate circuit stores a plurality of transistors connected to the resistor, a logic circuit that selectively turns on / off the transistors, and the correction data, and outputs the correction data to the logic circuit. The LED head drive circuit according to claim 1, comprising a correction register circuit.
JP31655694A 1994-12-20 1994-12-20 Led head driving circuit Pending JPH08169139A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP31655694A JPH08169139A (en) 1994-12-20 1994-12-20 Led head driving circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31655694A JPH08169139A (en) 1994-12-20 1994-12-20 Led head driving circuit

Publications (1)

Publication Number Publication Date
JPH08169139A true JPH08169139A (en) 1996-07-02

Family

ID=18078419

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31655694A Pending JPH08169139A (en) 1994-12-20 1994-12-20 Led head driving circuit

Country Status (1)

Country Link
JP (1) JPH08169139A (en)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6332661B1 (en) 1999-04-09 2001-12-25 Sharp Kabushiki Kaisha Constant current driving apparatus and constant current driving semiconductor integrated circuit
JP2004334124A (en) * 2003-05-12 2004-11-25 Matsushita Electric Ind Co Ltd Current driving device and display device
JPWO2003091978A1 (en) * 2002-04-26 2005-09-02 東芝松下ディスプレイテクノロジー株式会社 Driving method of EL display panel
JP2007208113A (en) * 2006-02-03 2007-08-16 Japan Aviation Electronics Industry Ltd Led drive
JP2007233398A (en) * 2002-04-26 2007-09-13 Toshiba Matsushita Display Technology Co Ltd Driving method of el display panel
JP2007256958A (en) * 2002-04-26 2007-10-04 Toshiba Matsushita Display Technology Co Ltd Method of driving el display panel
JP2007317933A (en) * 2006-05-26 2007-12-06 Mitsumi Electric Co Ltd Light-emitting diode drive circuit
JP2010098028A (en) * 2008-10-15 2010-04-30 Npc Inc Solar simulator

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6332661B1 (en) 1999-04-09 2001-12-25 Sharp Kabushiki Kaisha Constant current driving apparatus and constant current driving semiconductor integrated circuit
JPWO2003091978A1 (en) * 2002-04-26 2005-09-02 東芝松下ディスプレイテクノロジー株式会社 Driving method of EL display panel
JP2007233398A (en) * 2002-04-26 2007-09-13 Toshiba Matsushita Display Technology Co Ltd Driving method of el display panel
JP2007256958A (en) * 2002-04-26 2007-10-04 Toshiba Matsushita Display Technology Co Ltd Method of driving el display panel
JP2004334124A (en) * 2003-05-12 2004-11-25 Matsushita Electric Ind Co Ltd Current driving device and display device
JP2007208113A (en) * 2006-02-03 2007-08-16 Japan Aviation Electronics Industry Ltd Led drive
JP2007317933A (en) * 2006-05-26 2007-12-06 Mitsumi Electric Co Ltd Light-emitting diode drive circuit
JP2010098028A (en) * 2008-10-15 2010-04-30 Npc Inc Solar simulator

Similar Documents

Publication Publication Date Title
US5126759A (en) Non-impact printer with token bit control of data and current regulation signals
US5253934A (en) L.E.D. array printer with extra driver channel
EP0936509B1 (en) Driving circuit and led head with constant turn-on time
JP3296882B2 (en) Brightness control circuit device
JP4523016B2 (en) Drive circuit, LED head, and image forming apparatus
JPH03503033A (en) Non-impact printer device and printing method with improved current mirror driver
JP4183310B2 (en) Drive circuit and printer and LED head using the same
JPH05330119A (en) Thermal printer
JPH08169139A (en) Led head driving circuit
JP5008312B2 (en) Driving device, LED head, and image forming apparatus
JP3256225B2 (en) LED array printer
US5264868A (en) Non-impact printer apparatus with improved current mirror driver
EP0487720B1 (en) Non-impact printer for recording in color
US6717604B2 (en) Array driving circuit with control voltage adjusted at both ends, and array head using same
JP2004195796A (en) Light emitting element array driving device and printing head
US6535235B1 (en) Drive circuit and LED head incorporating the drive circuit
US5166702A (en) LED printhead with improved current mirror driver and driver chip therefor
JPH1142809A (en) Circuit device for driving light emitting diode
US6108018A (en) Recording chip, recording head, and image recording apparatus
US6498616B1 (en) Print head having non-volatile memory and means for transmitting correction and inherent data
US5034757A (en) LED printing array current control
US20040095409A1 (en) Apparatus and method for determining status of inkjet print head identification circuit
JPH09174918A (en) Recording head
US6616356B2 (en) Method for controlling a thermal head to permit multicolor printing
JP2849244B2 (en) LED head and LED head light quantity parameter reading device

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20010703