JPH0795600A - Timing pulse generating circuit - Google Patents

Timing pulse generating circuit

Info

Publication number
JPH0795600A
JPH0795600A JP5237687A JP23768793A JPH0795600A JP H0795600 A JPH0795600 A JP H0795600A JP 5237687 A JP5237687 A JP 5237687A JP 23768793 A JP23768793 A JP 23768793A JP H0795600 A JPH0795600 A JP H0795600A
Authority
JP
Japan
Prior art keywords
horizontal
circuit
pulse
voltage
convergence
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP5237687A
Other languages
Japanese (ja)
Inventor
Kiyoshi Takahashi
高橋  清
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP5237687A priority Critical patent/JPH0795600A/en
Publication of JPH0795600A publication Critical patent/JPH0795600A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

PURPOSE:To attain the correction not attended with the increase in a power loss when a phase lag of a signal processing process of a convergence circuit is corrected. CONSTITUTION:The circuit is provided with a horizontal oscillation circuit 1 outputting a horizontal pulse S1, a delay circuit 2 delaying the horizontal pulse S1 from the horizontal oscillation circuit 1 and a horizontal output transistor(TR) 4 comprising a MOS TR amplifying an output pulse from the delay circuit 2 and applying the amplified pulse to a horizontal deflection coil 5, the pulse S1 before a delay outputted from the horizontal oscillation circuit 1 is shaped by a waveform shaping circuit 6 to obtain a timing pulse S8 and it is used to generate various signal voltages for a horizontal period fed to convergence or screen distortion correction.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、投射形受像機における
コンバーゼンス補正又は画面歪補正に供する各種信号電
圧を発生するにあたって、コンバーゼンス回路又は画面
歪補正回路における信号処理の際の位相遅れを補正する
ためのタイミングパルスを発生するタイミングパルス発
生回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention corrects a phase delay during signal processing in a convergence circuit or a screen distortion correction circuit when generating various signal voltages for convergence correction or screen distortion correction in a projection type receiver. The present invention relates to a timing pulse generation circuit that generates a timing pulse for

【0002】[0002]

【従来の技術】投射形受像機では、離れた位置に配され
た赤、緑および青の各投射管からの3枚3原色の映像を
各々光学レンズを用いてスクリーン上に拡大投影して1
枚のカラー映像を構成する関係上、3枚の映像のスクリ
ーン面での画像歪が異なるとミスコンバーゼンスを生じ
るので、一般にコンバーゼンス回路を備えている。この
コンバーゼンス補正に必要な信号電圧の種類は、水平お
よび垂直周期の鋸波電圧、パラボラ波電圧、および水平
周期の各種信号電圧と垂直周期の各種信号電圧を変調し
て得られる変調波信号電圧などである。これらの信号電
圧は、一般に水平偏向回路および垂直偏向回路で得られ
る帰線パルスをタイミングパルスとして作られる。鋸波
電圧は、たとえばこのタイミングパルスによって定電流
積分回路をリセットすることによって得られ、パラボラ
波電圧は鋸波電圧を積分するか又は乗算回路で2乗する
ことで得られる。また、変調波信号電圧は乗算回路で垂
直周期の信号電圧と水平周期の信号電圧を掛け合わせる
ことで得られる。このようにして得られた信号電圧を必
要量調整して混合、増幅したあとに、電流帰還型の増幅
回路(出力回路)を介して投射管のネックに設けたコン
バーゼンスヨークに加えることで、補正電流を供給する
ことができ、コンバーゼンス補正を行なえる。
2. Description of the Related Art In a projection type image receiver, three images of three primary colors from red, green and blue projection tubes arranged at distant positions are enlarged and projected on a screen by using optical lenses.
In terms of constituting one color image, misconvergence occurs when the image distortions of the three images on the screen surface are different, so a convergence circuit is generally provided. The types of signal voltage required for this convergence correction include sawtooth wave voltage of horizontal and vertical periods, parabolic wave voltage, and modulated wave signal voltage obtained by modulating various signal voltages of horizontal period and various signal voltages of vertical period. Is. These signal voltages are generally produced by using a blanking pulse obtained by a horizontal deflection circuit and a vertical deflection circuit as a timing pulse. The sawtooth voltage is obtained, for example, by resetting the constant current integrator circuit by this timing pulse, and the parabolic wave voltage is obtained by integrating the sawtooth wave voltage or squaring with a multiplier circuit. Further, the modulated wave signal voltage can be obtained by multiplying the signal voltage of the vertical cycle and the signal voltage of the horizontal cycle by the multiplication circuit. After adjusting the required amount of the signal voltage obtained in this way, mixing and amplifying it, add it to the convergence yoke provided at the neck of the projection tube via the current feedback type amplification circuit (output circuit) to correct A current can be supplied and convergence correction can be performed.

【0003】図4に、このような補正回路の従来例を示
す。この図で、水平偏向回路11から出力される水平帰
線パルスは、水平鋸波電圧発生回路12に送られ、鋸波
電圧が作られる。この水平鋸波電圧は水平パラボラ波電
圧発生回路13、変調波信号電圧発生回路14,18お
よび調整回路20に送られる。水平パラボラ波電圧発生
回路13では、入力される水平鋸波電圧を基にパラボラ
波電圧が作られ、変調波信号電圧発生回路19と調整回
路20に送られる。一方、垂直偏向回路15から出力さ
れる垂直帰線パルスは、垂直鋸波電圧発生回路16に送
られ、鋸波電圧が作られる。この垂直鋸波電圧は垂直パ
ラボラ波電圧発生回路17、変調波信号電圧発生回路1
4,19および調整回路20に送られる。垂直パラボラ
波電圧発生回路17では、入力される垂直鋸波電圧から
パラボラ波電圧が作られ、変調波信号電圧発生回路18
と調整回路20に送られる。変調波信号電圧発生回路1
4では、水平鋸波電圧と垂直鋸波電圧が乗算されて変調
波信号電圧が作られ、調整回路20に送られる。変調波
信号電圧発生回路19では、水平パラボラ波電圧と垂直
鋸波電圧が掛け合わされて変調波信号電圧が作られ、調
整回路20に送られる。また、変調波信号電圧発生回路
18では、水平鋸波電圧と垂直パラボラ波電圧が掛け合
わされて変調波信号電圧が作られ、調整回路20に送ら
れる。調整回路20では、各信号電圧が必要量調整され
て混合、増幅され、赤、緑および青のコンバーゼンス回
路21,22,23を介して各色のコンバーゼンスヨー
ク(コイル)24,25,26にそれぞれ加えられる。
なお、投射形受像機のコンバーゼンス補正はそれぞれ投
射管の画面歪を調整して行なうので、糸巻歪や台形歪な
どのいわゆる画面歪も合わせて補正することができ、そ
れに必要な信号電圧波形もコンバーゼンス補正に必要な
信号電圧波形と同じでよい。
FIG. 4 shows a conventional example of such a correction circuit. In this figure, the horizontal retrace pulse output from the horizontal deflection circuit 11 is sent to the horizontal sawtooth voltage generation circuit 12 to generate a sawtooth voltage. This horizontal sawtooth wave voltage is sent to the horizontal parabolic wave voltage generation circuit 13, the modulation wave signal voltage generation circuits 14 and 18, and the adjustment circuit 20. In the horizontal parabolic wave voltage generation circuit 13, a parabolic wave voltage is generated based on the input horizontal sawtooth wave voltage and sent to the modulation wave signal voltage generation circuit 19 and the adjustment circuit 20. On the other hand, the vertical retrace pulse output from the vertical deflection circuit 15 is sent to the vertical sawtooth voltage generation circuit 16 to generate a sawtooth voltage. This vertical sawtooth wave voltage is applied to the vertical parabolic wave voltage generation circuit 17 and the modulation wave signal voltage generation circuit 1.
4, 19 and the adjusting circuit 20. In the vertical parabolic wave voltage generation circuit 17, a parabolic wave voltage is generated from the input vertical sawtooth wave voltage, and the modulated wave signal voltage generation circuit 18 is generated.
Is sent to the adjusting circuit 20. Modulation wave signal voltage generation circuit 1
In 4, the horizontal sawtooth wave voltage and the vertical sawtooth wave voltage are multiplied to generate a modulated wave signal voltage, which is sent to the adjustment circuit 20. The modulation wave signal voltage generation circuit 19 multiplies the horizontal parabolic wave voltage and the vertical sawtooth wave voltage to generate a modulation wave signal voltage, which is sent to the adjustment circuit 20. In the modulation wave signal voltage generation circuit 18, the horizontal sawtooth wave voltage and the vertical parabolic wave voltage are multiplied to generate a modulation wave signal voltage, which is sent to the adjustment circuit 20. The adjustment circuit 20 adjusts the required amount of each signal voltage, mixes and amplifies it, and adds it to the convergence yokes (coils) 24, 25, 26 of the respective colors via the convergence circuits 21, 22, 23 of red, green, and blue, respectively. To be
Since the convergence correction of the projection type receiver is performed by adjusting the screen distortion of each projection tube, so-called screen distortion such as pincushion distortion and trapezoidal distortion can also be corrected, and the signal voltage waveform required for it can also be converged. It may be the same as the signal voltage waveform required for correction.

【0004】このように各種の信号電圧は、積分回路や
増幅回路、変調回路、調整回路、出力回路などの処理回
路を経て作られるので、回路構成や使用する素子の特性
にもよるが、必ず信号電圧の位相遅れが伴う。しかも、
信号電圧の種類によって処理経路も異なるから、位相送
れ量も差が出てくる。この位相遅れは、垂直周期の各種
信号電圧については特に問題はないが、水平周期の信号
電圧で特に水平偏向周波数が高い場合には無視できなく
なる。水平周期の信号電圧は、上述したように水平帰線
パルスをタイミングパルスとして作っているが、このと
きの各種信号のタイミング関係の一例を図5に示す。な
お、信号のタイミングはコンバーゼンスヨークに供給さ
れる段階での電流波形を示す。図中、Aは水平帰線パル
ス、Bは水平鋸波電流、Cは水平パラボラ波電流、Dは
変調波信号電流の水平鋸波成分、Eは変調波信号電流の
水平パラボラ波成分である。水平帰線パルスは、水平偏
向コイルに流れる電流が帰線(フライバック)する際に
発生するパルスであるから、このパルスのタイミングは
帰線期間に一致する。したがって、図5のタイミングに
示すようにそれぞれ位相遅れ量t1,t2,t3,t4
を有する各種の補正信号電流をそのままコンバーゼンス
ヨークに供給したのでは、水平走査よりもコンバーゼン
ス補正のタイミングが遅れることになり、現象的に画面
の左端のコンバーゼンスが合わせられなくなってしま
う。
As described above, various signal voltages are produced through processing circuits such as an integrating circuit, an amplifying circuit, a modulating circuit, an adjusting circuit, and an output circuit. Therefore, it depends on the characteristics of the circuit configuration and the elements to be used. There is a phase lag in the signal voltage. Moreover,
Since the processing path differs depending on the type of signal voltage, the amount of phase shift also differs. This phase delay is not a problem for various signal voltages in the vertical cycle, but cannot be ignored when the signal voltage is in the horizontal cycle and the horizontal deflection frequency is particularly high. The signal voltage of the horizontal cycle is generated by using the horizontal retrace pulse as the timing pulse as described above. An example of the timing relationship of various signals at this time is shown in FIG. The signal timing shows the current waveform at the stage of being supplied to the convergence yoke. In the figure, A is a horizontal retrace pulse, B is a horizontal sawtooth current, C is a horizontal parabolic wave current, D is a horizontal sawtooth component of the modulated wave signal current, and E is a horizontal parabolic wave component of the modulated wave signal current. Since the horizontal retrace pulse is a pulse generated when the current flowing in the horizontal deflection coil retraces (flyback), the timing of this pulse coincides with the retrace period. Therefore, as shown in the timing chart of FIG. 5, the phase delay amounts t1, t2, t3, t4, respectively.
If various correction signal currents having the above are directly supplied to the convergence yoke, the timing of the convergence correction is delayed as compared with the horizontal scanning, so that the convergence at the left end of the screen cannot be matched in a phenomenon.

【0005】これを補正するために従来は図6に示すよ
うにコンバーゼンス補正信号電流の帰線時間を短くし
て、すべての信号電流の帰線期間が水平偏向の帰線期間
内に収まるようにしていた。しかし、このようにすると
つぎのような不具合を生じる。コンバーゼンスヨークは
インダクタンスであるから、これに電流を供給するため
に必要な電圧の波形は、電流波形の微分波形となり、そ
の電圧はコンバーゼンス出力回路から供給しなければな
らない。また、コンバーゼンス出力回路から供給する電
圧振幅以上の電源電圧をコンバーゼンス出力回路に加え
ておく必要がある。ここで、コンバーゼンスヨークに流
す電流波形が鋸波であると、コンバーゼンス出力回路は
矩形波パルス電圧を出力する必要がある。鋸波電流振幅
はコンバーゼンス又は画面歪の補正量によって決まり、
その値は信号波形の帰線期間を狭くした際にも同じ値に
なる。厳密には鋸波の傾斜が一定であるから、帰線期間
を狭くした分だけ僅かに増える方向になる。コンバーゼ
ンスヨークに流す鋸波電圧の帰線時間を短くするには、
コンバーゼンス出力回路から出力する矩形波電圧の波高
値を高めねばならない。これは、鋸波電流の帰線期間を
tr 、コンバーゼンスヨークのインダクタンスをLy 、
矩形波電圧の波高値をVp 、鋸波電流をip としたと
き、次式が成り立つことから明らかである。 ip =(Vp /Ly )・tr ∴Vp =ip ・(Ly /tr ) Vp を増すには、コンバーゼンス出力回路の電源電圧を
高める必要がある。コンバーゼンス出力回路は、一般に
トランジスタを用いて構成されるが、負荷がインダクタ
ンスであるために負荷の電力損失は理論的にゼロであ
り、電源から供給される電力はほとんど出力トランジス
タで消費されることになる。このため、電源電圧を高め
ることはそのまま出力トランジスタでの損失を増すこと
になる。なお、上記の式からLy を小さくした場合に、
Vp の増加を抑えられることが分かるが、この場合でも
損失の増加は免れられない。これは、必要量のコンバー
ゼンス補正量を得るには、Ly ×ip 2 が一定でなけれ
ばならず、Ly を小さくした場合は、ip も増やす必要
があり、ip を増やすと電源電流も増えるから結局出力
トランジスタでの損失が増加する。
In order to correct this, conventionally, the retrace time of the convergence correction signal current is shortened as shown in FIG. 6 so that the retrace periods of all the signal currents fall within the retrace period of horizontal deflection. Was there. However, this causes the following problems. Since the convergence yoke is an inductance, the waveform of the voltage required to supply a current to it is a differential waveform of the current waveform, and that voltage must be supplied from the convergence output circuit. Further, it is necessary to add to the convergence output circuit a power supply voltage having a voltage amplitude equal to or higher than the voltage amplitude supplied from the convergence output circuit. Here, if the current waveform flowing in the convergence yoke is a sawtooth wave, the convergence output circuit needs to output a rectangular wave pulse voltage. The sawtooth current amplitude is determined by the amount of convergence or screen distortion correction,
The value becomes the same when the blanking period of the signal waveform is narrowed. Strictly speaking, the slope of the sawtooth wave is constant, and therefore the direction is slightly increased as the retrace line period is narrowed. To shorten the retrace time of the sawtooth voltage applied to the convergence yoke,
The peak value of the rectangular wave voltage output from the convergence output circuit must be increased. This is because the retrace period of the sawtooth current is tr, the inductance of the convergence yoke is Ly,
It is clear from the following equation that holds when the peak value of the rectangular wave voltage is Vp and the sawtooth current is ip. In order to increase ip = (Vp / Ly) tr∴Vp = ip (Ly / tr) Vp, it is necessary to increase the power supply voltage of the convergence output circuit. The convergence output circuit is generally configured with transistors, but since the load is an inductance, the power loss of the load is theoretically zero, and the power supplied from the power source is mostly consumed by the output transistor. Become. Therefore, increasing the power supply voltage directly increases the loss in the output transistor. If Ly is reduced from the above equation,
Although it can be seen that the increase in Vp can be suppressed, the increase in loss cannot be avoided even in this case. This is because Ly × ip 2 must be constant in order to obtain the required amount of convergence correction, and if Ly is reduced, ip must be increased. The loss in the output transistor increases.

【0006】このことを水平偏向周波数が高い場合につ
いて数値を用いて考えてみる。水平偏向周波数が高い場
合は、水平偏向電流の帰線期間が短くなり、当然コンバ
ーゼンス補正電流の帰線時間も狭くする必要がある。こ
れだけでも電力損失の増大につながるのに、信号電圧の
位相遅れを補正するために帰線時間を短くすると電力損
失はさらに増大する。たとえば水平同期周波数が64k
Hz前後では、画像モニタ信号のブランキング時間が
2.5μs程度であるが、この信号源を受像するには水
平偏向電流の帰線時間を2.5μs以下にする必要があ
る。このとき、コンバーゼンス補正電流の中で、最も位
相が遅れる信号の遅れ量が1μsあったとすると、これ
を補正するためにコンバーゼンス補正信号の帰線時間を
少なくとも1.5μs以下に設定しておく必要がある。
もし位相遅れがゼロであったなら2.5μsでもよい帰
線時間を1.5μsにするということは、電源電圧を
1.7倍にする必要があることであり、コンバーゼンス
出力回路の電力損失が1.7倍に増大してしまう。
Let us consider this with numerical values when the horizontal deflection frequency is high. When the horizontal deflection frequency is high, the blanking period of the horizontal deflection current becomes short, and naturally the blanking time of the convergence correction current also needs to be narrowed. Although this alone leads to an increase in power loss, if the retrace time is shortened to correct the phase delay of the signal voltage, the power loss further increases. For example, the horizontal sync frequency is 64k
Around 2.5 Hz, the blanking time of the image monitor signal is about 2.5 μs, but the blanking time of the horizontal deflection current must be set to 2.5 μs or less in order to receive an image from this signal source. At this time, in the convergence correction current, if the delay amount of the signal with the most delayed phase is 1 μs, it is necessary to set the retrace time of the convergence correction signal to at least 1.5 μs or less in order to correct this. is there.
If the phase delay is zero, the retrace time may be 2.5 μs, but setting the retrace time to 1.5 μs means that the power supply voltage must be increased by 1.7 times, and the power loss of the convergence output circuit It will increase 1.7 times.

【0007】[0007]

【発明が解決しようとする課題】上述したように従来
は、コンバーゼンス回路の信号処理過程で生じる位相遅
れを補正するために、補正信号の帰線時間を短くする必
要があり、その結果コンバーゼンス出力回路の電力損失
を招いていた。
As described above, in the past, in order to correct the phase delay generated in the signal processing process of the convergence circuit, it is necessary to shorten the retrace time of the correction signal, and as a result, the convergence output circuit. Power loss.

【0008】本発明は、このような従来の技術が有する
課題を解決するために提案されたものであり、コンバー
ゼンス回路の信号処理過程の位相遅れを補正するにあた
り、電力損失の増大を伴わない補正を行なえるタイミン
グパルス発生回路を提供することを目的とする。
The present invention has been proposed in order to solve the problems of the prior art, and in correcting the phase delay in the signal processing process of the convergence circuit, the correction is performed without increasing the power loss. It is an object of the present invention to provide a timing pulse generation circuit capable of performing

【0009】[0009]

【課題を解決するための手段】この目的を達成するため
に本発明によるタイミングパルス発生回路は、水平パル
スを出力する水平発振回路と、この水平発振回路からの
水平パルスを遅延する遅延回路と、この遅延回路からの
出力パルスを増幅して水平偏向コイルに加えるMOSト
ランジスタからなる水平出力トランジスタとを有し、上
記水平発振回路から出力される遅延前のパルスをそのま
ま又は波形整形して、コンバーゼンスあるいは画面歪補
正に供するための水平周期の各種信号電圧を作り出すた
めのタイミングパルスとして使用する構成となってい
る。
To achieve this object, a timing pulse generating circuit according to the present invention comprises a horizontal oscillation circuit for outputting a horizontal pulse, and a delay circuit for delaying the horizontal pulse from the horizontal oscillation circuit. A horizontal output transistor including a MOS transistor for amplifying an output pulse from the delay circuit and applying the pulse to the horizontal deflection coil, and outputs the pulse before delay output from the horizontal oscillation circuit as it is or after shaping the waveform to converge or It is configured to be used as a timing pulse for generating various signal voltages having a horizontal cycle for screen distortion correction.

【0010】[0010]

【作用】水平発振回路から出力される水平パルスと水平
出力回路で発生される帰線パルスの位相関係は、水平出
力トランジスタにMOSトランジスタを使用すれば一定
関係となり、出力トランジスタがオフするタイミングす
なわち帰線期間開始のタイミングは、発振回路の出力パ
ルスでも感知できる。そこで、水平出力トランジスタに
供給するドライブパルスの位相を遅らせてやれば、発振
パルスの出力パルスはその分だけ位相が進むことになる
ので、これをコンバーゼンス回路に供給するタイミング
パルスとして使用できる。これによりコンバーゼンス回
路で作られる各種信号波形は、従来の帰線パルスをタイ
ミングパルスとして使用する場合よりも位相が進むか
ら、信号処理過程の位相遅れを補正できる。
The phase relationship between the horizontal pulse output from the horizontal oscillator circuit and the blanking pulse generated in the horizontal output circuit becomes constant if a MOS transistor is used as the horizontal output transistor. The timing of the start of the line period can also be detected by the output pulse of the oscillation circuit. Therefore, if the phase of the drive pulse supplied to the horizontal output transistor is delayed, the phase of the output pulse of the oscillation pulse will advance by that amount, and this can be used as the timing pulse supplied to the convergence circuit. As a result, the various signal waveforms created by the convergence circuit have a phase advance compared with the case where the conventional retrace pulse is used as a timing pulse, so that the phase delay in the signal processing process can be corrected.

【0011】[0011]

【実施例】以下、本発明によるタイミングパルス発生回
路の具体的な実施例を図面に基づき詳細に説明する。図
1のブロック図に、このタイミングパルス発生回路の一
実施例を示す。この図で、水平発振回路1から出力され
る水平パルスは波形整形回路6に送られるとともに、遅
延回路2で遅延されて水平ドライブ回路3に送られる。
この水平ドライブ回路の出力信号は、MOSトランジス
タ(金属ゲート型電界効果トランジスタ)からなる水平
出力トランジスタ4で増幅され、水平偏向コイル5に供
給される。一方、波形整形回路6では水平パルスが波形
整形されることで、タイミングパルスが作られる。図1
では、コンバーゼンス回路部分の構成が省略されている
が、このタイミングパルスは図4の水平鋸波電圧発生回
路12の部分に供給されることになる。図2に、遅延回
路2と波形整形回路6を具体化した実施例を示す。この
図で、遅延回路2は水平パルスを積分するための抵抗R
1とコンデンサC1からなる積分回路と、この積分回路
の出力を整形するバッファゲートG1とによって構成さ
れている。また、波形整形回路6は水平パルスを反転す
るインバータゲートG2と、この反転出力を微分するた
めのコンデンサC2と抵抗R2からなる微分回路と、ク
リップ用のダイオードD1と、微分回路の出力を整形す
るバッファゲートG3とからなる。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Specific embodiments of the timing pulse generating circuit according to the present invention will be described in detail below with reference to the drawings. An embodiment of this timing pulse generation circuit is shown in the block diagram of FIG. In this figure, the horizontal pulse output from the horizontal oscillation circuit 1 is sent to the waveform shaping circuit 6 and also delayed by the delay circuit 2 and sent to the horizontal drive circuit 3.
The output signal of the horizontal drive circuit is amplified by the horizontal output transistor 4 formed of a MOS transistor (metal gate type field effect transistor) and supplied to the horizontal deflection coil 5. On the other hand, the waveform shaping circuit 6 waveform-shapes the horizontal pulse to generate a timing pulse. Figure 1
In FIG. 4, the configuration of the convergence circuit part is omitted, but this timing pulse is supplied to the part of the horizontal sawtooth voltage generating circuit 12 of FIG. FIG. 2 shows an embodiment in which the delay circuit 2 and the waveform shaping circuit 6 are embodied. In this figure, the delay circuit 2 has a resistor R for integrating a horizontal pulse.
1 and a capacitor C1 and a buffer gate G1 that shapes the output of the integrator circuit. Further, the waveform shaping circuit 6 shapes an inverter gate G2 that inverts a horizontal pulse, a differentiation circuit including a capacitor C2 and a resistor R2 for differentiating the inverted output, a clipping diode D1, and an output of the differentiation circuit. And a buffer gate G3.

【0012】つぎに、このように構成されるタイミング
パルス発生回路の動作を図3の波形図を参照して説明す
る。水平発振回路1から出力される図中Aに示す水平パ
ルス電圧波形S1は、抵抗R1とコンデンサC1で積分
され、図中Bの積分波形S2が得られる。この積分波形
S2がバッファゲートG1で波形整形されることで、水
平パルスS1よりも位相の遅れた図中Cに示すパルス電
圧波形S3が得られる。このパルス電圧S3は、水平ド
ライブ回路3を介して水平出力トランジスタ4に供給さ
れるが、この水平出力トランジスタ4はパルス電圧S3
がハイレベル(“H”レベル)の期間にオンする。した
がって、パルス電圧S3がローレベル(“L”レベル)
になるタイミングで水平出力トランジスタ4がオフし、
この時点から水平帰線期間となり水平出力トランジスタ
4のコレクタには図中Dに示す帰線パルス電圧S4が得
られる。このパルス電圧S4を波形整形すると図中Eに
示す帰線パルス電圧S5(図5および図6で波形Aに対
応)が得られるが、従来はこの帰線パルスS5をコンバ
ーゼンス回路のタイミングパルスとして使用していた。
ここで、パルス電圧S3が“L”レベルになるタイミン
グで水平出力トランジスタ4がオフすると述べたが、こ
れは水平出力トランジスタ4をMOSトランジスタで構
成した場合に限られる。バイポーラトランジスタによる
スイッチング動作では、オーバードライブすることによ
り、ベース電流の供給が絶たれたあともベース層に蓄積
された少数キャリアによりトランジスタは直ぐにオフ状
態にならず、少しの期間オンし続ける。このオンし続け
る時間はストレージタイムと称されるが、オーバードラ
イブ条件や周囲温度およびバイポーラトランジスタ個々
によりストレージタイムがばらつくので、バイパーラト
ランジスタでは水平出力トランジスタ4を構成すること
はできない。
Next, the operation of the timing pulse generating circuit thus constructed will be described with reference to the waveform diagram of FIG. The horizontal pulse voltage waveform S1 shown by A in the figure output from the horizontal oscillation circuit 1 is integrated by the resistor R1 and the capacitor C1, and an integrated waveform S2 of B in the figure is obtained. By shaping the waveform of the integrated waveform S2 by the buffer gate G1, a pulse voltage waveform S3 shown in C in the figure, which is delayed in phase from the horizontal pulse S1, is obtained. The pulse voltage S3 is supplied to the horizontal output transistor 4 via the horizontal drive circuit 3, and the horizontal output transistor 4 receives the pulse voltage S3.
Is on during a high level (“H” level). Therefore, the pulse voltage S3 is low level (“L” level)
When the horizontal output transistor 4 turns off,
From this point, the horizontal blanking period starts, and the blanking pulse voltage S4 shown by D in the figure is obtained at the collector of the horizontal output transistor 4. By shaping the waveform of this pulse voltage S4, a retrace pulse voltage S5 (corresponding to the waveform A in FIGS. 5 and 6) shown by E in the figure is obtained. Conventionally, this retrace pulse S5 is used as a timing pulse of the convergence circuit. Was.
Here, it is described that the horizontal output transistor 4 is turned off at the timing when the pulse voltage S3 becomes "L" level, but this is limited to the case where the horizontal output transistor 4 is composed of a MOS transistor. In the switching operation by the bipolar transistor, the transistor is not immediately turned off by the minority carriers accumulated in the base layer even after the supply of the base current is cut off by overdriving, and the transistor is kept on for a short period of time. The time during which the transistor continues to be turned on is called storage time, but the storage time varies depending on the overdrive condition, the ambient temperature, and the individual bipolar transistors. Therefore, the horizontal output transistor 4 cannot be configured by the bipolar transistor.

【0013】一方、水平発振回路1から出力された水平
パルス電圧波形S1は、インバータゲートG2で反転さ
れるので、インバータゲートG2の出力端子には図中F
に示すパルス電圧S6が得られる。このパルス電圧S6
はコンデンサC2と抵抗R2で微分され、負極性側をダ
イオードD1でクリップされるので、図中Gに示すよう
な波形S7となる。この波形S7は、ゲートバッファG
3で波形整形され、図中Hに示すパルス電圧S8が得ら
れる。このパルス電圧S8を、コンバーゼンス回路にタ
イミングパルスとして供給する。
On the other hand, since the horizontal pulse voltage waveform S1 output from the horizontal oscillation circuit 1 is inverted by the inverter gate G2, the output terminal of the inverter gate G2 is F in the figure.
A pulse voltage S6 shown in is obtained. This pulse voltage S6
Is differentiated by the capacitor C2 and the resistor R2, and the negative side is clipped by the diode D1, so that a waveform S7 as shown by G in the figure is obtained. This waveform S7 is the gate buffer G
The waveform is shaped in 3 to obtain a pulse voltage S8 indicated by H in the figure. This pulse voltage S8 is supplied to the convergence circuit as a timing pulse.

【0014】ここで、図3から明らかなようにパルス電
圧S8はパルス電圧S4又はS5よりも位相が進んでい
る。この位相の進み量は、積分時定数となる抵抗R1の
値又はコンデンサC1の容量値を操作すれば自由に設定
することができ、この位相の進み量によりコンバーゼン
ス回路の信号電圧の位相遅れ量を補正できる。このと
き、図5中Bに示した水平鋸波電流の位相遅れ量だけを
補正して、他の信号に対しては信号電流の帰線期間を短
くしてやるような対処の仕方でも損失低減の効果は出る
が、さらに効果を上げるには最も位相が遅れる信号電流
(図5中Eに示す波形)の位相遅れ量を補正すればよ
い。このようにすると図5中B,C,Dに示す信号電流
の位相が進むが、これらの信号については各々遅延回路
を通して位相を遅らせ、図5中Eの信号電流と位相を揃
えてやればよい。信号電圧の位相を進めるのは困難であ
るが、遅らせるのは容易であり、たとえば増幅回路を挿
入するだけでも位相を遅らせることができ、その増幅回
路の位相特性を操作することで遅れ量をある程度自由に
設定できる。この結果、コンバーゼンス補正信号電流の
帰線時間は水平偏向電流の帰線時間と同じでもよくな
り、電力損失を最小限にすることができる。
Here, as is apparent from FIG. 3, the pulse voltage S8 leads the phase of the pulse voltage S4 or S5. The amount of phase advance can be freely set by manipulating the value of the resistor R1 or the capacitance value of the capacitor C1 which is the integration time constant, and the amount of phase advance determines the amount of phase delay of the signal voltage of the convergence circuit. Can be corrected. At this time, the effect of reducing the loss can be obtained by correcting only the phase delay amount of the horizontal sawtooth current shown in B in FIG. 5 and shortening the blanking period of the signal current for other signals. However, in order to further improve the effect, the phase delay amount of the signal current (waveform shown by E in FIG. 5) having the most phase delay may be corrected. In this way, the phases of the signal currents indicated by B, C, and D in FIG. 5 advance, but the phases of these signals may be delayed through the delay circuits so that they are in phase with the signal current of E in FIG. . It is difficult to advance the phase of the signal voltage, but it is easy to delay it.For example, it is possible to delay the phase simply by inserting an amplifier circuit, and the delay amount can be adjusted to some extent by manipulating the phase characteristic of the amplifier circuit. It can be set freely. As a result, the retrace time of the convergence correction signal current may be the same as the retrace time of the horizontal deflection current, and the power loss can be minimized.

【0015】なお、図1における波形整形回路6は必須
のものではなく、コンバーゼンス回路の水平鋸波電圧発
生回路12にもよるが、水平発振回路1から出力される
パルス電圧をそのまま使用してもよい。また、抵抗R
1、コンデンサC1およびバッファゲートG1からなる
遅延回路2は実施例のものに限定されず、専用の遅延素
子を使用してもよい。また、抵抗R1を可変抵抗器で構
成して遅延量を調整できるようにしてもよい。
The waveform shaping circuit 6 in FIG. 1 is not essential, and although it depends on the horizontal sawtooth voltage generation circuit 12 of the convergence circuit, the pulse voltage output from the horizontal oscillation circuit 1 may be used as it is. Good. Also, the resistance R
The delay circuit 2 including the capacitor 1, the capacitor C1 and the buffer gate G1 is not limited to that of the embodiment, and a dedicated delay element may be used. Further, the resistor R1 may be configured by a variable resistor so that the delay amount can be adjusted.

【0016】[0016]

【発明の効果】以上説明したように本発明によれば、コ
ンバーゼンス補正又は画面歪回路で生じる信号電圧の位
相遅れを補正できるようなタイミングパルスを得ること
ができるので、コンバーゼンス出力回路での電力損失の
増加を抑えられる。また、各種補正信号電流の位相を水
平偏向電流の位相と揃えることが可能であるから、補正
して得られる画面の品位も向上する。
As described above, according to the present invention, since it is possible to obtain a timing pulse capable of correcting the phase delay of the signal voltage generated in the convergence correction or the screen distortion circuit, the power loss in the convergence output circuit can be obtained. Can be suppressed. Further, since the phases of various correction signal currents can be aligned with the phase of the horizontal deflection current, the quality of the screen obtained by correction is also improved.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明によるタイミングパルス発生回路の一実
施例を示すブロック図である。
FIG. 1 is a block diagram showing an embodiment of a timing pulse generating circuit according to the present invention.

【図2】図1のタイミングパルス発生回路の要部を具体
的に示す回路図である。
FIG. 2 is a circuit diagram specifically showing a main part of the timing pulse generation circuit of FIG.

【図3】上記タイミングパルス発生回路の動作を説明す
るための波形図である。
FIG. 3 is a waveform diagram for explaining the operation of the timing pulse generation circuit.

【図4】従来の偏向回路とコンバーゼンス回路の構成を
示すブロック図である。
FIG. 4 is a block diagram showing a configuration of a conventional deflection circuit and a convergence circuit.

【図5】従来技術によるコンバーゼンス補正信号のタイ
ミングの一例を示す波形図である。
FIG. 5 is a waveform diagram showing an example of the timing of a convergence correction signal according to a conventional technique.

【図6】従来技術によるコンバーゼンス補正信号のタイ
ミングの他の例を示す波形図である。
FIG. 6 is a waveform diagram showing another example of the timing of the convergence correction signal according to the conventional technique.

【符号の説明】 1 水平発振回路 2 遅延回路 3 水平ドライブ回路 4 水平出力トランジスタ 5 水平偏向コイル 6 波形整形回路 G1,G3 バッファゲート G2 インバータゲート[Explanation of Codes] 1 horizontal oscillation circuit 2 delay circuit 3 horizontal drive circuit 4 horizontal output transistor 5 horizontal deflection coil 6 waveform shaping circuit G1, G3 buffer gate G2 inverter gate

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 水平パルスを出力する水平発振回路と、
この水平発振回路からの水平パルスを遅延する遅延回路
と、この遅延回路からの出力パルスを増幅して水平偏向
コイルに加えるMOSトランジスタからなる水平出力ト
ランジスタとを有し、上記水平発振回路から出力される
遅延前のパルスをそのまま又は波形整形して、コンバー
ゼンスあるいは画面歪補正に供する水平周期の各種信号
電圧を作り出すためのタイミングパルスとして使用する
ことを特徴とするタイミングパルス発生回路。
1. A horizontal oscillation circuit for outputting a horizontal pulse,
The horizontal oscillation circuit includes a delay circuit for delaying the horizontal pulse from the horizontal oscillation circuit, and a horizontal output transistor including a MOS transistor for amplifying the output pulse from the delay circuit and applying the pulse to the horizontal deflection coil. A timing pulse generation circuit characterized by using the pulse before delay as it is or by shaping the waveform, and using it as a timing pulse for producing various signal voltages of a horizontal period used for convergence or screen distortion correction.
JP5237687A 1993-09-24 1993-09-24 Timing pulse generating circuit Withdrawn JPH0795600A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5237687A JPH0795600A (en) 1993-09-24 1993-09-24 Timing pulse generating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5237687A JPH0795600A (en) 1993-09-24 1993-09-24 Timing pulse generating circuit

Publications (1)

Publication Number Publication Date
JPH0795600A true JPH0795600A (en) 1995-04-07

Family

ID=17019025

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5237687A Withdrawn JPH0795600A (en) 1993-09-24 1993-09-24 Timing pulse generating circuit

Country Status (1)

Country Link
JP (1) JPH0795600A (en)

Similar Documents

Publication Publication Date Title
JP3905908B2 (en) Deflection correction waveform generator
US5475286A (en) Deflection waveform correction circuit
US5519447A (en) Wide aspect television receiver including a correcting waveform signal generator
JPH06105178A (en) Deflection device for raster scanning crt display device and computer system
CA1091800A (en) Convergence device for color television receiver
US5444338A (en) Left and right raster correction
JPH029504B2 (en)
JPH09247490A (en) Delay compensating dynamic focus amplifier
US4814671A (en) Convergence circuit
US4871951A (en) Picture display device including a line synchronizing circuit and a line deflection circuit
JPH0795600A (en) Timing pulse generating circuit
KR100425806B1 (en) Differential error convergence correction
KR100296433B1 (en) Sawtooth Signal Generator with Retrace Slope Selectable in Deflector
JP3615619B2 (en) Deflection correction waveform generator and video display
JP3574187B2 (en) Video display deflection device
JPH11127364A (en) Horizontal deflection circuit
JPH09233357A (en) Horizontal deflection circuit provided with distortion correction circuit
JP3231216B2 (en) Display device
KR100233949B1 (en) Dynamic focus circuit of multi-sync monitor
JPH0556293A (en) Television deflection device
JPH08172543A (en) Reciprocating deflection type crt display device
KR100425804B1 (en) Right-edge differential error convergence correction
JPH0728772Y2 (en) Image distortion correction circuit
JP2992288B2 (en) Display device
JP2528481B2 (en) Left and right pincushion distortion correction circuit

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20001128