JPH0781859A - Information display system for use in elevator system - Google Patents

Information display system for use in elevator system

Info

Publication number
JPH0781859A
JPH0781859A JP23184193A JP23184193A JPH0781859A JP H0781859 A JPH0781859 A JP H0781859A JP 23184193 A JP23184193 A JP 23184193A JP 23184193 A JP23184193 A JP 23184193A JP H0781859 A JPH0781859 A JP H0781859A
Authority
JP
Japan
Prior art keywords
elevator
image
moving image
source device
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP23184193A
Other languages
Japanese (ja)
Inventor
Tsutomu Furuhashi
勉 古橋
Tetsuya Suzuki
哲也 鈴木
Nobuhisa Kobayashi
延久 小林
Kenji Yoneda
健治 米田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Image Information Systems Inc
Hitachi Ltd
Hitachi Advanced Digital Inc
Original Assignee
Hitachi Image Information Systems Inc
Hitachi Ltd
Hitachi Video and Information System Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Image Information Systems Inc, Hitachi Ltd, Hitachi Video and Information System Inc filed Critical Hitachi Image Information Systems Inc
Priority to JP23184193A priority Critical patent/JPH0781859A/en
Publication of JPH0781859A publication Critical patent/JPH0781859A/en
Pending legal-status Critical Current

Links

Landscapes

  • Indicating And Signalling Devices For Elevators (AREA)

Abstract

PURPOSE:To enable information including moving pictures to be displayed in an elevator hall or an elevator car together with information about elevator operation by synthesizing images that image data created by an operation information source device shows with moving pictures that moving picture signals created by a moving picture signal source device show into an image on one screen. CONSTITUTION:A TV tuner or a VTR 10 serving as a video signal source 1 outputs composite video signals. A personal computer 30 constituting a graphic signal source 3 outputs still pictures taken by an image scanner 31. A personal computer 500 serving as an elevator information source 5 determines characters and diagrams to be displayed in a display portion as elevator operation information according to information about the condition of the elevator, obtained via a digital transmission line 12000. A synthesis portion 7 reads image data in parallel from the same positions of the frame memories of an image processing portion 2, a graphic information processing portion 4 and an operation information processing portion 6, and synthesizes them for output to a transmitting portion 8.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、エレベータのかご内や
ホールにおいて、エレベータの位置や昇降状態などのエ
レベータ運行情報を利用者に対して表示するエレベータ
表示装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an elevator display device for displaying, to a user, elevator operation information such as elevator position and elevator status in an elevator car or hall.

【0002】[0002]

【従来の技術】エレベータを利用する乗客に対して、エ
レベータかごやホールでエレベータの運行情報を表示す
る従来の装置としては、特開平2−261787号公報
記載の装置が知られている。
2. Description of the Related Art As a conventional device for displaying elevator operation information in an elevator car or hall for passengers using an elevator, a device described in Japanese Patent Application Laid-Open No. 2-261787 is known.

【0003】この装置によれば、階表示等のエレベータ
の運行情報と共に、エレベータが設置されているビル内
行事案内や天気予報等の一般情報を絵や文字を用いた静
止画(グラフィック表示)で、運行情報の視認性を損な
うことなく表示することができる。
According to this device, general information such as event information in the building in which the elevator is installed and weather forecast is displayed as a still image (graphic display) using pictures and characters together with elevator operation information such as floor display. , The operation information can be displayed without impairing the visibility.

【0004】[0004]

【発明が解決しようとする課題】さて、近年の高度情報
化社会の進展に伴い、自然画や動画像を含んだ高度な情
報を一般情報として、エレベータの運行情報と共に表示
したいという要求が生じてきている。
Now, with the progress of the advanced information society in recent years, there has been a demand for displaying advanced information including natural images and moving images as general information together with elevator operation information. ing.

【0005】しかし、自然画や動画像は、絵や文字を用
いた静止画に比べ情報量が格段に多く、前述した特開平
2−261787号公報記載の装置では、これに対応す
ることはできない。
However, a natural image and a moving image have much more information than a still image using pictures and characters, and the apparatus disclosed in the above-mentioned Japanese Patent Laid-Open No. 2-261787 cannot cope with this. .

【0006】また、特開平2−261787号公報記載
の装置では、表示の形態等が表示パネル等の表示装置自
体ではなく、表示装置に付設してエレベータホールやエ
レベータかご内に設置された表示を制御する表示制御装
置のハ−ドウェアや表示制御装置に搭載された制御プロ
グラムの制限を受けるために、表示の形態等を大きく変
えるためには、エレベータホールやエレベータかご内に
設置した各表示制御装置をそれぞれ更新する必要があっ
た。
Further, in the device described in Japanese Patent Laid-Open No. 2-261787, the display form is not the display device itself such as a display panel but the display installed in the elevator hall or the elevator car attached to the display device. Each display control device installed in an elevator hall or an elevator car can be changed in order to significantly change the display form, etc., because of the limitation of the hardware of the display control device to be controlled and the control program installed in the display control device. Had to update each.

【0007】そこで、本発明は、エレベータホールやエ
レベータかご内に、エレベータ運行情報と共に動画像を
含んだ情報を表示することができるエレベータシステム
における情報表示システム提供することを目的とする。
Therefore, an object of the present invention is to provide an information display system in an elevator system capable of displaying information including a moving image together with elevator operation information in an elevator hall or an elevator car.

【0008】また、本発明は、エレベータホールやエレ
ベータかご内に設置した装置をいちいち更新せずとも、
任意の情報を各エレベータホールやエレベータかご内に
設置した表示装置に表示することのできるエレベータシ
ステムにおける情報表示システム提供することを目的と
する。
Further, the present invention requires that the devices installed in the elevator hall and the elevator car are not updated one by one,
An object of the present invention is to provide an information display system in an elevator system that can display arbitrary information on a display device installed in each elevator hall or elevator car.

【0009】[0009]

【課題を解決するための手段】前記目的達成のために、
本発明は、画面上に映像を表示する表示装置を有する表
示部をエレベータかご内もしくはエレベータホールに備
え、エレベータの運行状況を示す情報を文字もしくは図
形で表現した画像を表す画像データを生成する運行情報
源装置と、動画像を表す画像信号を生成する動画像信号
源装置と、前記表示部とアナログ伝送路で接続した表示
制御部とを、エレベータかご外に備え、前記表示制御部
は、前記運行情報生成源装置が生成した画像データが表
す画像と、前記動画像信号源装置が生成した動画像信号
が表す動画像を一つの画面上の映像に合成する合成手段
と、一つの画面上に合成された映像を表すコンポジット
ビデオ信号を生成し、生成したコンポジットビデオ信号
を前記アナログ伝送路を介して前記表示部に送出する伝
送手段とを有し、前記表示部は、前記アナログ伝送路を
介して送出されたコンポジットビデオ信号を受信する手
段と、受信したコンポジットビデオ信号の表す映像を前
記表示装置の画面上に表示する手段とを有することを特
徴とするエレベ−タシステムにおける情報表示システム
を提供する。
[Means for Solving the Problems] To achieve the above object,
The present invention provides a display unit having a display device for displaying an image on a screen in an elevator car or an elevator hall, and generates image data representing an image in which information indicating the operation status of the elevator is expressed by characters or figures. An information source device, a moving image signal source device that generates an image signal representing a moving image, and a display control unit connected to the display unit by an analog transmission path are provided outside the elevator car, and the display control unit is the An image represented by the image data generated by the operation information generating source device, and a synthesizing unit for synthesizing the moving image represented by the moving image signal generated by the moving image signal source device into a video on one screen, and on one screen. Transmission means for generating a composite video signal representing the combined image and transmitting the generated composite video signal to the display unit via the analog transmission path, The display unit has means for receiving a composite video signal transmitted via the analog transmission path, and means for displaying an image represented by the received composite video signal on a screen of the display device. An information display system for an elevator system is provided.

【0010】[0010]

【作用】本発明に係る情報表示システムによれば、エレ
ベ−タかご外に設置された表示制御部において、前記運
行情報生成源装置が生成した画像データが表す画像と、
前記動画像信号源装置が生成した動画像信号が表す動画
像を一つの画面上の映像に合成し、コンポジットビデオ
信号に変換し、前記アナログ伝送路を介してエレベ−タ
かご内もしくはエレベ−タホ−ルに設置された表示部に
送出し、表示部の表示装置に表示する。
According to the information display system of the present invention, in the display control unit installed outside the elevator car, the image represented by the image data generated by the operation information generation source device,
The moving image represented by the moving image signal generated by the moving image signal source device is combined into an image on one screen and converted into a composite video signal, and the composite video signal is converted into the elevator car or elevator hob via the analog transmission path. -It is sent to the display unit installed in the display unit and displayed on the display device of the display unit.

【0011】したがい、本発明によれば、エレベータホ
ールやエレベータかご内に、エレベータ運行情報と共に
動画像を含んだ情報を表示することができる。特に、表
示制御部から表示部へ、直接、表示装置へ表示する映像
を表す信号を送出するので、エレベータホールやエレベ
ータかご内に設置した表示部をいちいち更新せずとも、
表示制御部側の更新のみで、各エレベータホールやエレ
ベータかご内に設置した表示装置への表示内容の変更を
行うことができる。
Therefore, according to the present invention, it is possible to display the information including the moving image together with the elevator operation information in the elevator hall or the elevator car. In particular, since the signal representing the video to be displayed on the display device is directly sent from the display control unit to the display unit, without updating the display unit installed in the elevator hall or the elevator car,
Only by updating the display control unit side, it is possible to change the display content on the display device installed in each elevator hall or elevator car.

【0012】また、表示制御部から表示部への映像信号
の伝送をコンポジットビデオ信号を用いて行うので、こ
の間の伝送路は、たとえば1本の同軸ケ−ブルのみで実
現することができる。
Further, since the video signal is transmitted from the display control unit to the display unit by using the composite video signal, the transmission line between them can be realized by only one coaxial cable, for example.

【0013】[0013]

【実施例】以下、本発明の一実施例を説明する。EXAMPLE An example of the present invention will be described below.

【0014】図1に、本実施例に係るエレベ−タシステ
ムの構成を示す。
FIG. 1 shows the configuration of an elevator system according to this embodiment.

【0015】図中、10000は機械室もしくは管理
室、13000は昇降路、11000はエレベ−タか
ご、12000はデジタル伝送路、14000は同軸ケ
−ブルを用いた伝送路である。図示するように、エレベ
−タかご11000には表示部9が設けられ、機械室も
しくは管理室10000には、映像信号源1、グラフィ
ック信号源3、エレベ−タ情報源5、表示制御部100
が、まとめて設置されている。
In the figure, 10000 is a machine room or control room, 13000 is a hoistway, 11000 is an elevator car, 12000 is a digital transmission line, and 14000 is a transmission line using a coaxial cable. As shown in the figure, the elevator car 11000 is provided with a display unit 9, and the machine room or management room 10000 is provided with a video signal source 1, a graphic signal source 3, an elevator information source 5, and a display control unit 100.
But they are installed together.

【0016】映像信号源1は表示部9に表示する動画を
表現するNTSCカラ−テレビ信号を出力し、グラフィ
ック信号源3は表示部9に表示するRGB静止画像デー
タを出力する。また、エレベ−タ情報源5は、デジタル
伝送路12000を介して得たエレベ−タ状態情報よ
り、表示部に表示する案内情報や運行情報を生成し、こ
れを画像に展開し、展開した画像のRGBピクセルデー
タを出力する。
The video signal source 1 outputs an NTSC color television signal representing a moving image to be displayed on the display unit 9, and the graphic signal source 3 outputs RGB still image data to be displayed on the display unit 9. Further, the elevator information source 5 generates guide information and operation information to be displayed on the display unit from the elevator status information obtained via the digital transmission line 12000, develops this into an image, and develops the image. The RGB pixel data of is output.

【0017】表示制御装置100は、映像信号源1、グ
ラフィック信号源3、エレベ−タ情報源5から受け取っ
たNTSCカラ−テレビ信号やRGB静止画像データや
運行情報を画像に展開したRGB画像データを合成し
て、アナログNTSCカラ−テレビ信号を生成し、同軸
ケ−ブルを用いた伝送路14000上を表示部9に出力
する。表示部9は、受け取ったNTSCカラ−テレビ信
号をRGB映像信号に変換し、備えた表示装置に表示す
る。
The display control device 100 receives NTSC color television signals received from the video signal source 1, the graphic signal source 3, and the elevator information source 5, RGB still image data, and RGB image data in which operation information is developed into an image. By synthesizing, an analog NTSC color television signal is generated and is output to the display unit 9 on the transmission line 14000 using the coaxial cable. The display unit 9 converts the received NTSC color television signal into an RGB video signal and displays it on a display device provided.

【0018】ここで、図2、図3にエレベ−タかご内の
ようすを示す。
2 and 3 show the inside of the elevator car.

【0019】図2はエレベ−タかご内で、エレベ−タ扉
を正面から見たところを示しており、図3はエレベ−タ
扉を側面から見たところを示している。
FIG. 2 shows the elevator door as seen from the front in the elevator car, and FIG. 3 shows the elevator door as seen from the side.

【0020】図中、1602がエレベ−タ扉であり、1
501a、1501bが表示部9の表示装置であり、1
603は操作パネル、1604は表示部9取り付け用の
パネルである。表示部9の本体部分は取り付け用のパネ
ル1604の内側に設置される。
In the figure, 1602 is an elevator door, and 1
501a and 1501b are display devices of the display unit 9, and
Reference numeral 603 is an operation panel, and 1604 is a panel for attaching the display unit 9. The main body of the display unit 9 is installed inside the mounting panel 1604.

【0021】このように、本実施例では、表示部9の表
示装置を2つ設けた。そして、一つの表示装置1501
aは乗客の視認性を考慮してエレベ−タ扉1602の上
部に、他方の表示装置1501bは操作パネル1603
の操作者の視認性を考慮して操作パネル1603の上に
設けた。
As described above, in this embodiment, two display devices for the display unit 9 are provided. Then, one display device 1501
a is an upper part of the elevator door 1602 in consideration of the visibility of passengers, and the other display device 1501b is an operation panel 1603.
It is provided on the operation panel 1603 in consideration of the visibility of the operator.

【0022】さて、本実施例では、表示装置1501
a、1501bとして、液晶表示装置を用いるが、液晶
表示装置の視覚特性は、上下に10度前後と左右方向に
比べ劣っている。そこで、本実施例では、エレベ−タ扉
1602の上部の表示装置1501aを、取り付けパネ
ル1604を用いて、エレベ−タかごの床に対して角度
をつけて設置することにより乗客への表示品質を確保し
ている。
Now, in this embodiment, the display device 1501
Although a liquid crystal display device is used as a and 1501b, the visual characteristics of the liquid crystal display device are inferior to the horizontal direction of about 10 degrees in the vertical direction. Therefore, in this embodiment, the display device 1501a above the elevator door 1602 is installed at an angle to the floor of the elevator car by using the mounting panel 1604 to improve the display quality to passengers. Have secured.

【0023】なお、本実施例では、2つの表示装置15
01a、1501bを設けたが、これは一つのみとして
もよい。もしくは3つ以上としてもよい。
In this embodiment, the two display devices 15 are used.
Although 01a and 1501b are provided, only one may be provided. Alternatively, it may be three or more.

【0024】次に、図4に表示制御部100の構成を示
す。
Next, FIG. 4 shows the configuration of the display control unit 100.

【0025】図4中において、10は映像信号源1とな
るTVチュ−ナやVTR等であり、コンポジットビデオ
信号を出力する。前述したように、本実施例では、コン
ポジットビデオ信号の一つであるNTSCカラ−テレビ
信号を出力するものとする。30はイメージスキャナ3
1を備えたパ−ソナルコンピュ−タであり、両者はグラ
フィック信号源3を構成する。パ−ソナルコンピュ−タ
30は、イメ−ジスキャナ31で取り込んだ静止画像の
RGBピクセルデータを出力する。また、50は、デジ
タル伝送路12000を介して得たエレベ−タかご11
000よりのエレベ−タ状態情報を処理するパ−ソナル
コンピュ−タでありエレベ−タ情報源5となる。パ−ソ
ナルコンピュ−タ50は、エレベ−タ状態情報に基づい
て、エレベ−タ運行情報として表示部に表示する表す文
字や図形を決定し、決定した文字や図形を画像に展開
し、展開した画像のRGBピクセルデータを出力する。
In FIG. 4, reference numeral 10 denotes a TV tuner, a VTR or the like serving as the video signal source 1, which outputs a composite video signal. As described above, in this embodiment, it is assumed that the NTSC color television signal which is one of the composite video signals is output. 30 is an image scanner 3
1 is a personal computer, and both of them constitute a graphic signal source 3. The personal computer 30 outputs the RGB pixel data of the still image captured by the image scanner 31. Further, 50 is an elevator car 11 obtained through the digital transmission line 12000.
000 is a personal computer that processes elevator status information and is the elevator information source 5. The personal computer 50 determines the characters and figures to be displayed on the display unit as the elevator operation information based on the elevator status information, develops the determined characters and figures in the image, and develops them. Outputs RGB pixel data of the image.

【0026】さて、図示するように、表示制御部100
は、映像処理部2、グラフィック情報処理部4、運行情
報処理部6、合成部7、伝送部8を備えている。
Now, as shown in the figure, the display controller 100
Includes a video processing unit 2, a graphic information processing unit 4, an operation information processing unit 6, a combining unit 7, and a transmission unit 8.

【0027】映像処理部2、グラフィック情報処理部
4、運行情報処理部6は、それぞれ、対応する情報源か
ら受け取った画像データを同じRGB形式で備えたフレ
−ムメモリに記憶する。合成部7は、映像処理部2、グ
ラフィック情報処理部4、運行情報処理部6のフレ−ム
メモリの同位置から画像データを並列に読み出し、これ
を合成して伝送部8に出力する。伝送部8は、受け取っ
た画像データをアナログNTSCカラ−テレビ信号に変
換して、同軸ケ−ブルを介して、エレベ−タかご110
00に設置された表示部9に出力する。
The video processing unit 2, the graphic information processing unit 4, and the operation information processing unit 6 respectively store the image data received from the corresponding information sources in the frame memory provided in the same RGB format. The synthesizing unit 7 reads the image data in parallel from the same position in the frame memory of the video processing unit 2, the graphic information processing unit 4, and the operation information processing unit 6, synthesizes the image data, and outputs the synthesized data to the transmission unit 8. The transmission unit 8 converts the received image data into an analog NTSC color television signal and sends the elevator car 110 through a coaxial cable.
Output to the display unit 9 installed at 00.

【0028】以下、表示制御部100の各部の詳細につ
いて説明する。
The details of each unit of the display control unit 100 will be described below.

【0029】まず、映像処理部2について説明する。First, the video processing section 2 will be described.

【0030】図5に、映像処理部2の内部構成を示す。FIG. 5 shows the internal structure of the video processing unit 2.

【0031】図中、201はビデオ−RGB変換回路、
202はA/D変換回路、203はフレームメモリであ
る。フレ−ムメモリ203は、偶メモリ505と奇メモ
リ506から構成される。
In the figure, 201 is a video-RGB conversion circuit,
Reference numeral 202 is an A / D conversion circuit, and 203 is a frame memory. The frame memory 203 is composed of an even memory 505 and an odd memory 506.

【0032】次に、501は同期分離回路、502は発
振回路、503は書き込みメモリ制御回路、504はセ
レクタ、508はセレクタ、509は合成部7からの読
み出し信号、510は合成部7からの偶奇切り替え信号
である。
Next, 501 is a sync separation circuit, 502 is an oscillation circuit, 503 is a write memory control circuit, 504 is a selector, 508 is a selector, 509 is a read signal from the synthesizing unit 7, and 510 is an even / odd signal from the synthesizing unit 7. It is a switching signal.

【0033】次に、映像処理部2の動作を説明する前
に、コンポジットビデオ信号の代表例であるNTSCテ
レビ方式における、表示の分解能について図6を用いて
説明する。図6において、401は帰線期間、402は
表示有効期間を表している。
Next, before explaining the operation of the video processing section 2, the display resolution in the NTSC television system, which is a typical example of a composite video signal, will be described with reference to FIG. In FIG. 6, 401 represents a blanking period, and 402 represents a display valid period.

【0034】NTSCカラーテレビ方式の場合、水平周
波数はおよそ15.73kHZであり、垂直の走査線数
は525本、1フィールド60Hzの飛び越し走査を行
っている。色搬送波の周波数は3.58MHzであり、
本実施例で映像処理部2は、この色搬送波の4倍の周波
数でコンポジットビデオ信号をデジタル化してフレーム
メモリ203へ格納する。なお、この場合水平方向の分
解能は数1で表わされる。
In the case of the NTSC color television system, the horizontal frequency is approximately 15.73 kHz and the number of vertical scanning lines is 525, and interlaced scanning of 60 Hz in one field is performed. The frequency of the color carrier is 3.58MHz,
In the present embodiment, the video processor 2 digitizes the composite video signal at a frequency four times as high as the color carrier wave and stores it in the frame memory 203. In this case, the resolution in the horizontal direction is expressed by Equation 1.

【0035】[0035]

【数1】 [Equation 1]

【0036】したがい、水平約910ドットとなるが、
垂直525ラインから帰線期間401を抜き取ると、表
示有効期間の分解能は水平約755ドット、垂直480
ラインとなる。
Accordingly, the horizontal number is about 910 dots,
When the blanking period 401 is extracted from the vertical 525 lines, the resolution of the display effective period is about 755 dots horizontally and 480 vertically.
Become a line.

【0037】以下、映像処理部2の詳細な動作について
説明する。
The detailed operation of the video processing unit 2 will be described below.

【0038】ビデオ−RGB変換回路201は、映像情
報源1から入力したNTSCテレビ信号をRGBの3原
色信号に変換し、変換したRGB3原色信号をA/D変
換回路202に入力する。A/D変換回路202はRG
B3原色信号の帯域である3.58MHzの4倍の周波
数でサンプリングしてデジタル化し、フレームメモリ2
03に1画面分を収納する。このとき、NTSCカラー
映像信号は飛び越し走査を行っていることから、偶数フ
ィールド用のメモリの偶メモリ505と奇数フィールド
用のメモリの奇メモリ506を用い、偶数フィールドの
表示データは偶メモリ505へ書き込み、奇数フィール
ドの表示データは奇メモリ506へ書き込む。一方、同
期分離回路501は同期信号を分離し、水平同期信号
と、垂直同期信号を取り出し、書き込みメモリ制御回路
503へ出力する。書き込みメモリ制御回路503は、
あらかじめ水平同期信号からの書き込み開始位置指定と
書き込み終了位置指定を保持し、さらに垂直同期信号か
らの書き込み開始位置指定を保持することで、フレーム
メモリ203への格納開始と終了を制御し、さらに水平
同期信号と垂直同期信号の位相関係から飛び越し走査の
偶数フィールドと奇数フィールドを認識して、偶メモリ
505、奇メモリ506のどちらに書き込むかをセレク
タ504に指示する。そして、書き込みメモリ制御回路
503は偶メモリ505、および奇メモリ506へ書き
込みのための制御信号を生成し、表示データを所望のア
ドレスに書き込む。書き込みメモリ制御回路503の詳
細については後述する。偶メモリ505、奇メモリ50
6に書き込まれた表示データは、合成部7からの偶奇切
り替え信号510と読み出し信号509によって順次読
み出される。
The video-RGB conversion circuit 201 converts the NTSC television signal input from the video information source 1 into RGB three primary color signals, and inputs the converted RGB three primary color signals to the A / D conversion circuit 202. The A / D conversion circuit 202 is RG
The frame memory 2 is sampled and digitized at a frequency four times higher than the 3.58 MHz band of the B3 primary color signal.
One screen is stored in 03. At this time, since the NTSC color video signal is interlaced, the even memory 505 of the even field memory and the odd memory 506 of the odd field memory are used to write the display data of the even field to the even memory 505. , The display data of the odd field is written to the odd memory 506. On the other hand, the sync separation circuit 501 separates the sync signal, extracts the horizontal sync signal and the vertical sync signal, and outputs them to the write memory control circuit 503. The write memory control circuit 503
By holding the write start position designation and the write end position designation from the horizontal sync signal in advance, and further holding the write start position designation from the vertical sync signal, the storage start and end in the frame memory 203 are controlled, and the horizontal The even field and odd field of interlaced scanning are recognized from the phase relationship between the sync signal and the vertical sync signal, and the selector 504 is instructed whether to write to the even memory 505 or the odd memory 506. Then, the write memory control circuit 503 generates a control signal for writing to the even memory 505 and the odd memory 506, and writes the display data to a desired address. Details of the write memory control circuit 503 will be described later. Even memory 505, odd memory 50
The display data written in 6 is sequentially read by the even-odd switching signal 510 and the read signal 509 from the combining unit 7.

【0039】ここで、図7に、偶数フィールドと奇数フ
ィールドの判別タイミングチャート示しておく。
FIG. 7 shows a timing chart for discriminating even fields and odd fields.

【0040】図中、600は、奇数フィールド時の水平
同期信号、601は奇数フィールド時の垂直同期信号、
602は偶数フィールド時の水平同期信号、603は奇
数フィールド時の垂直同期信号である。偶数フィールド
から奇数フィールドに移行する時、水平同期信号600
と垂直同期信号601の立ち上がりの位相差は1水平期
間となる。一方奇数フィールドから偶数フィールドに移
行するときは、水平同期信号602と垂直同期信号60
3の位相差は1水平周期の1/2となる。したがって、
この違いを認識し、書き込みメモリ制御回路503、お
よび合成部7は、それぞれセレクタ504、508を制
御する。
In the figure, 600 is a horizontal sync signal in an odd field, 601 is a vertical sync signal in an odd field,
Reference numeral 602 is a horizontal sync signal in the even field, and 603 is a vertical sync signal in the odd field. When moving from the even field to the odd field, the horizontal sync signal 600
And the phase difference between the rising edges of the vertical synchronization signal 601 is one horizontal period. On the other hand, when shifting from the odd field to the even field, the horizontal sync signal 602 and the vertical sync signal 60
The phase difference of 3 is 1/2 of one horizontal period. Therefore,
Recognizing this difference, the write memory control circuit 503 and the combining unit 7 control the selectors 504 and 508, respectively.

【0041】次に、映像処理部2の書き込みメモリ制御
回路503の詳細について説明する。
Next, details of the write memory control circuit 503 of the video processing unit 2 will be described.

【0042】図8に、書き込みメモリ制御回路503の
構成を示す。
FIG. 8 shows the configuration of the write memory control circuit 503.

【0043】図中、701は水平書き込み開始位置レジ
スタ、702は水平カウンタ、703は比較回路、70
4は水平書き込み終了位置レジスタ、705は比較回
路、706は垂直書き込み開始位置レジスタ、707は
垂直カウンタ、708は比較回路、709は書き込み制
御信号生成回路、710は3.58MHzの4倍周波数
(以下、4fscクロックと略記)、711は水平同期
信号、712は垂直同期信号、713は書き込みアドレ
スリセット信号、714は書き込みクロック、715は
垂直カウンタ出力、716は垂直書き込み開始位置比較
結果、717は水平カウンタ出力、718は水平書き込
み開始位置比較結果、719は水平書き込み終了位置比
較結果である。
In the figure, reference numeral 701 is a horizontal write start position register, 702 is a horizontal counter, 703 is a comparison circuit, and 70.
4 is a horizontal write end position register, 705 is a comparison circuit, 706 is a vertical write start position register, 707 is a vertical counter, 708 is a comparison circuit, 709 is a write control signal generation circuit, and 710 is a quadruple frequency of 3.58 MHz (below. 4fsc clock), 711 is a horizontal synchronization signal, 712 is a vertical synchronization signal, 713 is a write address reset signal, 714 is a write clock, 715 is a vertical counter output, 716 is a vertical write start position comparison result, and 717 is a horizontal counter. An output, 718 is a horizontal writing start position comparison result, and 719 is a horizontal writing end position comparison result.

【0044】図9に、書き込みメモリ制御回路503の
各部の動作タイミングを示す。
FIG. 9 shows the operation timing of each part of the write memory control circuit 503.

【0045】図中、800は偶奇切り替え信号、801
はフレームメモリ203のアドレスである。本実施例で
は、偶メモリ505、奇メモリ506として、書き込み
と読み出し動作を非同期に独立して行え、書き込みの場
合、書き込みアドレスリセット信号でアドレスをゼロと
し、書き込みクロックを入力することで、データを書き
込み、その後、自動的にアドレスを1加え、自動更新す
るメモリICを用いることとする。なお、このようなメ
モリICとしては、テキサスインスツルメント社製、T
MS4C1050等を用いることができる。
In the figure, reference numeral 800 denotes an even / odd switching signal, 801
Is the address of the frame memory 203. In this embodiment, as the even memory 505 and the odd memory 506, writing and reading operations can be performed asynchronously and independently. In the case of writing, the address is set to zero by the write address reset signal and the write clock is input, so that the data is written. It is assumed that a memory IC is used which is written and then automatically added with 1 and automatically updated. As such a memory IC, T manufactured by Texas Instruments, Inc.
MS4C1050 etc. can be used.

【0046】まず、あらかじめ水平書き込み開始位置レ
ジスタ701、水平書き込み終了位置レジスタ704、
垂直書き込み開始位置レジスタ706には値を設定して
おく。本実施例では表示部9の表示装置として、水平方
向640ドット、垂直方向480ラインの解像度を持つ
液晶表示装置、特に表示画面の1ピクセルごとに能動素
子であるThin Film Transistorを
有するTFT液晶(Thin Film Transi
stor液晶)表示装置を用いるものとして説明する。
First, the horizontal write start position register 701, the horizontal write end position register 704,
A value is set in the vertical write start position register 706. In the present embodiment, as a display device of the display unit 9, a liquid crystal display device having a resolution of 640 dots in the horizontal direction and 480 lines in the vertical direction, particularly a TFT liquid crystal (Thin Film Transistor) having a Thin Film Transistor which is an active element for each pixel of the display screen. Film Transi
The description will be made assuming that a (stor liquid crystal) display device is used.

【0047】この場合は、水平書き込み開始位置レジス
タ701に、水平同期信号711に対する有効表示画素
の開始位置に応じて値Xを書き込み、水平書き込み終了
位置レジスタ704には(X+640)の値を書き込
む。垂直書き込み開始位置レジスタ706には、垂直同
期信号712に対する有効表示ラインの開始位置に応じ
て値Yを書き込む。
In this case, the value X is written in the horizontal write start position register 701 according to the start position of the effective display pixel with respect to the horizontal synchronizing signal 711, and the value (X + 640) is written in the horizontal write end position register 704. The value Y is written in the vertical write start position register 706 according to the start position of the effective display line with respect to the vertical synchronization signal 712.

【0048】垂直書き込み開始位置レジスタ706と垂
直カウンタ707は、垂直方向のフレームメモリ203
への取り込み開始位置を決定する。すなわち、垂直カウ
ンタ707は垂直同期信号712でゼロクリアされ、水
平同期信号によって計数する。そして垂直書き込み開始
位置レジスタ706の設定値と垂直カウンタ707の計
数値が等しくなると、比較回路708は取り込みを開始
するラインであることの垂直書き込み開始位置比較結果
716を書き込み制御信号生成回路709へ通知する。
The vertical write start position register 706 and the vertical counter 707 are provided in the vertical frame memory 203.
Determine the start position for capturing. That is, the vertical counter 707 is zero-cleared by the vertical synchronizing signal 712 and counts by the horizontal synchronizing signal. Then, when the set value of the vertical write start position register 706 and the count value of the vertical counter 707 become equal, the comparison circuit 708 notifies the write control signal generation circuit 709 of the vertical write start position comparison result 716 indicating that it is a line to start fetching. To do.

【0049】一方、水平カウンタ702と水平書き込み
開始位置レジスタ701と水平書き込み終了位置レジス
タ704はフレームメモリ203の水平方向への書き込
み範囲を決定するものである。すなわち、水平カウンタ
702は水平同期信号711でゼロにクリアされ、4f
scクロック710によって計数する。水平カウンタ7
02の計数値と水平書き込み開始位置レジスタ701の
設定値を比較回路703で比較し、両者の値が等しくな
れば比較回路703は水平書き込み開始位置比較結果7
18を書き込み制御信号生成回路709へ出力する。
On the other hand, the horizontal counter 702, the horizontal write start position register 701, and the horizontal write end position register 704 determine the horizontal write range of the frame memory 203. That is, the horizontal counter 702 is cleared to zero by the horizontal synchronizing signal 711 and 4f
Count by sc clock 710. Horizontal counter 7
The count value of 02 and the set value of the horizontal write start position register 701 are compared by the comparison circuit 703, and if the two values are equal, the comparison circuit 703 outputs the horizontal write start position comparison result 7
18 is output to the write control signal generation circuit 709.

【0050】書き込み制御信号生成回路709は比較回
路703から水平書き込み開始位置比較結果718を入
力し、比較回路708からの垂直書き込み開始位置比較
結果716を参照して、書き込みアドレスリセット信号
713を出力し、4fscクロック710と同じ周波数
で、同期した書き込みクロック714を順次出力し、フ
レームメモリ203へ1ライン分の表示データの書き込
みを行う。そして、水平カウンタ702の計数値が水平
書き込み終了位置レジスタ704の設定値と等しくなる
と、比較回路705が水平書き込み終了位置比較結果7
19を書き込み制御信号生成回路709へ出力し、書き
込み制御信号生成回路709は書き込みクロック714
を停止する。
The write control signal generation circuit 709 inputs the horizontal write start position comparison result 718 from the comparison circuit 703, refers to the vertical write start position comparison result 716 from the comparison circuit 708, and outputs the write address reset signal 713. The synchronized write clock 714 is sequentially output at the same frequency as the 4fsc clock 710, and the display data for one line is written to the frame memory 203. When the count value of the horizontal counter 702 becomes equal to the set value of the horizontal write end position register 704, the comparison circuit 705 causes the horizontal write end position comparison result 7
19 to the write control signal generation circuit 709, and the write control signal generation circuit 709 outputs the write clock 714.
To stop.

【0051】次に、水平同期信号711によって水平カ
ウンタ702がゼロクリアされ、上記と同様にして2ラ
イン目の表示データの書き込みを行う。2ライン目以降
は、書き込み制御信号生成回路709へ比較回路708
からの垂直書き込み開始位置比較結果716はないの
で、書き込みアドレスリセット信号713は出力しな
い。このように動作を繰り返し、1フレーム分の表示デ
ータをフレームメモリ203へ格納する。
Next, the horizontal counter 702 is cleared to zero by the horizontal synchronizing signal 711, and the display data of the second line is written in the same manner as above. From the second line onward, the write control signal generation circuit 709 is compared to the comparison circuit 708.
The write address reset signal 713 is not output because there is no vertical write start position comparison result 716. The above operation is repeated, and the display data for one frame is stored in the frame memory 203.

【0052】以上のような動作によって、偶メモリ50
5、奇メモリ506へは、図10に示すように表示デー
タが収納される。図示するように、水平同期信号と垂直
同期信号の位相関係(図7参照)によって、偶数フィー
ルドと奇数フィールドを判別し、水平書き込み開始位置
レジスタ701の設定値X、垂直書き込み開始位置レジ
スタ706の設定値Yから連続的に偶メモリ505へ表
示データを書き込み、奇数フィールドも同様にして奇メ
モリ506へ連続的に表示データを書き込むことができ
る。
By the above operation, the even memory 50
5. The display data is stored in the odd memory 506 as shown in FIG. As shown, the even-numbered field and the odd-numbered field are discriminated by the phase relationship between the horizontal sync signal and the vertical sync signal (see FIG. 7), and the set value X of the horizontal write start position register 701 and the setting of the vertical write start position register 706 are set. Display data can be continuously written from the value Y to the even memory 505, and similarly in the odd field, the display data can be continuously written to the odd memory 506.

【0053】なお、ビデオ−RGB変換回路201とし
ては、たとえば、日本電気社製、PC1352を用いる
ことができる。また、RGB−ビデオ変換回路302と
しては、たとえば、SONY社製、CXA1165P/
Mを用いることができる。
As the video-RGB conversion circuit 201, for example, PC1352 manufactured by NEC Corporation can be used. The RGB-video conversion circuit 302 is, for example, CXA1165P / manufactured by Sony Corporation.
M can be used.

【0054】次に、グラフィック情報処理部4(図2参
照)の詳細について説明する。
Next, details of the graphic information processing unit 4 (see FIG. 2) will be described.

【0055】図11に、グラフィック情報処理部4の構
成を示す。
FIG. 11 shows the configuration of the graphic information processing section 4.

【0056】図中、1000はセレクタ、205はフレ
−ムメモリ、1003はセレクタである。フレ−ムメモ
リ205は、偶メモリ1001と奇メモリ1002より
構成される。本実施例では、映像処理部2、グラフィッ
ク情報処理部4のフレームメモリ203、205の表示
データ格納形式を同一とする。パ−ソナルコンピュ−タ
30は、イメージスキャナ31(図4参照)を用いて読
み取った静止画像のRGBピクセルデータを、セレクタ
1000を制御し、表示データ格納形式が同じくなるよ
うに、偶メモリ1001、奇メモリ1002に書き込
む。
In the figure, 1000 is a selector, 205 is a frame memory, and 1003 is a selector. The frame memory 205 is composed of an even memory 1001 and an odd memory 1002. In this embodiment, the display data storage formats of the frame memories 203 and 205 of the video processing unit 2 and the graphic information processing unit 4 are the same. The personal computer 30 controls the selector 1000 to convert the RGB pixel data of the still image read by using the image scanner 31 (see FIG. 4) so that the display data storage format is the same. Write to the odd memory 1002.

【0057】次に、運行情報処理部6(図4参照)の詳
細について説明する。
Next, details of the operation information processing unit 6 (see FIG. 4) will be described.

【0058】図12に、運行情報処理部6の構成を示
す。
FIG. 12 shows the configuration of the operation information processing section 6.

【0059】図中、207はフレ−ムメモリ、1100
はセレクタ、1103はセレクタである。フレ−ムメモ
リ207は、偶メモリ1001と奇メモリ1002より
構成される。本実施例では、運行情報処理部6のフレー
ムメモリ207の表示データ格納形式を、映像処理部
2、グラフィック情報処理部4のフレームメモリ20
3、205の表示データ格納形式と同一とする。パ−ソ
ナルコンピュ−タ50は運行情報として表示する画像を
1画面作成し、そのRGBピクセルデータを、セレクタ
1100を制御し、表示データ格納形式が同じくなるよ
うに、偶メモリ1001、奇メモリ1002に書き込
む。PC206は、エレベータ情報源5からエレベータ
の運行情報を入力し、運行情報を示す表示を作成する。
そして前記図10で説明したように、フレームメモリ2
03、205とデータ格納方式が同じになるように、P
C206はセレクタ1100を制御して、偶メモリ11
01、奇メモリ1102へ表示データを1画面分書き込
む。
In the figure, 207 is a frame memory, 1100.
Is a selector 1103 is a selector. The frame memory 207 includes an even memory 1001 and an odd memory 1002. In the present embodiment, the display data storage format of the frame memory 207 of the operation information processing unit 6 is set to the frame memory 20 of the video processing unit 2 and the graphic information processing unit 4.
This is the same as the display data storage format of Nos. 3 and 205. The personal computer 50 creates one screen of an image to be displayed as operation information, and controls the RGB pixel data of the image in the even memory 1001 and the odd memory 1002 so that the display data storage format is the same. Write. The PC 206 inputs elevator operation information from the elevator information source 5 and creates a display showing the operation information.
Then, as described in FIG. 10, the frame memory 2
03, 205, so that the data storage method is the same, P
The C206 controls the selector 1100 so that the even memory 11
01, the display data for one screen is written in the odd memory 1102.

【0060】次に、合成部7について説明する。Next, the synthesizing unit 7 will be described.

【0061】図13に、合成部7の内部構成を示す。FIG. 13 shows the internal structure of the synthesizing unit 7.

【0062】図中、1200は読み出しメモリ制御回
路、1201は発振回路、1202、1203、120
4は保持回路、1205はセレクタ、1206は合成制
御回路、1207は保持回路、1208は垂直同期信
号、1209は水平同期信号、1210は読み出しアド
レスリセット信号、1211は読み出しクロック、12
12はデータラッチ信号、1213は4fscクロック
である。
In the figure, reference numeral 1200 is a read memory control circuit, 1201 is an oscillation circuit, 1202, 1203 and 120.
4 is a holding circuit, 1205 is a selector, 1206 is a combining control circuit, 1207 is a holding circuit, 1208 is a vertical synchronization signal, 1209 is a horizontal synchronization signal, 1210 is a read address reset signal, 1211 is a read clock, and 1211 is a read clock.
12 is a data latch signal and 1213 is a 4fsc clock.

【0063】このような構成において、読みだしメモリ
制御回路1200は、発振回路1201が出力する4f
scクロック1213を入力し、NTSCコンポジット
ビデオ信号に対応した垂直同期信号1208、水平同期
信号1209を生成する。さらに4fscクロック12
13と垂直同期信号1208、水平同期信号1209か
ら、フレームメモリ203、205、207に格納した
表示データを読み出すのに必要な読み出しアドレスリセ
ット信号1210、読み出しクロック1211、偶奇切
り替え信号510、データラッチ信号1212を発生す
る。
In such a structure, the read memory control circuit 1200 outputs 4f output from the oscillation circuit 1201.
The sc clock 1213 is input, and the vertical synchronizing signal 1208 and the horizontal synchronizing signal 1209 corresponding to the NTSC composite video signal are generated. Further 4 fsc clock 12
13 and the vertical synchronization signal 1208 and the horizontal synchronization signal 1209, the read address reset signal 1210, the read clock 1211, the even / odd switching signal 510, and the data latch signal 1212 necessary for reading the display data stored in the frame memories 203, 205, and 207. To occur.

【0064】一方、保持回路1202、1203、12
04は、読みだしメモリ制御回路1200によって、そ
れぞれフレームメモリ203、205、207から読み
出した表示データ208、209、210を、一旦保持
し、セレクタ1205と合成制御回路1206へ出力す
る。
On the other hand, holding circuits 1202, 1203, 12
Reference numeral 04 temporarily holds the display data 208, 209, 210 read from the frame memories 203, 205, 207 by the read memory control circuit 1200, and outputs them to the selector 1205 and the composition control circuit 1206.

【0065】合成制御回路1206には、あらかじめ映
像情報源1、グラフィック信号源3、エレベータ情報源
5の中で表示の優先度を設定しておく。一般的には、エ
レベータ情報源5、映像情報源1、グラフィック信号源
3の順序で設定する。
In the synthesizing control circuit 1206, the display priority among the image information source 1, the graphic signal source 3 and the elevator information source 5 is set in advance. Generally, the elevator information source 5, the video information source 1, and the graphic signal source 3 are set in this order.

【0066】合成制御回路1206は、各画素毎に、設
定された優先度と保持回路1202、1203、120
4から出力される読み出された表示データからセレクタ
1205を制御し、保持回路1202、1203、12
04の出力のうち、どの表示データを保持回路1207
に出力するかを決定する。すなわち、合成制御回路12
06は保持回路1204からの出力を見て、もし表示す
べきデータがあればセレクタ1205を保持回路120
4側へ切り替える。ここで保持回路1204に表示すべ
きデータがなければ、優先度から保持回路1202、保
持回路1203の出力データを見て、表示すべきデータ
を決定する。
The synthesis control circuit 1206 has the set priority and holding circuits 1202, 1203, and 120 for each pixel.
The selector 1205 is controlled based on the read display data output from the No. 4, and the holding circuits 1202, 1203, 12
Which display data among the outputs of 04 is held by the holding circuit 1207
Decide whether to output to. That is, the synthesis control circuit 12
Reference numeral 06 indicates the output from the holding circuit 1204, and if there is data to be displayed, the selector 1205 is connected to the holding circuit 120.
Switch to side 4. If there is no data to be displayed in the holding circuit 1204, the data to be displayed is determined by looking at the output data of the holding circuits 1202 and 1203 from the priority.

【0067】または、合成制御回路1206で、クロマ
キ−を用いた合成を制御するようにしてもよい。すなわ
ち、図14に示すように、まず、エレベ−タ運行情報
を、展開した画像1800に運行情報表示領域1801
と特定色領域1802が設けられるように作成する。特
定色領域1802は、あらかじめ定めた特定の色で塗り
つぶされた領域である。この特定色は、合成制御回路1
206に、あらかじめ設定されており、合成制御回路1
20は、運行情報処理部9のフレ−ムメモリ207より
読みだしたRGBデータを扱う保持回路1204の出力
データの色を判定し、この色が設定された特定色でない
場合には、セレクタ1205を保持回路1204よりの
出力を選択するように制御する。一方、特定色でない場
合には、他の保持回路1202、1203の出力のうち
の一方を選択するように制御する。この、保持回路12
02、1203の出力のうちの一方の選択は、前述した
優先度に従った選択や、次に述べる領域毎の選択や、そ
の他の設定に応じた選択によって行う。このようにする
ことにより、運行情報画面1800の特定色領域180
2に動画もしくは静止画像をはめこんだ合成画像180
8を得ることができる。図18には、映像処理部1より
読み込んだ動画像1803をはめこんだ場合を示した。
Alternatively, the composition control circuit 1206 may control composition using chroma key. That is, as shown in FIG. 14, first, the elevator operation information is displayed in the expanded image 1800 in the operation information display area 1801.
And a specific color area 1802 are provided. The specific color area 1802 is an area filled with a predetermined specific color. This specific color is the synthesis control circuit 1
The synthesis control circuit 1 is preset in 206.
20 determines the color of the output data of the holding circuit 1204 that handles the RGB data read from the frame memory 207 of the operation information processing unit 9, and if this color is not the set specific color, holds the selector 1205. The output from the circuit 1204 is controlled to be selected. On the other hand, when the color is not the specific color, control is performed so that one of the outputs of the other holding circuits 1202 and 1203 is selected. This holding circuit 12
One of the outputs 02, 1203 is selected by the above-described priority, the selection for each area described below, or the selection according to other settings. By doing so, the specific color area 180 of the operation information screen 1800
Composite image 180 with video or still image embedded in 2
8 can be obtained. FIG. 18 shows a case where the moving image 1803 read by the video processing unit 1 is embedded.

【0068】または、あらかじめ、表示画面を少なくと
も2つ以上の表示画面に領域分けし、各領域を各情報源
に割り当てておき、合成制御回路1206で、第1の領
域は映像情報源1からの情報を出力し、第2の領域には
エレベータ情報源5の情報を出力するようにセレクタ1
205を制御するようにしてもよい。もちろん、一つの
領域に2つの情報源を割り当て、この領域内では、前記
優先度を用いた合成、もしくは、クロマキ−を用いた合
成を行うようにしてもよい。
Alternatively, the display screen is divided into at least two or more display screens in advance, and each region is assigned to each information source, and the synthesizing control circuit 1206 sets the first region from the video information source 1. The selector 1 outputs the information and outputs the information of the elevator information source 5 to the second area.
205 may be controlled. Of course, two information sources may be assigned to one area, and within this area, the synthesis using the priority or the synthesis using the chroma key may be performed.

【0069】次に、合成部7の読み出しメモリ制御回路
1200の詳細について説明する。
Next, details of the read memory control circuit 1200 of the synthesizing unit 7 will be described.

【0070】図15に、読み出しメモリ制御回路120
0の内部構成を示す。
FIG. 15 shows a read memory control circuit 120.
The internal structure of 0 is shown.

【0071】図中、1300は同期信号生成回路、13
01は水平読み出し開始位置レジスタ、1302は水平
カウンタ、1303は比較回路、1304は水平読み出
し終了位置レジスタ、1305は比較回路、1306は
垂直読み出し開始位置レジスタ、1307は垂直カウン
タ、1308は比較回路、1309は読み出し制御信号
生成回路、1310は水平カウンタ出力、1311は水
平読み出し終了位置比較結果、1312は垂直カウンタ
出力、1313は垂直読み出し開始位置比較結果、13
14は水平読み出し開始位置比較結果である。
In the figure, reference numeral 1300 is a synchronization signal generation circuit, and 13
01 is a horizontal read start position register, 1302 is a horizontal counter, 1303 is a comparison circuit, 1304 is a horizontal read end position register, 1305 is a comparison circuit, 1306 is a vertical read start position register, 1307 is a vertical counter, 1308 is a comparison circuit, 1309. Is a read control signal generation circuit, 1310 is a horizontal counter output, 1311 is a horizontal read end position comparison result, 1312 is a vertical counter output, 1313 is a vertical read start position comparison result, 13
14 is a horizontal read start position comparison result.

【0072】また、図16に、読み出しメモリ制御回路
1200の各部の動作タイミングを示す。
FIG. 16 shows the operation timing of each part of the read memory control circuit 1200.

【0073】図中、1400はフレームメモリ、20
3、205、207の読み出しアドレスを表している。
In the figure, 1400 is a frame memory, 20
The read addresses of 3, 205, and 207 are shown.

【0074】さて、同期信号生成回路1300は4fs
cクロック1213を入力し、コンポジットビデオ信号
に対応した垂直同期信号1208、水平同期信号120
9、偶奇切り替え信号510を生成する。水平読み出し
開始位置レジスタ1301、水平読み出し終了位置レジ
スタ1304、垂直読み出し開始位置レジスタ1306
には、あらかじめ書き込みメモリ制御回路503(図8
参照)の設定値と同じ値を設定する。すなわち、水平読
み出し開始位置レジスタ1301には水平書き込み開始
位置レジスタ701と同じく値Xを設定する。そして水
平読み出し終了位置レジスタ1304には水平書き込み
終了位置レジスタ704と同じく値E(X+640)を
設定する。さらに垂直読み出し開始位置レジスタ130
6には垂直書き込み開始位置レジスタ706と同じく値
Yを設定する。
Now, the synchronization signal generation circuit 1300 is 4 fs.
The c clock 1213 is input, and the vertical synchronizing signal 1208 and the horizontal synchronizing signal 120 corresponding to the composite video signal are input.
9. The even / odd switching signal 510 is generated. Horizontal read start position register 1301, horizontal read end position register 1304, vertical read start position register 1306
In advance, the write memory control circuit 503 (see FIG.
Set the same value as the setting value of (See). That is, the value X is set in the horizontal read start position register 1301 as in the horizontal write start position register 701. Then, the value E (X + 640) is set in the horizontal read end position register 1304 as in the horizontal write end position register 704. Further, the vertical read start position register 130
The value Y is set in 6 as in the vertical write start position register 706.

【0075】読み出しメモリ制御回路1200の動作
は、同期信号生成回路1300が垂直同期信号120
8、水平同期信号1209、偶奇切り替え信号510を
生成する以外は、書き込みメモリ制御回路503の動作
と、ほぼ同様である。ただし、フレームメモリ203、
205、207へ出力する信号は、読み出しアドレスリ
セット信号1210、読み出しクロック1211とな
る。
As for the operation of the read memory control circuit 1200, the sync signal generation circuit 1300 operates the vertical sync signal 120.
8, the horizontal sync signal 1209 and the even / odd switching signal 510 are generated, and the operation of the write memory control circuit 503 is substantially the same. However, the frame memory 203,
The signals output to 205 and 207 are the read address reset signal 1210 and the read clock 1211.

【0076】垂直読み出し開始位置レジスタ1306と
垂直カウンタ1307は、フレームメモリ203、20
5、207の垂直方向の読み出し位置を決定する。垂直
カウンタ1307は垂直同期信号1208でゼロクリア
され、水平同期信号1209によって計数する。比較回
路1308は、あらかじめ設定した垂直読み出し開始位
置レジスタの設定値Yと垂直カウンタの出力1312を
比較し、一致するとフレームメモリ203、205、2
07から読み出しを開始するラインであることの垂直開
始位置比較結果1313を読み出し制御信号生成回路1
309へ出力する。一方水平読み出し開始位置レジスタ
1301と水平読み出し終了位置レジスタ1304と水
平カウンタ1302は、フレームメモリ203、20
5、207の水平方向の読み出し範囲を決定する。
The vertical read start position register 1306 and the vertical counter 1307 are provided in the frame memories 203 and 20.
The vertical read positions of 5 and 207 are determined. The vertical counter 1307 is zero-cleared by the vertical synchronizing signal 1208 and counts by the horizontal synchronizing signal 1209. The comparison circuit 1308 compares the preset value Y of the vertical read start position register with the output 1312 of the vertical counter, and if they match, the frame memories 203, 205, 2
The vertical start position comparison result 1313 indicating that the line starts reading from 07 is read control signal generation circuit 1
Output to 309. On the other hand, the horizontal read start position register 1301, the horizontal read end position register 1304, and the horizontal counter 1302 are composed of the frame memories 203 and 20.
The horizontal read range of 5, 207 is determined.

【0077】水平カウンタ1302は水平同期信号12
09でゼロクリアされ、4fscクロック1213によ
って計数する。水平カウンタ出力1310と水平読み出
し開始位置レジスタ1301の設定値Xとが一致する
と、水平方向の読み出し開始であることを示す水平読み
出し開始位置比較結果1314を読み出し制御信号生成
回路1309に出力する。読み出し制御信号生成回路1
309は、比較回路1303から水平読み出し開始位置
比較結果1314を入力し、比較回路1308からの垂
直読み出し開始位置比較結果1313を参照して、読み
出しアドレスリセット信号1210を出力し、4fsc
クロック1213と同じ周波数で、同期した読み出しク
ロック1211を順次出力し、フレームメモリ203、
205、207から1ライン分の表示データを読み出
す。そして、水平カウンタ出力1310と水平読み出し
終了位置レジスタ1304の設定値が一致すると、比較
回路1305は水平読み出し終了位置比較結果1311
を読み出し制御信号生成回路1309へ出力し、読み出
し制御信号生成回路1309は読み出しクロック121
1を停止する。
The horizontal counter 1302 has a horizontal synchronizing signal 12
It is cleared to zero at 09 and counting is performed by the 4fsc clock 1213. When the horizontal counter output 1310 and the set value X of the horizontal read start position register 1301 match, the horizontal read start position comparison result 1314 indicating that the horizontal read is started is output to the read control signal generation circuit 1309. Read control signal generation circuit 1
309 receives the horizontal read start position comparison result 1314 from the comparison circuit 1303, refers to the vertical read start position comparison result 1313 from the comparison circuit 1308, outputs the read address reset signal 1210, and outputs 4fsc.
The synchronized read clock 1211 is sequentially output at the same frequency as the clock 1213, and the frame memory 203,
The display data for one line is read from 205 and 207. When the horizontal counter output 1310 and the set value of the horizontal read end position register 1304 match, the comparison circuit 1305 causes the horizontal read end position comparison result 1311.
To the read control signal generation circuit 1309, and the read control signal generation circuit 1309 outputs the read clock 121
Stop 1

【0078】次に、水平同期信号1209によって水平
カウンタ1302がゼロクリアされ、上記と同様にして
2ライン目の表示データを各フレームメモリ203、2
05、207から同時に読み出す。2ライン目以降の動
作は、読み出し制御信号生成回路1309へ比較回路1
308からの垂直読み出し開始位置比較結果1312は
出力されないので、読み出しアドレスリセット信号12
10は出力されない。このように動作を繰り返し、1フ
レーム分の表示データをフレームメモリ203、20
5、207から読み出す。
Next, the horizontal counter 1302 is cleared to zero by the horizontal synchronizing signal 1209, and the display data of the second line is stored in the frame memories 203 and 2 in the same manner as described above.
Read out from 05 and 207 at the same time. For operations from the second line onward, the read control signal generation circuit 1309 is compared to the comparison circuit 1
Since the vertical read start position comparison result 1312 from 308 is not output, the read address reset signal 12
10 is not output. By repeating the above operation, the display data for one frame is stored in the frame memories 203 and 20.
5, 207.

【0079】次に、伝送部8(図4参照)について説明
する。
Next, the transmission section 8 (see FIG. 4) will be described.

【0080】図17に、伝送部8の内部構成を示す。FIG. 17 shows the internal structure of the transmission section 8.

【0081】図中、301はD/A変換回路、302は
RGB−ビデオ変換回路、303はブースト回路、30
4は5C2V同軸ケーブル線路である。
In the figure, 301 is a D / A conversion circuit, 302 is an RGB-video conversion circuit, 303 is a boost circuit, 30
4 is a 5C2V coaxial cable line.

【0082】D/A変換回路301は合成部7が出力す
る合成したデジタル表示データをRGBのアナログ3原
色信号に変換し、RGB−ビデオ変換回路302へ出力
する。RGB−ビデオ変換回路302は入力したRGB
3原色信号をNTSCカラ−テレビ信号に変換し、ブー
スト回路303へ出力する。そしてブースト回路303
は、表示部9が設置されているエレベータかごもしくは
エレベ−タホ−ル内までの伝送距離から信号の減衰量を
考慮してNTSCカラ−テレビ信号し、5C2V同軸ケ
ーブル14000へ出力する。
The D / A conversion circuit 301 converts the combined digital display data output from the combining unit 7 into RGB analog three primary color signals and outputs the RGB-video conversion circuit 302. The RGB-video conversion circuit 302 uses the input RGB
The three primary color signals are converted into NTSC color television signals and output to the boost circuit 303. And boost circuit 303
Is an NTSC color television signal in consideration of the amount of signal attenuation from the transmission distance to the inside of the elevator car or the elevator hall where the display unit 9 is installed, and outputs it to the 5C2V coaxial cable 14000.

【0083】以上、エレベ−タ機械室や管理室1000
0に設置される表示制御部100の詳細について説明し
た次に、エレベ−タかごに設置される表示部9(図1参
照)について説明する。
The elevator machine room and management room 1000 have been described above.
The details of the display control unit 100 installed at 0 will be described below, and then the display unit 9 (see FIG. 1) installed at the elevator car will be described.

【0084】図18に、表示部9の構成を示す。FIG. 18 shows the structure of the display unit 9.

【0085】201はビデオ−RGB変換回路、202
はA/D変換回路、505は偶メモリ505、506は
奇メモリ506、501は同期分離回路、502は発振
回路、503は書き込みメモリ制御回路、504はセレ
クタ、508はセレクタである。1500は液晶コント
ローラ、1501a、1501bはTFT−LCD、1
502は液晶制御信号、1503は偶奇切り替え信号、
1504は表示データ読み出し信号である。 ビデオ−
RGB変換回路201、A/D変換回路202セレクタ
504、偶メモリ505、奇メモリ506、セレクタ5
08、書き込みメモリ制御回路503、および発振回路
502、同期分離回路501の動作は、前述した映像処
理部(図5参照)の同符号部と同じであるので、ここで
は説明を省略する。
Reference numeral 201 denotes a video-RGB conversion circuit, 202
Is an A / D conversion circuit, 505 is an even memory 505, 506 is an odd memory 506, 501 is a sync separation circuit, 502 is an oscillation circuit, 503 is a write memory control circuit, 504 is a selector, and 508 is a selector. 1500 is a liquid crystal controller, 1501a and 1501b are TFT-LCDs, 1
502 is a liquid crystal control signal, 1503 is an even / odd switching signal,
Reference numeral 1504 is a display data read signal. Video-
RGB conversion circuit 201, A / D conversion circuit 202 selector 504, even memory 505, odd memory 506, selector 5
08, the write memory control circuit 503, the oscillation circuit 502, and the sync separation circuit 501 have the same operations as those of the same code part of the above-described video processing part (see FIG. 5), and therefore the description thereof will be omitted here.

【0086】さて、表示制御部100の伝送部8から、
同軸ケ−ブル1400を介してテ送られてきたコンポジ
ットビデオ信号は、デジタル化され、偶メモリ505、
奇メモリ506に収納される。ここで、本実施例では、
TFT−LCD1501a、1501bとして、飛び越
し走査ではなく、1ライン目から順次走査する通常走査
の縦ストライプ型のTFT−LCDを用いる。液晶コン
トローラ1500は、偶メモリ505と奇メモリ506
を交互に1ライン分ずつ読み出すことで、飛び越し走査
から通常走査への表示データ変換を行う。そして、TF
T−LCD1501a、1501bに必要な液晶表示信
号1502を出力し、TFT−LCD1501に適した
表示データ速度、データ形式に変換して、TFT−LC
D1501a、1501bに表示を行う。これにより、
たとえば、図14に示した画面1807の如く、自然画
像、静止画、文字、図形を用いた運行情報を、単一の表
示装置上に同時に表示することができる。
Now, from the transmission section 8 of the display control section 100,
The composite video signal sent through the coaxial cable 1400 is digitized and stored in the even memory 505.
It is stored in the odd memory 506. Here, in this embodiment,
As the TFT-LCDs 1501a and 1501b, normal scanning vertical stripe type TFT-LCDs that sequentially scan from the first line are used instead of interlaced scanning. The liquid crystal controller 1500 has an even memory 505 and an odd memory 506.
Is alternately read for each line, the display data is converted from the interlaced scan to the normal scan. And TF
The necessary liquid crystal display signal 1502 is output to the T-LCDs 1501a and 1501b, converted into a display data rate and data format suitable for the TFT-LCD 1501, and then the TFT-LC.
Display on D1501a and D1501b. This allows
For example, as in the screen 1807 shown in FIG. 14, operation information using natural images, still images, characters, and graphics can be simultaneously displayed on a single display device.

【0087】以上、本発明の一実施例に係るエレベ−タ
システムについて説明した。
The elevator system according to the embodiment of the present invention has been described above.

【0088】なお、本実施例では、エレベ−タかご内に
表示部9を設けた場合について説明したが、エレベ−タ
ホ−ルにも表示部9を設け、エレベ−タ待ち客に対して
も、動画、静止画、文字図形を含んだ映像を提供するよ
うにするのが好ましい。なお、エレベ−タホ−ルでの表
示部9の設置は、図2に示したエレベ−タ扉上部の表示
装置1501a、表示装置本体の設置形態と同様に行え
ばよい。
In this embodiment, the case where the display unit 9 is provided in the elevator car has been described, but the display unit 9 is also provided in the elevator hall so that the passengers waiting for the elevator can also receive the display unit 9. It is preferable to provide an image including a moving image, a still image, and a character graphic. The display unit 9 may be installed in the elevator hole in the same manner as the display device 1501a above the elevator door and the display device main body shown in FIG.

【0089】また、表示装置としてTFT−LCDを用
いたが、この他、表示装置としてSTN液晶表示装置を
用いる場合でもまったく同様に実施することができる。
また、CRT表示装置を用いる場合でも、表示装置への
出力を変更するだけで同様に実施することができる。さ
らに、表示示部9をNTSCカラ−テレビ信号入力を持
つ表示装置だけで構成するようにしてもよい。
Further, although the TFT-LCD is used as the display device, the same can be applied to the case where the STN liquid crystal display device is used as the display device.
Further, even when the CRT display device is used, the same operation can be carried out only by changing the output to the display device. Further, the display indicating section 9 may be composed only of a display device having an NTSC color television signal input.

【0090】また、本実施例では、表示部9の解像度
を、水平解像度640ドット、垂直解像度480ライン
として説明してきたが、書き込みメモリ制御回路50
3、および読み出しメモリ制御回路1200への設定値
を変えることで、この他の解像度にも対応するこができ
る。ただし、この場合、各フレームメモリの容量は、解
像度に応じて増減する。
In the present embodiment, the resolution of the display section 9 has been described as having a horizontal resolution of 640 dots and a vertical resolution of 480 lines.
3 and the setting values for the read memory control circuit 1200 can be changed to support other resolutions. However, in this case, the capacity of each frame memory increases or decreases according to the resolution.

【0091】また、コンポジットビデオ信号として、N
TSCカラ−ビデオ信号ではなく、PAL方式のカラ−
ビデオ信号を用いるようにしてもよい、もちろん、カラ
−ではくモノクロとするようにしてもよい。
As a composite video signal, N
Not a TSC color video signal, but a PAL system color
A video signal may be used, and of course, monochrome may be used instead of color.

【0092】また本実施例では、グラフィック情報とし
てイメージスキャナで取り込んだ我層を用いたが、この
他、たとえばパ−ソナルコンピュ−タ上で動作する、市
販のグラフィイックアプリケ−ションプログラムで作成
したグラフィック画像を用いるようにしてもよい。
Further, in the present embodiment, although the image data captured by the image scanner is used as the graphic information, it is also created by a commercially available graphic application program which operates on a personal computer, for example. You may make it use a graphic image.

【0093】以上説明してきたように、本実施例によれ
ば、エレベータ運行情報と動画像、静止画像の一般情報
をデジタルで重ね合せ、コンポジットビデオ信号に変換
して、かご内、ホールに同軸ケーブルにて伝送すること
で、かご内、ホールの乗客にたいしてエレベータ運行情
報と同画像など高度な情報を重ね合せて同時に表示でき
るので、エレベータ運行情報の認識を損なうことなく、
より高度な情報を乗客に提供できる。
As described above, according to the present embodiment, the elevator operation information and the general information of the moving image and the still image are digitally superimposed and converted into a composite video signal, and the coaxial cable is provided in the car and the hall. By transmitting at the same time, it is possible to superimpose advanced information such as elevator operation information and the same image for passengers in the car and hall at the same time, so that it does not impair recognition of elevator operation information,
More advanced information can be provided to passengers.

【0094】[0094]

【発明の効果】以上のように、本発明によれば、エレベ
ータホールやエレベータかご内に、エレベータ運行情報
と共に動画像を含んだ情報を表示することができるエレ
ベータシステムにおける情報表示システム提供すること
ができる。
As described above, according to the present invention, it is possible to provide an information display system in an elevator system capable of displaying information including a moving image together with elevator operation information in an elevator hall or an elevator car. it can.

【0095】また、エレベータホールやエレベータかご
内に設置した装置をいちいち更新せずとも、任意の情報
を各エレベータホールやエレベータかご内に設置した表
示装置に表示することのできるエレベータシステムにお
ける情報表示システム提供することができる。
Further, an information display system in an elevator system capable of displaying arbitrary information on a display device installed in each elevator hall or elevator car without updating the devices installed in the elevator hall or elevator car one by one. Can be provided.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例に係るエレベ−タシステムの
構成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of an elevator system according to an embodiment of the present invention.

【図2】本発明の一実施例に係る表示部の設置形態を示
す説明図である。
FIG. 2 is an explanatory diagram showing an installation form of a display unit according to an embodiment of the present invention.

【図3】本発明の一実施例に係る表示部の設置形態を示
す説明図である。
FIG. 3 is an explanatory diagram showing an installation form of a display unit according to an embodiment of the present invention.

【図4】本発明の一実施例に係る表示制御部の構成を示
すブロック図である。
FIG. 4 is a block diagram showing a configuration of a display control unit according to an embodiment of the present invention.

【図5】本発明の一実施例に係る映像処理部の構成を示
すブロック図である。
FIG. 5 is a block diagram showing a configuration of a video processing unit according to an embodiment of the present invention.

【図6】NTSCテレビジョン信号方式の解像度を示す
説明図である。
FIG. 6 is an explanatory diagram showing the resolution of the NTSC television signal system.

【図7】本発明の一実施例において行う偶奇判定に用い
る同期信号のタイミングを示すタイミングチャ−トであ
る。
FIG. 7 is a timing chart showing the timing of a synchronization signal used for even / odd determination performed in an embodiment of the present invention.

【図8】本発明の一実施例に係る書き込みメモリ制御回
路の構成を示すブロック図である。
FIG. 8 is a block diagram showing a configuration of a write memory control circuit according to an embodiment of the present invention.

【図9】本発明の一実施例に係る書き込みメモリ制御回
路の動作を示すタイミングチャ−トである。
FIG. 9 is a timing chart showing the operation of the write memory control circuit according to the embodiment of the present invention.

【図10】本発明の一実施例に係るフレ−ムメモリへの
データ格納方式を示す説明図である。
FIG. 10 is an explanatory diagram showing a data storage system in a frame memory according to an embodiment of the present invention.

【図11】本発明の一実施例に係るグラフィック情報処
理部の構成を示すブロック図である。
FIG. 11 is a block diagram showing a configuration of a graphic information processing unit according to an embodiment of the present invention.

【図12】本発明の一実施例に係る運行情報処理部の構
成を示すブロック図である。
FIG. 12 is a block diagram showing a configuration of an operation information processing unit according to an embodiment of the present invention.

【図13】本発明の一実施例に係る合成部の構成を示す
ブロック図である。
FIG. 13 is a block diagram showing a configuration of a combining unit according to an embodiment of the present invention.

【図14】本発明の一実施例に係る合成部の動作を示す
説明図である。
FIG. 14 is an explanatory diagram showing the operation of the combining unit according to the embodiment of the present invention.

【図15】本発明の一実施例に係る読み出しメモリ制御
回路の構成を示すブロック図である。
FIG. 15 is a block diagram showing a configuration of a read memory control circuit according to an embodiment of the present invention.

【図16】本発明の一実施例に係る読み出しメモリ制御
回路の動作を示すフロ−チャ−トである。
FIG. 16 is a flowchart showing the operation of the read memory control circuit according to the embodiment of the present invention.

【図17】本発明の一実施例に係る伝送部の構成を示す
ブロック図である。
FIG. 17 is a block diagram showing a configuration of a transmission unit according to an embodiment of the present invention.

【図18】本発明の一実施例に係る表示部の構成を示す
ブロック図である。
FIG. 18 is a block diagram showing a configuration of a display unit according to an embodiment of the present invention.

【符号の説明】[Explanation of symbols]

1 映像信号源 2 映像処理部 3 グラフィック信号源3 4 グラフィック情報処理部 5 エレベ−タ情報源5 6 運行情報処理部 7 合成部 8 伝送部 9 表示部 100 表示制御部 DESCRIPTION OF SYMBOLS 1 video signal source 2 video processing unit 3 graphic signal source 3 4 graphic information processing unit 5 elevator information source 5 6 operation information processing unit 7 combining unit 8 transmission unit 9 display unit 100 display control unit

───────────────────────────────────────────────────── フロントページの続き (72)発明者 鈴木 哲也 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立画像情報システム内 (72)発明者 小林 延久 茨城県勝田市市毛1070番地 株式会社日立 製作所水戸工場内 (72)発明者 米田 健治 茨城県勝田市市毛1070番地 株式会社日立 製作所水戸工場内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Tetsuya Suzuki, 292 Yoshida-cho, Totsuka-ku, Yokohama-shi, Kanagawa, Ltd. Within Hitachi Imaging Information Systems (72) Inventor Nobuhisa Kobayashi 1070, Ichige, Katsuta-shi, Ibaraki Hitachi, Ltd. (72) Inventor Kenji Yoneda 1070, Moe, Katsuta-shi, Ibaraki Hitachi Ltd., Mito Factory

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】画面上に映像を表示する表示装置を有する
表示部をエレベータかご内もしくはエレベータホールに
備え、 エレベータの運行状況を示す情報を文字もしくは図形で
表現した画像を表す画像データを生成する運行情報源装
置と、動画像を表す画像信号を生成する動画像信号源装
置と、前記表示部とアナログ伝送路で接続した表示制御
部とを、エレベータかご外に備え、 前記表示制御部は、前記運行情報生成源装置が生成した
画像データが表す画像と、前記動画像信号源装置が生成
した動画像信号が表す動画像を一つの画面上の映像に合
成する合成手段と、一つの画面上に合成された映像を表
すコンポジットビデオ信号を生成し、生成したコンポジ
ットビデオ信号を前記アナログ伝送路を介して前記表示
部に送出する伝送手段とを有し、 前記表示部は、前記アナログ伝送路を介して送出された
コンポジットビデオ信号を受信する手段と、受信したコ
ンポジットビデオ信号の表す映像を前記表示装置の画面
上に表示する手段とを有することを特徴とするエレベ−
タシステムにおける情報表示システム。
1. A display unit having a display device for displaying an image on a screen is provided in an elevator car or an elevator hall, and image data representing an image in which information indicating the operation status of the elevator is expressed in characters or figures is generated. An operation information source device, a moving image signal source device that generates an image signal representing a moving image, and a display control unit connected to the display unit by an analog transmission path, provided outside the elevator car, the display control unit, An image represented by the image data generated by the operation information generation source device and a moving image represented by the moving image signal generated by the moving image signal source device are combined into a video on one screen, and a combining means on one screen. And a transmission means for generating a composite video signal representing the combined image and transmitting the generated composite video signal to the display unit via the analog transmission path. The display unit has means for receiving a composite video signal transmitted via the analog transmission path, and means for displaying an image represented by the received composite video signal on a screen of the display device. Elevator
Information display system for computer system.
【請求項2】請求項1記載の情報表示システムであっ
て、 さらに、静止画像を生成する静止画像源装置をエレベ−
タかご外に備え、 前記表示制御部の合成手段は、前記運行情報生成源装置
が生成した画像データが表す画像と、前記動画像信号源
装置が生成した動画像信号が表す動画像に加え、さら
に、前記静止画像源装置が生成した静止画像を、前記一
つの画面上の映像中に合成することを特徴とするエレベ
−タシステムにおける情報表示システム。
2. The information display system according to claim 1, further comprising a still image source device for generating a still image.
Provided outside the basket, the combining means of the display control unit, in addition to the image represented by the image data generated by the operation information generation source device, the moving image represented by the moving image signal generated by the moving image signal source device, Further, the information display system in the elevator system, wherein the still image generated by the still image source device is combined with the image on the one screen.
【請求項3】請求項1記載の情報表示システムであっ
て、 前記表示制御部の合成手段は、前記運行情報生成源装置
が生成した画像データが表す画像を、あらかじめ1画面
を分割した複数の領域のうちの当該画像が割り当てられ
ている領域に配置し、前記動画像信号源装置が生成した
動画像信号が表す動画像を前記複数の領域のうちの当該
動画像が割り当てられている領域に配置することによ
り、一つの画面上の映像を合成することを特徴とするエ
レベ−タシステムにおける情報表示システム。
3. The information display system according to claim 1, wherein the synthesizing means of the display control unit divides an image represented by the image data generated by the operation information generating source device into a plurality of screens divided in advance. The moving image represented by the moving image signal generated by the moving image signal source device is arranged in the region to which the moving image is allocated in the region to which the moving image is allocated in the plurality of regions. An information display system in an elevator system characterized by synthesizing images on one screen by arranging them.
【請求項4】請求項1記載の情報表示システムであっ
て、 前記表示制御部の合成手段は、前記運行情報生成源装置
が生成した画像データが表す画像中の、あらかじめ定め
た特定の色の領域に対応する、前記動画像信号源装置が
生成した動画像信号が表す動画像中の領域と、前記運行
情報生成源装置が生成した画像データが表す画像中の、
あらかじめ定めた特定の色で無い領域とを組み合わせる
ことにより、一つの画面上の映像を合成することを特徴
とするエレベ−タシステムにおける情報表示システム。
4. The information display system according to claim 1, wherein the synthesizing means of the display control unit has a predetermined specific color in the image represented by the image data generated by the operation information generation source device. A region corresponding to a region in the moving image represented by the moving image signal generated by the moving image signal source device, and in the image represented by the image data generated by the operation information generation source device,
An information display system in an elevator system characterized by synthesizing images on one screen by combining a predetermined non-specific color area.
【請求項5】請求項1記載の情報表示システムであっ
て、 前記表示制御部の合成手段は、前記合成後の画面上の、
前記運行情報生成源装置が生成した画像データが表す画
像が存在しない領域に、前記動画像信号源装置が生成し
た動画像信号が表す動画像中の前記領域に対応する領域
を組み込むことにより、一つの画面上の映像を合成する
ことを特徴とするエレベ−タシステムにおける情報表示
システム。
5. The information display system according to claim 1, wherein the synthesizing means of the display control unit is on the screen after the synthesizing,
By incorporating a region corresponding to the region in the moving image represented by the moving image signal generated by the moving image signal source device into the region where the image represented by the image data generated by the operation information generating source device does not exist, An information display system in an elevator system characterized by synthesizing images on two screens.
JP23184193A 1993-09-17 1993-09-17 Information display system for use in elevator system Pending JPH0781859A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23184193A JPH0781859A (en) 1993-09-17 1993-09-17 Information display system for use in elevator system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23184193A JPH0781859A (en) 1993-09-17 1993-09-17 Information display system for use in elevator system

Publications (1)

Publication Number Publication Date
JPH0781859A true JPH0781859A (en) 1995-03-28

Family

ID=16929855

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23184193A Pending JPH0781859A (en) 1993-09-17 1993-09-17 Information display system for use in elevator system

Country Status (1)

Country Link
JP (1) JPH0781859A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013052996A (en) * 2011-09-06 2013-03-21 Toshiba Elevator Co Ltd Image distribution system for elevator

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013052996A (en) * 2011-09-06 2013-03-21 Toshiba Elevator Co Ltd Image distribution system for elevator

Similar Documents

Publication Publication Date Title
US6166772A (en) Method and apparatus for display of interlaced images on non-interlaced display
EP0782333B1 (en) Image display apparatus
JP2595551B2 (en) Image signal processing device
US5633687A (en) Method and system for providing an interlaced image on an display
KR100255907B1 (en) Image signal processor and tv signal processing device
JP2003015617A (en) Method and device for video signal processing
JPS62142476A (en) Television receiver
KR100332329B1 (en) Image signal converting apparatus
JPH0781859A (en) Information display system for use in elevator system
EP0921495B1 (en) Picture size conversion method and device thereof
JP2002543458A (en) How to display data on lower resolution displays
JPH08108981A (en) Information display system in elevator system
JPH07172720A (en) Information display system in elevator system
JPH06165086A (en) Video signal processor
JP2737557B2 (en) Dual screen television receiver and dual screen processing circuit
JP2697102B2 (en) 4-split screen display TV camera
EP0845901A2 (en) Image display apparatus
JPS59214085A (en) Signal converter
JP3383158B2 (en) Scan converter
JP3267180B2 (en) Composite screen display device
JPH07330232A (en) Elevator display system
CA1278120C (en) Real time digital video positioner system
JP3043198B2 (en) Scan conversion circuit
JP3363480B2 (en) Two-screen display method
KR100348444B1 (en) Television standard signal converter